JP2008193070A - 半導体装置のレイアウト構造 - Google Patents
半導体装置のレイアウト構造 Download PDFInfo
- Publication number
- JP2008193070A JP2008193070A JP2008005526A JP2008005526A JP2008193070A JP 2008193070 A JP2008193070 A JP 2008193070A JP 2008005526 A JP2008005526 A JP 2008005526A JP 2008005526 A JP2008005526 A JP 2008005526A JP 2008193070 A JP2008193070 A JP 2008193070A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- cell
- impurity diffusion
- wiring
- diffusion region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】補強給電用セルを、複数のセルが直列に配置されたセル行に挿入する。各セルは、P型トランジスタ配置領域に対し、正の電源電位VDDと異なる基板またはウェル電位NWVDDを給電するための不純物拡散領域を有する。補強給電用セルは、隣接するセルが有する不純物拡散領域を電気的に接続する給電用不純物拡散領域101と、給電用不純物拡散領域101の上層に形成された配線層に設けられ、給電用不純物拡散領域101と電気的に接続された給電用配線105,106とを備えている。
【選択図】図1
Description
図1は本実施形態に係る補強給電用セルのレイアウト構造を示す図である。同図中、(a)は平面図、(b)は図1(a)のA−A’断面図、(c)は図1(a)のB−B’断面図、(d)は図1(a)のC−C’断面図である。
図4は本実施形態に係る補強給電用セルのレイアウト構造を示す図である。同図中、(a)は平面図、(b)は図4(a)のH−H’断面図、(c)は図4(a)のI−I’断面図、(d)は図4(a)のJ−J’断面図である。
図5は本実施形態に係る補強給電用セルのレイアウト構造を示す図である。同図中、(a)は平面図、(b)は図5(a)のK−K’断面図、(c)は図5(a)のL−L’断面図、(d)は図5(a)のM−M’断面図である。また、(e)は変形例に係る補強給電用セルのレイアウト構造を示す平面図である。
図6は本実施形態に係る補強給電用セルのレイアウト構造を示す図である。同図中、(a)は平面図、(b)は図6(a)のN−N’断面図、(c)は図6(a)のO−O’断面図、(d)は図6(a)のP−P’断面図、(e)は図6(a)のQ−Q’断面図、(f)は図6(a)のR−R’断面図、(g)は図6(a)のS−S’断面図である。
図10は本実施形態に係る補強給電用セルを用いた半導体装置のレイアウト構造を示す図である。図10では、図12のセルを配置したセル行に図13の従来の補強給電用セルを挿入した構成を示している。図10に示すように、複数のセル行から成るセル領域の各行において、補強給電用セルを等間隔(間隔d)に配置する。これにより、補強給電用セル間に挟まれた、基板またはウェル電位が不純物拡散領域によってのみ給電されるセル領域の区間の長さを、限定することができる。このため、その区間で発生する電位降下を抑制することができるので、電源電位と独立で安定した電位を基板またはウェル電位として給電可能になる。したがって、トランジスタの閾値変動等が生じず、LSI動作の信頼性が高まり、スタンバイリーク電流を効果的に抑制することができる。
図11は本実施形態に係る補強給電用セルを用いた半導体装置のレイアウト構造を示す図である。図11では、図12のセルを配置したセル行に図13の従来の補強給電用セルを挿入した構成を示している。また、複数のセル行115a,115b,115cは、1行おきに、P型トランジスタ配置領域とN型トランジスタ配置領域の位置が入れ換えられており、隣接するセル行同士で、電源配線および基板またはウェル電位配線が共有されている。同図中、(a)は従来例、(b)は本実施形態の一例である。
VSS:接地電位
NWVDD:高電位側の基板またはウェル電位
NWVSS:低電位側の基板またはウェル電位
101 給電用不純物拡散領域
105,106 給電用配線
112,113,114 補強給電用セル
115a,115b,115c セル行
203,204 不純物拡散領域
301 セル
302 補強給電用セル
401 給電用不純物拡散領域
402,403 給電用配線
501 第1のピン
502 第2のピン
505 第1の給電用不純物拡散領域
506 第2の給電用不純物拡散領域
507 第1の給電用配線
508 第2の給電用配線
509a,509b,510a,510b コンタクトホール
601,602 第2の給電用配線
603,604 給電用不純物拡散領域
605,606 第1の給電用配線
607,608 配線
801,802 第3の給電用配線
Claims (12)
- 複数のセルが直列に配置されたセル行と、
前記セル行において、前記セル同士の間のいずれかに配置された補強給電用セルとを備え、
前記各セルは、
P型トランジスタ配置領域において、正の電源電位と異なる基板またはウェル電位を給電可能であり、かつ、N型トランジスタ配置領域において、接地電位と同一の基板またはウェル電位が給電されるように構成されており、
P型トランジスタ配置領域に対し、正の電源電位と異なる基板またはウェル電位を給電するための不純物拡散領域を有し、この不純物拡散領域は隣接するセル同士で電気的に接続されるものであり、
前記補強給電用セルは、
隣接するセルが有する前記不純物拡散領域を電気的に接続する給電用不純物拡散領域と、
前記給電用不純物拡散領域の上層に形成された配線層に設けられ、前記給電用不純物拡散領域と電気的に接続された給電用配線とを備えたものである
ことを特徴とする半導体装置のレイアウト構造。 - 複数のセルが直列に配置されたセル行と、
前記セル行において、前記セル同士の間のいずれかに配置された補強給電用セルとを備え、
前記各セルは、
P型トランジスタ配置領域において、正の電源電位と同一の基板またはウェル電位が給電され、かつ、N型トランジスタ配置領域において、接地電位と異なる基板またはウェル電位が給電可能に構成されており、
N型トランジスタ配置領域に対し、接地電位と異なる基板またはウェル電位を給電するための不純物拡散領域を有し、この不純物拡散領域は隣接するセル同士で電気的に接続されるものであり、
前記補強給電用セルは、
隣接するセルが有する前記不純物拡散領域を電気的に接続する給電用不純物拡散領域と、
前記給電用不純物拡散領域の上層に形成された配線層に設けられ、前記給電用不純物拡散領域と電気的に接続された給電用配線とを備えたものである
ことを特徴とする半導体装置のレイアウト構造。 - 請求項1記載の半導体装置のレイアウト構造において、
複数の第2のセルが直列に配置された第2のセル行と、
前記第2のセル行において、前記第2のセル同士の間のいずれかに配置された第2の補強給電用セルとを備え、
前記各第2のセルは、
P型トランジスタ配置領域において、正の電源電位と同一の基板またはウェル電位が給電され、かつ、N型トランジスタ配置領域において、接地電位と異なる基板またはウェル電位が給電可能に構成されており、
N型トランジスタ配置領域に対し、接地電位と異なる基板またはウェル電位を給電するための第2の不純物拡散領域を有し、この第2の不純物拡散領域は隣接する第2のセル同士で電気的に接続されるものであり、
前記第2の補強給電用セルは、
隣接する第2のセルが有する前記第2の不純物拡散領域を電気的に接続する第2の給電用不純物拡散領域と、
前記第2の給電用不純物拡散領域の上層に形成された配線層に設けられ、前記第2の給電用不純物拡散領域と電気的に接続された第2の給電用配線とを備えたものである
ことを特徴とする半導体装置のレイアウト構造。 - 複数のセルが直列に配置されたセル行と、
前記セル行において、前記セル同士の間のいずれかに配置された補強給電用セルとを備え、
前記各セルは、
P型トランジスタ配置領域に対し、正の電源電位と異なる基板またはウェル電位を給電するための第1の不純物拡散領域と、
N型トランジスタ配置領域に対し、接地電位と異なる基板またはウェル電位を給電するための第2の不純物拡散領域とを備え、
前記第1および第2の不純物拡散領域は、それぞれ、隣接するセル同士で電気的に接続されるものであり、
前記補強給電用セルは、
隣接するセルが有する前記第1および第2の不純物拡散領域を、それぞれ、電気的に接続する第1および第2の給電用不純物拡散領域と、
前記第1および第2の給電用不純物拡散領域の上層に形成された第1の配線層に設けられ、前記第1および第2の給電用不純物拡散領域とそれぞれ、電気的に接続された第1および第2の給電用配線と、
前記第1および第2の給電用配線の上層に形成された第2の配線層に設けられ、前記第1および第2の給電用配線とそれぞれ、電気的に接続された第1および第2のピンとを備え、
前記第1および第2のピンは、セルの並び方向と平行な、同一直線上に配置されている
ことを特徴とする半導体装置のレイアウト構造。 - 請求項4記載の半導体装置のレイアウト構造において、
前記第1および第2のピンは、セルの並び方向と垂直方向における幅が、プロセスルールで許容される最小線幅に設定されている
ことを特徴とする半導体装置のレイアウト構造。 - 複数のセルが直列に配置されたセル行と、
前記セル行において、前記セル同士の間のいずれかに配置された補強給電用セルとを備え、
前記各セルは、
P型トランジスタ配置領域に対し、正の電源電位と異なる基板またはウェル電位を給電するための第1の不純物拡散領域と、
N型トランジスタ配置領域に対し、接地電位と異なる基板またはウェル電位を給電するための第2の不純物拡散領域とを備え、
前記第1および第2の不純物拡散領域は、それぞれ、隣接するセル同士で電気的に接続されるものであり、
前記補強給電用セルは、
隣接するセルが有する前記第1および第2の不純物拡散領域を、それぞれ、電気的に接続する第1および第2の給電用不純物拡散領域と、
前記第1および第2の給電用不純物拡散領域の上層に形成された第1の配線層に設けられ、前記第1および第2の給電用不純物拡散領域とそれぞれ、電気的に接続された第1および第2の給電用配線と、
前記第1および第2の給電用配線の上層に形成された第2の配線層に設けられ、前記第1および第2の給電用配線とそれぞれ、電気的に接続された第1および第2のピンとを備え、
前記第1および第2のピンは、セルの並び方向と直交する、同一直線上に配置されている
ことを特徴とする半導体装置のレイアウト構造。 - 請求項6記載の半導体装置のレイアウト構造において、
前記第1および第2のピンは、セルの並び方向と平行方向における幅が、プロセスルールで許容される最小線幅に設定されている
ことを特徴とする半導体装置のレイアウト構造。 - 請求項4または6記載の半導体装置のレイアウト構造において、
前記第1の給電用配線と前記第1のピンとの電気的接続、および、前記第2の給電用配線と前記第2のピンとの電気的接続は、それぞれ、2個以上のコンタクトホールを用いて行われている
ことを特徴とする半導体装置のレイアウト構造。 - 複数のセルが直列に配置されたセル行と、
前記セル行において、前記セル同士の間のいずれかに配置された補強給電用セルとを備え、
前記各セルは、電源電位と異なる基板またはウェル電位を給電するための不純物拡散領域を有し、前記不純物拡散領域は隣接するセル同士で電気的に接続されるものであり、
前記補強給電用セルは、
隣接するセルが有する前記不純物拡散領域を電気的に接続する給電用不純物拡散領域と、
前記給電用不純物拡散領域の上層に形成された第1の配線層に設けられ、前記給電用不純物拡散領域と電気的に接続された第1の給電用配線と、
前記第1の給電用配線の上層に形成された第2の配線層に設けられ、前記第1の給電用配線と電気的に接続された第2の給電用配線とを備え、
前記第2の給電用配線は、前記補強給電用セルの、セルの並び方向に垂直な方向における一端まで延びている
ことを特徴とする半導体装置のレイアウト構造。 - 請求項9記載の半導体装置のレイアウト構造において、
前記補強給電用セルは、
前記第2の配線層に設けられ、前記第1の給電用配線と電気的に接続された第3の給電用配線を備え、
前記第3の給電用配線は、前記補強給電用セルの、セルの並び方向に垂直な方向における他端まで延びている
ことを特徴とする半導体装置のレイアウト構造。 - 請求項9記載の半導体装置のレイアウト構造において、
前記補強給電用セルは、
第2の給電用不純物拡散領域と、
前記第1の配線層に設けられ、前記給電用不純物拡散領域と重なりを有する第1の配線と、
前記第1の配線層に設けられ、前記第2の給電用不純物拡散領域と重なりを有する第2の配線とを備え、
前記第2の給電用配線は、前記第2の給電用不純物拡散領域および前記第2の配線と重なりを有するように設けられている
ことを特徴とする半導体装置のレイアウト構造。 - 複数のセルがそれぞれ直列に配置された、複数のセル行と、
前記複数のセル行において、前記セル同士の間のいずれかに配置された補強給電用セルとを備え、
前記各セルは、電源電位と異なる基板またはウェル電位を給電するための不純物拡散領域を有し、この不純物拡散領域は隣接するセル同士で電気的に接続されるものであり、
前記補強給電用セルは、
隣接するセルが有する前記不純物拡散領域を電気的に接続する給電用不純物拡散領域と、
前記給電用不純物拡散領域の上層に形成された配線層に設けられ、前記給電用不純物拡散領域と電気的に接続された給電用配線とを備えたものであり、
前記複数のセル行は、1行おきに、P型トランジスタ配置領域とN型トランジスタ配置領域の位置が入れ換えられており、隣接するセル行同士で、電源配線および基板またはウェル電位配線が共有されており、
前記補強給電用セルは、前記複数のセル行において、1行おきに、配置されている
ことを特徴とする半導体装置のレイアウト構造。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008005526A JP5322441B2 (ja) | 2007-01-12 | 2008-01-15 | 半導体装置のレイアウト構造 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007004662 | 2007-01-12 | ||
| JP2007004662 | 2007-01-12 | ||
| JP2008005526A JP5322441B2 (ja) | 2007-01-12 | 2008-01-15 | 半導体装置のレイアウト構造 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008193070A true JP2008193070A (ja) | 2008-08-21 |
| JP5322441B2 JP5322441B2 (ja) | 2013-10-23 |
Family
ID=39617307
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008005526A Expired - Fee Related JP5322441B2 (ja) | 2007-01-12 | 2008-01-15 | 半導体装置のレイアウト構造 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8178905B2 (ja) |
| JP (1) | JP5322441B2 (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011238689A (ja) * | 2010-05-07 | 2011-11-24 | Renesas Electronics Corp | スタンダードセル、スタンダードセルを備えた半導体装置、およびスタンダードセルの配置配線方法 |
| JP2012013518A (ja) * | 2010-06-30 | 2012-01-19 | Panasonic Electric Works Co Ltd | 温度センサ |
| WO2013018589A1 (ja) * | 2011-08-01 | 2013-02-07 | 国立大学法人電気通信大学 | 半導体集積回路装置 |
| US9165923B2 (en) | 2012-03-05 | 2015-10-20 | Ps4 Luxco S.A.R.L. | Semiconductor device having plural standard cells |
Families Citing this family (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9230910B2 (en) | 2006-03-09 | 2016-01-05 | Tela Innovations, Inc. | Oversized contacts and vias in layout defined by linearly constrained topology |
| US7908578B2 (en) | 2007-08-02 | 2011-03-15 | Tela Innovations, Inc. | Methods for designing semiconductor device with dynamic array section |
| US7446352B2 (en) | 2006-03-09 | 2008-11-04 | Tela Innovations, Inc. | Dynamic array architecture |
| US7956421B2 (en) | 2008-03-13 | 2011-06-07 | Tela Innovations, Inc. | Cross-coupled transistor layouts in restricted gate level layout architecture |
| US9035359B2 (en) | 2006-03-09 | 2015-05-19 | Tela Innovations, Inc. | Semiconductor chip including region including linear-shaped conductive structures forming gate electrodes and having electrical connection areas arranged relative to inner region between transistors of different types and associated methods |
| US7763534B2 (en) | 2007-10-26 | 2010-07-27 | Tela Innovations, Inc. | Methods, structures and designs for self-aligning local interconnects used in integrated circuits |
| US8653857B2 (en) | 2006-03-09 | 2014-02-18 | Tela Innovations, Inc. | Circuitry and layouts for XOR and XNOR logic |
| US8448102B2 (en) | 2006-03-09 | 2013-05-21 | Tela Innovations, Inc. | Optimizing layout of irregular structures in regular layout context |
| US9563733B2 (en) | 2009-05-06 | 2017-02-07 | Tela Innovations, Inc. | Cell circuit and layout with linear finfet structures |
| US9009641B2 (en) | 2006-03-09 | 2015-04-14 | Tela Innovations, Inc. | Circuits with linear finfet structures |
| US8541879B2 (en) | 2007-12-13 | 2013-09-24 | Tela Innovations, Inc. | Super-self-aligned contacts and method for making the same |
| US8658542B2 (en) | 2006-03-09 | 2014-02-25 | Tela Innovations, Inc. | Coarse grid design methods and structures |
| US8839175B2 (en) | 2006-03-09 | 2014-09-16 | Tela Innovations, Inc. | Scalable meta-data objects |
| US8667443B2 (en) | 2007-03-05 | 2014-03-04 | Tela Innovations, Inc. | Integrated circuit cell library for multiple patterning |
| US8453094B2 (en) | 2008-01-31 | 2013-05-28 | Tela Innovations, Inc. | Enforcement of semiconductor structure regularity for localized transistors and interconnect |
| US7939443B2 (en) | 2008-03-27 | 2011-05-10 | Tela Innovations, Inc. | Methods for multi-wire routing and apparatus implementing same |
| KR101761530B1 (ko) | 2008-07-16 | 2017-07-25 | 텔라 이노베이션스, 인코포레이티드 | 동적 어레이 아키텍쳐에서의 셀 페이징과 배치를 위한 방법 및 그 구현 |
| US9122832B2 (en) | 2008-08-01 | 2015-09-01 | Tela Innovations, Inc. | Methods for controlling microloading variation in semiconductor wafer layout and fabrication |
| US8661392B2 (en) * | 2009-10-13 | 2014-02-25 | Tela Innovations, Inc. | Methods for cell boundary encroachment and layouts implementing the Same |
| WO2011077664A1 (ja) | 2009-12-25 | 2011-06-30 | パナソニック株式会社 | 半導体装置 |
| US9159627B2 (en) | 2010-11-12 | 2015-10-13 | Tela Innovations, Inc. | Methods for linewidth modification and apparatus implementing the same |
| US8779592B2 (en) * | 2012-05-01 | 2014-07-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Via-free interconnect structure with self-aligned metal line interconnections |
| WO2015033490A1 (ja) * | 2013-09-04 | 2015-03-12 | パナソニック株式会社 | 半導体装置 |
| US9793211B2 (en) * | 2015-10-20 | 2017-10-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dual power structure with connection pins |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001148464A (ja) * | 1999-11-18 | 2001-05-29 | Toshiba Microelectronics Corp | 半導体集積回路 |
| JP2001237328A (ja) * | 2000-02-24 | 2001-08-31 | Matsushita Electric Ind Co Ltd | 半導体装置のレイアウト構造およびレイアウト設計方法 |
| JP2004342757A (ja) * | 2003-05-14 | 2004-12-02 | Toshiba Corp | 半導体集積回路及びその設計方法 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6674112B1 (en) | 1997-06-27 | 2004-01-06 | Hitachi, Ltd. | Semiconductor integrated circuit device |
| JP2003309178A (ja) | 2003-04-11 | 2003-10-31 | Matsushita Electric Ind Co Ltd | 半導体装置のレイアウト構造およびレイアウト設計方法 |
| US7115460B2 (en) | 2003-09-04 | 2006-10-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Standard cell back bias architecture |
| JP4781040B2 (ja) * | 2005-08-05 | 2011-09-28 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
| JP2007103607A (ja) * | 2005-10-03 | 2007-04-19 | Matsushita Electric Ind Co Ltd | スタンダードセル、半導体集積回路、半導体集積回路の設計方法、半導体集積回路の設計装置、及びスタンダードセルライブラリ |
-
2008
- 2008-01-11 US US11/972,890 patent/US8178905B2/en not_active Expired - Fee Related
- 2008-01-15 JP JP2008005526A patent/JP5322441B2/ja not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001148464A (ja) * | 1999-11-18 | 2001-05-29 | Toshiba Microelectronics Corp | 半導体集積回路 |
| JP2001237328A (ja) * | 2000-02-24 | 2001-08-31 | Matsushita Electric Ind Co Ltd | 半導体装置のレイアウト構造およびレイアウト設計方法 |
| JP2004342757A (ja) * | 2003-05-14 | 2004-12-02 | Toshiba Corp | 半導体集積回路及びその設計方法 |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011238689A (ja) * | 2010-05-07 | 2011-11-24 | Renesas Electronics Corp | スタンダードセル、スタンダードセルを備えた半導体装置、およびスタンダードセルの配置配線方法 |
| JP2012013518A (ja) * | 2010-06-30 | 2012-01-19 | Panasonic Electric Works Co Ltd | 温度センサ |
| WO2013018589A1 (ja) * | 2011-08-01 | 2013-02-07 | 国立大学法人電気通信大学 | 半導体集積回路装置 |
| JPWO2013018589A1 (ja) * | 2011-08-01 | 2015-03-05 | 国立大学法人電気通信大学 | 半導体集積回路装置 |
| US9165923B2 (en) | 2012-03-05 | 2015-10-20 | Ps4 Luxco S.A.R.L. | Semiconductor device having plural standard cells |
Also Published As
| Publication number | Publication date |
|---|---|
| US8178905B2 (en) | 2012-05-15 |
| JP5322441B2 (ja) | 2013-10-23 |
| US20080169868A1 (en) | 2008-07-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5322441B2 (ja) | 半導体装置のレイアウト構造 | |
| US11056477B2 (en) | Semiconductor device having a first cell row and a second cell row | |
| US8410526B2 (en) | Semiconductor integrated circuit device with reduced cell size | |
| JP2005072607A (ja) | 静電気保護素子とパワークランプで構成された入出力静電気放電保護セルを具備する集積回路装置 | |
| US7456447B2 (en) | Semiconductor integrated circuit device | |
| US8102024B2 (en) | Semiconductor integrated circuit and system LSI including the same | |
| CN101339947A (zh) | 半导体器件 | |
| US8803202B2 (en) | Layout methods of integrated circuits having unit MOS devices | |
| JP2009032788A (ja) | 半導体装置 | |
| JP5519120B2 (ja) | 半導体装置 | |
| JP2006228954A (ja) | 半導体装置とそのレイアウト設計方法 | |
| JP3672788B2 (ja) | 半導体装置のセルレイアウト構造およびレイアウト設計方法 | |
| US8063416B2 (en) | Semiconductor device | |
| JP2003309178A (ja) | 半導体装置のレイアウト構造およびレイアウト設計方法 | |
| JP4872264B2 (ja) | 半導体集積回路、電源スイッチセル、および、電源スイッチ付き回路セル | |
| US8994098B2 (en) | Semiconductor device including pillar transistors | |
| JP2009164278A (ja) | Mosトランジスタ及びこれを用いた半導体集積回路装置 | |
| US20080067551A1 (en) | Semiconductor device having pseudo power supply wiring and method of designing the same | |
| US8372704B2 (en) | Semiconductor integrated device and manufacturing method for the same | |
| JPWO2013018589A1 (ja) | 半導体集積回路装置 | |
| KR20000035312A (ko) | 반도체 집적 회로 장치 | |
| US20250336824A1 (en) | Semiconductor device | |
| CN101238580B (zh) | 半导体器件及其制造方法 | |
| JPH06216322A (ja) | 半導体集積回路装置 | |
| JPH05110035A (ja) | スタテイツクram |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110107 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120130 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130117 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130122 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130306 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130618 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130716 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5322441 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |