JP2008182262A - ポリシリコン浮遊ゲートにpn接合を形成した不揮発性メモリ・セル及びそのメモリ・セルを製造する方法 - Google Patents
ポリシリコン浮遊ゲートにpn接合を形成した不揮発性メモリ・セル及びそのメモリ・セルを製造する方法 Download PDFInfo
- Publication number
- JP2008182262A JP2008182262A JP2008064379A JP2008064379A JP2008182262A JP 2008182262 A JP2008182262 A JP 2008182262A JP 2008064379 A JP2008064379 A JP 2008064379A JP 2008064379 A JP2008064379 A JP 2008064379A JP 2008182262 A JP2008182262 A JP 2008182262A
- Authority
- JP
- Japan
- Prior art keywords
- floating gate
- memory cell
- region
- junction
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/035—Manufacture or treatment of data-storage electrodes comprising conductor-insulator-conductor-insulator-semiconductor structures
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
【解決手段】ソース側(13B)上に軽くドーピングされたホウ素と、ドレイン側(13A)+チャネル領域(Ch)上に高度にドーピングされたヒ素又はリンとを有するP−N接合多結晶シリコン浮遊ゲート(13)により、ソース(11)とドレイン(12)とを有するメモリ・セル(10)のアレーを形成する。多結晶浮遊ゲート(13)におけるP−N接合(JU)を使用することにより、メモリ・セル(10)がデプリーションへ移行するのを阻止し、稠密な分布の消去しきい電圧VTを発生させることにより過消去特性を得ると共に、前記ゲート酸化物(30)を介する電子の移動が少ないので、デバイス寿命を改善する。
【選択図】図5
Description
一次的に第2導電型を有するようにドーピングされた第2のポリシリコン領域と、
前記浮遊ゲートにおける前記第1のポリシリコン領域及び第2のポリシリコン領域の交点におけるP−N接合と
を含むメモリ・セル。
前記基板における少なくとも一対のセル・アイソレーション厚フィールド絶縁体領域を作成する工程と、
前記厚フィールド絶縁体領域間の前記基板上にゲート絶縁体を形成する工程と、
前記ゲート絶縁体上及び部分的に前記厚フィールド絶縁体領域上にポリシリコン浮遊ゲートを形成する工程と、
前記ポリシリコン浮遊ゲートを第2導電型の不純物によりドーピングする工程と、
前記浮遊ゲートの一部分を前記第1導電型の不純物によりドーピングして、前記厚フィールド絶縁体領域に対して垂直な線に、前記浮遊ゲートを介して伸延するP−N接合を形成する工程と
を含む方法。
11 ソース
12 ドレイン
13、13A、13B 浮遊ゲート
14 制御ゲート
15 ワードライン
17 ソース・ライン
17a 列ライン
22 シリコン基板
25 セル分離厚フィールド絶縁体
30 酸化物ゲート絶縁体
JU P−N接合
Claims (2)
- 浮遊ゲート及び前記浮遊ゲートの下、かつ該浮遊ゲートから絶縁されているチャネル領域を有する型式のメモリ・セルであって、前記浮遊ゲートが前記チャネル領域の導電性を制御するように荷電可能な前記メモリ・セルにおいて、
一次的に第1導電型を有するようにドーピングされた第1のポリシリコン領域と、
一次的に第2導電型を有するようにドーピングされた第2のポリシリコン領域と、
前記浮遊ゲートにおける前記第1のポリシリコン領域及び第2のポリシリコン領域の交点におけるP−N接合と
を含むメモリ・セル。 - 第1導電型の半導体基板の面に不揮発性のメモリ・セルを製造する方法において、
前記基板における少なくとも一対のセル・アイソレーション厚フィールド絶縁体領域を作成する工程と、
前記厚フィールド絶縁体領域間の前記基板上にゲート絶縁体を形成する工程と、
前記ゲート絶縁体上及び部分的に前記厚フィールド絶縁体領域上にポリシリコン浮遊ゲートを形成する工程と、
前記ポリシリコン浮遊ゲートを第2導電型の不純物によりドーピングする工程と、
前記浮遊ゲートの一部分を前記第1導電型の不純物によりドーピングして前記厚フィールド絶縁体領域に対して垂直なラインにより前記浮遊ゲートを介して伸延するP−N接合を形成する工程と
を含む方法。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US08/532,061 US5753952A (en) | 1995-09-22 | 1995-09-22 | Nonvolatile memory cell with P-N junction formed in polysilicon floating gate |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP25064896A Division JP4395202B2 (ja) | 1995-09-22 | 1996-09-20 | 第1及び第2のポリシリコン領域のpn接合部に浮遊ゲートを有するメモリ・セル |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008182262A true JP2008182262A (ja) | 2008-08-07 |
Family
ID=24120225
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP25064896A Expired - Lifetime JP4395202B2 (ja) | 1995-09-22 | 1996-09-20 | 第1及び第2のポリシリコン領域のpn接合部に浮遊ゲートを有するメモリ・セル |
| JP2008064379A Pending JP2008182262A (ja) | 1995-09-22 | 2008-03-13 | ポリシリコン浮遊ゲートにpn接合を形成した不揮発性メモリ・セル及びそのメモリ・セルを製造する方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP25064896A Expired - Lifetime JP4395202B2 (ja) | 1995-09-22 | 1996-09-20 | 第1及び第2のポリシリコン領域のpn接合部に浮遊ゲートを有するメモリ・セル |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US5753952A (ja) |
| JP (2) | JP4395202B2 (ja) |
| KR (1) | KR970018492A (ja) |
Families Citing this family (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR0179175B1 (ko) * | 1995-10-05 | 1999-03-20 | 문정환 | 반도체 메모리 장치 및 제조방법 |
| US6294799B1 (en) * | 1995-11-27 | 2001-09-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of fabricating same |
| US5940732A (en) * | 1995-11-27 | 1999-08-17 | Semiconductor Energy Laboratory Co., | Method of fabricating semiconductor device |
| KR100192546B1 (ko) * | 1996-04-12 | 1999-06-15 | 구본준 | 플래쉬 메모리 및 이의 제조방법 |
| US6781883B1 (en) * | 1997-03-20 | 2004-08-24 | Altera Corporation | Apparatus and method for margin testing single polysilicon EEPROM cells |
| US6121666A (en) * | 1997-06-27 | 2000-09-19 | Sun Microsystems, Inc. | Split gate oxide asymmetric MOS devices |
| FR2826180B1 (fr) * | 2001-06-19 | 2003-09-19 | St Microelectronics Sa | Dispositif semiconducteur integre de memoire de type dram et procede de fabrication correspondant |
| US8264039B2 (en) * | 2004-04-26 | 2012-09-11 | Synopsys, Inc. | High-voltage LDMOSFET and applications therefor in standard CMOS |
| US7375398B2 (en) * | 2004-07-02 | 2008-05-20 | Impinj, Inc. | High voltage FET gate structure |
| US8159001B2 (en) * | 2004-07-02 | 2012-04-17 | Synopsys, Inc. | Graded junction high voltage semiconductor device |
| JP2006229045A (ja) * | 2005-02-18 | 2006-08-31 | Toshiba Corp | 半導体装置及びその製造方法 |
| US20060220096A1 (en) * | 2005-03-30 | 2006-10-05 | Impinj, Inc. | Tunneling-enhanced floating gate semiconductor device |
| US20060226489A1 (en) * | 2005-03-30 | 2006-10-12 | Impinj, Inc. | System and methods for retention-enhanced programmable shared gate logic circuit |
| KR100725367B1 (ko) * | 2005-10-04 | 2007-06-07 | 삼성전자주식회사 | 이미지 센서 및 그 제조방법 |
| US8476709B2 (en) | 2006-08-24 | 2013-07-02 | Infineon Technologies Ag | ESD protection device and method |
| US8110465B2 (en) | 2007-07-30 | 2012-02-07 | International Business Machines Corporation | Field effect transistor having an asymmetric gate electrode |
| US7785973B2 (en) * | 2008-01-25 | 2010-08-31 | Spansion Llc | Electronic device including a gate electrode having portions with different conductivity types and a process of forming the same |
| US20100314667A1 (en) * | 2009-06-11 | 2010-12-16 | Omnivision Technologies, Inc. | Cmos pixel with dual-element transfer gate |
| US20120228691A1 (en) | 2011-03-08 | 2012-09-13 | Mohan Dunga | Pn floating gate non-volatile storage element |
| US8503229B2 (en) | 2011-03-22 | 2013-08-06 | Sandisk Technologies Inc. | P-/Metal floating gate non-volatile storage element |
| CN102315252B (zh) * | 2011-09-28 | 2017-03-29 | 上海华虹宏力半导体制造有限公司 | 共享源线的闪存单元及其形成方法 |
| US9899410B1 (en) | 2016-12-13 | 2018-02-20 | Sandisk Technologies Llc | Charge storage region in non-volatile memory |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS58118094A (ja) * | 1981-12-30 | 1983-07-13 | Fujitsu Ltd | 不揮発性半導体記憶装置の駆動方式 |
| JPH02372A (ja) * | 1987-07-08 | 1990-01-05 | Hitachi Ltd | 半導体装置 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2875109B2 (ja) * | 1992-08-12 | 1999-03-24 | 三菱電機株式会社 | 不揮発性半導体記憶装置およびその製造方法 |
| US5412603A (en) * | 1994-05-06 | 1995-05-02 | Texas Instruments Incorporated | Method and circuitry for programming floating-gate memory cell using a single low-voltage supply |
| US5554552A (en) * | 1995-04-03 | 1996-09-10 | Taiwan Semiconductor Manufacturing Company | PN junction floating gate EEPROM, flash EPROM device and method of manufacture thereof |
-
1995
- 1995-09-22 US US08/532,061 patent/US5753952A/en not_active Expired - Lifetime
-
1996
- 1996-09-20 JP JP25064896A patent/JP4395202B2/ja not_active Expired - Lifetime
- 1996-09-21 KR KR1019960041447A patent/KR970018492A/ko not_active Ceased
-
2008
- 2008-03-13 JP JP2008064379A patent/JP2008182262A/ja active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS58118094A (ja) * | 1981-12-30 | 1983-07-13 | Fujitsu Ltd | 不揮発性半導体記憶装置の駆動方式 |
| JPH02372A (ja) * | 1987-07-08 | 1990-01-05 | Hitachi Ltd | 半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US5753952A (en) | 1998-05-19 |
| JPH09191057A (ja) | 1997-07-22 |
| JP4395202B2 (ja) | 2010-01-06 |
| KR970018492A (ko) | 1997-04-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2008182262A (ja) | ポリシリコン浮遊ゲートにpn接合を形成した不揮発性メモリ・セル及びそのメモリ・セルを製造する方法 | |
| US4780424A (en) | Process for fabricating electrically alterable floating gate memory devices | |
| US5482881A (en) | Method of making flash EEPROM memory with reduced column leakage current | |
| EP0573170B1 (en) | Method of manufacture of high density EEPROM cell array | |
| US4203158A (en) | Electrically programmable and erasable MOS floating gate memory device employing tunneling and method of fabricating same | |
| US5553018A (en) | Nonvolatile memory cell formed using self aligned source implant | |
| US5284785A (en) | Diffusionless source/drain conductor electrically-erasable, electrically-programmable read-only memory and methods for making and using the same | |
| US5049515A (en) | Method of making a three-dimensional memory cell with integral select transistor | |
| US5404037A (en) | EEPROM cell with the drain diffusion region self-aligned to the tunnel oxide region | |
| US5147813A (en) | Erase performance improvement via dual floating gate processing | |
| EP0573164B1 (en) | Full feature high density EEPROM cell with poly tunnel spacer and method of manufacture | |
| US5371031A (en) | Method of making EEPROM array with buried N+ windows and with separate erasing and programming regions | |
| JPH07161853A (ja) | 不揮発性半導体記憶装置、その消去法及び製造方法 | |
| US5604150A (en) | Channel-stop process for use with thick-field isolation regions in triple-well structures | |
| US5354703A (en) | EEPROM cell array with tight erase distribution | |
| JPH0722525A (ja) | 不揮発性フローティングゲートメモリおよびその製造方法 | |
| US5008721A (en) | Electrically-erasable, electrically-programmable read-only memory cell with self-aligned tunnel | |
| KR100366599B1 (ko) | 플래시이피롬어레이에저저항피-웰을제공하는고에너지매몰층임플란트 | |
| JP2005197750A (ja) | 2トランジスタpmosメモリセル及びその製造方法 | |
| US5523249A (en) | Method of making an EEPROM cell with separate erasing and programming regions | |
| US5973374A (en) | Flash memory array having well contact structures | |
| US5565371A (en) | Method of making EPROM with separate erasing and programming regions | |
| US6251717B1 (en) | Viable memory cell formed using rapid thermal annealing | |
| US20020055228A1 (en) | Sidewall process to improve the flash memory cell performance | |
| JPH0794613A (ja) | 半導体装置及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110916 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110922 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111216 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111221 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120116 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120119 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120215 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120220 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120529 |