[go: up one dir, main page]

JP2008177298A - 積層実装構造体 - Google Patents

積層実装構造体 Download PDF

Info

Publication number
JP2008177298A
JP2008177298A JP2007008386A JP2007008386A JP2008177298A JP 2008177298 A JP2008177298 A JP 2008177298A JP 2007008386 A JP2007008386 A JP 2007008386A JP 2007008386 A JP2007008386 A JP 2007008386A JP 2008177298 A JP2008177298 A JP 2008177298A
Authority
JP
Japan
Prior art keywords
substrate
electrode
mounting structure
connection terminal
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2007008386A
Other languages
English (en)
Inventor
Takanori Sekido
孝典 関戸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Corp filed Critical Olympus Corp
Priority to JP2007008386A priority Critical patent/JP2008177298A/ja
Publication of JP2008177298A publication Critical patent/JP2008177298A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • H10W90/734

Landscapes

  • Endoscopes (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

【課題】小型化しつつ、さらに、接続抵抗を小さくし、製造工程を少なくしたことで歩留まり向上及びコストの低減及び製造時間の短縮を実現した積層実装構造体を提供すること。
【解決手段】少なくとも一対の第1の接続端子104aと第2の接続端子104bとが形成され、さらに第1の接続端子104aと第2の接続端子104bとの少なくともいずれか一方に設けられている突起電極201と、中間基板103の貫通孔106内に設けられ、第1の接続端子104aと第2の接続端子104bとを電気的に接続するための導電ペースト105を有し、突起電極201と中間部材103に設けられている貫通孔106内の導電ペースト105とを介して、第1の接続端子104aと第2の接続端子104bとは電気的に接続されている。
【選択図】図2

Description

本発明は、積層実装構造体、特に複数の部材を部材の厚さ方向に積層してできる3次元
的な積層実装構造体に関するものである。
従来、電子部品が実装されている基板を備える構造体に関しては、種々の構成が提案されている(例えば、特許文献1、特許文献2参照。)。特許文献1には、例えば、図6に示すような、内視鏡10の先端部に設けられている撮像ユニットに関する実装構造体が開示されている。ここでは、撮像素子11と平行に実装基板を積層する技術が述べられている。この技術では、まず、撮像素子11と平行に実装基板12を配置する。そして、撮像素子11が実装された実装基板12と、その他の部品が実装されている実装基板13とを、スペーサを介して実装する。これにより、スペーサの高さ分で得られた空間に実装基板上の実装部品を配置できる。従って、実装構造体の実装密度を向上できる。この結果、内視鏡の先端部に設けられている撮像ユニットの小型化を図ることができる。
また、特許文献2には、図7に示すような、メモリモジュール基板24を備える実装構造体20の構成が開示されている。対向する基板21の内側は中空である。基板21の両面に複数の電極が設けられている。そして、基板21の表面の電極と、対向する基板21の裏面の電極とが互いに電気的に接続されている。電極どうしの接続部分では、導電性スペーサ25の両面に異方性導電フィルム22が貼り付けられている。このように、特許文献2には、電子部品23が実装されている基板21の実装構造体が開示されている。この構成では、導電性スペーサ25と異方性導電フィルム22との接合のために、導電性スペーサ25上に設けたスルーホール上に電極を設けている。
特公平4-38417号公報 特開平11-111914号公報
特許文献1に開示された構成では、積層して配置した基板間の電気的導通はリード線14により確保されている。リード線14による基板間接合は、作業の自動化が困難である。例えば、立体的に配置された微小な構造体に、短いリード線を配置し、はんだ付けする作業は、一般的な自動実装機では対応が不可能である。
そのため、リード線14の取付け作業は、自ずと手作業になってくる。また、たとえ手作業によっても、このような実装内容は難度が高い部類に入る。自動化が難しく、作業難度が高い技術では、実装コストの増加や生産能力の低下を招いてしまうという問題がある。また、手作業にてハンドリング可能なリード線の大きさ、及びハンドリング時に制御可能なリード線間の間隙を考慮すると、従来技術の構成では、実装構造体の小型化に対しても不利である。
また、特許文献2に開示された構成では、図7から明らかなように、導電性スペーサ25上に、スルーホール外形よりも大きな面積の電極を設ける必要がある。このため、接合部の狭ピッチ化が困難となる。換言すると、実装構造体を上部から見たときの投影面積を小さくすることが困難である。また、この構成では、導電性スペーサ25と基板21との接合材料として、異方性導電フィルム22を用いている。このため、導電性スペーサ25と基板21との間の接続抵抗値が高くなってしまう欠点がある。
このように、従来技術の実装構造体は、電子部品の実装スペースを確保するためのスペーサを介した基板積層実装を行う上で、良好な生産性を確保することが困難である。また、基板の平面方向の投影面積を減少させるように小型化することも困難である。
本発明は、上述のような問題点を考慮してなされたものであり、複数の基板をスペーサを介して接続し、基板間の空間に実装部品を実装する積層実装構造体において、基板の平面方向の投影面積を減少させるように小型化しつつ、さらに、接続抵抗を小さくし、製造工程を少なくしたことで歩留まり向上及びコストの低減及び製造時間の短縮を実現した積層実装構造体を提供することを目的とする。
上述した課題を解決し、目的を達成するために、本発明によれば、被実装部品が実装された第1の部材と、第1の部材に対向して配置され、他の被実装部品が実装された第2の部材との少なくとも2つの部材と、第1の部材と第2の部材との間に設置され、第1の部材と第2の部材とを所定の間隙をもって接続し、内側に被実装部品を収納する空間を有する中間部材と、を有する積層実装構造体であって、第1の部材と第2の部材とには、少なくとも一対の第1の電極と第2の電極とが形成され、第1の電極または第2の電極が形成されている面に対して直交するように中間部材に形成された貫通孔と、中間部材の貫通孔内に形成され、第1の電極と第2の電極とを電気的に接続するための導電部と、第1の電極と第2の電極との少なくともいずれか一方に設けられている突起電極を有し、突起電極と中間部材に設けられている貫通孔内の導電部とを介して、第1の電極と第2の電極は電気的に接続されていることを特徴とする積層実装構造体を提供できる。
また、本発明の好ましい態様によれば、第1の電極には第1の突起電極が形成され、第2の電極には第2の突起電極が形成されていることが望ましい。
また、本発明の好ましい態様によれば、突起電極は、積み重ねて形成されていることが望ましい。
また、本発明の好ましい態様によれば、中間部材は、貫通孔の内部と外部とに通ずる孔部を有することが望ましい。
また、本発明の好ましい態様によれば、突起電極の形状は、先端部が最も細くなっている形状であることが望ましい。
本発明によれば、複数の基板をスペーサを介して接続し、基板間の空間に実装部品を実装する積層実装構造体において、基板の平面方向の投影面積を減少させるように小型化しつつ、さらに、接続抵抗を小さくし、製造工程を少なくしたことで歩留まり向上及びコストの低減及び製造時間の短縮を実現した積層実装構造体を提供できるという効果を奏する。
以下に、本発明に係る積層実装構造体の実施例を図面に基づいて詳細に説明する。なお、この実施例によりこの発明が限定されるものではない。
図1は、本発明の実施例1に係る積層実装構造体100を分解した状態の斜視構成を示している。第1の基板101aには、受動部品、能動部品をはじめ、電子部品である各種のデバイス102a1、102a2、102a3(以下、適宜「デバイス102a1等」という。)が実装されている。また、第2の基板101bには、受動部品、能動部品をはじめ、電子部品である他の各種のデバイス102b1、102b2、102b3(以下、適宜「デバイス102b1等」という。)が実装されている。第1の基板101aと第2の基板101bとは、対向して配置されている。なお、第1の基板101aは、第1の部材に対応する。第2の基板101bは、第2の部材に対応する。デバイス102a1、102b1等は、被実装部品に対応する。
第1の基板101a、第2の基板101b、及び後述する中間基板103は、それぞれ有機基板、セラミック基板、ガラス基板などで構成されている。また、第1の基板101a、第2の基板101b、及び中間基板103は、基板を複合した複合基板でも良い。
また、第1の基板101aと第2の基板101bとには、少なくとも一対の第1の接続端子104aと第2の接続端子104bとが形成されている。第1の接続端子104aは、第1の電極に対応する。第2の接続端子104bは、第2の電極に対応する。
第1の基板101aに設けられた接続端子104a(図1では不図示)は、第1の基板101aに実装された各種のデバイス102a1等と電気的に接続されている。また、接続端子104aは、デバイス102a1等と第2の基板101bとを電気的に接続する機能も有している。
同様に、第2の基板101bに設けられた接続端子104bは、第2の基板101bに実装された電子部品である各種のデバイス102b1等と電気的に接続されている。また、接続端子104bは、デバイス102b1等と第1の基板101aとを電気的に接続する機能も有している。
また、中間基板103は、第1の基板101aと第2の基板101bとの間に設置されている。中間基板103は、第1の基板101と第2の基板101bとを所定の間隙をもって接続し、内側に被実装部品であるデバイス102b1等を収納する空間である開口収納部103aを有する。
以下、説明の便宜上、第1の接続端子104aまたは第2の接続端子104bが形成されている面に対して直交する中間基板103の面を、以下、適宜「中間基板103の側面」という。
中間基板103の側面方向と垂直な方向に開口収納部103a及び貫通孔106が、ドリリング、パンチング、レーザー加工、エッチング、型成型などによって形成されている。そして、中間基板103の高さは、第2の基板101bに実装された各種のデバイス102b1等の高さと同等か、もしくは大きいように構成されている。
本実施例では、中間基板103に複数の貫通孔106が形成されている。これにより、第1の基板101aの第1の接続端子104a及び第2の基板101bの第2の接続端子104bが露出される構成となっている。貫通孔106は、図1に示すように、中間基板103の周囲にわたって形成されている。
図2は、本積層実装構造体の断面構成を示している。第1の接続端子104a及び第2の接続端子104bには、それぞれ突起電極201が対向するように形成されている。
また、第1の接続端子104aと第2の接続端子104bとが対向する位置に貫通孔106が形成されている。このように、積層方向から見たとき、第1の接続端子104aと第2の接続端子104bと貫通孔106とが同一投影面となるように配置されている。
ここで、第1の接続端子104a、第2の接続端子104bは、めっきで形成されている。その材質は、例えば、Au、Cu、Agなど、導電性を有する材料であれば良い。
また、突起電極201は、Auからなるスタッドバンプである。突起電極201は、他にも導電材料による印刷バンプやめっきバンプで形成することもできる。突起電極201の形状は、先端部201aが最も細くなっている形状である。
上述したように、第1の基板101aと第2の基板101bは対向して配置されている。第1の接続端子104a、第2の接続端子104bは、中間基板103に設けられた貫通孔106に関して、積層方向から見た投影面において完全に重複する位置に配置されている。
しかしながら、これに限られず、第1の接続端子104a、第2の接続端子104bは、中間基板103に設けられた貫通孔106に関して、積層方向から見た投影面において一部が重複する位置に配置しても良い。
第1の接続端子104a、第2の接続端子104bの電極の形状は、例えば、一辺140μmの矩形状である。なお、これに限られず、電極の形状は任意の形状でも良い。
また、第1の接続端子104a、第2の接続端子104b上にそれぞれ設けられる突起電極201は、中間基板103に設けられた貫通孔106に関して、積層方向から見た投影面において完全に重複する位置に配置されている。さらに、突起電極201の径は、例えば、φ80μmである。突起電極201の直径は、貫通孔106の寸法(直径)以下であれば良い。
そして、第1の基板101a及び第2の基板101b及び第1、第2の接続端子104a、104b及び突起電極201及び中間基板103に囲まれた空間に、導電ペースト105が配置されている。
導電ペースト105は、例えば、Ag粒子(粒径50〜5000nm)及びAgナノ粒子(粒径5〜20nm)を含有するペーストである。なお、第1の基板101a、中間基板103及び第2の基板101bは、それぞれ接着剤などにより固定されている。
これにより、突起電極201と中間基板103に設けられている貫通孔106内の導電ペースト105とを介して、第1の接続端子104aと第2の接続端子104bは電気的に接続されている。
本実施例では、導電ペースト105が、第1、第2の接続端子104a、104bに接触しない状態であっても、突起電極が導電ペーストに接触できる領域に存在しているならば、突起電極201を介して、より大きな範囲で導電ペースト105と第1、第2の接続端子104a、104bとの電気的な接続を確保できる。
このため、導電ペースト105と第1、第2の接続端子104a、104bとの電気的な接続を確保することができる。このことから、供給する導電ペースト105の分量の制御が容易になる。このため、設計範囲をより広くすることができ、製造が容易となる。
また、供給する導電ペースト105の分量にばらつきが生じて導電ペースト供給量が少ない場合であっても、突起電極201の高さの範囲内で接続不良の発生を防ぐことができる。
また、導電ペースト105を加熱硬化させる際に生じる寸法変化が生じた場合でも、より大きな範囲で電気的な接続不良の発生を防ぐことができる。このように、本実施例によれば、貫通孔106に形成される導電ペースト105が小さくなる方向に誤差を生じた場合でも、突起電極201の高さ分の範囲で、その誤差を相殺できる。このため、電気的な接続を確実に行うことができる。この結果、貫通孔106内の導電ペースト105の形状誤差の影響を受けにくい積層実装構造体を得ることができる。
また、一般に導電ペースト105同士もしくは導電ペースト105と突起電極201の接触導通は、各々の接触面積が広いほど抵抗値が低く良好な状態になる。このため、突起電極201は高さがより高い方が効果的である。このように、本実施例では、基板間の接続抵抗値を制御可能かつ、接続抵抗値が低い基板接続手段を得ることができる。
次に、図3の(a)〜(d)を用いて、本積層実装構造体の製造工程について説明する。まず、図3の(a)において、第2の基板101bに対して、第2の接続端子104b、突起電極201と、貫通孔106の位置とが一致するように、中間基板103を配置する。
図3の(b)において、貫通孔106に導電ペースト供給部202より導電ペースト105を供給する。このとき、上述したように、突起電極201の高さの範囲内で、導電ペースト105の供給量の自由度が大きくなる。このため、導電ペースト105の供給量の制御が容易となる。
図3の(c)において、すべての貫通孔106に導電ペースト105を供給した後、第1の基板101aを中間基板103に接合する。このとき、貫通孔106と、第1の接続端子104a、突起電極201とが一致するように、第1の基板101aを配置する。
図3の(d)は、第1の基板101aと中間基板103と第2の基板101bとを接合した状態を示している。ここで、図4に示すように、中間基板103に通気孔107を設けておくことが望ましい。通気孔107は、貫通孔106の内部と外部とに通ずる孔部である。
導電ペースト105を加熱硬化することにより溶媒が気化してガスが発生する場合がある。このとき、中間基板103の通気孔107を通じて外部にガスを排出することができる。
ガスが発生した際に逃げ場がないと、中間基板103の貫通孔106から第1の基板101a及び第2の基板101bに向けて内部圧力が作用する。これにより、第1の基板101a及び第2の基板101bと中間基板103の接続構造に負荷がかかり、破壊に至る場合がある。通気孔107を形成することで、このような破壊の問題を回避することができる。
このように、本実施例によれば、第1の基板101aと中間基板103、及び第2の基板101bと中間基板103の接続端子の接合面積を大きくすることができる。このため、接合抵抗を小さくすることが可能となる。従って、電気的な接続品質が向上した積層実装構造体を提供することが可能となる。
さらに、電気的なショートに対して安全な積層実装構造体を提供することが可能となる。特に、積層実装構造体が小型化し、中間基板103の導電ペースト105を狭ピッチ化した場合に有効となる。
また、中間基板103の貫通孔106に形成された導電ペースト105を、第1の基板101a及び第2の基板101bを上部から見たときの投影像(投影面積)内に収めることができる。
次に、本発明の実施例2に係る積層実装構造体について説明する。実施例1と同一の部分には同一の符号を付し、重複する説明は省略する。図5は、本実施例の積層実装構造体をy方向から見た中間基板103の断面の構成を示している。
本実施例では、突起電極201は、それぞれさらに突起電極301が積み重ねて形成されている。また、突起電極301の形状は、先端部が最も細くなっている形状である。
本実施例では、供給する導電ペースト105の分量にばらつきが生じて導電ペースト供給量が少ない場合であっても、突起電極201が一段の場合に比較して、より大きな範囲で電気的な接続不良の発生を防ぐことができる。
また、導電ペースト105を加熱硬化させる際に生じる寸法変化が生じた場合でも、より大きな範囲で電気的な接続不良の発生を防ぐことができる。さらに、突起電極201を積み重ねて、多段化することで、より大きな突起電極表面積において導電ペースト105と接触する。このため、電気的な接続品質がより向上及び安定する。
上記各実施例では、2つの対向する突起電極201を用いている。しかしながら、これに限られず、接続端子104a、104bのうちの少なくとも一方の接続端子に突起電極を形成する構成でも良い。また、突起電極201を積み重ねる場合は、2段に限られない。3段以上に突起電極201を積み重ねることで、さらに上述の効果を奏することができる。
このように、本発明によれば、製造が容易で、小型かつ、電気的接続が確実で、品質が向上及び安定した積層実装構造体を得ることができる。本発明は、その趣旨を逸脱しない範囲で、様々な変形例をとることができる。
以上のように、本発明にかかる積層実装構造体は、端子同士の接合を確実に行うことができ、小型な構造体に有用である。
本発明の実施例1に係る積層実装構造体を分解した状態の斜視構成を示す図である。 本発明の実施例1に係る積層実装構造体の断面構成を示す図である。 本発明の実施例1に係る積層実装構造体の製造工程を示す図である。 本発明の実施例1の変形例に係る積層実装構造体の断面構成を示す他の図である。 本発明の実施例2に係る積層実装構造体の断面構成を示す図である。 従来技術の積層実装構造体の断面構成を示す図である。 従来技術の他の積層実装構造体の断面構成を示す図である。
符号の説明
100 積層実装構造体
101a 第1の基板
101b 第2の基板
102a1、102a2、102a3 デバイス
102b1、102b2、102b3 デバイス
103 中間基板
103a 開口収納部
104a、104b 接続端子
105 導電ペースト
106 貫通孔
107 通気孔
201、301 突起電極
201a 先端部
202 導電ペースト供給部

Claims (5)

  1. 被実装部品が実装された第1の部材と、
    前記第1の部材に対向して配置され、他の被実装部品が実装された第2の部材との少なくとも2つの部材と、
    前記第1の部材と前記第2の部材との間に設置され、前記第1の部材と前記第2の部材とを所定の間隙をもって接続し、内側に前記被実装部品を収納する空間を有する中間部材と、を有する積層実装構造体であって、
    前記第1の部材と前記第2の部材とには、少なくとも一対の第1の電極と第2の電極とが形成され、
    前記第1の電極または前記第2の電極が形成されている面に対して直交するように前記中間部材に形成された貫通孔と、
    前記中間部材の前記貫通孔内に形成され、前記第1の電極と前記第2の電極とを電気的に接続するための導電部と、
    前記第1の電極と前記第2の電極との少なくともいずれか一方に設けられている突起電極を有し、
    前記突起電極と前記中間部材に設けられている前記貫通孔内の前記導電部とを介して、前記第1の電極と前記第2の電極は電気的に接続されていることを特徴とする積層実装構造体。
  2. 前記第1の電極には第1の突起電極が形成され、
    前記第2の電極には第2の突起電極が形成されていることを特徴とする請求項1に記載の積層実装構造体。
  3. 前記突起電極は、積み重ねて形成されていることを特徴とする請求項1または2に記載の積層実装構造体。
  4. 前記中間部材は、前記貫通孔の内部と外部とに通ずる孔部を有することを特徴とする請求項1〜3のいずれか一項に記載の積層実装構造体。
  5. 前記突起電極の形状は、先端部が最も細くなっている形状であることを特徴とする請求項1〜4のいずれか一項に記載の積層実装構造体。
JP2007008386A 2007-01-17 2007-01-17 積層実装構造体 Withdrawn JP2008177298A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007008386A JP2008177298A (ja) 2007-01-17 2007-01-17 積層実装構造体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007008386A JP2008177298A (ja) 2007-01-17 2007-01-17 積層実装構造体

Publications (1)

Publication Number Publication Date
JP2008177298A true JP2008177298A (ja) 2008-07-31

Family

ID=39704118

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007008386A Withdrawn JP2008177298A (ja) 2007-01-17 2007-01-17 積層実装構造体

Country Status (1)

Country Link
JP (1) JP2008177298A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2015141802A1 (ja) * 2014-03-20 2017-04-13 オリンパス株式会社 実装構造体の製造方法、実装用治具、実装構造体の製造装置、撮像装置および内視鏡装置
WO2019092938A1 (ja) * 2017-11-13 2019-05-16 オリンパス株式会社 半導体基板、半導体基板積層体および内視鏡
JP2020126764A (ja) * 2019-02-05 2020-08-20 ホシデン株式会社 近接センサ及びこれを備えたドアハンドル装置
WO2020195872A1 (ja) * 2019-03-27 2020-10-01 Hoya株式会社 撮像モジュール及び内視鏡
WO2021135013A1 (zh) * 2019-12-31 2021-07-08 诺思(天津)微系统有限责任公司 具有叠置单元的半导体结构及制造方法、电子设备
US12482579B2 (en) 2021-03-31 2025-11-25 Canon Kabushiki Kaisha Wiring component, module, apparatus, and method for manufacturing module

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2015141802A1 (ja) * 2014-03-20 2017-04-13 オリンパス株式会社 実装構造体の製造方法、実装用治具、実装構造体の製造装置、撮像装置および内視鏡装置
WO2019092938A1 (ja) * 2017-11-13 2019-05-16 オリンパス株式会社 半導体基板、半導体基板積層体および内視鏡
JP2020126764A (ja) * 2019-02-05 2020-08-20 ホシデン株式会社 近接センサ及びこれを備えたドアハンドル装置
WO2020195872A1 (ja) * 2019-03-27 2020-10-01 Hoya株式会社 撮像モジュール及び内視鏡
JP2020156901A (ja) * 2019-03-27 2020-10-01 Hoya株式会社 撮像モジュール及び内視鏡
US11903566B2 (en) 2019-03-27 2024-02-20 Hoya Corporation Imaging module and endoscope having image sensor and mounting board
WO2021135013A1 (zh) * 2019-12-31 2021-07-08 诺思(天津)微系统有限责任公司 具有叠置单元的半导体结构及制造方法、电子设备
US12482579B2 (en) 2021-03-31 2025-11-25 Canon Kabushiki Kaisha Wiring component, module, apparatus, and method for manufacturing module

Similar Documents

Publication Publication Date Title
JP4918373B2 (ja) 積層実装構造体
CN103703526B (zh) 电子零件
CN102956353B (zh) 芯片部件结构体及其制造方法
JP5715009B2 (ja) 部品内蔵配線基板及びその製造方法
CN101803020B (zh) 叠层安装结构体和叠层安装结构体的制造方法
CN102986313B (zh) 部件内置布线基板
US20100032196A1 (en) Multilayer wiring board, semiconductor package and method of manufacturing the same
JP2008177298A (ja) 積層実装構造体
JP2014110423A (ja) 電子部品組込み基板及びその製造方法
JP4751714B2 (ja) 積層実装構造体
JP3891297B2 (ja) 半導体装置製造用治具
JP5086647B2 (ja) 積層実装構造体
JP2010219180A (ja) 電子部品実装構造および電子部品実装方法ならびに基板接続用部品
JP2007329431A (ja) 圧電型エキサイタ
CN114334892A (zh) 电子功率单元和半导体功率模块
JP2008177299A (ja) 積層実装構造体
US20100009498A1 (en) Planar interconnect structure for hybrid circuits
JP2011155199A (ja) 回路実装基板
JP2008168042A (ja) 積層実装構造体
JP2008004927A (ja) 積層実装構造体
JP2002110901A (ja) 積層型半導体装置及びその製造方法
US7253553B2 (en) Electronic component
JP2017199897A (ja) 半導体装置
JP2016076577A (ja) 圧電トランス及びこれを用いた電源用回路モジュール
JP2009059800A (ja) 小型モジュール

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20100406