JP2008159955A - 電子部品内蔵基板 - Google Patents
電子部品内蔵基板 Download PDFInfo
- Publication number
- JP2008159955A JP2008159955A JP2006348750A JP2006348750A JP2008159955A JP 2008159955 A JP2008159955 A JP 2008159955A JP 2006348750 A JP2006348750 A JP 2006348750A JP 2006348750 A JP2006348750 A JP 2006348750A JP 2008159955 A JP2008159955 A JP 2008159955A
- Authority
- JP
- Japan
- Prior art keywords
- electronic component
- substrate
- layer side
- component built
- wiring substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W70/614—
-
- H10W70/60—
-
- H10W74/00—
-
- H10W90/00—
-
- H10W90/401—
-
- H10W72/884—
-
- H10W72/90—
-
- H10W72/923—
-
- H10W72/9415—
-
- H10W72/942—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
- Combinations Of Printed Boards (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Wire Bonding (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
【解決手段】一対の配線基板10,20間に電子部品30を搭載した電子部品内蔵基板100であって、配線基板同士10,20がはんだボール40を介して電気的に接続され、電子部品30が搭載された一方の配線基板10と対向する他方の配線基板20において、電子部品30と対向する位置に電子部品30の平面形状よりも大きく開口する開口部24が設けられ、一対の配線基板10,20間が封止樹脂50によって封止されていることを特徴とする。
【選択図】図1
Description
図11に示すように、特許文献1における電子部品内蔵基板100は、下層側配線基板10と上層側配線基板20との間に電子部品30を挟む配置とし、配線基板10,20をはんだボール40で電気的に接続すると共に、封止樹脂50により封止された構成を有している。
また、前記電子部品は、裏面の位置が前記配線基板の板厚内に位置するように搭載されていることを特徴とする。
これらにより、下層側配線基板と上層側配線基板との距離をさらに近づけることができるので、上下配線基板間を電気的に接続するはんだボールの粒径を小さくすることができる。はんだボールの径寸法が小さくなることで、電子部品内蔵基板の厚さおよび平面寸法(平面積)を小さくすることができる。また、電子部品が配線基板表面からはみ出さなくなるので、電子部品内蔵基板の全体厚さを更に薄くすることができる。
これらにより、電子部品を確実に保護することができ、信頼性の高い電子部品内蔵基板を提供することができる。
このようなはんだボールを用いることにより、上下配線基板間でコア材がストッパとして作用することにより、上下配線基板間の離間距離を一定に保つことができ、電子部品内蔵基板の寸法精度を高めることができる。また、電子部品内蔵基板の機械的強度の向上にも有効に作用する。
これにより、電子部品内蔵基板(半導体装置)の実装密度を向上させることができる。
以下、本発明にかかる電子部品内蔵基板の実施の形態について、図面に基づいて説明する。図1は、本実施形態における電子部品内蔵基板の横断面図である。図2は、図1の電子部品内蔵基板における開口部付近の平面図である。図3は本実施形態において用いられるはんだボールの構造を示す断面図である。
本実施の形態における電子部品内蔵基板100は、一対の配線基板(下層側配線基板10と上層側配線基板20)の間に電子部品30が搭載され、一方の配線基板である下層側配線基板10と他方の配線基板である上層側配線基板20とは、はんだボール40を介して電気的に接続されている。また、下層側配線基板10と上層側配線基板20の間には封止樹脂50が注入されている。
銅コア42入りのはんだボール40を用いることにより、下層側配線基板10と上層側配線基板20は、少なくとも下層側配線基板10の接続パッド12Aと上層側配線基板20の接続パッド22Aの離間距離が銅コア42の径寸法となる離間距離を維持した状態で電気的に接続される。
まず、図4に示すように、一方の配線基板である下層側配線基板10に電子部品である半導体素子30を搭載する。半導体素子30は、バンプ36を下層側配線基板10の上面に形成した接続パッド12Bに位置合わせしてフリップチップ方式により下層側配線基板10に搭載する。半導体素子30を下層側配線基板10にフリップチップ接続した後、半導体素子30と下層側配線基板10の上面との間にアンダーフィル樹脂80を注入する。
図6に示すように、リフロー後のはんだボールは、銅コア42の外周を被覆していたはんだ44が溶融し、はんだ44および銅コア42により下層側配線基板10の接続パッド12Aと上層側配線基板20の接続パッド22Aとを電気的に接続すると共に、銅コア42がストッパとして作用して互いの配線基板間10,20の離間距離を維持した状態になる。
配線基板10,20間に封止樹脂50を充填する方法としては、例えば図7に示すように、樹脂封止用の金型90,91により下層側配線基板10と上層側配線基板20をクランプし、ゲート94から下層側配線基板10と上層側配線基板20の間に封止樹脂50を圧入する方法がある。封止樹脂50を圧入した後、封止樹脂50を加熱して硬化させる。
なお、本製造方法の説明においては、1つの電子部品内蔵基板100を図示して説明しているが、実際の製造方法においては、大判の下層側配線基板10および上層側配線基板20を用いて、複数の電子部品内蔵基板100,100,100,・・・を同時に樹脂封止した後個々の基板外形に沿って個片に切断する。
図9は本発明にかかる電子部品内蔵基板の第2実施形態における構造を示す横断面図である。本実施形態は、下層側配線基板10と上層側配線基板20の間に液状の封止樹脂50を注入して封止した電子部品内蔵基板100である。図9には下層側配線基板10の上面側に設けられた接続パッド12Aと上層側配線基板20の下面側に設けられた接続パッド22Aとをはんだボール40により電気的に接続した後、下層側配線基板10と上層側配線基板20に液状の封止樹脂50を注入した後、封止樹脂50を熱硬化させた状態を示している。
次に第3実施形態について説明する。図10は本発明にかかる電子部品内蔵基板の第3実施形態における構成を示す横断面図である。本実施形態では、第1実施形態で説明した電子部品内蔵基板(半導体装置)10の上にさらに他の電子部品(半導体素子)60を搭載した電子部品内蔵基板(半導体装置)110を示している。電子部品60が開口部24を覆った状態で上層側配線基板20に搭載されている。
また、図10に示すような電子部品60を搭載する他に、チップキャパシタやチップ抵抗等の回路部品等を上層側配線基板20に搭載することもできる。回路部品等を上層側配線基板20に搭載する際においても、回路部品等により開口部24を覆う形態に搭載することが可能である。
例えば、以上の実施形態においては、電子部品30として半導体素子を例に説明しているが、電子部品30は半導体素子に限定されるものではなく、他の電子部品を用いてもよい。
さらにまた、半導体素子30を下層側配線基板10に搭載する際はフリップチップ接続によらず、ワイヤボンディングにより接続することもできる。
12,22 配線パターン
12A,12B,22A 接続パッド
13,23 レジスト
14,62 外部接続端子
20 上層側配線基板
24 開口部
30,60 電子部品(半導体素子)
32 電極面
36 バンプ
40 はんだボール
42 銅コア
44 はんだ
50 封止樹脂
80 アンダーフィル樹脂
90,91 樹脂封止用の金型
100,110 電子部品内蔵基板
H スルーホール
Claims (8)
- 一対の配線基板間に電子部品を搭載した電子部品内蔵基板であって、
前記配線基板同士がはんだボールを介して電気的に接続され、
前記電子部品が搭載された一方の配線基板と対向する他方の配線基板に、前記電子部品と対向する位置に前記電子部品の平面形状よりも大きく開口する開口部が設けられ、
前記一対の配線基板間が封止樹脂によって封止されていることを特徴とする電子部品内蔵基板。 - 前記電子部品は、裏面側が前記開口部に入り込む配置に搭載されていることを特徴とする請求項1記載の電子部品内蔵基板。
- 前記電子部品は、裏面の位置が前記配線基板の板厚内に位置するように搭載されていることを特徴とする請求項2記載の電子部品内蔵基板。
- 前記電子部品は、裏面を露出させた状態で前記封止樹脂によって封止されていることを特徴とする請求項1〜3のうちのいずれか一項に記載の電子部品内蔵基板。
- 前記開口部内に前記封止樹脂が充填されていることを特徴とする請求項1〜4のうちのいずれか一項に記載の電子部品内蔵基板。
- 前記はんだボールとして、金属からなるコア材の外表面にはんだが被覆されたコア入りはんだボールが用いられていることを特徴とする請求項1〜5のうちのいずれか一項に記載の電子部品内蔵基板。
- 前記コア材は銅からなることを特徴とする請求項6記載の電子部品内蔵基板。
- 前記開口部が形成された配線基板の外面に、少なくとも前記開口部の領域の一部を覆う配置に電子部品あるいは回路部品が搭載されていることを特徴とする請求項1〜7のうちのいずれか一項に記載の電子部品内蔵基板。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006348750A JP4901458B2 (ja) | 2006-12-26 | 2006-12-26 | 電子部品内蔵基板 |
| US11/962,656 US7872359B2 (en) | 2006-12-26 | 2007-12-21 | Electronic component contained substrate |
| KR1020070136348A KR20080060167A (ko) | 2006-12-26 | 2007-12-24 | 전자 부품 내장 기판 |
| CNA200710160631XA CN101211900A (zh) | 2006-12-26 | 2007-12-26 | 包含电子元件的基板 |
| TW096150213A TW200832674A (en) | 2006-12-26 | 2007-12-26 | Electronic component contained substrate |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006348750A JP4901458B2 (ja) | 2006-12-26 | 2006-12-26 | 電子部品内蔵基板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008159955A true JP2008159955A (ja) | 2008-07-10 |
| JP4901458B2 JP4901458B2 (ja) | 2012-03-21 |
Family
ID=39611747
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006348750A Active JP4901458B2 (ja) | 2006-12-26 | 2006-12-26 | 電子部品内蔵基板 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7872359B2 (ja) |
| JP (1) | JP4901458B2 (ja) |
| KR (1) | KR20080060167A (ja) |
| CN (1) | CN101211900A (ja) |
| TW (1) | TW200832674A (ja) |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011009301A (ja) * | 2009-06-23 | 2011-01-13 | Shinko Electric Ind Co Ltd | 電子部品内蔵配線基板と電子部品内蔵配線基板の製造方法 |
| JP2011192854A (ja) * | 2010-03-16 | 2011-09-29 | Casio Computer Co Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2014045051A (ja) * | 2012-08-27 | 2014-03-13 | Shinko Electric Ind Co Ltd | 電子部品内蔵基板及びその製造方法 |
| JP2014130855A (ja) * | 2012-12-28 | 2014-07-10 | Kyocer Slc Technologies Corp | 配線基板およびその製造方法 |
| JP2016511552A (ja) * | 2013-03-15 | 2016-04-14 | クアルコム,インコーポレイテッド | 低減された高さのパッケージオンパッケージ構造 |
| JP2017503361A (ja) * | 2014-12-16 | 2017-01-26 | インテル コーポレイション | スタック型電子装置を含む電子アセンブリ |
| JP2017050310A (ja) * | 2015-08-31 | 2017-03-09 | 新光電気工業株式会社 | 電子部品装置及びその製造方法 |
| JPWO2021033227A1 (ja) * | 2019-08-19 | 2021-02-25 |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5445001B2 (ja) * | 2009-09-29 | 2014-03-19 | 沖電気工業株式会社 | 半導体素子内蔵基板及び半導体素子内蔵基板の製造方法 |
| TWI419283B (zh) * | 2010-02-10 | 2013-12-11 | 日月光半導體製造股份有限公司 | 封裝結構 |
| US20120159118A1 (en) | 2010-12-16 | 2012-06-21 | Wong Shaw Fong | Lower IC Package Structure for Coupling with an Upper IC Package to Form a Package-On-Package (PoP) Assembly and PoP Assembly Including Such a Lower IC Package Structure |
| CN202276549U (zh) * | 2011-09-26 | 2012-06-13 | 番禺得意精密电子工业有限公司 | 电连接组件 |
| US8969730B2 (en) * | 2012-08-16 | 2015-03-03 | Apple Inc. | Printed circuit solder connections |
| US9905491B1 (en) | 2013-09-27 | 2018-02-27 | STATS ChipPAC Pte. Ltd. | Interposer substrate designs for semiconductor packages |
| US9859200B2 (en) * | 2014-12-29 | 2018-01-02 | STATS ChipPAC Pte. Ltd. | Integrated circuit packaging system with interposer support structure mechanism and method of manufacture thereof |
| US20180053753A1 (en) * | 2016-08-16 | 2018-02-22 | Freescale Semiconductor, Inc. | Stackable molded packages and methods of manufacture thereof |
| KR102822947B1 (ko) * | 2020-06-29 | 2025-06-20 | 삼성전자주식회사 | 반도체 패키지, 및 이를 가지는 패키지 온 패키지 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09148496A (ja) * | 1995-11-27 | 1997-06-06 | Hitachi Ltd | 半導体装置及びその製造方法 |
| JPH118474A (ja) * | 1997-06-16 | 1999-01-12 | Nec Corp | 多層基板の製造方法 |
| JP2001210954A (ja) * | 2000-01-24 | 2001-08-03 | Ibiden Co Ltd | 多層基板 |
| JP2002076265A (ja) * | 2000-09-01 | 2002-03-15 | Sony Corp | 半導体デバイスの実装方法、半導体デバイス及び半導体装置 |
| JP2002231878A (ja) * | 2001-01-30 | 2002-08-16 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| JP2003347722A (ja) * | 2002-05-23 | 2003-12-05 | Ibiden Co Ltd | 多層電子部品搭載用基板及びその製造方法 |
| JP2005142178A (ja) * | 2003-11-04 | 2005-06-02 | Cmk Corp | 電子部品内蔵多層プリント配線板 |
| JP2008159956A (ja) * | 2006-12-26 | 2008-07-10 | Shinko Electric Ind Co Ltd | 電子部品内蔵基板 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6335565B1 (en) * | 1996-12-04 | 2002-01-01 | Hitachi, Ltd. | Semiconductor device |
| US20020127771A1 (en) * | 2001-03-12 | 2002-09-12 | Salman Akram | Multiple die package |
| JP2002343899A (ja) * | 2001-05-17 | 2002-11-29 | Sharp Corp | 半導体パッケージ用基板、半導体パッケージ |
| US6982491B1 (en) * | 2004-01-20 | 2006-01-03 | Asat Ltd. | Sensor semiconductor package and method of manufacturing the same |
-
2006
- 2006-12-26 JP JP2006348750A patent/JP4901458B2/ja active Active
-
2007
- 2007-12-21 US US11/962,656 patent/US7872359B2/en active Active
- 2007-12-24 KR KR1020070136348A patent/KR20080060167A/ko not_active Withdrawn
- 2007-12-26 TW TW096150213A patent/TW200832674A/zh unknown
- 2007-12-26 CN CNA200710160631XA patent/CN101211900A/zh active Pending
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09148496A (ja) * | 1995-11-27 | 1997-06-06 | Hitachi Ltd | 半導体装置及びその製造方法 |
| JPH118474A (ja) * | 1997-06-16 | 1999-01-12 | Nec Corp | 多層基板の製造方法 |
| JP2001210954A (ja) * | 2000-01-24 | 2001-08-03 | Ibiden Co Ltd | 多層基板 |
| JP2002076265A (ja) * | 2000-09-01 | 2002-03-15 | Sony Corp | 半導体デバイスの実装方法、半導体デバイス及び半導体装置 |
| JP2002231878A (ja) * | 2001-01-30 | 2002-08-16 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| JP2003347722A (ja) * | 2002-05-23 | 2003-12-05 | Ibiden Co Ltd | 多層電子部品搭載用基板及びその製造方法 |
| JP2005142178A (ja) * | 2003-11-04 | 2005-06-02 | Cmk Corp | 電子部品内蔵多層プリント配線板 |
| JP2008159956A (ja) * | 2006-12-26 | 2008-07-10 | Shinko Electric Ind Co Ltd | 電子部品内蔵基板 |
Cited By (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011009301A (ja) * | 2009-06-23 | 2011-01-13 | Shinko Electric Ind Co Ltd | 電子部品内蔵配線基板と電子部品内蔵配線基板の製造方法 |
| US8274153B2 (en) | 2009-06-23 | 2012-09-25 | Shinko Electric Industries Co., Ltd. | Electronic component built-in wiring substrate |
| JP2011192854A (ja) * | 2010-03-16 | 2011-09-29 | Casio Computer Co Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2014045051A (ja) * | 2012-08-27 | 2014-03-13 | Shinko Electric Ind Co Ltd | 電子部品内蔵基板及びその製造方法 |
| JP2014130855A (ja) * | 2012-12-28 | 2014-07-10 | Kyocer Slc Technologies Corp | 配線基板およびその製造方法 |
| JP2016511552A (ja) * | 2013-03-15 | 2016-04-14 | クアルコム,インコーポレイテッド | 低減された高さのパッケージオンパッケージ構造 |
| JP2017503361A (ja) * | 2014-12-16 | 2017-01-26 | インテル コーポレイション | スタック型電子装置を含む電子アセンブリ |
| US9633937B2 (en) | 2014-12-16 | 2017-04-25 | Intel Corporation | Electronic assembly that includes stacked electronic devices |
| JP2017050310A (ja) * | 2015-08-31 | 2017-03-09 | 新光電気工業株式会社 | 電子部品装置及びその製造方法 |
| JPWO2021033227A1 (ja) * | 2019-08-19 | 2021-02-25 | ||
| WO2021033227A1 (ja) * | 2019-08-19 | 2021-02-25 | 株式会社Fuji | 積層ユニットの接着方法 |
| JP7213361B2 (ja) | 2019-08-19 | 2023-01-26 | 株式会社Fuji | 積層ユニットの接着方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20080174977A1 (en) | 2008-07-24 |
| KR20080060167A (ko) | 2008-07-01 |
| TW200832674A (en) | 2008-08-01 |
| US7872359B2 (en) | 2011-01-18 |
| JP4901458B2 (ja) | 2012-03-21 |
| CN101211900A (zh) | 2008-07-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5068990B2 (ja) | 電子部品内蔵基板 | |
| CN110797321B (zh) | 半导体封装件 | |
| US7872359B2 (en) | Electronic component contained substrate | |
| TWI419300B (zh) | 內建電子零件之基板及其製造方法 | |
| CN101582395A (zh) | 布线基板 | |
| KR20070010915A (ko) | 방열층을 갖는 배선기판 및 그를 이용한 반도체 패키지 | |
| JP2006100385A (ja) | 半導体装置 | |
| US20050266701A1 (en) | Semiconductor device, method for manufacturing the same, circuit board, and electronic equipment | |
| JP4965989B2 (ja) | 電子部品内蔵基板および電子部品内蔵基板の製造方法 | |
| JP4324773B2 (ja) | 半導体装置の製造方法 | |
| JP4339032B2 (ja) | 半導体装置 | |
| JP4561969B2 (ja) | 半導体装置 | |
| JP4591715B2 (ja) | 半導体装置の製造方法 | |
| JP2009021366A (ja) | 半導体装置 | |
| JP2025101904A (ja) | 半導体装置 | |
| KR101179514B1 (ko) | 적층 반도체 패키지 및 그의 제조 방법 | |
| JP4117480B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
| JP2025074498A (ja) | 電子部品内蔵基板及び電子部品内蔵基板の製造方法 | |
| CN119447044A (zh) | 半导体封装及其制造方法 | |
| KR20080062565A (ko) | 플립 칩 패키지 | |
| JP2008021710A (ja) | 半導体モジュールならびにその製造方法 | |
| US20090189272A1 (en) | Wafer Level Chip Scale Packages Including Redistribution Substrates and Methods of Fabricating the Same | |
| KR20070105613A (ko) | 반도체 소자의 플립 칩 본딩 구조 | |
| JP2013191898A (ja) | 半導体装置 | |
| JP2010278480A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090924 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110711 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110719 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110913 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111220 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111227 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4901458 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150113 Year of fee payment: 3 |