JP2008034098A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2008034098A JP2008034098A JP2007246960A JP2007246960A JP2008034098A JP 2008034098 A JP2008034098 A JP 2008034098A JP 2007246960 A JP2007246960 A JP 2007246960A JP 2007246960 A JP2007246960 A JP 2007246960A JP 2008034098 A JP2008034098 A JP 2008034098A
- Authority
- JP
- Japan
- Prior art keywords
- data
- command
- input buffer
- input
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 28
- 239000000872 buffer Substances 0.000 claims abstract description 159
- 230000001360 synchronised effect Effects 0.000 claims abstract description 24
- 230000008859 change Effects 0.000 description 20
- 230000000630 rising effect Effects 0.000 description 14
- 230000004913 activation Effects 0.000 description 13
- 230000000295 complement effect Effects 0.000 description 10
- 238000010586 diagram Methods 0.000 description 9
- 230000004044 response Effects 0.000 description 9
- 230000003111 delayed effect Effects 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 101001053391 Homo sapiens Thyroxine 5-deiodinase Proteins 0.000 description 4
- 102100024373 Thyroxine 5-deiodinase Human genes 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 4
- 238000013500 data storage Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 3
- 230000003213 activating effect Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000009849 deactivation Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 239000013643 reference control Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Landscapes
- Dram (AREA)
Abstract
【解決手段】メモリセルに対するデータ書込み動作及びデータ読み出し動作をクロック信号に同期させて制御する制御回路は、ロウアドレスによるワード線選択動作がバンクアクティブコマンドによって指示され、カラムアドレスによるビット線を指定したデータ読み出し動作がリードコマンドによって指示され、カラムアドレスによるビット線を指定したデータ書込み動作がライトコマンドによって指示され、ワード線の初期化がプリチャージコマンドによって指示され、前記バンクアクティブコマンド、前記リードコマンド又は前記ライトコマンドを受け付けた後に、前記アドレス入力バッファを非活性状態から活性状態に変化させ、その後、前記クロック信号に同期する一定サイクル期間の経過を待ってアドレス入力バッファを活性状態から非活性状態に変化させる。
【選択図】図1
Description
図1には本発明に係る半導体装置の一例としてDDR形式のSDRAM(DDR−SDRAM)が示される。同図に示されるDDR−SDRAMは、特に制限されないが、公知のMOS半導体集積回路製造技術によって単結晶シリコンのような一つの半導体基板に形成されている。
前記DDR−SDRAM1において、特に制限されないが、上記のクロック信号CLK、反転クロック信号CLKb、クロックイネーブル信号CKE、チップ選択信号CSb、RAS信号RASb、CAS信号CASb、ライトイネーブル信号WEb、アドレス入力信号A0〜A14、データマスク信号DM、及びデータストローブ信号DQSを受ける入力バッファ、前記データ入力回路3のデータ入力バッファ、データ出力回路4のデータ出力バッファのインタフェースは例えば公知のSSTL2(クラスII)規格に準拠される。
図6にはDR−SDRAM1のデータ入力回路3の一例が示される。初段には図4で説明したSSTL仕様の差動入力バッファ30が配置される。差動入力バッファ30は、データストローブ信号DQSの立ち上がり及び立ち下がりの各エッジに同期して供給される書込みデータを入力する。差動入力バッファ30の次段には、前記データストローブ信号の半サイクル単位で供給されるデータを前記データストローブ信号の1サイクル単位で並列させてラッチするラッチ回路50が設けられている。このラッチ回路50は、例えば、データストローブ信号の立ち上がり変化に同期して差動入力バッファ30の出力データをラッチする第1のデータラッチ回路50Aと、データストローブ信号の立ち下がり変化に同期して差動入力バッファ30の出力データをラッチする第2のデータラッチ回路50Bと、データストローブ信号の立ち下がり変化に同期して第1のデータラッチ回路50Aの出力データをラッチする第3のデータラッチ回路50Cとを有する。前記データラッチ回路50A〜5Cは夫々マスタ・スレーブ型ラッチ回路(MSFF)によって構成され、データラッチ回路50AはDSCLKTをマスタ段のラッチクロック、DSCLKBをスレーブ段のラッチクロックとし、データラッチ回路50B、50CはDSCLKBをマスタ段のラッチクロック、DSCLKTをスレーブ段のラッチクロックとする。前記ラッチクロックDSCLKT,DSCLKBはデータストローブ信号DQSに同期して変化される信号である。
図8にはDDR−SDRAMの制御回路12の前段、図9には同じく制御回路12の後段、の詳細な一例がライト制御系を主体として示される。
図11にはDDR−SDRAM1におけるバースト数4の書込み動作タイミングが例示されている。
BNK0〜BNK3 メモリバンク
MC メモリセル
WL ワード線
BL ビット線
DIO0〜DIO3 データ入出力回路
RDEC0〜RDEC3 ロウデコーダ
CDEC0〜CDEC3 カラムデコーダ
2 入出力バス
3 データ入力回路
4 データ出力回路
DQ0〜DQ15 データ入出力端子
A0〜A14 アドレス入力端子
5 アドレスバッファ
6 ロウアドレスラッチ
7 カラムアドレスラッチ
8 バンクセレクタ
9 モードレジスタ
10 カラムアドレスカウンタ
12 制御回路
CLK,CLKb クロック信号
DQS データストローブ信号
30 差動入力バッファ
Mn5 パワースイッチMOSトランジスタ
VREF 基準電圧
DIE イネーブル制御信号
50 ラッチ回路
50A 第1のデータラッチ回路
50B 第2のデータラッチ回路
50C 第3のデータラッチ回路
51,52 セレクタラッチ回路
Claims (5)
- アドレス端子に接続される第1入力バッファを具備し、前記第1入力バッファは、ライトコマンドが入力された場合に活性化され、ライトコマンドが入力された後所定サイクル後に非活性化されることを特徴とする半導体装置。
- 複数個のアドレス入力端子と、
前記複数個のアドレス入力端子に対応して設けられる複数個のアドレス入力バッファと、
クロック信号を受けるクロック端子と、
選択端子がワード線に接続されデータ入出力端子がビット線に接続された複数個のメモリセルと、
前記メモリセルに対するデータ書込み動作及びデータ読み出し動作をクロック信号に同期させて制御する制御回路と、を含み、
前記制御回路は、ロウアドレスによるワード線選択動作がバンクアクティブコマンドによって指示され、
カラムアドレスによるビット線を指定したデータ読み出し動作がリードコマンドによって指示され、カラムアドレスによるビット線を指定したデータ書込み動作がライトコマンドによって指示され、
ワード線の初期化がプリチャージコマンドによって指示され、
前記バンクアクティブコマンド、前記リードコマンド又は前記ライトコマンドを受け付けた後に、前記アドレス入力バッファを非活性状態から活性状態に変化させ、その後、前記クロック信号に同期する一定サイクル期間の経過を待ってアドレス入力バッファを活性状態から非活性状態に変化させるものであることを特徴とする半導体装置。 - 前記アドレス入力バッファは、前記制御回路によりバンクアクティブコマンド及びリードコマンドが入力された場合においても非活性状態から活性状態に変化され、その後、前記クロック信号に同期する一定サイクル期間の経過を待ってアドレス入力バッファを活性状態から非活性状態に変化されることを特徴とする請求項2に記載の半導体装置。
- 前記半導体装置は、
データ入力の基準となるクロック信号を受けるクロック端子と、
前記クロック端子に接続されるクロック信号を受ける第1入力バッファと、
データが入力されるデータ端子と、
前記データ端子に接続される第2入力バッファを更に有し、
前記第1入力バッファと前記第2入力バッファは、前記ライトコマンドが入力されてから活性化されることを特徴とする請求項2に記載の半導体装置。 - 前記第1入力バッファ及び前記第2入力バッファは、ライトコマンドが入力された後、所定サイクル後に非活性化されることを特徴とする請求項4に記載の半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007246960A JP4771432B2 (ja) | 2007-09-25 | 2007-09-25 | 半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007246960A JP4771432B2 (ja) | 2007-09-25 | 2007-09-25 | 半導体装置 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP24582199A Division JP4216415B2 (ja) | 1999-08-31 | 1999-08-31 | 半導体装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010220651A Division JP5311507B2 (ja) | 2010-09-30 | 2010-09-30 | 同期型半導体記憶装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008034098A true JP2008034098A (ja) | 2008-02-14 |
| JP4771432B2 JP4771432B2 (ja) | 2011-09-14 |
Family
ID=39123317
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007246960A Expired - Fee Related JP4771432B2 (ja) | 2007-09-25 | 2007-09-25 | 半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4771432B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010277677A (ja) * | 2009-05-28 | 2010-12-09 | Hynix Semiconductor Inc | バッファ制御信号生成回路及びこれを用いた半導体メモリ装置 |
| US8848468B2 (en) | 2010-08-20 | 2014-09-30 | Ps4 Luxco S.A.R.L. | Semiconductor device and control method thereof for permitting the reception of data according to a control signal |
| KR20200004149A (ko) * | 2018-07-03 | 2020-01-13 | 에스케이하이닉스 주식회사 | 반도체장치 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1116346A (ja) * | 1997-06-24 | 1999-01-22 | Fujitsu Ltd | 半導体記憶装置 |
| JP2000156082A (ja) * | 1998-11-18 | 2000-06-06 | Fujitsu Ltd | 半導体記憶装置 |
| JP2000163967A (ja) * | 1998-11-30 | 2000-06-16 | Fujitsu Ltd | 半導体集積回路装置 |
-
2007
- 2007-09-25 JP JP2007246960A patent/JP4771432B2/ja not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1116346A (ja) * | 1997-06-24 | 1999-01-22 | Fujitsu Ltd | 半導体記憶装置 |
| JP2000156082A (ja) * | 1998-11-18 | 2000-06-06 | Fujitsu Ltd | 半導体記憶装置 |
| JP2000163967A (ja) * | 1998-11-30 | 2000-06-16 | Fujitsu Ltd | 半導体集積回路装置 |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010277677A (ja) * | 2009-05-28 | 2010-12-09 | Hynix Semiconductor Inc | バッファ制御信号生成回路及びこれを用いた半導体メモリ装置 |
| US8848468B2 (en) | 2010-08-20 | 2014-09-30 | Ps4 Luxco S.A.R.L. | Semiconductor device and control method thereof for permitting the reception of data according to a control signal |
| KR20200004149A (ko) * | 2018-07-03 | 2020-01-13 | 에스케이하이닉스 주식회사 | 반도체장치 |
| KR102553854B1 (ko) | 2018-07-03 | 2023-07-12 | 에스케이하이닉스 주식회사 | 반도체장치 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP4771432B2 (ja) | 2011-09-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4216415B2 (ja) | 半導体装置 | |
| US7113446B2 (en) | Latch circuit and synchronous memory including the same | |
| JP2006309913A (ja) | 半導体メモリ素子 | |
| JP2007095253A (ja) | 半導体メモリ素子 | |
| KR100356638B1 (ko) | 동기형 반도체 기억 장치 | |
| US6552959B2 (en) | Semiconductor memory device operable for both of CAS latencies of one and more than one | |
| JPH10162576A (ja) | 半導体メモリ装置のカラム選択ラインイネーブル回路 | |
| JP4771432B2 (ja) | 半導体装置 | |
| JP4216778B2 (ja) | 半導体装置 | |
| US6310825B1 (en) | Data writing method for semiconductor memory device | |
| JP5344657B2 (ja) | Ddr型半導体記憶装置 | |
| JP5311507B2 (ja) | 同期型半導体記憶装置 | |
| US8213246B2 (en) | Semiconductor device | |
| JP4353324B2 (ja) | 半導体装置 | |
| US20070070709A1 (en) | Write circuit of memory device | |
| KR20070063291A (ko) | 데이터 마스킹 회로 | |
| JP2014207036A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100527 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100727 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100803 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100930 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110616 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110616 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140701 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |