JP2008033113A - 液晶表示パネルの駆動方法及びその装置並びに液晶表示装置 - Google Patents
液晶表示パネルの駆動方法及びその装置並びに液晶表示装置 Download PDFInfo
- Publication number
- JP2008033113A JP2008033113A JP2006208108A JP2006208108A JP2008033113A JP 2008033113 A JP2008033113 A JP 2008033113A JP 2006208108 A JP2006208108 A JP 2006208108A JP 2006208108 A JP2006208108 A JP 2006208108A JP 2008033113 A JP2008033113 A JP 2008033113A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- liquid crystal
- crystal display
- display panel
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 92
- 238000000034 method Methods 0.000 title claims abstract description 40
- 230000005611 electricity Effects 0.000 claims description 5
- 239000003990 capacitor Substances 0.000 description 14
- 238000010586 diagram Methods 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 2
- 230000002542 deteriorative effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
【課題】非書込期間で生ずる画素間の明暗発生の回避等を図る。
【解決手段】制御部14からの各種信号と基準電圧生成部12からの所定数の基準電圧とを受け取るソース・ドライバ20の各々と、制御部14からのゲート制御信号を受け取るゲート・ドライバの各々とによって、液晶表示パネル16の全画素は、書込期間中に、交流駆動方式での所定の順序で駆動される。書込期間の終期から所定の時間の間、制御部14から所定の表示データ信号、交流化制御信号及びラツチ信号をソース・ドライバ20の各々に供給すると共に、基準電圧生成部12から所定の基準電圧を供給して各ソース・ドライバ20から対応するデータ線18に交流駆動電圧の中間電圧又は或る特定の電圧を上記所定の時間印加する。
【選択図】図1
【解決手段】制御部14からの各種信号と基準電圧生成部12からの所定数の基準電圧とを受け取るソース・ドライバ20の各々と、制御部14からのゲート制御信号を受け取るゲート・ドライバの各々とによって、液晶表示パネル16の全画素は、書込期間中に、交流駆動方式での所定の順序で駆動される。書込期間の終期から所定の時間の間、制御部14から所定の表示データ信号、交流化制御信号及びラツチ信号をソース・ドライバ20の各々に供給すると共に、基準電圧生成部12から所定の基準電圧を供給して各ソース・ドライバ20から対応するデータ線18に交流駆動電圧の中間電圧又は或る特定の電圧を上記所定の時間印加する。
【選択図】図1
Description
この発明は、液晶表示パネルの駆動方法及びその装置並びに液晶表示装置に関し、詳しくは液晶表示パネルの表示品位を損なうことなく、消費電力の低減を図ることができる液晶表示パネルの駆動方法及びその装置並びに液晶表示装置に関する。
近年、情報端末装置では、機能の増大に伴って消費電力の増大となり、その低減が強く要求されるに至っている。液晶表示装置を搭載した携帯電話機等においても、その液晶表示装置の消費電力の低減化が推進されている。
液晶表示装置での消費電力を低減する手段としての技術、すなわち、フレーム内の非書込期間にソース・ドライバICの動作を停止し、出力固定又はハイ・インピーダンス(Hi−Z)状態に制御する技術が知られている(特許文献1)。この技術での駆動タイミング図を図6に示す。
この技術によると、非書込期間中に、液晶パネルのデータ線に直流電圧成分が残留し続けることになる。
液晶表示装置での消費電力を低減する手段としての技術、すなわち、フレーム内の非書込期間にソース・ドライバICの動作を停止し、出力固定又はハイ・インピーダンス(Hi−Z)状態に制御する技術が知られている(特許文献1)。この技術での駆動タイミング図を図6に示す。
この技術によると、非書込期間中に、液晶パネルのデータ線に直流電圧成分が残留し続けることになる。
また、ドット反転駆動等、1ライン又は複数ライン毎の交流駆動方式を採用した液晶表示装置においては、各画素容量に交流化条件と表示データに応じた書込電圧が供給され、その書込電圧が画素容量に保持される。
なお、液晶パネルの消費電力の低減を図る手段として、特許文献2には、非表示期間中に対向電極に印加される電圧を表示期間中に対向電極に印加される電圧の高レベルと低レベルとの中間電位にすることが記載され、また、特許文献3には、液晶パネルで動画表示を行う場合の残像を解決する手段として、動画表示の水平期間内で画素に印加される階調電圧と固定階調電圧(中間電圧)とを切り替えてデータ線に印加することが記載されている。
特開2003−233351号公報
特開2005−031595号公報
特開2006−011199号公報
上述の特許文献1の技術及び交流駆動方式を採用した液晶表示装置においても、非書込期間中の液晶パネルの各画素に設けられているTFTのソースとドレイン間に残留した電位差が掛かり、TFTの特性によってはその電位差に応じたリークが生ずる場合がある。
このリークを生じさせる電位差は、特に、交流駆動において正電圧が印加された部分の画素容量と負電圧が印加された部分の画素容量とで大きく偏るため、TFT特性や非書込期間が長くなる等の条件により、非書込期間のリーク量が大きくなる程、各画素容量に残っている電荷による電圧の違いが大きくなり、これが各画素の明暗として認識され、表示品位を劣化させる致命的欠陥となる。ここで表示品位とは、明暗がスジ状に見えることをいう。
しかし、非書込期間中も、データ線に印加される電圧が交流化されているならば(図7)、各画素のリーク量も平均化されるので、上述のような画素間の明暗は生じないが、上記交流化のため、消費電力の増大が避けられないという技術的課題がある。
このリークを生じさせる電位差は、特に、交流駆動において正電圧が印加された部分の画素容量と負電圧が印加された部分の画素容量とで大きく偏るため、TFT特性や非書込期間が長くなる等の条件により、非書込期間のリーク量が大きくなる程、各画素容量に残っている電荷による電圧の違いが大きくなり、これが各画素の明暗として認識され、表示品位を劣化させる致命的欠陥となる。ここで表示品位とは、明暗がスジ状に見えることをいう。
しかし、非書込期間中も、データ線に印加される電圧が交流化されているならば(図7)、各画素のリーク量も平均化されるので、上述のような画素間の明暗は生じないが、上記交流化のため、消費電力の増大が避けられないという技術的課題がある。
また、特許文献2は、非表示期間中の対向電極への階調電圧の切り替え印加を開示するが、消費電力の低減に十分ではないという技術的課題がある。特許文献3は、動画表示の水平期間内で画素に印加される階調電圧と固定階調電圧(中間電圧)とを切り替えてデータ線に印加することを開示するが、これは、上記の非書込期間における技術的課題の解決にはならない。
この発明は、上述の事情に鑑みてなされたもので、液晶表示パネルの表示品位を損なうことなく、消費電力の低減を図ることができる液晶表示パネルの駆動方法及びその装置並びに液晶表示装置を提供することを目的としている。
上記課題を解決するために、請求項1記載の発明は、第1の方向に沿って互いに平行に配列された複数の信号電極と、上記第1の方向と直交する第2の方向に沿って互いに平行に配列された複数の走査電極と、上記信号電極と上記走査電極との交点と1対1に対応して設けられた複数の画素領域とを備える液晶表示パネルに画像信号を書き込ませるフレーム書込期間毎に、上記画像信号に応じて決まる駆動電圧を対応する上記信号電極に、かつ、走査電圧を上記走査電極に、交流駆動方式で印加する液晶表示パネルの駆動方法に係り、1つの上記フレーム書込期間と次の上記フレーム書込期間との間の非書込期間の一部期間の間、上記各信号電極に、上記画素領域の画素容量からリークする電気量を均一にするための定電圧(以下、均等化電圧という)をハイ・インピーダンス制御無しで印加した後、該均等化電圧の印加を停止して上記非書込期間の残余期間の間、ハイ・インピーダンス制御することを特徴としている。
請求項2記載の発明は、請求項1記載の液晶表示パネルの駆動方法に係り、上記交流駆動方式による上記信号電極の各々へ上記駆動電圧を印加する時間と上記走査電極に上記走査電圧を印加している時間とが同一であることを特徴としている。
請求項3記載の発明は、請求項1記載の液晶表示パネルの駆動方法に係り、上記交流駆動方式による上記信号電極の各々へ上記駆動電圧を印加する時間は、上記走査電極に上記走査電圧を印加している時間より短いことを特徴としている。
請求項4記載の発明は、請求項1、2又は3記載の液晶表示パネルの駆動方法に係り、上記均等化電圧は、交流駆動電圧の中間電圧又は或る特定の電圧であることを特徴としている。
請求項5記載の発明は、請求項1、2又は3記載の液晶表示パネルの駆動方法に係り、上記均等化電圧は、上記各信号電極に同時に又は時刻を異にして印加されることを特徴としている。
請求項6記載の発明は、第1の方向に沿って互いに平行に配列された複数の信号電極と、上記第1の方向と直交する第2の方向に沿って互いに平行に配列された複数の走査電極と、上記信号電極と上記走査電極との交点と1対1に対応して設けられた複数の画素領域とを備える液晶表示パネルにおいて、該液晶表示パネルのフレーム書込期間内に画像信号に応じて決まる駆動電圧を対応する上記信号電極に印加する第1の印加手段と、上記書込期間毎に走査電圧を上記走査電極に印加する第2の印加手段とを交流駆動方式で構成してなる液晶表示パネルの駆動装置に係り、1つの上記フレーム書込期間と次の上記フレーム書込期間との間の非書込期間の一部期間の間、上記各信号電極に、上記画素領域の画素容量からリークする電気量を均一にするための均等化電圧をハイ・インピーダンス制御無しで印加した後、該均等化電圧の印加を停止して上記非書込期間の残余期間の間、ハイ・インピーダンス制御する第3の印加手段を備えることを特徴としている。
請求項7記載の発明は、請求項6記載の液晶表示パネルの駆動装置に係り、上記交流駆動方式による上記信号電極の各々へ上記駆動電圧を印加する時間と上記走査電極に上記走査電圧を印加している時間とが同一であることを特徴としている。
請求項8記載の発明は、請求項6記載の液晶表示パネルの駆動装置に係り、上記交流駆動方式による上記信号電極の各々へ上記駆動電圧を印加する時間は、上記走査電極に上記走査電圧を印加している時間より短いことを特徴としている。
請求項9記載の発明は、請求項6、7又は8記載の液晶表示パネルの駆動装置に係り、上記均等化電圧は、交流駆動電圧の中間電圧又は或る特定の電圧であることを特徴としている。
請求項10記載の発明は、請求項6、7、8又は9記載の液晶表示パネルの駆動装置に係り、上記第3の印加手段は、上記均等化電圧を上記各信号電極に同時に、又は時刻を異にして印加させることを特徴としている。
請求項11記載の発明は、請求項6、7、8、9又は10記載の液晶表示パネルの駆動装置に係り、上記第3の印加手段は、基準電圧を出力する基準電圧生成部と、上記非書込期間内に表示データ信号、交流化制御信号及びラッチ信号を生成する制御部と、上記基準電圧生成部及び上記制御部に接続され、上記基準電圧、上記表示データ信号、上記交流化制御信号及び上記ラッチ信号に基づいて交流駆動電圧の中間電圧又は或る特定の電圧を上記各信号電極に同時に又は時刻を異にして印加させるドライバとからなることを特徴としている。
請求項12記載の発明は、請求項6、7、8、9又は10記載の液晶表示パネルの駆動装置に係り、上記第3の印加手段は、基準電圧を出力する基準電圧生成部と、上記非書込期間内に出力切替制御信号を生成する制御部と、上記基準電圧生成部及び上記制御部に接続され、上記基準電圧及び上記出力切替制御信号に基づいて交流駆動電圧の中間電圧又は或る特定の電圧を上記各信号電極に同時に又は時刻を異にして印加させるドライバとからなることを特徴としている。
請求項13記載の発明は、請求項7、8、9、10、11又は12記載の液晶表示パネルの駆動装置に係り、上記第3の印加手段は、上記制御部が上記非書込期間内における上記均等化電圧の印加終了から次の上記フレーム書込期間までハイ・インピーダンス制御信号を出力するように構成され、該ハイ・インピーダンス制御信号に応答して上記ドライバの出力はハイ・インピーダンスになることを特徴としている。
請求項14記載の発明は、請求項7、8、9、10、11又は12記載の液晶表示パネルの駆動装置に係り、上記第3の印加手段は、上記制御部が上記非書込期間内における上記均等化電圧の印加終了から次の上記フレーム書込期間までドライバに印加されるラッチ信号を高レベルにして出力するように構成されることを特徴としている。
請求項15記載の発明は、液晶表示パネルと、該液晶表示パネルに接続される駆動装置とを有する液晶表示装置に係り、上記駆動装置を請求項7乃至16のいずれか一に記載の液晶表示パネルの駆動装置で構成したことを特徴としている。
この発明によれば、複数の信号電極と直交する複数の走査電極との交点毎に設けられる画素領域の全部をフレーム書込期間内に所定の順序で駆動した後の非書込期間内の所定時間の間、上記各データ線に、上記画素領域の画素容量間のリーク量の偏差を低減させる均等化電圧を印加するようにしているので、画素容量に蓄積された電圧の非書込期間のリークは画素領域の画素容量間において均等になり、各画素領域間のリーク量の差分に基づく明暗の発生を回避でき、表示品位の劣化を防止することができる。
また、非書込期間の駆動停止又はソース・ドライバの出力のハイ・インピーダンスに設定するようにすると、消費電流の低減を図ることができる。
また、非書込期間の駆動停止又はソース・ドライバの出力のハイ・インピーダンスに設定するようにすると、消費電流の低減を図ることができる。
この発明は、複数の信号電極と直交する複数の走査電極との交点毎に設けられる画素領域の全部をフレーム書込期間内に所定の順序で駆動した後の非書込期間内の所定時間の間、上記各データ線に、上記画素領域の画素容量間のリーク量の偏差を低減させる均等化電圧を印加させることを含んで構成される。
図1は、この発明の実施例1である液晶表示パネルの駆動装置の電気的構成を示す図、図2は、同液晶表示パネルの画素の構成を示す図、また、図3は、同液晶表示パネルの駆動装置の駆動タイミングチャートである。
この実施例の液晶表示パネルの駆動装置10は、液晶表示パネルの各画素を線順次駆動方式で駆動する際に各ソース・ドライバから対応するデータ線に各画素間のリーク量(リークする電気量、例えば、電流、電圧又は電荷量)の偏差を低減させるように作用する電圧を出力させる装置に係り、その要部は、図1に示すように、基準電圧生成部12と、入力信号を受けてソース・ドライバ20及びゲート・ドライバ22に制御信号を送出する制御部14と、液晶表示パネル16のデータ線18別に接続されるソース・ドライバ20及び液晶表示パネル16のゲート線24別にゲート・ドライバ22が接続されてその全体が構成される。
この実施例の液晶表示パネルの駆動装置10は、液晶表示パネルの各画素を線順次駆動方式で駆動する際に各ソース・ドライバから対応するデータ線に各画素間のリーク量(リークする電気量、例えば、電流、電圧又は電荷量)の偏差を低減させるように作用する電圧を出力させる装置に係り、その要部は、図1に示すように、基準電圧生成部12と、入力信号を受けてソース・ドライバ20及びゲート・ドライバ22に制御信号を送出する制御部14と、液晶表示パネル16のデータ線18別に接続されるソース・ドライバ20及び液晶表示パネル16のゲート線24別にゲート・ドライバ22が接続されてその全体が構成される。
基準電圧生成部12は、交流駆動方式における階調対応の書込電圧を生成するのに必要な正及び負の複数の基準電圧をソース・ドライバ20に出力する電圧出力部である。なお、交流駆動電圧の中間電圧又は或る特定の電圧が含まれていてもよい。基準電圧生成部12は、抵抗分圧等で構成される。
制御部14は、液晶表示パネル16で表示しようとする入力画像(入力信号)の表示データ信号と、交流化制御信号と、ラッチ信号と、Hi−Z制御信号とをソース・ドライバ20の各々に順次出力すると共に、ゲート・ドライバ制御信号をゲート・ドライバ22の各々に出力する信号出力部である。表示データ信号と、交流化制御信号と、ラッチ信号と、ゲート・ドライバ制御信号とは、書込期間の水平期間毎に順次出力される。書込期間は、1フレーム分の画素対応の表示データ信号の各々を液晶表示パネル16の対応する画素(画素領域)の各々に書き込むのに要する時間である。
制御部14は、液晶表示パネル16で表示しようとする入力画像(入力信号)の表示データ信号と、交流化制御信号と、ラッチ信号と、Hi−Z制御信号とをソース・ドライバ20の各々に順次出力すると共に、ゲート・ドライバ制御信号をゲート・ドライバ22の各々に出力する信号出力部である。表示データ信号と、交流化制御信号と、ラッチ信号と、ゲート・ドライバ制御信号とは、書込期間の水平期間毎に順次出力される。書込期間は、1フレーム分の画素対応の表示データ信号の各々を液晶表示パネル16の対応する画素(画素領域)の各々に書き込むのに要する時間である。
表示データ信号は、画像を形成するフレームの書込期間(フレーム書込期間)内の各ラインの白データ、黒データ又は入力信号(画像)に基づき生成される画素の階調データと、非書込期間の始期から例えば、1水平期間の間交流駆動電圧の中間電圧又は或る特定の電圧をデータ線に印加させるための表示データ(図3のA)とを転送する信号である。非書込期間は、駆動装置10で表示データ信号の信号処理に必要な時間である。上記の或る特定の電圧とは、表示品位を損なわないことが確認された電圧をいう。
交流化制御信号は、各画素の書込電圧をフレーム毎に交番させる制御信号である。
ラッチ信号は、その前縁で表示データ信号対応の書込電圧をソース・ドライバ20に取り込んで、後縁でその書込電圧をソース・ドライバ20からデータ線18に出力させる制御信号である。
交流化制御信号は、各画素の書込電圧をフレーム毎に交番させる制御信号である。
ラッチ信号は、その前縁で表示データ信号対応の書込電圧をソース・ドライバ20に取り込んで、後縁でその書込電圧をソース・ドライバ20からデータ線18に出力させる制御信号である。
Hi−Z制御信号は、非書込期間の始期から一定時間、例えば、1水平期間終了時刻から非書込期間の終期まで高レベルとなり、ソース・ドライバ20の出力をハイ・インピーダンス状態に設定させる信号である。このHi−Z制御信号を用いずに、上記高レベルの期間の間、ラッチ信号の信号レベルを高レベルにしてソース・ドライバ20の出力をハイ・インピーダンス状態に設定させるようにしてもよい。
ソース・ドライバ20は、制御部14から供給される表示データ信号(画素データ信号ともいう)、交流化制御信号及びラッチ信号の制御の下に、表示データ信号の内容に応じた正又は負の書込電圧を対応するデータ線(信号電極)に印加する電圧印加部である。
ゲート・ドライバ22は、液晶表示パネル16に線順次方式で表示される画像の書込期間内の水平期間毎に対応するゲート線(走査電極)24にゲート信号を印加する電圧印加部である。
ゲート・ドライバ22は、液晶表示パネル16に線順次方式で表示される画像の書込期間内の水平期間毎に対応するゲート線(走査電極)24にゲート信号を印加する電圧印加部である。
図2は、図1の参照文字Aで示す部分、すなわち、画素(画素領域)を示す図で、画素30は、ゲートがゲート線24に接続されると共にドレインがデータ線18に接続されるTFT32と、一方の電極がTFT32のソースに接続される画素容量34とから構成され、画素容量34の他方の電極は、共通電極36に接続されている。
次に、図1、図2及び図3を参照して、この実施例の動作を説明する。
この実施例における液晶表示パネル16の各フレームの書込期間内での各画素は、従来と同様に交流駆動方式で駆動される。その様子は、図3の(1)、(2)、…、(6−1),(6−2),…,(6−n)に示される。
すなわち、入力信号(表示データ)が制御部14に入力されると、その入力信号に対応して制御部14から出力される表示データ信号、交流化制御信号及びラッチ信号がソース・ドライバ20の各々に供給され、それらソース・ドライバ20は、基準電圧生成部12からの各基準電圧のうちの表示データ信号対応の基準電圧に基づいて駆動電圧(書込電圧)を制御部14からの交流化制御信号及びラッチ信号によって決まる順序で、各データ線18に同時に、かつ、順次に印加して行く一方、ゲート・ドライバ22の各々は、線順次方式で対応するゲート線24にゲート信号を1水平期間の間順次印加する。
かくして、液晶表示パネル16の各画素に上記表示データ信号に対応した表示が生じ、液晶表示パネルの画面に入力信号対応の画像が現れる。
この実施例における液晶表示パネル16の各フレームの書込期間内での各画素は、従来と同様に交流駆動方式で駆動される。その様子は、図3の(1)、(2)、…、(6−1),(6−2),…,(6−n)に示される。
すなわち、入力信号(表示データ)が制御部14に入力されると、その入力信号に対応して制御部14から出力される表示データ信号、交流化制御信号及びラッチ信号がソース・ドライバ20の各々に供給され、それらソース・ドライバ20は、基準電圧生成部12からの各基準電圧のうちの表示データ信号対応の基準電圧に基づいて駆動電圧(書込電圧)を制御部14からの交流化制御信号及びラッチ信号によって決まる順序で、各データ線18に同時に、かつ、順次に印加して行く一方、ゲート・ドライバ22の各々は、線順次方式で対応するゲート線24にゲート信号を1水平期間の間順次印加する。
かくして、液晶表示パネル16の各画素に上記表示データ信号に対応した表示が生じ、液晶表示パネルの画面に入力信号対応の画像が現れる。
このような画像表示の1つのフレームの書込期間が終了して、すなわち、最終ライン(最終水平期間)の駆動が終了して非書込期間が開始されると、その開始時刻から1水平期間の間に制御部14から供給される表示データ信号、交流化制御信号及びラッチ信号に応答するソース・ドライバ20の各々は、基準電圧生成部12から供給される交流駆動電圧の中間電圧又は或る特定の電圧の書込電圧(以下、非書込期間内書込電圧という)或いは基準電圧生成部12から供給される所要の基準電圧に基づいて生成される上記非書込期間内書込電圧を対応するデータ線18に一斉に印加する。交流駆動電圧の中間電圧と非書込期間内書込電圧とは、必ずしも、同一でなくてもよい。
上述の書込期間が終了して非書込期間の開始時刻から1水平期間の間、データ線18に非書込期間内書込電圧を印加すれば、次のような効果が得られる。
交流駆動方式で各画素容量に書き込まれる書込電圧は、表示データ信号と交流化条件とに応じた値となり、次のフレームまで保持される一方、当該書込電圧を画素容量に書き込んだデータ線には、直流電圧成分が残留する。上記書込電圧も、また、上記直流電圧成分も、それぞれ、次のフレームまでの期間に上記書込電圧及び直流電圧成分がリークする放電系の時定数で漸次減衰する。
交流駆動方式で各画素容量に書き込まれる書込電圧は、表示データ信号と交流化条件とに応じた値となり、次のフレームまで保持される一方、当該書込電圧を画素容量に書き込んだデータ線には、直流電圧成分が残留する。上記書込電圧も、また、上記直流電圧成分も、それぞれ、次のフレームまでの期間に上記書込電圧及び直流電圧成分がリークする放電系の時定数で漸次減衰する。
したがって、当該フレームの非書込期間中に各画素のTFTのソース−ドレイン間に掛かる電位差は、奇数ライン(正の書込電圧が印加されるときのライン)と偶数ライン(負の書込電圧が印加されるときのライン)とで大きく偏ることになる。これは、各画素容量から流出するリーク電流に偏差を生じさせる。
しかし、この実施例では、非書込期間の開始時刻から1水平期間の間、データ線18に非書込期間内書込電圧を印加しているので、各画素のTFTのソースとドレイン間の電圧差分が均等になり、TFTのオフ時のリーク電流の偏差は、奇数ライン目の画素も、偶数ライン目の画素も小さくなる。つまり、画素容量に蓄積された電圧の非書込期間のリークは各画素において均等になり、各画素間のリーク量の差分に基づく明暗の発生を回避でき、表示品位の劣化を防止することができる。
そして、上述した非書込期間内書込電圧のデータ線18への印加終了後に、交流化制御信号だけでなく、出力される制御信号自体を停止する(図3の(2))。これにより、消費電力の低減を図ることができる。
また、上述した非書込期間内書込電圧のデータ線18への印加終了時に、制御部14からソース・ドライバ20にハイ・インピーダンス(Hi−Z)制御信号が供給される(図3の(4))。これにより、ソース・ドライバ20の出力は、ハイ・インピーダンス状態に設定される。これにより、消費電力はさらに低減される。
また、上述した非書込期間内書込電圧のデータ線18への印加終了時に、制御部14からソース・ドライバ20にハイ・インピーダンス(Hi−Z)制御信号が供給される(図3の(4))。これにより、ソース・ドライバ20の出力は、ハイ・インピーダンス状態に設定される。これにより、消費電力はさらに低減される。
このように、この実施例の構成によれば、フレームの非書込期間の開始時刻から1水平期間の間、データ線に非書込期間内書込電圧を印加しているので、各画素のTFTのソースとドレイン間の電圧差分が均等となり、したがって、画素容量に蓄積された電圧の非書込期間のリークは画素間において均等になり、各画素間のリーク量の差分に基づく明暗の発生を回避でき、表示品位の劣化を防止することができる。
また、非書込期間の駆動停止又はソース・ドライバの出力のハイ・インピーダンス設定により、消費電流の低減を図ることができる。
また、非書込期間の駆動停止又はソース・ドライバの出力のハイ・インピーダンス設定により、消費電流の低減を図ることができる。
図4は、この発明の実施例2である液晶表示パネルの駆動装置の電気的構成を示す図、また、図5は、同液晶表示パネルの駆動装置の駆動タイミングチャートである。
この実施例の構成が、実施例1のそれと大きく異なる点は、非書込期間内書込電圧のデータ線への印加を交流化制御信号でなく出力切替制御信号の制御の下に行うようにした点である。
この実施例の構成が、実施例1のそれと大きく異なる点は、非書込期間内書込電圧のデータ線への印加を交流化制御信号でなく出力切替制御信号の制御の下に行うようにした点である。
すなわち、この実施例2の液晶表示パネルの駆動装置10Aは、図4及び図5に示すように、制御部14A及びソース・ドライバ20Aを次のように構成したことにその特徴部分がある。
制御部14Aは、実施例1と同様の表示データ信号(図5の(1))、交流化制御信号(図5の(2))、ラッチ信号(図5の(3))及びHi−Z制御信号(図5の(4))を書込期間出力するほかに、非書込期間、高レベルの出力切替制御信号(図5の(5))を出力するように構成される。また、制御部14Aは、図5には図示しないが、書込期間の水平期間毎に、その水平期間の間、対応するゲート・ドライバ22へゲート・ドライバ制御信号を順次出力する。
制御部14Aは、実施例1と同様の表示データ信号(図5の(1))、交流化制御信号(図5の(2))、ラッチ信号(図5の(3))及びHi−Z制御信号(図5の(4))を書込期間出力するほかに、非書込期間、高レベルの出力切替制御信号(図5の(5))を出力するように構成される。また、制御部14Aは、図5には図示しないが、書込期間の水平期間毎に、その水平期間の間、対応するゲート・ドライバ22へゲート・ドライバ制御信号を順次出力する。
また、ソース・ドライバ20Aの各々は、表示データ信号、交流化制御信号及びラッチ信号に応答して書込期間の対応する水平期間内に、対応するデータ線18に表示データ信号に対応する階調の書込電圧を順次出力する。ソース・ドライバ20AのHi−Z制御信号(図5の(4))に対する応答の仕方も、また、ラッチ信号(図5の(3))のHi−Z制御信号に対する代替の仕方も、実施例1と同じである。
そして、ソース・ドライバ20Aの各々は、各フレーム期間毎の非書込期間の間に制御部14Aから出力される高レベルの出力切替制御信号に応答して各フレーム期間毎の書込期間の終了時刻から書込期間に直続する非書込期間内の一定時間、例えば、1水平期間の間一定電圧値(交流駆動電圧の中間電圧又は或る特定の電圧)をデータ線18に出力する。
この構成以外のこの実施例の構成は、実施例1と同じであるので、同一の構成部分には同一の参照符号を付して、その逐一の説明は省略する。
そして、ソース・ドライバ20Aの各々は、各フレーム期間毎の非書込期間の間に制御部14Aから出力される高レベルの出力切替制御信号に応答して各フレーム期間毎の書込期間の終了時刻から書込期間に直続する非書込期間内の一定時間、例えば、1水平期間の間一定電圧値(交流駆動電圧の中間電圧又は或る特定の電圧)をデータ線18に出力する。
この構成以外のこの実施例の構成は、実施例1と同じであるので、同一の構成部分には同一の参照符号を付して、その逐一の説明は省略する。
次に、図4及び図5を参照して、この実施例の動作について説明する。
この実施例における液晶表示パネル16に対する書込期間の動作は、実施例1と同様である。
この動作によって画像表示の1つのフレームの書込期間が終了して、すなわち、最終ライン(最終水平期間)の駆動が終了して非書込期間が開始されると、その非書込期間の間に制御部14Aから供給される出力切替制御信号に応答するソース・ドライバ20Aの各々は、非書込期間の開始時刻から一定期間、例えば、1水平期間の間、基準電圧生成部12から供給される一定電圧値又は基準電圧に基づいて生成される一定電圧値、例えば、非書込期間内書込電圧を対応するデータ線18に一斉に印加する。
この実施例における液晶表示パネル16に対する書込期間の動作は、実施例1と同様である。
この動作によって画像表示の1つのフレームの書込期間が終了して、すなわち、最終ライン(最終水平期間)の駆動が終了して非書込期間が開始されると、その非書込期間の間に制御部14Aから供給される出力切替制御信号に応答するソース・ドライバ20Aの各々は、非書込期間の開始時刻から一定期間、例えば、1水平期間の間、基準電圧生成部12から供給される一定電圧値又は基準電圧に基づいて生成される一定電圧値、例えば、非書込期間内書込電圧を対応するデータ線18に一斉に印加する。
この非書込期間の開始時刻から一定期間の間、データ線18に非書込期間内書込電圧を印加すると、次のような効果が得られる。
交流駆動方式で各画素容量に書き込まれる書込電圧は、表示データ信号と交流化条件とに応じた値となり、次のフレームまで保持される一方、当該書込電圧を画素容量に書き込んだデータ線には、直流電圧成分が残留する。上記書込電圧も、また、上記直流電圧成分も、それぞれ、次のフレームまでの期間に上記書込電圧及び直流電圧成分がリークする放電系の時定数で漸次減衰する。
交流駆動方式で各画素容量に書き込まれる書込電圧は、表示データ信号と交流化条件とに応じた値となり、次のフレームまで保持される一方、当該書込電圧を画素容量に書き込んだデータ線には、直流電圧成分が残留する。上記書込電圧も、また、上記直流電圧成分も、それぞれ、次のフレームまでの期間に上記書込電圧及び直流電圧成分がリークする放電系の時定数で漸次減衰する。
したがって、当該フレームの非書込期間中に各画素のTFTのソース−ドレイン間に掛かる電位差は、奇数ライン(正の書込電圧が印加されるときのライン)と偶数ライン(負の書込電圧が印加されるときのライン)とで大きく偏ることになる。これは、各画素容量から流出するリーク電流に偏差を生じさせる。
しかし、この実施例では、非書込期間の開始時刻から1水平期間の間、データ線18に非書込期間内書込電圧を印加しているので、各画素のTFTのソースとドレイン間の電圧差分が均等になり、TFTのオフ時のリーク電流の偏差は、奇数ライン目の画素も、偶数ライン目の画素も小さくなる。つまり、画素容量に蓄積された電圧の非書込期間のリークは画素間において均等になり、各画素間のリーク量の差分に基づく明暗の発生を回避でき、表示品位の劣化を防止することができる。
そして、上述した書込期間の表示データ信号の受信後、交流化制御信号を停止する(図5の(2))。これにより、消費電力の低減を図ることができる。
また、上述した非書込期間内書込電圧のデータ線18への印加終了時に、制御部14からソース・ドライバ20Aにハイ・インピーダンス(Hi−Z)制御信号が供給される(図5の(4))。又は、ラッチ信号の信号レベルを高レベルにする。これにより、ソース・ドライバ20Aの出力は、ハイ・インピーダンス状態に設定される。これにより、消費電力はさらに低減される。
また、上述した非書込期間内書込電圧のデータ線18への印加終了時に、制御部14からソース・ドライバ20Aにハイ・インピーダンス(Hi−Z)制御信号が供給される(図5の(4))。又は、ラッチ信号の信号レベルを高レベルにする。これにより、ソース・ドライバ20Aの出力は、ハイ・インピーダンス状態に設定される。これにより、消費電力はさらに低減される。
このように、この実施例の構成によれば、フレームの非書込期間の開始時刻から1水平期間の間、データ線に非書込期間内書込電圧を印加しているので、各画素のTFTのソースとドレイン間の電圧差分が均等となり、したがって、画素容量に蓄積された電圧の非書込期間のリークは画素間において均等になり、各画素間のリーク量の差分に基づく明暗の発生を回避でき、表示品位の劣化を防止することができる。
また、非書込期間の駆動停止又はソース・ドライバの出力のハイ・インピーダンス設定により、消費電流の低減を図ることができる。
また、非書込期間の駆動停止又はソース・ドライバの出力のハイ・インピーダンス設定により、消費電流の低減を図ることができる。
以上、この発明の実施例を、図面を参照して詳述してきたが、この発明の具体的な構成は、これらの実施例に限られるものではなく、この発明の要旨を逸脱しない範囲の設計の変更等があってもそれらはこの発明に含まれる。
例えば、液晶表示パネルの駆動において、その非書込期間内の一定期間の間、データ線に交流駆動電圧の中間電圧又は或る特定の電圧を印加する例を説明したが、その電圧を、画素間のリーク量の偏差を均等化させ得る電圧に設定してこの発明を実施し得る。
また、上記電圧をデータ線に印加する一定期間は、継続していなくてもよい。
また、線順次駆動は、1ライン毎のほか、2ライン毎等の交流駆動方式でも、この発明を実施し得る。
例えば、液晶表示パネルの駆動において、その非書込期間内の一定期間の間、データ線に交流駆動電圧の中間電圧又は或る特定の電圧を印加する例を説明したが、その電圧を、画素間のリーク量の偏差を均等化させ得る電圧に設定してこの発明を実施し得る。
また、上記電圧をデータ線に印加する一定期間は、継続していなくてもよい。
また、線順次駆動は、1ライン毎のほか、2ライン毎等の交流駆動方式でも、この発明を実施し得る。
ここに開示している液晶表示パネルの駆動方法及びその装置は、各種の表示装置、例えば、情報処理装置、携帯端末装置、ビデオカメラの表示装置等やテレビ等として利用し得る。
10、10A 液晶表示パネルの駆動装置
12 基準電圧生成部(第3の印加手段の一部)
14 制御部(第3の印加手段の一部)
16 液晶表示パネル
18 データ線(信号電極)
20 ソース・ドライバ(第1の印加手段、第3の印加手段の残部)
22 ゲート・ドライバ(第2の印加手段)
24 ゲート線(走査電極)
12 基準電圧生成部(第3の印加手段の一部)
14 制御部(第3の印加手段の一部)
16 液晶表示パネル
18 データ線(信号電極)
20 ソース・ドライバ(第1の印加手段、第3の印加手段の残部)
22 ゲート・ドライバ(第2の印加手段)
24 ゲート線(走査電極)
Claims (15)
- 第1の方向に沿って互いに平行に配列された複数の信号電極と、前記第1の方向と直交する第2の方向に沿って互いに平行に配列された複数の走査電極と、前記信号電極と前記走査電極との交点と1対1に対応して設けられた複数の画素領域とを備える液晶表示パネルに画像信号を書き込むフレーム書込期間毎に、前記画像信号に応じて決まる駆動電圧を対応する前記信号電極に、かつ、走査電圧を前記走査電極に、交流駆動方式で印加する液晶表示パネルの駆動方法であって、
1つの前記フレーム書込期間と次の前記フレーム書込期間との間の非書込期間の一部期間の間、前記各信号電極に、前記画素領域の画素容量からリークする電気量を均一にするための均等化電圧をハイ・インピーダンス制御無しで印加した後、該均等化電圧の印加を停止して前記非書込期間の残余期間の間、ハイ・インピーダンス制御することを特徴とする液晶表示パネルの駆動方法。 - 前記交流駆動方式による前記信号電極の各々へ前記駆動電圧を印加する時間と前記走査電極に前記走査電圧を印加している時間とが同一であることを特徴とする請求項1記載の液晶表示パネルの駆動方法。
- 前記交流駆動方式による前記信号電極の各々へ前記駆動電圧を印加する時間は、前記走査電極に前記走査電圧を印加している時間より短いことを特徴とする請求項1記載の液晶表示パネルの駆動方法。
- 前記均等化電圧は、交流駆動電圧の中間電圧又は或る特定の電圧であることを特徴とする請求項1、2又は3記載の液晶表示パネルの駆動方法。
- 前記均等化電圧は、前記各信号電極に同時に又は時刻を異にして印加されることを特徴とする請求項1、2又は3記載の液晶表示パネルの駆動方法。
- 第1の方向に沿って互いに平行に配列された複数の信号電極と、前記第1の方向と直交する第2の方向に沿って互いに平行に配列された複数の走査電極と、前記信号電極と前記走査電極との交点と1対1に対応して設けられた複数の画素領域とを備える液晶表示パネルにおいて、該液晶表示パネルのフレーム書込期間内に画像信号に応じて決まる駆動電圧を対応する前記信号電極に印加する第1の印加手段と、前記書込期間毎に走査電圧を前記走査電極に印加する第2の印加手段とを交流駆動方式で構成してなる液晶表示パネルの駆動装置であって、
1つの前記フレーム書込期間と次の前記フレーム書込期間との間の非書込期間の一部期間の間、前記各信号電極に、前記画素領域の画素容量からリークする電気量を均一にするための均等化電圧をハイ・インピーダンス制御無しで印加した後、該均等化電圧の印加を停止して前記非書込期間の残余期間の間、ハイ・インピーダンス制御する第3の印加手段を備えることを特徴とする液晶表示パネルの駆動装置。 - 前記交流駆動方式による前記信号電極の各々へ前記駆動電圧を印加する時間と前記走査電極に前記走査電圧を印加している時間とが同一であることを特徴とする請求項6記載の液晶表示パネルの駆動装置。
- 前記交流駆動方式による前記信号電極の各々へ前記駆動電圧を印加する時間は、前記走査電極に前記走査電圧を印加している時間より短いことを特徴とする請求項6記載の液晶表示パネルの駆動装置。
- 前記均等化電圧は、交流駆動電圧の中間電圧又は或る特定の電圧であることを特徴とする請求項6、7又は8記載の液晶表示パネルの駆動装置。
- 前記第3の印加手段は、前記均等化電圧を前記各信号電極に同時に、又は時刻を異にして印加させることを特徴とする請求項6、7、8又は9記載の液晶表示パネルの駆動装置。
- 前記第3の印加手段は、基準電圧を出力する基準電圧生成部と、前記非書込期間内に表示データ信号、交流化制御信号及びラッチ信号を生成する制御部と、前記基準電圧生成部及び前記制御部に接続され、前記基準電圧、前記表示データ信号、前記交流化制御信号及び前記ラッチ信号に基づいて交流駆動電圧の中間電圧又は或る特定の電圧を前記各信号電極に同時に又は時刻を異にして印加させるドライバとからなることを特徴とする請求項6、7、8、9又は10記載の液晶表示パネルの駆動装置。
- 前記第3の印加手段は、基準電圧を出力する基準電圧生成部と、前記非書込期間内に出力切替制御信号を生成する制御部と、前記基準電圧生成部及び前記制御部に接続され、前記基準電圧及び前記出力切替制御信号に基づいて交流駆動電圧の中間電圧又は或る特定の電圧を前記各信号電極に同時に又は時刻を異にして印加させるドライバとからなることを特徴とする請求項6、7、8、9又は10記載の液晶表示パネルの駆動装置。
- 前記第3の印加手段は、前記制御部が前記非書込期間内における前記均等化電圧の印加終了から次の前記フレーム書込期間までハイ・インピーダンス制御信号を出力するように構成され、該ハイ・インピーダンス制御信号に応答して前記ドライバの出力はハイ・インピーダンスになることを特徴とする請求項7、8、9、10、11又は12記載の液晶表示パネルの駆動装置。
- 前記第3の印加手段は、前記制御部が前記非書込期間内における前記均等化電圧の印加終了から次の前記フレーム書込期間までドライバに印加されるラッチ信号を高レベルにして出力するように構成されることを特徴とする請求項7、8、9、10、11又は12記載の液晶表示パネルの駆動装置。
- 液晶表示パネルと、該液晶表示パネルに接続される駆動装置とを有する液晶表示装置であって、
前記駆動装置を請求項6乃至14のいずれか一に記載の液晶表示パネルの駆動装置で構成したことを特徴とする液晶表示装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006208108A JP2008033113A (ja) | 2006-07-31 | 2006-07-31 | 液晶表示パネルの駆動方法及びその装置並びに液晶表示装置 |
| US11/782,257 US20080024423A1 (en) | 2006-07-31 | 2007-07-24 | Method and device for driving liquid crystal display panel, and liquid crystal display device using same |
| CNA2007101382037A CN101118728A (zh) | 2006-07-31 | 2007-07-31 | 驱动液晶显示面板的方法和装置及其液晶显示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006208108A JP2008033113A (ja) | 2006-07-31 | 2006-07-31 | 液晶表示パネルの駆動方法及びその装置並びに液晶表示装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008033113A true JP2008033113A (ja) | 2008-02-14 |
Family
ID=38985669
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006208108A Withdrawn JP2008033113A (ja) | 2006-07-31 | 2006-07-31 | 液晶表示パネルの駆動方法及びその装置並びに液晶表示装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20080024423A1 (ja) |
| JP (1) | JP2008033113A (ja) |
| CN (1) | CN101118728A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102354478A (zh) * | 2011-08-30 | 2012-02-15 | 友达光电股份有限公司 | 显示装置及其像素电压驱动方法 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103810979B (zh) | 2013-12-31 | 2017-01-25 | 合肥京东方光电科技有限公司 | 液晶显示装置及其显示驱动方法 |
| CN107578740B (zh) * | 2017-09-26 | 2019-11-08 | 北京集创北方科技股份有限公司 | 显示装置、源极驱动电路和显示系统 |
| CN112967694A (zh) * | 2021-03-01 | 2021-06-15 | 惠科股份有限公司 | 数据驱动器及其驱动方法、显示面板和显示装置 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3687648B2 (ja) * | 2002-12-05 | 2005-08-24 | セイコーエプソン株式会社 | 電源供給方法及び電源回路 |
| JP2005099665A (ja) * | 2003-08-22 | 2005-04-14 | Renesas Technology Corp | 表示装置用駆動装置 |
-
2006
- 2006-07-31 JP JP2006208108A patent/JP2008033113A/ja not_active Withdrawn
-
2007
- 2007-07-24 US US11/782,257 patent/US20080024423A1/en not_active Abandoned
- 2007-07-31 CN CNA2007101382037A patent/CN101118728A/zh active Pending
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102354478A (zh) * | 2011-08-30 | 2012-02-15 | 友达光电股份有限公司 | 显示装置及其像素电压驱动方法 |
| CN102354478B (zh) * | 2011-08-30 | 2013-08-14 | 友达光电股份有限公司 | 显示装置及其像素电压驱动方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20080024423A1 (en) | 2008-01-31 |
| CN101118728A (zh) | 2008-02-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20120113084A1 (en) | Liquid crystal display device and driving method of the same | |
| TWI497476B (zh) | 光電裝置的驅動裝置及方法、光電裝置及電子機器 | |
| US20110285759A1 (en) | Liquid crystal display device and method for driving same | |
| JP4510530B2 (ja) | 液晶表示装置とその駆動方法 | |
| US8199092B2 (en) | Liquid crystal display having common voltage modulator | |
| TWI409749B (zh) | 電泳顯示裝置及其驅動方法 | |
| US20090051641A1 (en) | Active Matrix Type Liquid Crystal Display Device and Drive Method Thereof | |
| JP2004287087A (ja) | 液晶表示装置およびその駆動方法 | |
| WO2018233368A1 (zh) | 像素电路、显示装置以及驱动方法 | |
| US8619014B2 (en) | Liquid crystal display device | |
| US9530384B2 (en) | Display device that compensates for changes in driving frequency and drive method thereof | |
| US20080024423A1 (en) | Method and device for driving liquid crystal display panel, and liquid crystal display device using same | |
| JP5132414B2 (ja) | 電気光学装置 | |
| JP2008216893A (ja) | 平面表示装置及びその表示方法 | |
| WO2013024776A1 (ja) | 表示装置およびその駆動方法 | |
| JP2008233283A (ja) | 液晶表示装置およびその駆動方法 | |
| JP2009086170A (ja) | 電気光学装置及び電気光学装置の駆動方法並びに電子機器 | |
| JP2006011004A (ja) | 液晶表示装置ならびにその駆動回路および駆動方法 | |
| WO2006109376A1 (ja) | 液晶表示装置ならびにその駆動回路および駆動方法 | |
| KR20070080952A (ko) | 데이터 변조장치, 이를 구비한 액정표시장치 및 그의구동방법 | |
| JP2008299345A (ja) | 表示駆動装置及び表示装置 | |
| JP2009037072A (ja) | 液晶表示装置および液晶表示装置の駆動方法 | |
| JP4784620B2 (ja) | 表示駆動装置及びその駆動制御方法並びに表示装置 | |
| JP2009086171A (ja) | 電気光学装置及び電気光学装置の駆動方法並びに電子機器 | |
| JP2006308982A (ja) | 表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090611 |
|
| A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20101014 |