JP2008066481A - パッケージ、半導体装置、パッケージの製造方法及び半導体装置の製造方法 - Google Patents
パッケージ、半導体装置、パッケージの製造方法及び半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2008066481A JP2008066481A JP2006242021A JP2006242021A JP2008066481A JP 2008066481 A JP2008066481 A JP 2008066481A JP 2006242021 A JP2006242021 A JP 2006242021A JP 2006242021 A JP2006242021 A JP 2006242021A JP 2008066481 A JP2008066481 A JP 2008066481A
- Authority
- JP
- Japan
- Prior art keywords
- etching
- package
- via hole
- manufacturing
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H10W76/153—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0032—Packages or encapsulation
- B81B7/007—Interconnections between the MEMS and external electrical signals
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00015—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
- B81C1/00023—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems without movable or flexible elements
- B81C1/00103—Structures having a predefined profile, e.g. sloped or rounded grooves
-
- H10W70/095—
-
- H10W70/68—
-
- H10W70/698—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2203/00—Basic microelectromechanical structures
- B81B2203/03—Static structures
- B81B2203/0353—Holes
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2203/00—Basic microelectromechanical structures
- B81B2203/03—Static structures
- B81B2203/0369—Static structures characterized by their profile
- B81B2203/0384—Static structures characterized by their profile sloped profile
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2207/00—Microstructural systems or auxiliary parts thereof
- B81B2207/09—Packages
- B81B2207/091—Arrangements for connecting external electrical signals to mechanical structures inside the package
- B81B2207/094—Feed-through, via
- B81B2207/096—Feed-through, via through the substrate
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2201/00—Manufacture or treatment of microstructural devices or systems
- B81C2201/01—Manufacture or treatment of microstructural devices or systems in or on a substrate
- B81C2201/0101—Shaping material; Structuring the bulk substrate or layers on the substrate; Film patterning
- B81C2201/0128—Processes for removing material
- B81C2201/013—Etching
- B81C2201/0132—Dry etching, i.e. plasma etching, barrel etching, reactive ion etching [RIE], sputter etching or ion milling
-
- H10W70/682—
-
- H10W90/724—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】シリコン基板101をエッチングして、シリコン基板101を貫通するビアホールを形成するエッチング工程と、前記ビアホールに導電材料を埋設してビアプラグ106を形成する工程と、を有するパッケージの製造方法であって、前記エッチング工程は、直線状に前記ビアホールが形成される第1のエッチング工程と、テーパー状に前記ビアホールが形成される第2のエッチング工程とを含む。
【選択図】図1G
Description
本発明によれば、パッケージの信頼性を良好とすることが可能となる。
101,201 基板
101A,201A,201B 絶縁膜
101C,201C 接合面
102,104,202,204 マスクパターン
102A,104A,202A,204A 開口部
103,103C,203,203C ビアホール
103A,103a,203A,203a 直線部
103B,103b,203B,203b テーパー部
105,205 凹部
106,206 ビアプラグ
106A,206A 直線部
106B,206B テーパー部
110,210 半導体素子
111,211 バンプ
112,212 蓋部
Claims (10)
- シリコン基板をエッチングして、該シリコン基板を貫通するビアホールを形成するエッチング工程と、
前記ビアホールに導電材料を埋設してビアプラグを形成する工程と、を有するパッケージの製造方法であって、
前記エッチング工程は、直線状に前記ビアホールが形成される第1のエッチング工程と、テーパー状に前記ビアホールが形成される第2のエッチング工程とを含むことを特徴とするパッケージの製造方法。 - 前記エッチング工程では、前記ビアホールの開口側がテーパー状となるようにエッチングが行われることを特徴とする請求項1記載のパッケージの製造方法。
- 前記第1のエッチング工程では異方性ドライエッチングにより、前記第2のエッチング工程では等方性ドライエッチングにより、前記ビアホールが形成されることを特徴とする請求項1または2記載のパッケージの製造方法。
- 前記第1のエッチング工程ではドライエッチングにより、前記第2のエッチング工程ではウェットエッチングにより、前記ビアホールが形成されることを特徴とする請求項1または2記載のパッケージの製造方法。
- 前記シリコン基板に凹部を形成する工程をさらに有することを特徴とする請求項1乃至4のいずれか1項記載のパッケージの製造方法。
- 請求項5記載のパッケージの製造方法に、半導体素子を前記凹部に搭載する工程をさらに設けたことを特徴とする半導体装置の製造方法。
- シリコン基板と、該シリコン基板を貫通するビアプラグとを有するパッケージであって、
前記ビアプラグは、直線状に形成される直線部と、テーパー状に形成されるテーパー部とを有することを特徴とするパッケージ。 - 前記テーパー部は、前記ビアプラグが前記シリコン基板から露出する側に形成されていることを特徴とする請求項7記載のパッケージ。
- 前記シリコン基板に半導体素子搭載用の凹部が設けられていることを特徴とする請求項7または8記載のパッケージ。
- 半導体素子が、請求項9記載のパッケージの前記凹部に搭載されていることを特徴とする半導体装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006242021A JP2008066481A (ja) | 2006-09-06 | 2006-09-06 | パッケージ、半導体装置、パッケージの製造方法及び半導体装置の製造方法 |
| US11/896,009 US7897510B2 (en) | 2006-09-06 | 2007-08-29 | Semiconductor device package, semiconductor apparatus, and methods for manufacturing the same |
| TW096132019A TW200814380A (en) | 2006-09-06 | 2007-08-29 | Semiconductor device package, semiconductor apparatus, and methods for manufacturing the same |
| EP07017501A EP1898458A1 (en) | 2006-09-06 | 2007-09-06 | Semiconductor device package with via plug and methods for manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006242021A JP2008066481A (ja) | 2006-09-06 | 2006-09-06 | パッケージ、半導体装置、パッケージの製造方法及び半導体装置の製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008066481A true JP2008066481A (ja) | 2008-03-21 |
Family
ID=38686827
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006242021A Pending JP2008066481A (ja) | 2006-09-06 | 2006-09-06 | パッケージ、半導体装置、パッケージの製造方法及び半導体装置の製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7897510B2 (ja) |
| EP (1) | EP1898458A1 (ja) |
| JP (1) | JP2008066481A (ja) |
| TW (1) | TW200814380A (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010192696A (ja) * | 2009-02-18 | 2010-09-02 | Shinko Electric Ind Co Ltd | 電子部品装置及びその製造方法 |
| KR20140140494A (ko) * | 2013-05-28 | 2014-12-09 | 신꼬오덴기 고교 가부시키가이샤 | 프로브 가이드판, 반도체 검사 장치 및 프로브 가이드판의 제조 방법 |
| JP2016195270A (ja) * | 2010-07-02 | 2016-11-17 | ショット アクチエンゲゼルシャフトSchott AG | インターポーザおよびインターポーザに孔を生成する方法 |
| JP2018195661A (ja) * | 2017-05-16 | 2018-12-06 | 大日本印刷株式会社 | 貫通電極基板、貫通電極基板の製造方法及び貫通電極基板を用いた半導体装置 |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7829994B2 (en) * | 2007-09-24 | 2010-11-09 | Sixis, Inc. | Semiconductor substrate elastomeric stack |
| US7709966B2 (en) * | 2007-09-25 | 2010-05-04 | Sixis, Inc. | Large substrate structural vias |
| US8129834B2 (en) * | 2009-01-26 | 2012-03-06 | Research Triangle Institute | Integral metal structure with conductive post portions |
| US8390083B2 (en) | 2009-09-04 | 2013-03-05 | Analog Devices, Inc. | System with recessed sensing or processing elements |
| US20120199857A1 (en) * | 2009-10-07 | 2012-08-09 | Digitaloptics Corporation East | Wafer-Scale Emitter Package Including Thermal Vias |
| US8339471B2 (en) | 2009-12-31 | 2012-12-25 | DigitalOptics Corporation Europe Limited | Auto white balance algorithm using RGB product measure |
| US8390009B2 (en) * | 2010-02-16 | 2013-03-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Light-emitting diode (LED) package systems |
| US9407997B2 (en) | 2010-10-12 | 2016-08-02 | Invensense, Inc. | Microphone package with embedded ASIC |
| CN104576883B (zh) | 2013-10-29 | 2018-11-16 | 普因特工程有限公司 | 芯片安装用阵列基板及其制造方法 |
| US10322481B2 (en) * | 2014-03-06 | 2019-06-18 | Infineon Technologies Ag | Support structure and method of forming a support structure |
| US9666558B2 (en) | 2015-06-29 | 2017-05-30 | Point Engineering Co., Ltd. | Substrate for mounting a chip and chip package using the substrate |
| CN117836943A (zh) * | 2022-07-27 | 2024-04-05 | 京东方科技集团股份有限公司 | 功能基板及其制备方法、电子设备 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001068616A (ja) * | 1999-07-23 | 2001-03-16 | Agilent Technol Inc | ウエハパッケージの製造方法 |
| JP2002343925A (ja) * | 2001-05-18 | 2002-11-29 | Dainippon Printing Co Ltd | マルチチップモジュールの製造方法 |
| JP2006024652A (ja) * | 2004-07-06 | 2006-01-26 | Tokyo Electron Ltd | インターポーザおよびインターポーザの製造方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6114240A (en) * | 1997-12-18 | 2000-09-05 | Micron Technology, Inc. | Method for fabricating semiconductor components using focused laser beam |
| JP2002359347A (ja) * | 2001-03-28 | 2002-12-13 | Seiko Epson Corp | 半導体装置及びその製造方法、回路基板並びに電子機器 |
| US6787916B2 (en) * | 2001-09-13 | 2004-09-07 | Tru-Si Technologies, Inc. | Structures having a substrate with a cavity and having an integrated circuit bonded to a contact pad located in the cavity |
| US20030119308A1 (en) * | 2001-12-20 | 2003-06-26 | Geefay Frank S. | Sloped via contacts |
| JP4114557B2 (ja) | 2003-06-25 | 2008-07-09 | 松下電工株式会社 | 発光装置 |
| US7494925B2 (en) * | 2004-02-23 | 2009-02-24 | Micron Technology, Inc. | Method for making through-hole conductors for semiconductor substrates |
| JP4301075B2 (ja) | 2004-05-12 | 2009-07-22 | パナソニック電工株式会社 | 発光ダイオード用パッケージおよびそれを用いた発光装置 |
| JP4955935B2 (ja) * | 2004-05-25 | 2012-06-20 | キヤノン株式会社 | 貫通孔形成方法および半導体装置の製造方法 |
| KR100786156B1 (ko) | 2004-07-06 | 2007-12-18 | 동경 엘렉트론 주식회사 | 인터포저 및 인터포저의 제조 방법 |
| US7098070B2 (en) * | 2004-11-16 | 2006-08-29 | International Business Machines Corporation | Device and method for fabricating double-sided SOI wafer scale package with through via connections |
-
2006
- 2006-09-06 JP JP2006242021A patent/JP2008066481A/ja active Pending
-
2007
- 2007-08-29 US US11/896,009 patent/US7897510B2/en active Active
- 2007-08-29 TW TW096132019A patent/TW200814380A/zh unknown
- 2007-09-06 EP EP07017501A patent/EP1898458A1/en not_active Withdrawn
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001068616A (ja) * | 1999-07-23 | 2001-03-16 | Agilent Technol Inc | ウエハパッケージの製造方法 |
| JP2002343925A (ja) * | 2001-05-18 | 2002-11-29 | Dainippon Printing Co Ltd | マルチチップモジュールの製造方法 |
| JP2006024652A (ja) * | 2004-07-06 | 2006-01-26 | Tokyo Electron Ltd | インターポーザおよびインターポーザの製造方法 |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010192696A (ja) * | 2009-02-18 | 2010-09-02 | Shinko Electric Ind Co Ltd | 電子部品装置及びその製造方法 |
| JP2016195270A (ja) * | 2010-07-02 | 2016-11-17 | ショット アクチエンゲゼルシャフトSchott AG | インターポーザおよびインターポーザに孔を生成する方法 |
| US11744015B2 (en) | 2010-07-02 | 2023-08-29 | Schott Ag | Interposer and method for producing holes in an interposer |
| KR20140140494A (ko) * | 2013-05-28 | 2014-12-09 | 신꼬오덴기 고교 가부시키가이샤 | 프로브 가이드판, 반도체 검사 장치 및 프로브 가이드판의 제조 방법 |
| JP2014232030A (ja) * | 2013-05-28 | 2014-12-11 | 新光電気工業株式会社 | プローブガイド板及びその製造方法、半導体検査装置 |
| US9829509B2 (en) | 2013-05-28 | 2017-11-28 | Shinko Electric Industries Co., Ltd. | Probe guide plate and semiconductor inspection apparatus |
| KR102150431B1 (ko) | 2013-05-28 | 2020-09-01 | 신꼬오덴기 고교 가부시키가이샤 | 프로브 가이드판, 반도체 검사 장치 및 프로브 가이드판의 제조 방법 |
| JP2018195661A (ja) * | 2017-05-16 | 2018-12-06 | 大日本印刷株式会社 | 貫通電極基板、貫通電極基板の製造方法及び貫通電極基板を用いた半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7897510B2 (en) | 2011-03-01 |
| EP1898458A1 (en) | 2008-03-12 |
| US20080054486A1 (en) | 2008-03-06 |
| TW200814380A (en) | 2008-03-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7897510B2 (en) | Semiconductor device package, semiconductor apparatus, and methods for manufacturing the same | |
| JP4809308B2 (ja) | 基板の製造方法 | |
| TWI442545B (zh) | 電子零件及其製造方法 | |
| JP4539155B2 (ja) | センサシステムの製造方法 | |
| JP2007184426A (ja) | 半導体装置の製造方法 | |
| JP2006013454A (ja) | 貫通孔形成方法、半導体装置及びその製造方法 | |
| JP2010526672A (ja) | 裏面接続するためのトレンチ構造を有するマイクロマシンコンポーネントの製造方法 | |
| JP4069028B2 (ja) | 貫通電極付き基板、その製造方法及び電子デバイス | |
| KR20230160811A (ko) | 반도체 장치의 제조 방법, 반도체 장치, 집적 회로 요소, 및, 집적 회로 요소의 제조 방법 | |
| JP4955349B2 (ja) | 半導体装置 | |
| JP2008041837A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP3897036B2 (ja) | 半導体集積回路装置およびその製造方法 | |
| JP4285604B2 (ja) | 貫通電極付き基板、その製造方法及び電子デバイス | |
| JP2007294821A (ja) | 配線基板およびその製造方法 | |
| JP2006201158A (ja) | センサ装置 | |
| JP2006186357A (ja) | センサ装置及びその製造方法 | |
| JP2010186830A (ja) | 半導体装置の製造方法 | |
| JP2009267098A (ja) | 半導体装置及びその製造方法 | |
| JP2011238742A (ja) | 配線基板の製造方法及び配線基板 | |
| JP2012212698A (ja) | 半導体装置の製造方法 | |
| JP2006121092A (ja) | Soi基板、その製造方法、そしてsoi基板を用いた浮遊構造体の製造方法 | |
| JP2006126212A (ja) | センサ装置 | |
| JP2006133236A (ja) | センサシステム | |
| JP2017154205A (ja) | 構造体及びその製造方法 | |
| JP2006126213A (ja) | センサシステム |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090604 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091225 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120131 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120327 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120703 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20121106 |