JP2007017864A - 画像表示装置の制御方法及び画像表示装置 - Google Patents
画像表示装置の制御方法及び画像表示装置 Download PDFInfo
- Publication number
- JP2007017864A JP2007017864A JP2005201670A JP2005201670A JP2007017864A JP 2007017864 A JP2007017864 A JP 2007017864A JP 2005201670 A JP2005201670 A JP 2005201670A JP 2005201670 A JP2005201670 A JP 2005201670A JP 2007017864 A JP2007017864 A JP 2007017864A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- image data
- resampling
- image
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
- Control Of El Displays (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
【解決手段】 受信した映像信号に必ずしも同期しないサンプリングクロックに基づいて同期信号及び画像信号をサンプリングし(3)、サンプリングされた同期信号から第一の位相を求め、サンプリングされた画像信号から異なる位相でサンプリングされた画像データと等価なリサンプリング画像データを生成し(4)、生成されたリサンプリング画像データから特徴量を抽出し(8)、第一の位相とリサンプリング画像データの特徴量に基づいて表示するリサンプリング画像データの位相を制御する(7)。
【選択図】 図1
Description
画像信号及び同期信号を含むアナログの映像信号をサンプリングしてデジタルの画像データを生成し、生成された画像データを用いて画像を表示する画像表示装置の制御方法であって、
前記映像信号に必ずしも同期しないサンプリングクロックに基づいて同期信号及び画像信号をサンプリングするステップと、
前記サンプリングされた同期信号から、前記映像信号に対する前記サンプリングクロックの時間差に対応する第一の位相を求めるステップと、
前記サンプリングステップでサンプリングされた画像データを受けて、前記サンプリングステップにおいて仮に異なる位相でサンプリングが行われた場合に得られる画像データと等価なリサンプリング画像データを生成するステップと、
前記生成されたリサンプリング画像データから特徴量を抽出するステップと、
リサンプリング画像データの特徴量に基づいて画像の表示に最適なリサンプリングの周期及び位相シフト量を決定するステップと、
前記第一の位相、前記リサンプリングの周期及び位相シフト量に基づいてリサンプリングのための位相制御を行うステップと
を有することを特徴とする画像表示装置の制御方法を提供する。
図1は、本発明に係る画像表示装置の構成を示すブロック図である。入力端子1から同期信号及び画像信号で構成される映像信号が入力される。映像信号には、様々なフォーマットがあるが、ここでは、画像信号と同期信号が重畳された複合映像信号である場合を用いて説明する。入力端子1に入力された映像信号は、A/D変換器2に入力される。一方、クロック発生部3は、入力端子1に入力された映像信号をA/D変換器2でデジタルデータに変換するためのサンプリングクロックを発生する。クロック発生部3が発生するサンプリングクロックの周波数は、入力端子1に入力された映像信号の信号帯域より高い周波数であり、信号帯域に対して1.5倍程度以上の周波数であることが望ましい。また、サンプリングクロックは、入力端子1から入力される映像信号(特にその画像信号)と必ずしも同期しないものである。
Δ=(Ls−Sj)/(Sj−1−Sj) …(1)
位相制御部7は、水平AFC6が出力する第一の位相Δ’、位相制御部7の内部で発生する位相k、位相シフトの段数q、位相シフト一段分の時間Tk、及びリサンプリング周期Tを元に以下の式(2A)を用いてリサンプリング位相θ(n)を算出する。
θ(n)=Δ’+k/q+nT
(k=0,1,2,3・・・T/Tk) …(2A)
本例では、位相シフトの段数が32であるので、θ(n)の算出には下記の式(2B)が用いられる。
θ(n)=Δ’+k/32+nT …(2B)
θ(n)=Δ’+0/32+nT …(3)
(n=0,1,2,3・・・)
N=INT(θ(n)/Ts) …(4)
δ=θ(n) mod Ts …(5)
ここで、任意の変数x、yに対し、INT(x)は、xの整数部、x mod yは、xをyで割った余りを意味している。Tsは、A/D変換器2のサンプリング周期である。
求められた位相δが位相シフト量として第一のデジタルフィルタ4の制御に用いられる。
θ(n)=Δ’+1/32+nT …(6)
特徴量検出部8は、第一のデジタルフィルタ4でリサンプリングされた画像データから、水平方向に隣接する画素の絶対差分を検出し、nの値に関連づけて保存する(St28)。
図11は、本発明の実施の形態2における画像表示装置の構成を示す図である。
実施の形態2の画像表示装置は、図1に示される画像表示装置と概して同じであるが、図1では、映像のタイミングを示す同期信号が画像信号に重畳された映像信号(複合映像信号)を受信して表示するのに対し、図11の構成では、画像信号と同期信号が別の信号として構成された映像信号を受信して表示する点で異なる。
図12は、本発明の実施の形態3における画像表示装置の構成を示す図である。
実施の形態3の画像表示装置は、図1に示される画像表示装置と概して同じであるが、図1の画像表示装置を示す図1に対して、記憶部16、選択部17及び18が付加されている。なお、記憶部16、選択部17及び18以外の構成は、実施の形態1と同様で、同一部分には、同じ符号が付されている。
図13は、本発明の実施の形態4における画像表示装置の構成を示す図である。実施の形態4の画像表示装置は、図1に示される画像表示装置と概して同じであるが、図1の同期処理部5、及びクロック発生部3の代わりに、同期処理部19、及びクロック発生部20が用いられている。なお、同期処理部19及びクロック発生部20以外の構成は、実施の形態1と同様で、同一部分には、同じ符号が付されている。
図14は、本発明の実施の形態5における画像表示装置の構成を示す図である。実施の形態5の画像表示装置は、図1に示される画像表示装置と概して同じであるが、記憶部21、位相調整部22、位相保持部23及び第二のデジタルフィルタ24が付加されており、表示部9は、第二のデジタルフィルタ24の出力を受けて表示を行う。
位相調整部22は、実施の形態1の位相制御部7と略同じ機能を有するものであるが、位相調整部22と位相保持部23とで、本実施の形態の位相制御部25が構成されている。この位相制御部25は、以下に説明するように、同期処理部5で求めた第一の位相Δと特徴量検出部8によって検出された第一のリサンプリング画像データの特徴量に基づいて第二のデジタルフィルタ24のリサンプリングの位相制御を行う位相制御手段が構成されている。
Claims (16)
- 画像信号及び同期信号を含むアナログの映像信号をサンプリングしてデジタルの画像データを生成し、生成された画像データを用いて画像を表示する画像表示装置の制御方法であって、
前記映像信号に必ずしも同期しないサンプリングクロックに基づいて同期信号及び画像信号をサンプリングするステップと、
前記サンプリングされた同期信号から、前記映像信号に対する前記サンプリングクロックの時間差に対応する第一の位相を求めるステップと、
前記サンプリングステップでサンプリングされた画像データを受けて、前記サンプリングステップにおいて仮に異なる位相でサンプリングが行われた場合に得られる画像データと等価なリサンプリング画像データを生成するステップと、
前記生成されたリサンプリング画像データから特徴量を抽出するステップと、
リサンプリング画像データの特徴量に基づいて画像の表示に最適なリサンプリングの周期及び位相シフト量を決定するステップと、
前記第一の位相、前記リサンプリングの周期及び位相シフト量に基づいてリサンプリングのための位相制御を行うステップと
を有することを特徴とする画像表示装置の制御方法。 - 画像信号及び同期信号を含むアナログの映像信号をサンプリングしてデジタルの画像データを生成し、生成された画像データを用いて画像を表示する画像表示装置の制御方法であって、
前記映像信号に必ずしも同期しないサンプリングクロックに基づいて同期信号及び画像信号をサンプリングするステップと、
前記サンプリングされた同期信号から前記映像信号に対する前記サンプリングクロックの時間差に対応する第一の位相を求めるステップ、
前記サンプリングステップでサンプリングされた画像データを受けて、前記サンプリングステップにおいて仮に異なる位相でサンプリングが行われた場合に得られる画像データと等価な第一のリサンプリング画像データを生成するステップと、
前記第一のリサンプリング画像データから特徴量を抽出するステップと、
前記第一のリサンプリング画像データの特徴量に基づいて第二のリサンプリング画像データのリサンプリングの周期及び位相シフト量を決定するステップと、
前記第一の位相、前記リサンプリング及び周期及び位相シフト量に基づいて前記第二のリサンプリングのための位相制御を行うステップと
を有することを特徴とする画像表示装置の制御方法。 - 前記サンプリングされた画像データの一部を記憶し、読み出すステップをさらに有し、
前記第一のリサンプリングが、前記記憶された画像データを受けて行われることを特徴とする請求項2記載の画像表示装置の制御方法。 - 前記第一の位相を求めるステップにおいて、前記サンプリングされた同期信号の値が所定の閾値を通過する点の直前及び直後のサンプリング点のサンプル値と、閾値とに基づいて、前記第一の位相を求めることを特徴とする請求項1又は2に記載の画像表示装置の制御方法。
- 前記第一の位相を求めるステップにおいて、
Δ=(Ls−Sj)/(Sj−1−Sj) …(1)
(ここで、Δは前記第一の位相、Lsは、前記所定の閾値、Sj−1、Sjは、同期信号の値が前記閾値を通過する点の直前及び直後のサンプリング点のサンプル値である)
に基づいて前記第一の位相を求めることを特徴とする請求項4に記載の画像表示装置の制御方法。 - リサンプリングの周期を変化させて、リサンプリングの周期の変化と、特徴量の変化の関係を調べ、特徴量の変化に周期性が検出されるリサンプリングの周期を、最適なリサンプリングの周期として採用することを特徴とする請求項1又は2に記載の画像表示装置の制御方法。
- 前記最適なリサンプリングの周期において、特徴量とリサンプリングの位相との関係から、最適なリサンプリングの位相を求めることを特徴とする請求項6に記載の画像表示装置の制御方法。
- 画像信号及び同期信号を含むアナログの映像信号をサンプリングしてデジタルの画像データを生成して、生成された画像データを用いて画像を表示する画像表示装置であって、
前記映像信号に必ずしも同期しないサンプリングクロックを生成するクロック発生部と、
前記クロック発生部が発生したサンプリングクロックに基づいて前記映像信号に含まれる画像信号と同期信号をサンプリングするA/D変換部と、
前記A/D変換部によってサンプリングされた同期信号から、前記映像信号に対する前記サンプリングクロックの時間差に対応する第一の位相を求める同期処理部と、
前記A/D変換部によってサンプリングされた画像データを受けて、前記A/D変換部が仮に異なる位相でサンプリングした場合に得られる画像データと等価なリサンプリング画像データを生成する第一のデジタルフィルタと、
前記生成された第一のリサンプリング画像データから特徴量を抽出する特徴量検出部と、
前記同期処理部で求めた第一の位相と前記特徴量検出部が検出した特徴量に基づいて前記第一のデジタルフィルタのリサンプリングの位相を制御する位相制御部と、
前記第一のデジタルフィルタが出力するリサンプリング画像データを表示する表示部と
を備えたことを特徴とする画像表示装置。 - 前記デジタルフィルタは、前記映像信号の有する信号帯域のおおよそ1.5倍の周波数まで平坦な周波数特性及び平坦な群遅延特性を有することを特徴とする請求項8に記載の画像表示装置。
- 前記サンプリングされた画像データの一部を記憶する記憶部をさらに備え、
前記デジタルフィルタは、前記サンプリングされた画像データと前記記憶部に記憶された画像データのいずれか一方を選択してリサンプリング画像データを生成し、
前記特徴量検出部は、前記デジタルフィルタが前記記憶部に記憶された画像データを選択して生成したリサンプリング画像データを用いて特徴量を検出する
ことを特徴とする請求項8に記載の画像表示装置。 - 画像信号及び同期信号を含むアナログの映像信号をサンプリングしてデジタルの画像データを生成して、生成された画像データを用いて画像を表示する画像表示装置であって、
前記映像信号に必ずしも同期しないサンプリングクロックを生成するクロック発生部と、
前記クロック発生部が発生したサンプリングクロックに基づいて前記映像信号に含まれる画像信号と同期信号をサンプリングするA/D変換部と、
前記A/D変換部によってサンプリングされた同期信号から、前記映像信号に対する前記サンプリングクロックの時間差に対応する第一の位相を求める同期処理部と、
前記A/D変換部によってサンプリングされた画像データの一部を記憶する記憶部と、
前記記憶部に記憶された画像データを受けて、前記A/D変換部が仮に異なる位相でサンプリングした場合に得られる画像データと等価な第一のリサンプリング画像データを生成する第一のデジタルフィルタと、
前記A/D変換部によってサンプリングされた画像データを受けて、前記A/D変換部が仮に異なる位相でサンプリングした場合に得られる画像データと等価な第二のリサンプリング画像データを生成する第二のデジタルフィルタと、
前記第一のデジタルフィルタによって生成された第一のリサンプリング画像データから特徴量を抽出する特徴量検出部と、
前記同期処理部で求めた第一の位相と前記特徴量検出部によって検出された第一のリサンプリング画像データの特徴量に基づいて前記第二のデジタルフィルタのリサンプリングの位相制御を行う位相制御部と、
前記第二のデジタルフィルタが出力する第二のリサンプリング画像データを表示する表示部と
を備えたことを特徴とする画像表示装置。 - 前記位相制御部が、
前記同期処理部で求めた第一の位相と前記特徴量検出部が検出した特徴量に基づいて前記第一のデジタルフィルタのリサンプリングの位相を指定する信号を生成し、この信号により前記第一のデジタルフィルタを制御する位相調整部と、
前記位相調整部が生成するする信号を保持し、前記第二のデジタルフィルタに供給することにより、前記第二のデジタルフィルタのリサンプリングの位相を制御する位相保持部と
を有することを特徴とする請求項11に記載の画像表示装置。 - 前記同期処理部は、前記サンプリングされた同期信号の値が所定の閾値を通過する点の直前及び直後のサンプリング点のサンプル値と、閾値とに基づいて、前記第一の位相を求めることを特徴とする請求項8又は11に記載の画像表示装置。
- 前記同期処理部は、
Δ=(Ls−Sj)/(Sj−1−Sj) …(1)
(ここで、Δは前記第一の位相、Lsは、前記所定の閾値、Sj−1、Sjは、同期信号の値が前記閾値を通過する点の直前及び直後のサンプリング点のサンプル値である)
に基づいて前記第一の位相を求めることを特徴とする請求項13に記載の画像表示装置。 - 前記同期処理部は、リサンプリングの周期を変化させて、リサンプリングの周期の変化と、特徴量の変化の関係を調べ、特徴量の変化に周期性が検出されるリサンプリングの周期を、最適なリサンプリングの周期として採用することを特徴とする請求項8又は11に記載の画像表示装置。
- 前記最適なリサンプリングの周期において、特徴量とリサンプリングの位相との関係から、最適なリサンプリングの位相を求めることを特徴とする請求項15に記載の画像表示装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005201670A JP4744212B2 (ja) | 2005-07-11 | 2005-07-11 | 画像表示装置の制御方法及び画像表示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005201670A JP4744212B2 (ja) | 2005-07-11 | 2005-07-11 | 画像表示装置の制御方法及び画像表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2007017864A true JP2007017864A (ja) | 2007-01-25 |
| JP4744212B2 JP4744212B2 (ja) | 2011-08-10 |
Family
ID=37755068
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005201670A Expired - Fee Related JP4744212B2 (ja) | 2005-07-11 | 2005-07-11 | 画像表示装置の制御方法及び画像表示装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4744212B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009182779A (ja) * | 2008-01-31 | 2009-08-13 | Nec Electronics Corp | 信号処理方法及び回路 |
| TWI395465B (zh) * | 2009-06-25 | 2013-05-01 | Himax Media Solutions Inc | 於數位視訊系統中自動校正取樣時脈的方法及系統 |
| CN112513795A (zh) * | 2018-08-01 | 2021-03-16 | 三星电子株式会社 | 处理输入事件的电子装置及其操作方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001356729A (ja) * | 2000-06-15 | 2001-12-26 | Nec Mitsubishi Denki Visual Systems Kk | 画像表示装置 |
| JP2002162929A (ja) * | 2000-11-24 | 2002-06-07 | Fujitsu General Ltd | クロック位相調整回路 |
| JP2004144842A (ja) * | 2002-10-22 | 2004-05-20 | Sanyo Electric Co Ltd | マトリクス型ディスプレイ装置およびマトリクス型ディスプレイ装置におけるサンプリングクロック自動調整方法 |
-
2005
- 2005-07-11 JP JP2005201670A patent/JP4744212B2/ja not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001356729A (ja) * | 2000-06-15 | 2001-12-26 | Nec Mitsubishi Denki Visual Systems Kk | 画像表示装置 |
| JP2002162929A (ja) * | 2000-11-24 | 2002-06-07 | Fujitsu General Ltd | クロック位相調整回路 |
| JP2004144842A (ja) * | 2002-10-22 | 2004-05-20 | Sanyo Electric Co Ltd | マトリクス型ディスプレイ装置およびマトリクス型ディスプレイ装置におけるサンプリングクロック自動調整方法 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009182779A (ja) * | 2008-01-31 | 2009-08-13 | Nec Electronics Corp | 信号処理方法及び回路 |
| TWI395465B (zh) * | 2009-06-25 | 2013-05-01 | Himax Media Solutions Inc | 於數位視訊系統中自動校正取樣時脈的方法及系統 |
| CN112513795A (zh) * | 2018-08-01 | 2021-03-16 | 三星电子株式会社 | 处理输入事件的电子装置及其操作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP4744212B2 (ja) | 2011-08-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI270290B (en) | System for format conversion using clock adjuster and method of the same | |
| CN1307530C (zh) | 处理显示信号的装置和方法 | |
| EP1873742A2 (en) | Image display apparatus and method of adjusting clock phase | |
| US8502919B2 (en) | Video display device and video display method | |
| JP4154820B2 (ja) | 画像表示装置のドットクロック調整方法およびドットクロック調整装置 | |
| US20100118183A1 (en) | Apparatus and method for frame rate preserving re-sampling or re-formatting of a video stream | |
| JP4932517B2 (ja) | 画像表示装置及びその周波数調整方法 | |
| JP4744212B2 (ja) | 画像表示装置の制御方法及び画像表示装置 | |
| CN102376289A (zh) | 显示时序控制电路及其方法 | |
| JP2001249637A (ja) | 表示装置 | |
| US6765620B2 (en) | Synchronous signal generation circuit and synchronous signal generation method | |
| US10911642B1 (en) | Image processing circuit and image processing method | |
| WO2010084604A1 (ja) | 映像表示装置および映像表示方法 | |
| US8189109B2 (en) | Digital image converting apparatus with auto-correcting phase and method thereof | |
| JP5446427B2 (ja) | 画像処理装置 | |
| JP2980456B2 (ja) | 画像信号取り込み回路 | |
| KR100201257B1 (ko) | 다중화면 분할 기능을 가지는 영상시스템에서 온 스크린 디스플레이의 위치 보정 장치 및 방법 | |
| JP2002033939A (ja) | 映像処理装置 | |
| JP2009260539A (ja) | 画像処理装置 | |
| JP2009100315A (ja) | 映像信号処理システム及び表示方法 | |
| KR100598194B1 (ko) | 샘플링 클럭 자동 조정 방법 | |
| KR100610364B1 (ko) | 자동조정기능을 구비한 영상표시장치 및 자동조정방법 | |
| JP3501706B2 (ja) | 画像表示装置 | |
| TWM575585U (zh) | Video automatic detection phase synchronization system | |
| JP2005321496A (ja) | 映像信号処理装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070727 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101206 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101221 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110121 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110510 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110510 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140520 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |