JP2006260488A - パーティション割り振り方法及びコンピュータシステム - Google Patents
パーティション割り振り方法及びコンピュータシステム Download PDFInfo
- Publication number
- JP2006260488A JP2006260488A JP2005080667A JP2005080667A JP2006260488A JP 2006260488 A JP2006260488 A JP 2006260488A JP 2005080667 A JP2005080667 A JP 2005080667A JP 2005080667 A JP2005080667 A JP 2005080667A JP 2006260488 A JP2006260488 A JP 2006260488A
- Authority
- JP
- Japan
- Prior art keywords
- board
- port
- partition
- register
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0631—Configuration or reconfiguration of storage systems by allocating resources to storage systems
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0635—Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0689—Disk arrays, e.g. RAID, JBOD
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multi Processors (AREA)
- Bus Control (AREA)
Abstract
【解決手段】 複数のプロセッサボードと複数の入出力(I/O)ボードがアドレス及びデータクロスバを介して接続されたコンピュータシステムにおける、プロセッサボードの単位及びI/Oボード内のI/Oコントローラの単位でパーティションを割り振るパーティション割り振り方法において、各I/Oボード内の複数のI/Oポートがどのパーティションに所属するかを示す情報を、ソフトウェアにより当該I/Oボード内のレジスタ部に設定するように構成する。
【選択図】 図5
Description
(付記1) 複数のプロセッサボードと複数の入出力(I/O)ボードがアドレス及びデータクロスバを介して接続されたコンピュータシステムにおいて、該プロセッサボードの単位及び該I/Oボード内のI/Oコントローラの単位でパーティションを割り振るパーティション割り振り方法であって、
各I/Oボード内の複数のI/Oポートがどのパーティションに所属するかを示す情報を、ソフトウェアにより当該I/Oボード内のレジスタ部に設定することを特徴とする、パーティション割り振り方法。
(付記2) 該情報として、各I/Oポートが存在するI/Oボード内のパーティション所属単位のIDを該レジスタ部に設定することを特徴とする、付記1記載のパーティション割り振り方法。
(付記3) 該情報として、各I/Oポートが存在するI/Oボード内のどのI/Oコントローラに所属するかを示す所属情報を該レジスタ部に設定することを特徴とする、付記1記載のパーティション割り振り方法。
(付記4) 該ソフトウェアは、任意の1つのプロセッサボード内の複数のプロセッサのうち任意の1つのプロセッサが実行することを特徴とする、付記1〜3のいずれか1項記載のパーティション割り振り方法。
(付記5) 各々が複数のプロセッサを含む複数のプロセッサボードと、
各々が複数の入出力(I/O)コントローラ及び複数のI/Oポートを含む複数のI/Oボードと、
該複数のプロセッサボードと該複数のI/Oボードを接続するアドレス及びデータクロスバとを備え、
各I/Oボードは、当該I/Oボード内の複数のI/Oポートがどのパーティションに所属するかを示す情報がソフトウェアにより設定可能なレジスタ部を含むことを特徴とする、コンピュータシステム。
(付記6) 該情報は、各I/Oポートが存在するI/Oボード内のパーティション所属単位のIDであることを特徴とする、付記5記載のコンピュータシステム。
(付記7) 該情報は、各I/Oポートが存在するI/Oボード内のどのI/Oコントローラに所属するかを示す所属情報であることを特徴とする、付記5記載のコンピュータシステム。
(付記8) 該ソフトウェアは、任意の1つのプロセッサボード内の任意の1つのプロセッサが実行することを特徴とする、付記5〜7のいずれか1項記載のコンピュータシステム。
(付記9) 該レジスタ部は、当該I/Oボード内の各I/Oコントローラのデバイス番号を格納するデバイスレジスタと、当該I/Oボード内の各I/Oポートのアドレスの範囲を格納するアドレスレンジレジスタと、当該I/Oボード内の各I/Oポートに対する該情報が設定される所属情報レジスタとを含むことを特徴とする、付記5〜8のいずれか1項記載のコンピュータシステム。
(付記10) 当該I/Oボードは、任意の1つのプロセッサボードから当該I/Oボードに接続された所望のI/Oデバイス方向へのアクセスを指示するリクエストパケットを受信すると、該所属情報レジスタに設定されている情報に基づいて、該リクエストパケットのパーティションIDを該デバイスレジスタに格納されているI/Oコントローラのデバイス番号と比較すると共に、これと並行して、該リクエストパケットのアドレスと該アドレスレンジレジスタに格納されている各I/Oポートのアドレスの範囲とを比較することで、該リクエストパケットを比較の結果が一致するデバイス番号のI/Oコントローラに所属し、且つ、比較の結果が一致するアドレスのI/Oポートにのみ到達させてこのI/Oポートを介した該所望のI/Oデバイスへのアクセスを行うことを特徴とする、付記9記載のコンピュータシステム。
(付記11) 当該I/Oボードは、当該I/Oボードに接続されたI/Oデバイスから所望のプロセッサボード方向へのアクセスを指示するリクエストを1つのI/Oポートを介して受信すると、該1つのI/Oポートが所属するI/Oコントローラのデバイス番号をパーティションIDに書き込んだリクエストパケットを、該アドレス及びデータクロスバを介して該所望のプロセッサボードへ送信することを特徴とする、付記9記載のコンピュータシステム。
(付記12) 当該I/Oボードは、該リクエストを受信すると、該所属情報レジスタに設定されている情報に基づいて、該デバイスレジスタに格納されている該1つのI/Oポートが所属しているI/Oコントローラのデバイス番号をパーティションIDに書き込んだリクエストパケットを生成することを特徴とする、付記11記載のコンピュータシステム。
2−0〜2−M プロセッサボード
3 アドレス及びデータクロスバ
4−0〜4−N I/Oボード
41A,41B I/Oコントローラ
42 I/Oポート部
42−0〜42−7 I/Oポート
43 レジスタ部
431 デバイスレジスタ
432 アドレスレンジレジスタ
433 所属情報レジスタ
Claims (10)
- 複数のプロセッサボードと複数の入出力(I/O)ボードがアドレス及びデータクロスバを介して接続されたコンピュータシステムにおいて、該プロセッサボードの単位及び該I/Oボード内のI/Oコントローラの単位でパーティションを割り振るパーティション割り振り方法であって、
各I/Oボード内の複数のI/Oポートがどのパーティションに所属するかを示す情報を、ソフトウェアにより当該I/Oボード内のレジスタ部に設定することを特徴とする、パーティション割り振り方法。 - 該情報として、各I/Oポートが存在するI/Oボード内のパーティション所属単位のIDを該レジスタ部に設定することを特徴とする、請求項1記載のパーティション割り振り方法。
- 該情報として、各I/Oポートが存在するI/Oボード内のどのI/Oコントローラに所属するかを示す所属情報を該レジスタ部に設定することを特徴とする、請求項1記載のパーティション割り振り方法。
- 該ソフトウェアは、任意の1つのプロセッサボード内の複数のプロセッサのうち任意の1つのプロセッサが実行することを特徴とする、請求項1〜3のいずれか1項記載のパーティション割り振り方法。
- 各々が複数のプロセッサを含む複数のプロセッサボードと、
各々が複数の入出力(I/O)コントローラ及び複数のI/Oポートを含む複数のI/Oボードと、
該複数のプロセッサボードと該複数のI/Oボードを接続するアドレス及びデータクロスバとを備え、
各I/Oボードは、当該I/Oボード内の複数のI/Oポートがどのパーティションに所属するかを示す情報がソフトウェアにより設定可能なレジスタ部を含むことを特徴とする、コンピュータシステム。 - 該情報は、各I/Oポートが存在するI/Oボード内のどのI/Oコントローラに所属するかを示す所属情報であることを特徴とする、請求項5記載のコンピュータシステム。
- 該ソフトウェアは、任意の1つのプロセッサボード内の任意の1つのプロセッサが実行することを特徴とする、請求項5又は6記載のコンピュータシステム。
- 該レジスタ部は、当該I/Oボード内の各I/Oコントローラのデバイス番号を格納するデバイスレジスタと、当該I/Oボード内の各I/Oポートのアドレスの範囲を格納するアドレスレンジレジスタと、当該I/Oボード内の各I/Oポートに対する該情報が設定される所属情報レジスタとを含むことを特徴とする、請求項5〜7のいずれか1項記載のコンピュータシステム。
- 当該I/Oボードは、任意の1つのプロセッサボードから当該I/Oボードに接続された所望のI/Oデバイス方向へのアクセスを指示するリクエストパケットを受信すると、該所属情報レジスタに設定されている情報に基づいて、該リクエストパケットのパーティションIDを該デバイスレジスタに格納されているI/Oコントローラのデバイス番号と比較すると共に、これと並行して、該リクエストパケットのアドレスと該アドレスレンジレジスタに格納されている各I/Oポートのアドレスの範囲とを比較することで、該リクエストパケットを比較の結果が一致するデバイス番号のI/Oコントローラに所属し、且つ、比較の結果が一致するアドレスのI/Oポートにのみ到達させてこのI/Oポートを介した該所望のI/Oデバイスへのアクセスを行うことを特徴とする、請求項8記載のコンピュータシステム。
- 当該I/Oボードは、当該I/Oボードに接続されたI/Oデバイスから所望のプロセッサボード方向へのアクセスを指示するリクエストを1つのI/Oポートを介して受信すると、該1つのI/Oポートが所属するI/Oコントローラのデバイス番号をパーティションIDに書き込んだリクエストパケットを、該アドレス及びデータクロスバを介して該所望のプロセッサボードへ送信することを特徴とする、請求項8記載のコンピュータシステム。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005080667A JP4711709B2 (ja) | 2005-03-18 | 2005-03-18 | パーティション割り振り方法及びコンピュータシステム |
| US11/251,759 US20060212642A1 (en) | 2005-03-18 | 2005-10-18 | Partition allocation method and computer system |
| EP05256657A EP1703413B1 (en) | 2005-03-18 | 2005-10-27 | Partition allocation method and computer system |
| DE602005027046T DE602005027046D1 (de) | 2005-03-18 | 2005-10-27 | Partitionszuweisungsverfahren und Computersystem |
| CNB2005101238893A CN100416527C (zh) | 2005-03-18 | 2005-11-24 | 分区分配方法和计算机系统 |
| KR1020050113760A KR100769867B1 (ko) | 2005-03-18 | 2005-11-25 | 파티션 할당 방법 및 컴퓨터 시스템 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005080667A JP4711709B2 (ja) | 2005-03-18 | 2005-03-18 | パーティション割り振り方法及びコンピュータシステム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2006260488A true JP2006260488A (ja) | 2006-09-28 |
| JP4711709B2 JP4711709B2 (ja) | 2011-06-29 |
Family
ID=36371001
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005080667A Expired - Lifetime JP4711709B2 (ja) | 2005-03-18 | 2005-03-18 | パーティション割り振り方法及びコンピュータシステム |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US20060212642A1 (ja) |
| EP (1) | EP1703413B1 (ja) |
| JP (1) | JP4711709B2 (ja) |
| KR (1) | KR100769867B1 (ja) |
| CN (1) | CN100416527C (ja) |
| DE (1) | DE602005027046D1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008181389A (ja) * | 2007-01-25 | 2008-08-07 | Nec Computertechno Ltd | ノード制御装置および情報処理装置 |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8359421B2 (en) * | 2009-08-06 | 2013-01-22 | Qualcomm Incorporated | Partitioning a crossbar interconnect in a multi-channel memory system |
| KR100990412B1 (ko) * | 2009-10-29 | 2010-10-29 | 주식회사 팀스톤 | 씨피유 가상화를 지원할 수 있는 컴퓨터 서버 |
| US9229884B2 (en) * | 2012-04-30 | 2016-01-05 | Freescale Semiconductor, Inc. | Virtualized instruction extensions for system partitioning |
| US9152587B2 (en) | 2012-05-31 | 2015-10-06 | Freescale Semiconductor, Inc. | Virtualized interrupt delay mechanism |
| US9436626B2 (en) | 2012-08-09 | 2016-09-06 | Freescale Semiconductor, Inc. | Processor interrupt interface with interrupt partitioning and virtualization enhancements |
| US9442870B2 (en) | 2012-08-09 | 2016-09-13 | Freescale Semiconductor, Inc. | Interrupt priority management using partition-based priority blocking processor registers |
| US10079916B2 (en) * | 2015-08-13 | 2018-09-18 | Advanced Micro Devices, Inc. | Register files for I/O packet compression |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63184149A (ja) * | 1987-01-27 | 1988-07-29 | Fujitsu Ltd | マルチコントロ−ラシステム |
| JPH01116963A (ja) * | 1987-10-29 | 1989-05-09 | Nec Corp | 記憶サブシステム |
| JP2002215408A (ja) * | 2001-01-24 | 2002-08-02 | Hitachi Ltd | 計算機およびその入出力手段 |
| JP2003162377A (ja) * | 2001-11-28 | 2003-06-06 | Hitachi Ltd | ディスクアレイシステム及びコントローラ間での論理ユニットの引き継ぎ方法 |
| JP2003526830A (ja) * | 1999-01-05 | 2003-09-09 | アギア システムズ ガーディアン コーポレイション | ポートルータ |
| JP2003316752A (ja) * | 2002-04-25 | 2003-11-07 | Nec Corp | マルチプロセッサシステムおよびリソース割り当て方法 |
Family Cites Families (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5295258A (en) * | 1989-12-22 | 1994-03-15 | Tandem Computers Incorporated | Fault-tolerant computer system with online recovery and reintegration of redundant components |
| JP3011814B2 (ja) * | 1992-03-25 | 2000-02-21 | 富士電機株式会社 | 入出力割付可変プログラマブルコントローラ |
| KR950003991A (ko) * | 1993-07-12 | 1995-02-17 | 김광호 | 에스씨에스아이 바이오스 루틴 자동 설정장치 및 설정방법 |
| CA2154509A1 (en) * | 1994-10-03 | 1996-04-04 | Paul Peixoto Carreiro | Method and apparatus for automatic frame transmission on a channel to controller interface in a data processing system |
| JP2720838B2 (ja) * | 1995-06-19 | 1998-03-04 | 日本電気株式会社 | データ転送装置 |
| KR100251922B1 (ko) * | 1995-12-20 | 2000-04-15 | 윤종용 | 에이. 티 인터페이스 케이블을 통한 하드디스크 드라이브의병렬접속방법 |
| US6148356A (en) * | 1995-12-27 | 2000-11-14 | Intel Corporation | Scalable computer system |
| JPH09231187A (ja) | 1996-02-22 | 1997-09-05 | Hitachi Ltd | 並列計算機のデータ転送方法 |
| US5931938A (en) * | 1996-12-12 | 1999-08-03 | Sun Microsystems, Inc. | Multiprocessor computer having configurable hardware system domains |
| JPH11345175A (ja) * | 1998-06-02 | 1999-12-14 | Nec Kofu Ltd | 代替パス制御システム及び方法 |
| US6314501B1 (en) * | 1998-07-23 | 2001-11-06 | Unisys Corporation | Computer system and method for operating multiple operating systems in different partitions of the computer system and for allowing the different partitions to communicate with one another through shared memory |
| US6453370B1 (en) * | 1998-11-16 | 2002-09-17 | Infineion Technologies Ag | Using of bank tag registers to avoid a background operation collision in memory systems |
| JP3358655B2 (ja) * | 1998-12-22 | 2002-12-24 | 日本電気株式会社 | ディスクアレイ装置におけるキャッシュメモリ管理方法 |
| US6601165B2 (en) * | 1999-03-26 | 2003-07-29 | Hewlett-Packard Company | Apparatus and method for implementing fault resilient booting in a multi-processor system by using a flush command to control resetting of the processors and isolating failed processors |
| US6330656B1 (en) * | 1999-03-31 | 2001-12-11 | International Business Machines Corporation | PCI slot control apparatus with dynamic configuration for partitioned systems |
| JP2001236305A (ja) | 2000-02-22 | 2001-08-31 | Hitachi Ltd | 半導体集積回路及びデータ処理装置 |
| US6957435B2 (en) * | 2001-04-19 | 2005-10-18 | International Business Machines Corporation | Method and apparatus for allocating processor resources in a logically partitioned computer system |
| US20030167348A1 (en) * | 2001-07-02 | 2003-09-04 | Globespanvirata, Inc. | Communications system using rings architecture |
| JP4083404B2 (ja) | 2001-09-21 | 2008-04-30 | 株式会社日立製作所 | データ処理システム及びこれに用いる記憶制御装置 |
| US6836813B1 (en) * | 2001-11-30 | 2004-12-28 | Advanced Micro Devices, Inc. | Switching I/O node for connection in a multiprocessor computer system |
| AU2003270482A1 (en) * | 2002-09-09 | 2004-03-29 | Commvault Systems, Inc. | Dynamic storage device pooling in a computer system |
| US7664909B2 (en) * | 2003-04-18 | 2010-02-16 | Nextio, Inc. | Method and apparatus for a shared I/O serial ATA controller |
| US8578130B2 (en) * | 2003-03-10 | 2013-11-05 | International Business Machines Corporation | Partitioning of node into more than one partition |
| US7519800B2 (en) * | 2003-03-27 | 2009-04-14 | Hewlett-Packard Development Company, L.P. | Apparatus and method for enforcing homogeneity within partitions of heterogeneous computer systems |
| JP2005011110A (ja) | 2003-06-19 | 2005-01-13 | Hitachi Ltd | 情報処理装置、情報処理装置の制御方法、プログラム、及び情報処理システム |
| US7277968B2 (en) * | 2004-01-23 | 2007-10-02 | International Business Machines Corporation | Managing sets of input/output communications subadapters of an input/output subsystem |
| US7415034B2 (en) * | 2005-04-04 | 2008-08-19 | Sun Microsystems, Inc. | Virtualized partitionable shared network interface |
-
2005
- 2005-03-18 JP JP2005080667A patent/JP4711709B2/ja not_active Expired - Lifetime
- 2005-10-18 US US11/251,759 patent/US20060212642A1/en not_active Abandoned
- 2005-10-27 EP EP05256657A patent/EP1703413B1/en not_active Expired - Lifetime
- 2005-10-27 DE DE602005027046T patent/DE602005027046D1/de not_active Expired - Lifetime
- 2005-11-24 CN CNB2005101238893A patent/CN100416527C/zh not_active Expired - Fee Related
- 2005-11-25 KR KR1020050113760A patent/KR100769867B1/ko not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63184149A (ja) * | 1987-01-27 | 1988-07-29 | Fujitsu Ltd | マルチコントロ−ラシステム |
| JPH01116963A (ja) * | 1987-10-29 | 1989-05-09 | Nec Corp | 記憶サブシステム |
| JP2003526830A (ja) * | 1999-01-05 | 2003-09-09 | アギア システムズ ガーディアン コーポレイション | ポートルータ |
| JP2002215408A (ja) * | 2001-01-24 | 2002-08-02 | Hitachi Ltd | 計算機およびその入出力手段 |
| JP2003162377A (ja) * | 2001-11-28 | 2003-06-06 | Hitachi Ltd | ディスクアレイシステム及びコントローラ間での論理ユニットの引き継ぎ方法 |
| JP2003316752A (ja) * | 2002-04-25 | 2003-11-07 | Nec Corp | マルチプロセッサシステムおよびリソース割り当て方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008181389A (ja) * | 2007-01-25 | 2008-08-07 | Nec Computertechno Ltd | ノード制御装置および情報処理装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN1834945A (zh) | 2006-09-20 |
| US20060212642A1 (en) | 2006-09-21 |
| KR20060101197A (ko) | 2006-09-22 |
| DE602005027046D1 (de) | 2011-05-05 |
| JP4711709B2 (ja) | 2011-06-29 |
| EP1703413B1 (en) | 2011-03-23 |
| EP1703413A1 (en) | 2006-09-20 |
| KR100769867B1 (ko) | 2007-10-25 |
| CN100416527C (zh) | 2008-09-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7606995B2 (en) | Allocating resources to partitions in a partitionable computer | |
| CN114860329B (zh) | 动态一致性偏置配置引擎及方法 | |
| US8006000B2 (en) | Bridge, processor unit, information processing apparatus, and access control method | |
| EP3798835A1 (en) | Method, device, and system for implementing hardware acceleration processing | |
| US8918568B2 (en) | PCI express SR-IOV/MR-IOV virtual function clusters | |
| KR101003102B1 (ko) | 멀티 프로세싱 유닛에 대한 메모리 매핑방법, 및 장치 | |
| JP6383834B2 (ja) | マルチノード筐体システムの管理ポートを減少させるためのコンピュータ読み取り可能な記憶装置、システム及び方法 | |
| US8583845B2 (en) | Multi-processor system and controlling method thereof | |
| CN115456862B (zh) | 一种用于图像处理器的访存处理方法及设备 | |
| JP4711709B2 (ja) | パーティション割り振り方法及びコンピュータシステム | |
| EP2040176B1 (en) | Dynamic Resource Allocation | |
| JP2015022344A (ja) | 電子機器、オペレーティングシステム、アクセス管理方法 | |
| US8782779B2 (en) | System and method for achieving protected region within computer system | |
| US10481951B2 (en) | Multi-queue device assignment for application groups | |
| JP6885635B1 (ja) | 情報処理装置、情報処理方法及び情報処理装置用プログラム | |
| CN100422978C (zh) | 具有多个互相通信的数字信号处理器的集成电路 | |
| JP2011204077A (ja) | 情報処理装置、リソース割り当て方法、およびリソース割り当てプログラム | |
| US20140013148A1 (en) | Barrier synchronization method, barrier synchronization apparatus and arithmetic processing unit | |
| JP5218413B2 (ja) | 情報処理装置及びその制御方法 | |
| CN114327751A (zh) | 一种面向多域隔离通信的虚拟pci设备及其实现方法 | |
| JP2007148621A (ja) | 計算機システム | |
| CN119166565B (zh) | 一种基于内存共享的spdk架构多控存储扩展方法及装置 | |
| JP2008009926A (ja) | 情報処理装置、情報処理システムおよびアドレス変換方法 | |
| JP2011145783A (ja) | 計算機システム | |
| CN120144533A (zh) | 微处理器架构、信息交互方法和计算机设备 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070803 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100419 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100427 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100623 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101026 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101227 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110222 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110322 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4711709 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |