JP2005286354A - 2層配線基板 - Google Patents
2層配線基板 Download PDFInfo
- Publication number
- JP2005286354A JP2005286354A JP2005182691A JP2005182691A JP2005286354A JP 2005286354 A JP2005286354 A JP 2005286354A JP 2005182691 A JP2005182691 A JP 2005182691A JP 2005182691 A JP2005182691 A JP 2005182691A JP 2005286354 A JP2005286354 A JP 2005286354A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- blind via
- via hole
- wiring pattern
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 13
- 238000009713 electroplating Methods 0.000 claims description 4
- 238000007747 plating Methods 0.000 abstract description 38
- 239000010949 copper Substances 0.000 description 51
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 33
- 239000004642 Polyimide Substances 0.000 description 20
- 229920001721 polyimide Polymers 0.000 description 20
- 238000000034 method Methods 0.000 description 10
- 229910000679 solder Inorganic materials 0.000 description 9
- 238000005530 etching Methods 0.000 description 8
- 239000000463 material Substances 0.000 description 5
- 238000007740 vapor deposition Methods 0.000 description 5
- 239000006229 carbon black Substances 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 4
- 239000011888 foil Substances 0.000 description 4
- 239000000853 adhesive Substances 0.000 description 3
- 230000001070 adhesive effect Effects 0.000 description 3
- 229920001940 conductive polymer Polymers 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- KAESVJOAVNADME-UHFFFAOYSA-N Pyrrole Chemical compound C=1C=CNC=1 KAESVJOAVNADME-UHFFFAOYSA-N 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005012 migration Effects 0.000 description 2
- 238000013508 migration Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000008646 thermal stress Effects 0.000 description 2
- 238000010306 acid treatment Methods 0.000 description 1
- 230000002378 acidificating effect Effects 0.000 description 1
- 239000010953 base metal Substances 0.000 description 1
- 238000005266 casting Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000010292 electrical insulation Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000000178 monomer Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000006116 polymerization reaction Methods 0.000 description 1
Images
Landscapes
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Abstract
【解決手段】本発明の2層配線基板は、絶縁性基板1の第1及び第2の面に形成された第1及び第2の配線パターン2A、3Aと、絶縁性基板1及び第2の配線パターン3Aに形成されたブラインドビアホール1Bと、ブラインドビアホール1Bに通じ、ブラインドビアホール1Bの直径よりも小さな直径を有した第1の配線パターン2Aに形成された貫通穴17と、貫通穴17及びブラインドビアホール1B内に形成され、第1及び第2の配線パターン2A、3Aを接続するCuめっき層15とを有する。
【選択図】 図2
Description
以下、本発明の2層配線基板、及びその製造方法を添付図面を参照しながら詳細に説明する。
1A デバイスホール
1B ブラインドビアホール
2 Cu箔
2A 信号用配線パターン
3 Cu箔
3A 電源・グランド用配線パターン
3B Cu蒸着層
3C、3D 穴
4、4A、4B ソルダーレジスト
5 バンプ
6 ICチップ
7 絶縁性基板
8、9 配線パターン
10 カーボンブラック
11 Cuめっき層
12 MnO2 層
13 導電性ポリマー
14 陽極
15 Cuめっき層
16 気泡
17 貫通穴
Claims (1)
- 絶縁性基板の第1及び第2の面に形成された第1及び第2の配線パターンと、
前記絶縁性基板及び前記第2の配線パターンに形成されたブラインドビアホールと、
前記ブラインドビアホールに通じ、前記ブラインドビアホールの直径よりも小さな直径を有した前記第1の配線パターンに形成された貫通穴と、
前記貫通穴及び前記ブラインドビアホール内に形成され、前記第1及び第2の配線パターンを接続する電気めっき層とを有することを特徴とする2層配線基板。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005182691A JP4119907B2 (ja) | 2005-06-22 | 2005-06-22 | 2層配線基板 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005182691A JP4119907B2 (ja) | 2005-06-22 | 2005-06-22 | 2層配線基板 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP01276797A Division JP3709035B2 (ja) | 1997-01-27 | 1997-01-27 | 2層配線基板、及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2005286354A true JP2005286354A (ja) | 2005-10-13 |
| JP4119907B2 JP4119907B2 (ja) | 2008-07-16 |
Family
ID=35184320
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005182691A Expired - Fee Related JP4119907B2 (ja) | 2005-06-22 | 2005-06-22 | 2層配線基板 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4119907B2 (ja) |
-
2005
- 2005-06-22 JP JP2005182691A patent/JP4119907B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP4119907B2 (ja) | 2008-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5566200B2 (ja) | 配線基板及びその製造方法 | |
| JP5010737B2 (ja) | プリント配線板 | |
| US9899235B2 (en) | Fabrication method of packaging substrate | |
| US8120148B2 (en) | Package structure with embedded die and method of fabricating the same | |
| JP2004104048A (ja) | チップ型固体電解コンデンサ | |
| US6278185B1 (en) | Semi-additive process (SAP) architecture for organic leadless grid array packages | |
| CN102711390B (zh) | 线路板制作方法 | |
| JP2007035869A (ja) | Tab用テープキャリア | |
| JP3709035B2 (ja) | 2層配線基板、及びその製造方法 | |
| JP2018032661A (ja) | プリント配線板およびその製造方法 | |
| JP2007208209A (ja) | 半導体装置及びその製造方法 | |
| US20190364662A1 (en) | Printed wiring board and method for manufacturing printed wiring board | |
| JP4119907B2 (ja) | 2層配線基板 | |
| JP5363377B2 (ja) | 配線基板及びその製造方法 | |
| JP3733644B2 (ja) | 2層配線基板及びその製造方法 | |
| TW201316856A (zh) | 內藏元件之基板及其製造方法 | |
| CN114900994A (zh) | 一种埋入线路式电路板及其制备方法 | |
| KR101162506B1 (ko) | 반도체 패키지 제조용 인쇄회로기판 및 그 제조 방법 | |
| JP5493020B2 (ja) | 配線基板の製造方法及び半導体パッケージの製造方法 | |
| JP5409480B2 (ja) | 配線基板の製造方法 | |
| JP5222663B2 (ja) | 配線基板及び半導体パッケージ | |
| KR101154352B1 (ko) | 임베디드 인쇄회로기판용 부재 및 그 제조 방법 및 임베디드 인쇄회로기판용 부재를 이용한 임베디드 인쇄회로기판 제조 방법 | |
| KR100796981B1 (ko) | 인쇄회로기판 제조방법 | |
| JP3610769B2 (ja) | 多層電子部品搭載用基板 | |
| JP2017201674A (ja) | プリント配線板およびその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070911 |
|
| A521 | Written amendment |
Effective date: 20071108 Free format text: JAPANESE INTERMEDIATE CODE: A523 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071204 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080201 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080415 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080425 |
|
| R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110502 Year of fee payment: 3 |
|
| LAPS | Cancellation because of no payment of annual fees |