JP2005085990A - 電力用半導体装置 - Google Patents
電力用半導体装置 Download PDFInfo
- Publication number
- JP2005085990A JP2005085990A JP2003316668A JP2003316668A JP2005085990A JP 2005085990 A JP2005085990 A JP 2005085990A JP 2003316668 A JP2003316668 A JP 2003316668A JP 2003316668 A JP2003316668 A JP 2003316668A JP 2005085990 A JP2005085990 A JP 2005085990A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor layer
- electrode
- layer
- semiconductor
- disposed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/258—Source or drain electrodes for field-effect devices characterised by the relative positions of the source or drain electrodes with respect to the gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【解決手段】電力用半導体装置は、深さ方向に延在し且つ互いに間隔をおくように第1導電型の第1半導体層1内に配設された第2導電型の第2半導体層2を有する。第2半導体層2と夫々接するように第2導電型の第3半導体層25が配設される。第3半導体層25の表面に夫々第1導電型の第4半導体層26が形成される。第4半導体層26と第1半導体層1との間に位置する第3半導体層25の部分であるチャネル領域に第1絶縁膜28を介してゲート電極29が対向する。第2半導体層2を挟んで第1主電極4と対向するように第2半導体層2上に第2絶縁膜28を介して追加電極32が配設され且つゲート電極29に電気的に接続される。
【選択図】 図5
Description
互いに逆側の第1及び第2主面を有する第1導電型の第1半導体層と、
前記第1主面側から深さ方向に延在し且つ互いに間隔をおくように前記第1半導体層内に配設された複数の第2導電型の第2半導体層と、
前記第1主面側で前記第2半導体層と夫々接するように配設された複数の第2導電型の第3半導体層と、
前記第3半導体層の表面に夫々形成された複数の第1導電型の第4半導体層と、
前記第2主面側に配設され且つ前記第1半導体層に電気的に接続された第1主電極と、
前記第4半導体層と前記第1半導体層との間に位置する前記第3半導体層の部分であるチャネル領域に第1絶縁膜を介して対向するゲート電極と、
前記第2半導体層を挟んで前記第1主電極と対向するように前記第2半導体層上に第2絶縁膜を介して配設され且つ前記ゲート電極に電気的に接続された追加電極と、
前記第1主面側に配設され且つ前記第3半導体層及び前記第4半導体層に電気的に接続された第2主電極と、
を具備することを特徴とする。
互いに逆側の第1及び第2主面を有する第1導電型の第1半導体層と、
前記第1主面側から深さ方向に延在し且つ前記深さ方向に対して直角な第1方向に沿って互いに間隔をおき且つ前記第1方向に対して直角な第2方向に沿って延在するように前記第1半導体層内に配設された複数の第2導電型の第2半導体層と、
前記第1主面側で前記第2半導体層と夫々接し且つ前記第1及び第2方向の両者に沿って互いに間隔をおくように配設された複数の第2導電型の第3半導体層と、
前記第3半導体層の表面に夫々形成された複数の第1導電型の第4半導体層と、
前記第2主面側に配設され且つ前記第1半導体層に電気的に接続された第1主電極と、
前記第1方向に沿って互いに間隔をおいて配設され且つ前記第4半導体層と前記第1半導体層との間に位置する前記第3半導体層の部分であるチャネル領域に絶縁膜を介して対向する第1電極部分と、前記第2方向に沿って互いに間隔をおいて配設され且つ前記第2半導体層を挟んで前記第1主電極と対向するように前記第2半導体層上に絶縁膜を介して配設された第2電極部分と、を具備し、前記第1及び第2電極部分が前記第1主面側で格子を形成する制御電極と、
前記格子の開口内に位置するように前記第1主面側に配設され且つ前記第3半導体層及び前記第4半導体層に電気的に接続された第2主電極と、
を具備することを特徴とする。
図1は、本発明の第1の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図5は、本発明の第2の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図6は、本発明の第3の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す部分切欠平面図である。
図7は、本発明の第4の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図9は、本発明の第5の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図10は、本発明の第6の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図11は、本発明の第7の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図13は、本発明の第8の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
図14は、本発明の第9の実施の形態に係る電力用半導体装置(パワーMOSFET)を模式的に示す断面斜視図である。
Claims (27)
- 互いに逆側の第1及び第2主面を有する第1導電型の第1半導体層と、
前記第1主面側から深さ方向に延在し且つ互いに間隔をおくように前記第1半導体層内に配設された複数の第2導電型の第2半導体層と、
前記第1主面側で前記第2半導体層と夫々接するように配設された複数の第2導電型の第3半導体層と、
前記第3半導体層の表面に夫々形成された複数の第1導電型の第4半導体層と、
前記第2主面側に配設され且つ前記第1半導体層に電気的に接続された第1主電極と、
前記第4半導体層と前記第1半導体層との間に位置する前記第3半導体層の部分であるチャネル領域に第1絶縁膜を介して対向するゲート電極と、
前記第2半導体層を挟んで前記第1主電極と対向するように前記第2半導体層上に第2絶縁膜を介して配設され且つ前記ゲート電極に電気的に接続された追加電極と、
前記第1主面側に配設され且つ前記第3半導体層及び前記第4半導体層に電気的に接続された第2主電極と、
を具備することを特徴とする電力用半導体装置。 - 前記ゲート電極及び前記追加電極は、一体的に形成された導電層の部分からなることを特徴とする請求項1に記載の電力用半導体装置。
- 前記ゲート電極及び前記追加電極は、前記第1乃至第4半導体層を含む半導体基板の表面上に配設されたプレナーゲート構造を有することを特徴とする請求項1または2に記載の電力用半導体装置。
- 前記ゲート電極及び前記追加電極は、前記第1乃至第4半導体層を含む半導体基板内に形成されたトレンチ内に配設されたトレンチゲート構造を有することを特徴とする請求項1または2に記載の電力用半導体装置。
- 前記ゲート電極及び前記追加電極の一方は、前記第1乃至第4半導体層を含む半導体基板の表面上に配設されたプレナーゲート構造を有し、他方は、前記基板内に形成されたトレンチ内に配設されたトレンチゲート構造を有することを特徴とする請求項1または2に記載の電力用半導体装置。
- 前記第1半導体層と前記第1主電極とを電気的に接続するようにこれらの間に配設された、前記第1半導体層よりも高い不純物濃度を有する第1導電型の第5半導体層を更に具備することを特徴とする請求項1乃至5のいずれかに記載の電力用半導体装置。
- 前記第2半導体層は、前記第5半導体層と接しない深さを有するように設定されることを特徴とする請求項6に記載の電力用半導体装置。
- 隣り合う2つの前記第3半導体層の間で前記第1半導体層の表面に配設された、前記第1半導体層よりも高い不純物濃度を有する第1導電型の半導体層を更に具備することを特徴とする請求項1乃至7のいずれかに記載の電力用半導体装置。
- 前記第1乃至第4半導体層を含む半導体基板内で前記第2半導体層に接して配設された絶縁層を更に具備することを特徴とする請求項1乃至8のいずれかに記載の電力用半導体装置。
- 前記第1乃至第4半導体層を含む半導体基板内で前記第1半導体層及び前記第2半導体層のいずれか一方の中に配設された絶縁層を更に具備することを特徴とする請求項1乃至8のいずれかに記載の電力用半導体装置。
- 前記第2半導体層は、前記深さ方向に対して直角な第1方向に沿って間隔をおいて配列され且つ前記第1方向に対して直角な第2方向に沿って延在することを特徴とする請求項1乃至10のいずれかに記載の電力用半導体装置。
- 前記第2主電極、前記ゲート電極、及び前記追加電極の夫々は、前記第2方向に沿って互いに並行に延在する複数の部分を具備することを特徴とする請求項11に記載の電力用半導体装置。
- 前記ゲート電極及び前記追加電極の部分は交互に配置され、前記ゲート電極及び前記追加電極の部分間の夫々に前記第2主電極の部分が配置されることを特徴とする請求項12に記載の電力用半導体装置。
- 前記第3半導体層は、前記第1及び第2方向の両者に沿って間隔をおいて配列されることを特徴とする請求項11に記載の電力用半導体装置。
- 前記ゲート電極は前記第2方向に沿って延在する互いに平行な複数の第1部分を具備すると共に、前記追加電極は前記第1方向に沿って延在する互いに平行な複数の第2部分を具備し、前記第1及び前記第2部分は格子を形成し、前記格子の開口内に前記第2主電極の部分が配置されることを特徴とする請求項14に記載の電力用半導体装置。
- 前記第1方向における前記第1部分の配列周期と前記第2方向における前記第2部分の配列周期とは互いに異なることを特徴とする請求項15に記載の電力用半導体装置。
- 前記第2方向における前記第2部分の夫々の幅は前記第1方向における前記第1部分の夫々の幅よりも大きいことを特徴とする請求項16に記載の電力用半導体装置。
- 前記第1半導体層の第1導電型不純物の濃度は前記第2半導体層の第2導電型不純物の濃度よりも低いことを特徴とする請求項17に記載の電力用半導体装置。
- 前記第2半導体層は、前記深さ方向に対して直角な第1方向と前記第1方向に対して直角な第2方向との両者に沿って間隔をおいて配列されることを特徴とする請求項1乃至11のいずれかに記載の電力用半導体装置。
- 前記第2主電極、前記ゲート電極、及び前記追加電極の夫々は、前記第2方向に沿って互いに並行に延在する複数の導電層部分を具備することを特徴とする請求項19に記載の電力用半導体装置。
- 互いに逆側の第1及び第2主面を有する第1導電型の第1半導体層と、
前記第1主面側から深さ方向に延在し且つ前記深さ方向に対して直角な第1方向に沿って互いに間隔をおき且つ前記第1方向に対して直角な第2方向に沿って延在するように前記第1半導体層内に配設された複数の第2導電型の第2半導体層と、
前記第1主面側で前記第2半導体層と夫々接し且つ前記第1及び第2方向の両者に沿って互いに間隔をおくように配設された複数の第2導電型の第3半導体層と、
前記第3半導体層の表面に夫々形成された複数の第1導電型の第4半導体層と、
前記第2主面側に配設され且つ前記第1半導体層に電気的に接続された第1主電極と、
前記第1方向に沿って互いに間隔をおいて配設され且つ前記第4半導体層と前記第1半導体層との間に位置する前記第3半導体層の部分であるチャネル領域に絶縁膜を介して対向する第1電極部分と、前記第2方向に沿って互いに間隔をおいて配設され且つ前記第2半導体層を挟んで前記第1主電極と対向するように前記第2半導体層上に絶縁膜を介して配設された第2電極部分と、を具備し、前記第1及び第2電極部分が前記第1主面側で格子を形成する制御電極と、
前記格子の開口内に位置するように前記第1主面側に配設され且つ前記第3半導体層及び前記第4半導体層に電気的に接続された第2主電極と、
を具備することを特徴とする電力用半導体装置。 - 前記第1方向における前記第1電極部分の配列周期と前記第2方向における前記第2電極部分の配列周期とは互いに異なることを特徴とする請求項21に記載の電力用半導体装置。
- 前記第2方向における前記第2電極部分の夫々の幅は前記第1方向における前記第1電極部分の夫々の幅よりも大きいことを特徴とする請求項21に記載の電力用半導体装置。
- 前記第1半導体層の第1導電型不純物の濃度は前記第2半導体層の第2導電型不純物の濃度よりも低いことを特徴とする請求項23に記載の電力用半導体装置。
- 前記第1電極部分及び前記第2電極部分は、前記第1乃至第4半導体層を含む半導体基板の表面上に配設されたプレナーゲート構造を有することを特徴とする請求項21乃至24のいずれかに記載の電力用半導体装置。
- 前記第1電極部分及び前記第2電極部分は、前記第1乃至第4半導体層を含む半導体基板内に形成されたトレンチ内に配設されたトレンチゲート構造を有することを特徴とする請求項21乃至24のいずれかに記載の電力用半導体装置。
- 前記第1電極部分及び前記第2電極部分の一方は、前記第1乃至第4半導体層を含む半導体基板の表面上に配設されたプレナーゲート構造を有し、他方は、前記基板内に形成されたトレンチ内に配設されたトレンチゲート構造を有することを特徴とする請求項21乃至24のいずれかに記載の電力用半導体装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003316668A JP4393144B2 (ja) | 2003-09-09 | 2003-09-09 | 電力用半導体装置 |
| US10/795,325 US6849880B1 (en) | 2003-09-09 | 2004-03-09 | Power semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003316668A JP4393144B2 (ja) | 2003-09-09 | 2003-09-09 | 電力用半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2005085990A true JP2005085990A (ja) | 2005-03-31 |
| JP4393144B2 JP4393144B2 (ja) | 2010-01-06 |
Family
ID=34074795
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2003316668A Expired - Lifetime JP4393144B2 (ja) | 2003-09-09 | 2003-09-09 | 電力用半導体装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US6849880B1 (ja) |
| JP (1) | JP4393144B2 (ja) |
Cited By (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006287127A (ja) * | 2005-04-04 | 2006-10-19 | Fuji Electric Holdings Co Ltd | 半導体装置およびその製造方法 |
| JP2006324432A (ja) * | 2005-05-18 | 2006-11-30 | Fuji Electric Holdings Co Ltd | 半導体装置およびその製造方法 |
| JP2007150142A (ja) * | 2005-11-30 | 2007-06-14 | Toshiba Corp | 半導体装置 |
| JP2007281034A (ja) * | 2006-04-03 | 2007-10-25 | Toshiba Corp | 電力用半導体素子 |
| WO2008069309A1 (ja) * | 2006-12-07 | 2008-06-12 | Shindengen Electric Manufacturing Co., Ltd. | 半導体装置及びその製造方法 |
| JP2008159601A (ja) * | 2005-11-28 | 2008-07-10 | Fuji Electric Device Technology Co Ltd | 半導体装置および半導体装置の製造方法 |
| JP2011228643A (ja) * | 2010-03-30 | 2011-11-10 | Shindengen Electric Mfg Co Ltd | 半導体装置及びその製造方法 |
| JP2012023272A (ja) * | 2010-07-16 | 2012-02-02 | Toshiba Corp | 半導体装置 |
| JP2012089824A (ja) * | 2010-09-21 | 2012-05-10 | Toshiba Corp | 半導体素子およびその製造方法 |
| JP2012146798A (ja) * | 2011-01-12 | 2012-08-02 | Sumitomo Electric Ind Ltd | 半導体装置 |
| JP2013062298A (ja) * | 2011-09-12 | 2013-04-04 | Toshiba Corp | 窒化物半導体装置 |
| JP2013243399A (ja) * | 2013-08-05 | 2013-12-05 | Fuji Electric Co Ltd | 半導体装置 |
| US8716789B2 (en) | 2012-03-23 | 2014-05-06 | Kabushiki Kaisha Toshiba | Power semiconductor device |
| JP2015073122A (ja) * | 2014-12-08 | 2015-04-16 | 株式会社東芝 | 半導体素子 |
| US9048313B2 (en) | 2012-03-23 | 2015-06-02 | Kabushiki Kaisha Toshiba | Semiconductor device that can maintain high voltage while lowering on-state resistance |
| JP2015146363A (ja) * | 2014-01-31 | 2015-08-13 | 株式会社東芝 | 半導体装置 |
| JP2016122858A (ja) * | 2016-02-24 | 2016-07-07 | ローム株式会社 | 半導体装置 |
| WO2017168736A1 (ja) * | 2016-03-31 | 2017-10-05 | 新電元工業株式会社 | 半導体装置及び半導体装置の製造方法 |
| JP2019071384A (ja) * | 2017-10-11 | 2019-05-09 | 株式会社東芝 | 半導体装置 |
| JP2019169543A (ja) * | 2018-03-22 | 2019-10-03 | 株式会社東芝 | 半導体装置 |
| US10553713B2 (en) | 2011-11-30 | 2020-02-04 | Rohm Co., Ltd. | Semiconductor device |
| US10749022B2 (en) | 2018-09-14 | 2020-08-18 | Kabushiki Kaisha Toshiba | Semiconductor device |
| JP2020161712A (ja) * | 2019-03-27 | 2020-10-01 | ローム株式会社 | 半導体装置 |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4832731B2 (ja) * | 2004-07-07 | 2011-12-07 | 株式会社東芝 | 電力用半導体装置 |
| US7439583B2 (en) * | 2004-12-27 | 2008-10-21 | Third Dimension (3D) Semiconductor, Inc. | Tungsten plug drain extension |
| JP5002148B2 (ja) * | 2005-11-24 | 2012-08-15 | 株式会社東芝 | 半導体装置 |
| DE102007063687B4 (de) * | 2006-03-22 | 2013-03-14 | Denso Corporation | Schaltkreis mit einem Transistor |
| JP2010103337A (ja) * | 2008-10-24 | 2010-05-06 | Toshiba Corp | 電力用半導体装置 |
| KR101096835B1 (ko) * | 2010-01-08 | 2011-12-22 | 주식회사 하이닉스반도체 | 반도체 소자의 형성 방법 |
| JP2011233701A (ja) | 2010-04-27 | 2011-11-17 | Toshiba Corp | 電力用半導体素子 |
| TWI462294B (zh) * | 2010-09-21 | 2014-11-21 | Toshiba Kk | Semiconductor element and manufacturing method thereof |
| JP5665567B2 (ja) | 2011-01-26 | 2015-02-04 | 株式会社東芝 | 半導体素子 |
| JP5863574B2 (ja) | 2012-06-20 | 2016-02-16 | 株式会社東芝 | 半導体装置 |
| JP5715604B2 (ja) | 2012-09-12 | 2015-05-07 | 株式会社東芝 | 電力用半導体素子 |
| JP2015133380A (ja) | 2014-01-10 | 2015-07-23 | 株式会社東芝 | 半導体装置 |
| JP6301861B2 (ja) | 2014-07-31 | 2018-03-28 | 株式会社東芝 | 半導体装置 |
| US11189689B2 (en) * | 2017-10-05 | 2021-11-30 | Mitsubishi Electric Corporation | Semiconductor device including an active region that includes a switchable current path |
| CN110957351B (zh) * | 2019-12-17 | 2025-04-04 | 华羿微电子股份有限公司 | 一种超结型mosfet器件及制备方法 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1019720B (zh) | 1991-03-19 | 1992-12-30 | 电子科技大学 | 半导体功率器件 |
| DE4309764C2 (de) | 1993-03-25 | 1997-01-30 | Siemens Ag | Leistungs-MOSFET |
| US6081009A (en) | 1997-11-10 | 2000-06-27 | Intersil Corporation | High voltage mosfet structure |
-
2003
- 2003-09-09 JP JP2003316668A patent/JP4393144B2/ja not_active Expired - Lifetime
-
2004
- 2004-03-09 US US10/795,325 patent/US6849880B1/en not_active Expired - Lifetime
Cited By (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006287127A (ja) * | 2005-04-04 | 2006-10-19 | Fuji Electric Holdings Co Ltd | 半導体装置およびその製造方法 |
| JP2006324432A (ja) * | 2005-05-18 | 2006-11-30 | Fuji Electric Holdings Co Ltd | 半導体装置およびその製造方法 |
| JP2008159601A (ja) * | 2005-11-28 | 2008-07-10 | Fuji Electric Device Technology Co Ltd | 半導体装置および半導体装置の製造方法 |
| JP2013048279A (ja) * | 2005-11-28 | 2013-03-07 | Fuji Electric Co Ltd | 半導体装置 |
| JP2007150142A (ja) * | 2005-11-30 | 2007-06-14 | Toshiba Corp | 半導体装置 |
| JP2007281034A (ja) * | 2006-04-03 | 2007-10-25 | Toshiba Corp | 電力用半導体素子 |
| US7923771B2 (en) | 2006-12-07 | 2011-04-12 | Shindengen Electric Manufacturing Co., Ltd. | Semiconductor device and method for manufacturing the same |
| WO2008069309A1 (ja) * | 2006-12-07 | 2008-06-12 | Shindengen Electric Manufacturing Co., Ltd. | 半導体装置及びその製造方法 |
| JP5315058B2 (ja) * | 2006-12-07 | 2013-10-16 | 新電元工業株式会社 | 半導体装置及びその製造方法 |
| US8343833B2 (en) | 2006-12-07 | 2013-01-01 | Shindengen Electric Manufacturing Co., Ltd. | Semiconductor device and method for manufacturing the same |
| JP2013179346A (ja) * | 2006-12-07 | 2013-09-09 | Shindengen Electric Mfg Co Ltd | 半導体装置およびその製造方法 |
| JP2011228643A (ja) * | 2010-03-30 | 2011-11-10 | Shindengen Electric Mfg Co Ltd | 半導体装置及びその製造方法 |
| JP2012023272A (ja) * | 2010-07-16 | 2012-02-02 | Toshiba Corp | 半導体装置 |
| US8592917B2 (en) | 2010-09-21 | 2013-11-26 | Kabushiki Kaisha Toshiba | Semiconductor device and method for manufacturing same |
| JP2012089824A (ja) * | 2010-09-21 | 2012-05-10 | Toshiba Corp | 半導体素子およびその製造方法 |
| US9013005B2 (en) | 2010-09-21 | 2015-04-21 | Kabushiki Kaisha Toshiba | Semiconductor device and method for manufacturing same |
| JP2012146798A (ja) * | 2011-01-12 | 2012-08-02 | Sumitomo Electric Ind Ltd | 半導体装置 |
| JP2013062298A (ja) * | 2011-09-12 | 2013-04-04 | Toshiba Corp | 窒化物半導体装置 |
| US10553713B2 (en) | 2011-11-30 | 2020-02-04 | Rohm Co., Ltd. | Semiconductor device |
| US8716789B2 (en) | 2012-03-23 | 2014-05-06 | Kabushiki Kaisha Toshiba | Power semiconductor device |
| US9041101B2 (en) | 2012-03-23 | 2015-05-26 | Kabushiki Kaisha Toshiba | Power semiconductor device |
| US9048313B2 (en) | 2012-03-23 | 2015-06-02 | Kabushiki Kaisha Toshiba | Semiconductor device that can maintain high voltage while lowering on-state resistance |
| JP2013243399A (ja) * | 2013-08-05 | 2013-12-05 | Fuji Electric Co Ltd | 半導体装置 |
| JP2015146363A (ja) * | 2014-01-31 | 2015-08-13 | 株式会社東芝 | 半導体装置 |
| JP2015073122A (ja) * | 2014-12-08 | 2015-04-16 | 株式会社東芝 | 半導体素子 |
| JP2016122858A (ja) * | 2016-02-24 | 2016-07-07 | ローム株式会社 | 半導体装置 |
| CN108292682A (zh) * | 2016-03-31 | 2018-07-17 | 新电元工业株式会社 | 半导体装置以及半导体装置的制造方法 |
| US10411141B2 (en) | 2016-03-31 | 2019-09-10 | Shindengen Electric Manufacturing Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
| WO2017168736A1 (ja) * | 2016-03-31 | 2017-10-05 | 新電元工業株式会社 | 半導体装置及び半導体装置の製造方法 |
| CN108292682B (zh) * | 2016-03-31 | 2021-04-27 | 新电元工业株式会社 | 半导体装置以及半导体装置的制造方法 |
| JP2019071384A (ja) * | 2017-10-11 | 2019-05-09 | 株式会社東芝 | 半導体装置 |
| JP2019169543A (ja) * | 2018-03-22 | 2019-10-03 | 株式会社東芝 | 半導体装置 |
| US10749022B2 (en) | 2018-09-14 | 2020-08-18 | Kabushiki Kaisha Toshiba | Semiconductor device |
| JP2020161712A (ja) * | 2019-03-27 | 2020-10-01 | ローム株式会社 | 半導体装置 |
| JP7290973B2 (ja) | 2019-03-27 | 2023-06-14 | ローム株式会社 | 半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP4393144B2 (ja) | 2010-01-06 |
| US6849880B1 (en) | 2005-02-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4393144B2 (ja) | 電力用半導体装置 | |
| JP7180402B2 (ja) | 半導体装置 | |
| JP4764987B2 (ja) | 超接合半導体素子 | |
| KR101296984B1 (ko) | 전하 균형 전계 효과 트랜지스터 | |
| CN102194879B (zh) | 半导体装置 | |
| US8097510B2 (en) | Method of forming lateral trench gate FET with direct source-drain current path | |
| US5688725A (en) | Method of making a trench mosfet with heavily doped delta layer to provide low on-resistance | |
| JP3935042B2 (ja) | 絶縁ゲート型半導体装置 | |
| JP7775935B2 (ja) | 半導体装置 | |
| JP2009289904A (ja) | 半導体装置 | |
| JP5687582B2 (ja) | 半導体素子およびその製造方法 | |
| US9123770B2 (en) | Charge reservoir IGBT top structure | |
| US20100102381A1 (en) | Power semiconductor device | |
| JP2004335990A (ja) | Mis型半導体装置 | |
| WO2015151185A1 (ja) | 半導体装置 | |
| CN104603949A (zh) | 半导体器件 | |
| JP2011003609A (ja) | 電力用半導体素子 | |
| JP2011204711A (ja) | 半導体装置およびその製造方法 | |
| JP6173987B2 (ja) | 半導体装置 | |
| CN102412298B (zh) | 半导体元件及该半导体元件的制造方法 | |
| US20150263151A1 (en) | Semiconductor device | |
| JP2006261562A (ja) | 半導体装置 | |
| JP6089070B2 (ja) | 半導体装置 | |
| JP2025089279A (ja) | 半導体部品および半導体部品の製造方法 | |
| WO2024070021A1 (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050712 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080327 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090512 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090710 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090915 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20091013 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 4393144 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121023 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131023 Year of fee payment: 4 |
|
| EXPY | Cancellation because of completion of term |