JP2004279563A - 画像処理装置制御プログラム - Google Patents
画像処理装置制御プログラム Download PDFInfo
- Publication number
- JP2004279563A JP2004279563A JP2003068336A JP2003068336A JP2004279563A JP 2004279563 A JP2004279563 A JP 2004279563A JP 2003068336 A JP2003068336 A JP 2003068336A JP 2003068336 A JP2003068336 A JP 2003068336A JP 2004279563 A JP2004279563 A JP 2004279563A
- Authority
- JP
- Japan
- Prior art keywords
- image data
- data
- bit
- input image
- scanning
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000000034 method Methods 0.000 claims description 155
- 230000008569 process Effects 0.000 claims description 148
- 230000003287 optical effect Effects 0.000 claims description 20
- 230000008707 rearrangement Effects 0.000 claims description 11
- 239000011159 matrix material Substances 0.000 claims description 10
- 230000005540 biological transmission Effects 0.000 abstract description 22
- 238000010586 diagram Methods 0.000 abstract description 20
- 239000004973 liquid crystal related substance Substances 0.000 description 11
- 238000006243 chemical reaction Methods 0.000 description 3
- 239000003086 colorant Substances 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0428—Gradation resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of El Displays (AREA)
Abstract
【解決手段】画像処理装置10を、入力画像データ生成部10aと、フレームメモリ10bと、入力画像データ伝送部10cと、を含んだ構成とし、電気光学装置11を、パネル11aと、走査線駆動部11bと、データ線駆動部11cと、制御部11dと、フレームメモリ11eと、入力画像データ取得部11fと、を含んだ構成とし、画像処理装置10側の入力画像データ生成部10aにおいて、非順次走査における走査線の選択順番に合わせて予め画像データにおける画素データを並び替えてから、電気光学装置11に伝送する。
【選択図】 図1
Description
【発明の属する技術分野】
本発明は、階調表示による画像の表示ムラを抑えるのに好適な非順次走査処理によって電気光学装置に画像を表示するシステムに係り、特に、前記電気光学装置に画像データを伝送する画像処理装置に関する。
【0002】
【従来の技術】
従来、電気光学装置、例えば、電気光学材料として液晶を用いた液晶表示装置は、陰極線管(CRT)に代わるディスプレイデバイスとして、各種情報処理機器や液晶テレビなどの表示部に広く用いられている。ここで、従来の電気光学装置は、例えば、マトリクス状に配列した画素電極や、この画素電極に接続されたスイッチング素子などが設けられた素子基板と、画素電極に対向する対向電極が形成された対向基板と、これら両基板の間に充填された電気光学材料たる液晶とから構成される。そして、このような構成において、ある1本の走査線を選択すると、当該スイッチング素子が導通状態となる。この導通状態の際に、データ線を介し画素電極に対して、階調に応じた電圧の画像信号を印加すると、当該画素電極および対向電極の間の液晶層に画像信号の電圧に応じた電荷が蓄積される。電荷蓄積後、当該スイッチング素子をオフ状態としても、当該液晶層における電荷の蓄積は、液晶層自身の容量性や蓄積容量などによって維持される。このように、各スイッチング素子を駆動させ、蓄積させる電荷量を階調に応じて制御すると、画素毎に液晶の配向状態が変化する。このため、画素毎に濃度が変化するので、階調表示することが可能となる。
【0003】
このとき、各画素の液晶層に電荷を蓄積させるのは一部の期間で良いため、第1に、各走査線を順次選択するとともに、第2に、選択された走査線と交差する画素に、当該画素の階調に応じた電圧を有する画像信号を、対応するデータ線に印加する構成により、走査線およびデータ線を複数の画素について共通化した時分割マルチプレックス駆動が可能となる。
【0004】
ところが、データ線に印加される画像信号は、画素の階調に対応する電圧、すなわちアナログ信号である。このため、電気光学装置の周辺回路には、D/A変換回路やオペアンプなどが必要となるので、装置全体のコスト高を招致してしまう。更に、これらのD/A変換回路・オペアンプなどの特性や、各種の配線抵抗などの不均一性に起因して、表示ムラが発生するので、高品質な表示が極めて困難となり、特に高精細な表示を行う場合に顕著となるという問題がある。また、D/A変換回路やオペアンプ等による消費電力の増加等の問題もある。
【0005】
そこで、電気光学素子の発光時間を制御して、階調を得る方式が開発されている。この方式においては、データ線に、電気光学素子を発光させるか否かの2値の信号(ディジタル信号)を供給すれば良く、画質に悪影響を与える上記したアナログ回路が不要になるといった利点があるが、この制御を行う上で走査線の選択時間がかかり過ぎるといった問題が浮上している。
【0006】
そこで、上記した問題を解決するためのディジタル信号を利用した液晶ディスプレイの駆動方式として、非順次走査方式が開発されている。この方式では、ビット長Nの階調データによって光学素子の発光階調が示される。そして、この階調データを構成するビット列のビット数個の2n値(n=0,1,2,・・・,(N−1))の比率に応じた数値群を生成し、この数値群を利用して走査線を非順次に選択する。このように非順次に走査線の選択を行うことで、この光学素子の発光時間が制御される。つまり、発行階調にあわせて発行時間を制御することで、階調表示を行うのである(例えば、特許文献1参照。)。
【0007】
【特許文献1】
特開2001−166730号公報。
【0008】
【発明が解決しようとする課題】
しかしながら、上記非順次走査方式は、通常の順次走査に比べて処理が複雑(画素データの並び替え等が必要)となるため、この処理をすべて電気光学装置側で行わせようとすると、十分なフレームメモリと、高速なプロセッサ、あるいは、専用のハードウェア等が必要となり、電気光学装置のコストアップを招くといった問題がある。
【0009】
そこで、本発明は、このような従来の技術の有する未解決の課題に着目してなされたものであって、電気光学装置のコストを低減することが可能な画像表示システムにおける画像処理装置を制御するための画像処理装置制御プログラムを提供することを目的としている。
【0010】
【課題を解決するための手段】
上記目的を達成するために、本発明に係る画像処理装置制御プログラムは、光学素子を含む画素がマトリクス状に配列された画素マトリクスと、
前記画素マトリクスの行方向及び列方向のうち一方に沿って配列された画素群にそれぞれ接続する複数の走査線と、
前記画素マトリクスの行方向及び列方向のうち他方に沿って配列された画素群にそれぞれ接続する複数のデータ線と、
前記複数の走査線を、順次1つずつ選択する走査線駆動回路と、
前記光学素子の発光に係る制御信号を前記複数のデータ線のうち少なくとも1つのデータ線に出力するデータ線駆動回路と、
前記走査線駆動回路及び前記データ線駆動回路の動作を制御する制御部と、
画像処理装置から伝送された入力画像データを取得する入力画像データ取得手段と、を備える電気光学装置と、
前記電気光学装置に入力する入力画像データを生成し、当該入力画像データを前記電気光学装置に伝送する前記画像処理装置と、を備え、
前記制御部において、前記入力画像データと前記光学素子の発光階調数に応じた所定ビット長の階調データとに基づき、前記走査線の並び順に対して非連続な順番に前記走査線を選択する非順次走査によって前記光学素子の発光時間を制御し、所定数の前記走査線及び前記データ線より成る表示領域に前記入力画像を階調表示する画像表示システムにおいて、
前記画像処理装置を制御するプログラムであって、
画像データ及び非順次走査に対応した走査線の選択順番を取得すると、当該画像データを構成する画素データを、前記非順次走査に対応した走査線の選択順番に合わせて並び替えることを特徴としている。
【0011】
つまり、第1の発明により、画像処理装置側で、画像データの画素データを非順次走査に対応した順番に並び替えることが可能となるので、電気光学装置側で画素データを並び替える処理が必要なくなり、フレームメモリの容量の低減や制御部の簡易化等、電気光学装置側のハードウェア構成を簡易化することが可能となる。よって、コスト低減が可能となる。
【0012】
ここで、上記した光学素子は、例えば、液晶、エレクトロルミネッセンス素子、プラズマディスプレイ、発光ダイオード等である。
また、第2の発明は、第1の発明において、前記並び替えの完了した所定量の前記画素データを、当該並び替えが完了する毎に前記電気光学装置に伝送することを特徴としている。
【0013】
つまり、第2の発明により、画像処理装置に入力される画像データを構成する所定量の画素データを、並び替えが完了する毎に電気光学装置に伝送することが可能である。従って、電気光学装置側では、画像処理装置から伝送されてくる、並び替えの完了した所定量の画素データ毎に非順次走査処理を行うことが可能となるので、電気光学装置側のメモリ容量の低減が可能となり、コスト低減が可能となる。
【0014】
また、第3の発明は、第1又は第2の発明において、前記光学素子の発光階調を示す階調データのビット長Nと、
前記走査線の総数に1を加算した加算数を、前記階調データを構成するビット列のビット数個の2n値(n=0,1,2,・・・,(N−1))から成る比率に応じた数値に分割した数値群と、を取得する一方、
前記走査線のそれぞれに、その並び順に合わせて通し番号を対応付け、
前記走査線に対応付けられた通し番号のうち所定番号を、前記階調データを構成するビット列の最下位ビット(0桁目)に対応する初期値とし、
前記最下位ビットに対応する初期値に、前記数値群に含まれる数値のうち最も大きい数値を加算したものを、前記階調データを構成するビット列の最上位ビット((N−1)桁目)に対応する前記走査線の初期値とし、
前記最上位ビットと前記最下位ビットとの間にある他のビットについては、前記他のビットのビット桁数の大きい方から順に、当該他のビットのビット桁数の1桁上のビットに対応した前記初期値と前記数値群に含まれる数値のうち、小さいほうから当該他のビットのビット桁数に1を加算した値番目の数値とを加算した値を当該他のビットの初期値として対応付け、
まず、前記最下位ビットに対応する初期値が示す通し番号の走査線を選択し、次に、前記最上位ビットと、このビットから最下位ビットの1つ手前のビットに向けて1ビットずつ順番にシフトした各ビットに対応する前記初期値が示す通し番号の走査線をそれぞれ順番に選択する第1の処理と、
前記走査線を選択する毎に、前記走査線駆動回路に、当該選択された番号の走査線を駆動させる第2の処理と、
前記階調データの各ビットに対応付けられた値にそれぞれ1を加算すると共に、前記加算後の前記階調データの各ビットに対応する値が前記走査線の総数から1を減算した値を超えたときに、その値を、前記通し番号の最小値に更新する第3の処理と、
前記第3の処理後の前記階調データの各ビットに対応付けられた値に対応した走査線を前記第1の処理と同様の順番で選択する第4の処理と、を含み、
前記階調データを構成するビット列の各ビット毎に前記表示領域における走査線が全て選択されるまで、前記第2の処理〜前記第4の処理を繰り返し行うことにより前記走査線の選択順番を決定し、当該決定された選択順番に基づき前記入力画像データを生成することを特徴としている。
【0015】
つまり第3の発明により、任意の走査線数の電気光学装置において、非順次走査における走査線の選択順番を簡易に決定することが可能となる。
【0016】
【発明の実施の形態】
以下、本発明の実施の形態を図面に基づいて説明する。図1乃至図14は、本発明に係る画像表示システムの実施の形態を示す図である。
まず、本発明の第1の実施の形態に係る画像表示システムの構成を図1に基づいて説明する。図1は、本発明の第1の実施の形態に係る画像表示システム1の構成を示すブロック図である。
【0017】
画像表示システム1は、画像処理装置10と、電気光学装置11と、を含んだ構成となっている。
画像処理装置10は、入力画像データ生成部10aと、フレームメモリ10bと、入力画像データ伝送部10cと、を含んだ構成となっている。
入力画像データ生成部10aは、PC(Personal Computer)等の装置から取得した画像データを電気光学装置11の非順次走査による画像表示における走査線の選択順番に合わせて並び替えた入力画像データを生成する処理を行うものである。生成された1画像分の入力画像データはバイナリファイルとしてフレームメモリ10bに記憶される。
【0018】
フレームメモリ10bは、PCなどの装置等から入力される画像データを記憶するためのメモリである。このメモリは、少なくとも2枚分の画像データを同時に記憶できるだけの容量を備えたものである。本実施の形態においては、記憶領域1及び記憶領域2の2つの記憶領域を有することとする。
入力画像データ伝送部10cは、フレームメモリ10bに記憶された入力画像データを電気光学装置11に伝送するものである。
【0019】
ここで、図示しないが、画像処理装置10は、上記各部を制御するための制御プログラムを実行するためのCPU(Central Processing Unit)等のプロセッサと、当該プログラムの記憶されたROM(Read Only Memory)と、を備えており、前記ROMから制御プログラムを読み出して実行することにより各種制御処理を行うようになっている。
【0020】
電気光学装置11は、パネル11aと、走査線駆動部11bと、データ線駆動部11cと、制御部11dと、フレームメモリ11eと、入力画像データ取得部11fと、を含んだ構成となっている。
パネル11aは、スイッチングトランジスタとドライビングトランジスタと光学素子と保持容量コンデンサとを含んで成る画素回路が複数の走査線と複数のデータ線との交点にマトリクス状に設けられて構成されるものである。そして、後述する階調データのビット長に応じて前記光学素子の発光時間を制御することにより、パネル上に画像が階調表示される。
【0021】
走査線駆動部11bは、後述する制御部11dの制御により、非順次走査における走査線の選択順番に基づき、走査線を駆動するものである。
データ線駆動部11cは、後述する制御部11dの制御により、データ線を駆動するものである。
制御部11dは、画像処理装置10から取得した入力画像データに基づき、走査線駆動部11bに、非順次走査によりパネル11aにおける画像表示領域の走査線を特定の順番で選択させ、且つ、データ線駆動部11cへのデータ信号の供給により、選択された走査線に対応する画素回路を駆動させるものである。
【0022】
フレームメモリ11eは、画像処理装置10からの入力画像データを記憶するためのメモリであり、並列して、データの書き込み及びデータの読み出しを行うために2つの記憶領域を備えたものである。ここで、フレームメモリ11eの2つある記憶領域をそれぞれフレームメモリA及びフレームメモリBと称す。
入力画像データ取得部11fは、所定のタイミング毎に画像処理装置10からの入力画像データを取得するものである。ここで、取得した入力画像データは、制御部11dを介して、フレームメモリ11eに記憶される。
【0023】
ここで、本実施の形態におけるパネル11aを構成する画素回路は、走査線駆動部11b及びデータ線駆動部11cによる走査線及びデータ線の駆動に加え、制御部11dからデータ線を介して供給されるbright信号がhigh、又は、lowと書き込まれることに応じてその動作が制御され、走査線が駆動されているいないに関わらず、bright信号がhighと書き込まれたときは光学素子を発光させ、lowと書き込まれたときは光学素子を発光させないようになっている。また、本実施の形態において、光学素子は、エレクトロルミネッセンス素子とする。
【0024】
また、本実施の形態に係る電気光学装置11は、データ線に印加する信号(bright信号)を2値的なビットデータとするとともに、このビットデータを用いて、1フレームの期間において光学素子の発光時間を制御する構成となっている。すなわち、光学素子の発光時間を階調データを構成するビット列の各ビットに対応した時間にしたがって制御することで画像の階調表示を行う。
【0025】
更に、図2乃至図6に基づき、画像表示システム1のより具体的な動作を説明する。図2は、画像処理装置10に入力される画像データのデータ配列を示す図であり、図3は、入力画像データ生成部10aにおいて生成された入力画像データのデータ配列を示す図であり、図4は、画像データと画素データとの対応を示す図であり、図5は、入力画像データ生成部10aにおいて並び替えられた後の画素データの表示順番を示す図であり、図6(a)は、表示領域の走査線数が14本で、階調データが4ビットの場合の走査線の選択される様子を示す図であり、図6(b)は、パネル11aにおける走査線と画素との関係を示す図であり、図6(c)は、画素データの構成を示す図である。
【0026】
まず、PCなどの装置等から動画等の画像データが画像処理装置10に入力されると、その画像データは一旦フレームメモリ10bに記憶される。ここで、図2に示すように、入力された画像データにおける各走査線に対応する画素データ(D0〜D15)は、色データであるRGBのそれぞれに対してR(8ビット)、G(8ビット)及びB(8ビット)の24ビットの階調データから構成されている。
【0027】
そして、画像処理装置10は、画像データがフレームメモリ10bの2つある記憶領域のいずれか一方に記憶されると、入力画像データ生成部10aによって、フレームメモリ10bに記憶された画像データを読み出して、その画像データの解析を行う。この解析により画像データのサイズや色数等が解ると、次に、電気光学装置11から取得した表示領域の走査線数及び階調表示能力に応じて、非順次走査の走査線選択順番に合わせて、画像データにおける画素データの並び替えを行い、入力画像データを生成する。
【0028】
本実施の形態において、入力画像データの生成は、電気光学装置11の走査線数を14、階調表示能力を4ビットとして行う。ここで、画像データは、上記したように画素データとしてRGBのそれぞれに対して各8ビットの階調データを有するが、電気光学装置11は、上記したように4ビットの階調表示能力しかないため、本実施の形態においては、画像データにおけるRGBの各8ビットの階調データのうち上位4ビット(MSB(7ビット目)〜4ビット目までの4ビット)のデータに着目して入力画像データを生成する。
【0029】
従って、非順次走査の走査線選択順番に応じて並び替えられた1番目の画素データDS0は、図3に示すように、階調データのビット0(ここでは、上記RGBの各8ビットの階調データの4ビット目)に対応したデータ(0か1の2値)となる。つまり、図2に示す画素データD0より、1番目の画素データDS0(R,G,B)は、DS0(0,1,1)の3ビットとなる。同様に、画素データD0に対しては、他に、階調データの5ビット目〜7ビット目(MSB)にそれぞれ対応したDS0が非順次走査の走査線選択順番に合わせて並び替えられることになる。このような並び替えを、各走査線毎に画素データD0〜D15に対して行うことで1画像分の入力画像データが生成される。なお、本実施の形態において、DS0は、図4に示すように、画像データの左上の画素データに対応している。
【0030】
また、入力画像データの生成中に、新たな(動画の場合は次フレーム)画像データの入力があったときは、その画像データは、現在処理中の画像データの記憶されていないもう一方の記憶領域に書込まれることになる。更に、生成された入力画像データは、図5に示すように、各走査線毎の画素データを1ブロック(D0〜D15の16ビット)としてまとめて取り扱い、且つ、それぞれのブロックに走査線を示す番号(4ビット)を対応付ける。そして、走査線番号の対応付けされた1画像分のブロックデータを1つのバイナリファイルとして処理前の画像データの記憶されていたフレームメモリ10bの記憶領域に上書きして記憶する。
【0031】
更に、1画像分の入力画像データが生成されると、入力画像データ伝送部10cによって、この入力画像データを電気光学装置11に伝送する処理を行う。入力画像データは、電気光学装置の処理タイミングに合わせて、図5に示すように、20ビット毎(1ブロック毎)に伝送されることになる。つまり、バイナリファイルにおける、入力画像データブロック1→入力画像データブロック2→入力画像データブロック3→・・・・→入力画像データブロック56の順番で伝送されることになる。
【0032】
一方、電気光学装置11では、入力画像データ取得部11fによって画像処理装置10からの入力画像データブロックを取得すると、このデータを、制御部11dを介してフレームメモリ11eの2つある記憶領域の一方に記憶する。そして、フレームメモリ11eの2つある記憶領域のいずれか一方に1画像分の入力画像データブロック(バイナリファイル)が記憶されると、制御部11d、走査線駆動部11b及びデータ線駆動部11cによって、その入力画像データブロックの画像をパネル11aに表示する処理を開始する。制御部11dは、フレームメモリ11eの記憶領域から、入力画像データブロックを読み出し、まず選択する走査線の番号を抽出する。ここで、フレームメモリ11eの2つある記憶領域のうち一方の情報が読み出され且つ表示処理が行われている間に、他方には、新たなデータが書き込まれることになる。従って、このタイミングで画像処理装置10から電気光学装置11に入力画像データブロックが伝送される。
【0033】
更に、図6に基づき、電気光学装置11における、非順次走査による画像の階調表示処理を説明する。ここで、パネル11aの表示領域の走査線数14本、階調データのビット長4ビット及び表示領域の画素数224(14×16)個の場合を例として説明する。
まず、走査線の総数を14本、階調データのビット長を4ビットとしたときの走査線の選択順番の決定方法を具体的に説明する。本実施の形態においては、この走査線の選択順番の決定は、画像処理装置10側において、プログラムとして実行されるもので、画像処理装置10が、電気光学装置11から走査線の総数及び階調データを取得することで行われる。
【0034】
まず、走査線の総数14に1を加算した15を、ビット長Nの階調データを構成するビット列のビット数個の2n値(n=0,1,2,・・・,(N−1))から成る比率に応じて分割された数値群を生成する。つまり、階調データのビット長Nは4ビットであるので、20:21:22:23=1:2:4:8の比率で走査線の総数14に1を加算した値15を分割する。この場合は、丁度、1:2:4:8に分割できる。従って、それぞれの比に応じて、1、2、4、8の4つの数値に分割されることになる。
【0035】
次に、総数14本の走査線のそれぞれに0〜13の通し番号を対応付ける。そして、階調データのLSB(0ビット目)に、最初に選択する走査線(以降、初期走査線と称す)の通し番号0を初期値として設定する。次に、階調データの3ビット目(MSB)に対して、1つ前に選択された走査線の通し番号0に前記分割した数値のうち最も大きい8を加算し、この通し番号8を初期走査線の通し番号として設定する。更に、階調データの2ビット目に対して、1つ前に選択された走査線の通し番号8に前記分割した数値のうち2番目に大きい4を加算し、この12を初期走査線の通し番号として設定する。なお更に、階調データの1ビット目に対して、1つ前に選択された通し番号12に前記分割した数値のうち3番目に大きい2を加算するが、この場合は、加算後の数値が通し番号13を超えるので、加算結果の14を走査線の総数14で割った時の余り(0)を初期走査線の通し番号として設定する。なお、12に3を足した15の場合は、15/14=1(余り1)となるので、この場合の初期走査線の通し番号は1となる。
【0036】
従って、階調データのビット長4ビットにおける、LSBに対しては通し番号0が初期値として設定され、MSBに対しては通し番号8が初期値として設定され、2ビット目に対しては通し番号12が初期値として設定され、1ビット目に対しては通し番号0が初期値として設定されることになる。
このように、階調データのビット長に応じて、上記したように1つ前に選択された走査線の通し番号に前記分割した数値を大きいものから小さいものに向けて順番に加算した数値によって、階調データの各ビットに対応した初期走査線の通し番号を決定する。
【0037】
更に、この決定された初期走査線を、階調データの、LSB(0ビット目)に対応した初期走査線、MSB(3ビット目)に対応した初期走査線、2ビット目に対応した初期走査線、1ビット目に対応した初期走査線の順でそれぞれ対応する通し番号の走査線を選択していき、且つ、選択された走査線の各画素を駆動していく。そして、各走査線の選択後は各ビットに対応した初期走査線の通し番号にそれぞれ1を加算する。この際、各ビットに対応した初期値に1を加算していった結果が走査線の総数から1を減算した値(ここでは13)を超えたときは、その加算結果を0にする。つまり、13番目の走査線が選択され、その通し番号13に1を加算したときはその加算結果を走査線の通し番号13を超える数値(14)とせずに、走査線の通し番号の最小値である0とする。故に、次の処理では、0番目の走査線が選択されることになる。階調データの各ビットの選択順番は、LSB→MSB→「LSB及びMSBの間の上位ビット→下位ビット」→LSB→MSB→・・・の順番で行われる。すなわち、0ビット目→3ビット目→2ビット目→1ビット目→0ビット目→3ビット目→2ビット目→・・・の繰り返しとなる。つまり、階調データの各ビットに対応して、0番目の走査線、8番目の走査線、12番目の走査線、0番目の走査線を選択すると、以降は、1番目の走査線、9番目の走査線、13番目の走査線、1番目の走査線を選択するように、各ビットに対応した1つ前に選択した走査線の通し番号にそれぞれ1を加算した通し番号の走査線を順次選択し、各画素を駆動していく。
【0038】
つまり、図6(a)に示すように、非順次走査において走査線は、階調データの各ビットに応じて、0番目の走査線→8番目の走査線→12番目の走査線→0番目の走査線→・・・の順に選択される。
更に、上記通し番号と同様に、走査線を示す番号をS0〜S13とし、且つ、各走査線に対する画素をD0〜D15として表示領域を表すと、図6(b)に示すように、走査線1本あたりの画素数は16個となる。また、各画素に対応した画素データは、各階調に応じたRGBによる色情報が設定されており、図6(c)に示すように、各画素D0〜D15に対して各階調ビット毎にRGBの3ビットのデータが対応することになる。
【0039】
従って、上記した非順次走査を行うために、入力画像データは、画像処理装置10において図5に示す順番でデータブロック毎に並び替えられ、且つ、電気光学装置11に伝送されることになる。ここでは、n番目(n=0,1,2,・・・,13)の走査線Snにおける1ブロック分の画素DS0〜DS15を、(Sn,DS0)〜(Sn,DS15)として表すこととする。また、階調データが4ビットであるので各走査線は、階調データの各ビット毎に選択されることになる。つまり、1つの画像が階調表示される間に4回選択されることになる。ここで、走査線S0に着目してみると、走査線S0は、T0で1回目が選択され(階調データのビット0(LSB)に対応)、T3で2回目(階調データのビット1に対応)、T10で3回目(階調データのビット2に対応)、T25で4回目(階調データのビット3(MSB)に対応)といったように選択される。その時間間隔を調べると、T0からT3では3、T3からT10では7、T10からT25では15となっている。つまり、発光素子は、最初の発光から2回目の発光までの間隔が2で、3回目が7、4回目が15といったように、3:7:15の比で発光が行われているのが解る。
【0040】
なお、本実施の形態においては、図5に示すように、入力画像データ(16ビット)は、走査線の番号情報(4ビット)と共に20ビットのデータバスによって電気光学装置11に伝送される。
更に、図7に基づき、画像処理装置10における画像データの取得処理の流れを説明する。図7は、画像処理装置10における画像データの取得処理を示すフローチャートである。
【0041】
図7に示すように、まずステップS500に移行し、PC等の外部装置から画像データを取得したか否かを判定し、取得したと判定された場合(Yes)はステップS502に移行し、そうでない場合(No)は取得するまで待機する。
ステップS502に移行した場合は、フレームメモリ10bの記憶領域1に対応するフラグであるF1がセット状態(専用のレジスタに1がセットされた状態)か否かを判定し、セット状態であると判定された場合(Yes)はステップS504に移行し、そうでない場合(No)はステップS512に移行する。
【0042】
ここで、本実施の形態においては、F1がセット状態のときに、フレームメモリ10bの記憶領域1に未処理の画像データが記憶された状態であり、F1がクリア状態(専用のレジスタに0がセットされた状態)のときに、フレームメモリ10bの記憶領域1に処理済みの画像データが記憶されている状態か、何も記憶されていない状態か、あるいは、画像データを書込み中となる。
【0043】
ステップS504に移行した場合は、フレームメモリ10bの記憶領域2に対応するフラグであるF2がセット状態(専用のレジスタに1がセットされた状態)か否かを判定し、セット状態であると判定された場合(Yes)はステップS506に移行し、そうでない場合(No)はステップS508に移行する。
ここで、本実施の形態においては、F1と同様に、F2がセット状態のときに、フレームメモリ10bの記憶領域2に未処理の画像データが記憶された状態であり、F2がクリア状態(専用のレジスタに0がセットされた状態)のときに、フレームメモリ10bの記憶領域2に処理済みの画像データが記憶されている状態か、何も記憶されていない状態か、あるいは、画像データを書込み中となる。
【0044】
ステップS506に移行した場合は、フレームメモリ10bへのデータの書込みを禁止しステップS502に移行する。
つまり、フレームメモリ10bの記憶領域1及び記憶領域2の両方に未処理の画像データが記憶されている状態であり、この場合は、一方が処理されるまで、ステップS502〜ステップS506の処理を繰り返し行うことになる。
【0045】
一方、ステップS508に移行した場合は、F2に対応した記憶領域2に、入力された画像データを記憶してステップS510に移行する。
ステップS510では、フレームメモリ10bの記憶領域2に対応したフラグF2をセットしてステップS500に移行する。
また、ステップS502において、F1がクリア状態で、ステップS512に移行した場合は、F1に対応した記憶領域1に、入力された画像データを記憶してステップS514に移行する。
【0046】
ステップS514では、フレームメモリ10bの記憶領域1に対応したフラグF1をセットしてステップS500に移行する。
つまり、画像データが入力されると、フレームメモリ10bの記憶領域に対してフラグがセットされているか否かを判定し、フラグのセットされていない方の記憶領域に画像データを記憶する。これにより、入力画像データの生成処理等により一方の記憶領域のフラグがセット状態であっても、もう一方の記憶領域のフラグがセット状態でなければ、画像データを記憶することが可能である。
【0047】
更に、図8に基づき、画像処理装置10における入力画像データの生成処理及び入力画像データの伝送処理の流れを説明する。図8は、画像処理装置10における入力画像データの生成処理及び入力画像データの伝送処理を示すフローチャートである。
図8に示すように、まずステップS600に移行し、入力画像データ生成部10aにおいて、フレームメモリ10bの記憶領域1に対応したフラグF1がセットされたか否かを判定し、セットされたと判定された場合(Yes)はステップS602に移行し、そうでない場合(No)はステップS618に移行する。
【0048】
ステップS602に移行した場合は、フラグF1に対応したフレームメモリ10bの記憶領域1から画像データを読み出しステップS604に移行する。
ステップS604では、入力画像データ伝送部10cを介して、電気光学装置11から表示領域の走査線数及び階調情報を取得してステップS606に移行する。ここで、走査線数及び階調情報の取得は、電気光学装置11側が表示領域や階調数を可変な場合を想定して取得するもので、これらが固定である場合は、最初に1回だけ情報を取得するか、予めその情報を入力しておくなどしても良い。
【0049】
ステップS606では、入力画像データ生成部10aにおいて、取得した画像データを解析してステップS608に移行する。ここで、画像の解析においては、画像のサイズ(ピクセル数)や色数などを解析する。
ステップS608では、入力画像データ生成部10aにおいて、電気光学装置の走査線数及び階調情報に基づき、画像データにおける画素データの並び替えを行い入力画像データを生成してステップS610に移行する。
【0050】
ステップS610では、画像データを読み出した記憶領域に、生成された入力画像データを記憶してステップS612に移行する。
ステップS612では、入力画像データ伝送部10cにおいて、入力画像データの記憶された記憶領域から、非順次走査における走査線の選択番号に対応した未送信の入力画像データブロックを読み出し、これを電気光学装置11に送信してステップS614に移行する。
【0051】
ステップS614では、生成した入力画像データの送信が終了したか否かを判定し、終了したと判定された場合(Yes)はステップS616に移行し、そうでない場合(No)はステップS612に移行する。
ステップS616に移行した場合は、送信後の入力画像データの記憶された記憶領域に対応するフラグをクリアしてステップS600に移行する。
【0052】
また、ステップS600において、フラグF1がセットされておらずステップS618に移行した場合は、入力画像データ生成部10aにおいて、フラグF2がセットされているか否かを判定し、セットされていると判定された場合(Yes)はステップS620に移行し、そうでない場合(No)はステップS600に移行する。
【0053】
ステップS620に移行した場合は、フラグF2に対応したフレームメモリ10bの記憶領域2から画像データを読み出しステップS604に移行する。
つまり、ステップS600〜ステップS620の処理を行うことで、フレームメモリ10bの記憶領域に対応したフラグがセット状態にある記憶領域から画像データを読み出し、非順次走査における走査線の選択順番に合わせて画素データを並び替えることで入力画像データを生成し、当該生成した入力画像データを所定サイズのデータブロック毎に画像表示装置11に伝送することが可能である。
【0054】
そして、選択された記憶領域からの入力画像データの伝送処理が終了すると、この記憶領域のフラグがリセットされるので、上記したステップS500〜ステップS514の処理において、この記憶領域に画像データの書込みが可能となる。
つまり、入力画像データの生成中又は伝送中においては、フラグがセット状態となるので、上記したステップS500〜ステップS514の処理においては、その記憶領域に対して画像データの書込みを行うことができない。しかし、一方の記憶領域において、入力画像データの生成又は伝送が行われている間に、フラグがリセットされている他方の記憶領域に対しては、画像データの書込み処理を行うことが可能である。
【0055】
従って、フレームメモリ10bの記憶領域1及び記憶領域2に対する画像データの書込み処理及び画像データの読み出し処理(伝送処理)は、連続して画像データが送られてきた場合に、それぞれの領域に対して、交互に行われることになる。
更に、図9に基づき、電気光学装置11におけるフレームメモリ11eへの入力画像データの書込み処理の流れを説明する。図9は、電気光学装置11におけるフレームメモリ11eへの入力画像データの書込み処理を示すフローチャートである。
【0056】
図9に示すように、まずステップS700に移行し、制御部11dにおいて、画像処理装置10から入力画像データブロックが入力されたか否かを判定し、入力されたと判定された場合(Yes)はステップS702に移行し、そうでない場合(No)は入力されるまで待機する。
ステップS702に移行した場合は、制御部11dにおいて、フレームメモリAに対応したフラグFAがセットされた状態(専用のレジスタに1がセットされた状態)であるか否かを判定し、セットされた状態であると判定された場合(Yes)はステップS704に移行し、そうでない場合(No)はステップS714に移行する。
【0057】
ここで、本実施の形態においては、FAがセット状態のときに、フレームメモリ11eのフレームメモリAに未処理の画像データが記憶された状態であり、FAがクリア状態(専用のレジスタに0がセットされた状態)のときに、フレームメモリ11eのフレームメモリAには処理済みの画像データが記憶されている状態か、何も記憶されていない状態か、あるいは、画像データを書込み中となる。
【0058】
ステップS704に移行した場合は、制御部11dにおいて、フレームメモリBに対応したフラグFBがセットされた状態(専用のレジスタに1がセットされた状態)であるか否かを判定し、セットされた状態であると判定された場合(Yes)はステップS706に移行し、そうでない場合(No)はステップS708に移行する。
【0059】
ここで、本実施の形態においては、FAと同様に、FBがセット状態のときに、フレームメモリ11eのフレームメモリBに未処理の入力画像データブロックが記憶された状態であり、FBがクリア状態(専用のレジスタに0がセットされた状態)のときに、フレームメモリ11eのフレームメモリBには処理済みの画像データが記憶されている状態か、何も記憶されていない状態か、あるいは、画像データを書込み中となる。
【0060】
ステップS706に移行した場合は、制御部11dにおいて、フレームメモリ11eへのデータの書込みを禁止しステップS702に移行する。
一方、ステップS708に移行した場合は、制御部11dは、フラグFBの対応したフレームメモリBに入力画像データブロックを書込みステップS710に移行する。
【0061】
ステップS710では、フレームメモリBに一画像分のデータの書込みが終了したか否かを判定し、終了したと判定された場合(Yes)はステップS712に移行し、そうでない場合(No)はステップS708に移行する。
ステップS712に移行した場合は、制御部11dは、フラグFBをセットしてステップS700に移行する。
【0062】
また、ステップS702においてフラグFAがセット状態ではなくステップS714に移行した場合は、制御部11dは、フラグFAの対応したフレームメモリAに入力画像データブロックを書込みステップS716に移行する。
ステップS716では、フレームメモリAに一画像分のデータの書込みが終了したか否かを判定し、終了したと判定された場合(Yes)はステップS718に移行し、そうでない場合(No)はステップS714に移行する。
【0063】
ステップS718に移行した場合は、制御部11dは、フラグFAをセットしてステップS700に移行する。
つまり、上記ステップS700〜ステップS718の処理によって、フラグFA又はフラグFBがセットされているか否かを判定し、フラグがセットされているフレームメモリにはデータの書込みを行わず、セットされていないフレームメモリに対して書込みを行う。
【0064】
更に、図10に基づき、電気光学装置11における非順次走査による画像の表示処理の流れを説明する。図10は、電気光学装置11における非順次走査による画像の表示処理を示すフローチャートである。
図10に示すように、まずステップS800に移行し、制御部11dは、フレームメモリAに対応したフラグFAがセットされているか否かを判定し、セットされていると判定された場合(Yes)はステップS802に移行し、そうでない場合(No)はステップS812に移行する。
【0065】
ステップS802に移行した場合は、制御部11dは、フレームメモリ11eにおけるフレームメモリAに書込まれた入力画像データブロックを決められた順に読み出してステップS804に移行する。
ステップS804では、制御部11dは、読み出した入力画像データブロックをデータ線駆動部11cに伝送してステップS806に移行する。
【0066】
ステップS806では、制御部11dは、読み出した入力画像データブロックに基づき、走査線駆動部11b及びデータ線駆動部11cを制御して、非順次走査による画像の階調表示処理を行いステップS808に移行する。
ステップS808では、制御部11dは、1画像分の処理が完了したか否かを判定し、完了したと判定された場合(Yes)はステップS810に移行し、そうでない場合(No)はステップS802に移行する。
【0067】
ステップS810では、制御部11dは、フレームメモリAに対応するフラグFAをクリアしてステップS800に移行する。
一方、ステップS812に移行した場合は、フレームメモリBに対応したフラグFBがセットされているか否かを判定し、セットされていると判定された場合(Yes)はステップS814に移行し、そうでない場合(No)はステップS800に移行する。
【0068】
ステップS814に移行した場合は、制御部11dは、フレームメモリ11eにおけるフレームメモリBに書込まれた入力画像データブロックを読み出してステップS816に移行する。
ステップS816では、制御部11dは、読み出した入力画像データブロックをデータ線駆動部11cに伝送してステップS818に移行する。
【0069】
ステップS818では、制御部11dは、読み出した入力画像データブロックに基づき、走査線駆動部11b及びデータ線駆動部11cを制御して、非順次走査による画像の階調表示処理を行いステップS820に移行する。
ステップS820では、制御部11dは、1画像分の処理が完了したか否かを判定し、完了したと判定された場合(Yes)はステップS822に移行し、そうでない場合(No)はステップS814に移行する。
【0070】
ステップS822では、制御部11dは、フレームメモリBに対応するフラグFBをクリアしてステップS800に移行する。
つまり、ステップS800〜ステップS822の処理を繰り返し行うことで、フレームメモリ11eの記憶領域であるフレームメモリA又はフレームメモリBに対応したフラグFA又はFBのいずれかがセット状態にある記憶領域から入力画像データブロックを読み出し、当該入力画像データブロックに含まれる走査線番号に基づき走査線駆動部11bを駆動し、データ線駆動部11cを駆動して選択された走査線に対応する画素回路を駆動し、画像の階調表示を行う。
【0071】
そして、選択された記憶領域からの入力画像データブロックの読み出し処理が終了すると、この記憶領域のフラグがリセットされるので、上記したステップS700〜ステップS718の処理において、この記憶領域に入力画像データブロックの書込みが可能となる。
つまり、入力画像データブロックが読み出されている間は、フラグがセット状態となるので、上記したステップS700〜ステップS718の処理においては、その記憶領域に対して入力画像データブロックの書込み処理を行うことができない。しかし、一方の記憶領域において、入力画像データブロックの読み出し処理が行われている間に、読み出し処理が終了してフラグがリセットされている他方の記憶領域に対しては、入力画像データブロックの書込み処理を行うことが可能である。
【0072】
従って、フレームメモリ11eのフレームメモリA及びフレームメモリBに対する入力画像データブロックの書込み処理及び入力画像データの読み出し処理は、連続して送られてくる入力画像データに対し、それぞれの領域について、交互に行われることになる。
以上、上記第1の実施の形態においては、画像データを、画像処理装置10側で、予め非順次走査における走査線の選択順番に合わせて並び替えてから、電気光学装置11側に伝送することで、電気光学装置11側において、非順次走査に合わせた画像データの抽出処理が不要になる。
【0073】
更に、図11に基づき、本発明の第2の実施の形態に係る画像表示システム2の構成を説明する。図11は、本発明の第2の実施の形態に係る画像表示システム2の構成を示すブロック図である。
画像表示システム2は、画像処理装置10と、電気光学装置11’と、を含んだ構成となっている。
【0074】
画像処理装置10は、入力画像データ生成部10aと、フレームメモリ10bと、入力画像データ伝送部10cと、を含んだ構成となっている。なお、上記第1の実施の形態における画像表示システム1と同様の機能部については、同じ符号を付し、動作の異ならないものは説明を省略する。
入力画像データ生成部10aは、PC(Personal Computer)等の装置から取得した画像データを、電気光学装置11’の非順次走査による画像表示における走査線の選択順番に合わせて、並び替えた入力画像データを生成する処理を行うものである。生成された入力画像データは、1走査線分の画素データ(入力画像データブロック)の並び替えが終了する毎に入力画像データブロック単位で電気光学装置11’に伝送される。
【0075】
入力画像データ伝送部10cは、入力画像データ生成部10aにおいて生成された入力画像データブロックを、当該入力画像データブロックが生成される毎に電気光学装置11’に伝送するものである。
電気光学装置11’は、パネル11aと、走査線駆動部11bと、データ線駆動部11cと、制御部11dと、ラインメモリ11gと、入力画像データ取得部11fと、を含んだ構成となっている。
【0076】
制御部11dは、走査線駆動部11bに、非順次走査によりパネル11aにおける画像表示領域の走査線を特定の順番で選択させ、且つ、表示する画像データに基づきデータ線駆動部11cへのデータ信号の供給により、選択された走査線に対応する画素回路を駆動させるものである。本実施の形態においては、ラインメモリ11gの2つの記憶領域の一方に入力画像データブロックが書込まれる処理が行われる毎に、走査線駆動部11bに、他方の記憶領域に記憶された入力画像データブロックを読み出させ、当該入力画像データブロックに含まれる走査線の選択順番に基づき走査線を選択させ、且つ、表示する画像データに基づきデータ線駆動部11cへのデータ信号の供給により、選択された走査線に対応する画素回路を駆動させる。
【0077】
ラインメモリ11gは、画像処理装置10からの入力画像データブロックを記憶するためのメモリであり、並列して、データの書き込み及びデータの読み出しを行うために2つの記憶領域を備えたものである。
入力画像データ取得部11fは、所定のタイミング毎に画像処理装置10からの入力画像データブロックを取得するものである。ここで、取得した入力画像データブロックは、制御部11dを介して、ラインメモリ11gに記憶される。
【0078】
つまり、第1の実施の形態における画像表示システム1と異なる点は、第2の実施の形態における画像表示システム2は、入力画像データ生成部10aにおいて、1画像データ分の画素データの並び替えが全て終了しなくても、1画像データにおける1走査線分の画素データ(入力画像データブロック)の並び替えが終了する毎に、そのデータを順次電気光学装置11’に伝送するようになっている。 更に、電気光学装置11’は、第1の実施の形態における電気光学装置11におけるフレームメモリ11eの代わりに、ラインメモリ11gを備えている。ここで、ラインメモリ11gは、上記したように、1走査線分の画素データである入力画像データブロックを記憶できる容量の記憶領域を2つ有したものである。そして、制御部11dは、ラインメモリ11gの2つの記憶領域の一方に入力画像データブロックが書込まれる処理が行われる毎に、走査線駆動部11bに、他方の記憶領域に記憶された入力画像データブロックを読み出させて上記処理を行わせることで、非順次走査による階調表示処理を行う。
【0079】
更に、図12に基づき、第2の実施の形態における画像処理装置10における入力画像データの生成処理及び入力画像データの伝送処理の流れを説明する。図12は、画像処理装置10における入力画像データの生成処理及び入力画像データの伝送処理を示すフローチャートである。なお、画像処理装置10における画像データの取得処理は上記第1の実施の形態と同様の処理となるので説明を省略する。
【0080】
図12に示すように、まずステップS900に移行し、入力画像データ生成部10aにおいて、フレームメモリ10bの記憶領域1に対応したフラグF1がセットされたか否かを判定し、セットされたと判定された場合(Yes)はステップS902に移行し、そうでない場合(No)はステップS920に移行する。
ステップS902に移行した場合は、フラグF1に対応したフレームメモリ10bの記憶領域1から画像データを読み出しステップS904に移行する。
【0081】
ステップS904では、入力画像データ伝送部10cを介して、電気光学装置11’から表示領域の走査線数及び階調情報を取得してステップS906に移行する。ここで、走査線数及び階調情報の取得は、電気光学装置11’側が表示領域や階調数を可変な場合を想定して取得するもので、これらが固定である場合は、最初に1回だけ情報を取得するか、予めその情報を入力しておくなどしても良い。
【0082】
ステップS906では、入力画像データ生成部10aにおいて、取得した画像データを解析してステップS908に移行する。ここで、画像の解析においては、画像のサイズ(ピクセル数)や色数などを解析する。
ステップS908では、入力画像データ生成部10aにおいて、電気光学装置の走査線数及び階調情報に基づき、画像データにおける画素データの並び替え、入力画像データ生成処理を行いステップS910に移行する。
【0083】
ステップS910では、入力画像データ生成部10aにおいて、1走査線分の入力画像データが生成されたか否かを判定し、生成されたと判定された場合(yes)はステップS912に移行し、そうでない場合(No)はステップS908に移行する。
ステップS912に移行した場合は、1走査線分の入力画像データに走査線番号を対応付けした伝送用データを生成しステップS914に移行する。
【0084】
ステップS914では、生成された伝送用データを電気光学装置11’に送信してステップS916に移行する。
ステップS916では、1画像分の入力画像データの送信が終了したか否かを判定し、終了したと判定された場合(Yes)はステップS918に移行し、そうでない場合(No)はステップS908に移行する。
【0085】
ステップS918に移行した場合は、送信後の入力画像データの記憶された記憶領域に対応するフラグをクリアしてステップS900に移行する。
また、ステップS900において、フラグF1がセットされておらずステップS920に移行した場合は、入力画像データ生成部10aにおいて、フラグF2がセットされているか否かを判定し、セットされていると判定された場合(Yes)はステップS922に移行し、そうでない場合(No)はステップS900に移行する。
【0086】
ステップS922に移行した場合は、フラグF2に対応したフレームメモリ10bの記憶領域2から画像データを読み出しステップS904に移行する。
つまり、ステップS900〜ステップS922の処理を行うことで、フレームメモリ10bの記憶領域に対応したフラグがセット状態にある記憶領域から画像データを読み出し、非順次走査における走査線の選択順番に合わせて画素データを並び替えることで入力画像データを生成し、1走査線分の入力画像データが生成される毎に当該データを電気光学装置11’に伝送することが可能である。
【0087】
更に、図13に基づき、第2の実施の形態における、電気光学装置11’におけるラインメモリ11gへの入力画像データの書込み処理の流れを説明する。図13は、電気光学装置11’におけるラインメモリ11gへの入力画像データの書込み処理を示すフローチャートである。ここで、ラインメモリ11gの2つある記憶領域をそれぞれラインメモリA及びラインメモリBと称す。
【0088】
図13に示すように、まずステップS1000に移行し、制御部11dにおいて、画像処理装置10から入力画像データブロックが入力されたか否かを判定し、入力されたと判定された場合(Yes)はステップS1002に移行し、そうでない場合(No)は入力されるまで待機する。
ステップS1002に移行した場合は、制御部11dにおいて、ラインメモリAに対応したフラグFAがセットされた状態(専用のレジスタに1がセットされた状態)であるか否かを判定し、セットされた状態であると判定された場合(Yes)はステップS1004に移行し、そうでない場合(No)はステップS1012に移行する。
【0089】
ここで、本実施の形態においては、FAがセット状態のときに、ラインメモリ11gのラインメモリAに未処理の画像データが記憶された状態であり、FAがクリア状態(専用のレジスタに0がセットされた状態)のときに、ラインメモリ11gのラインメモリAには処理済みの画像データが記憶されている状態か、何も記憶されていない状態か、あるいは、画像データを書込み中となる。
【0090】
ステップS1004に移行した場合は、制御部11dにおいて、ラインメモリBに対応したフラグFBがセットされた状態(専用のレジスタに1がセットされた状態)であるか否かを判定し、セットされた状態であると判定された場合(Yes)はステップS1006に移行し、そうでない場合(No)はステップS1008に移行する。
【0091】
ここで、本実施の形態においては、FAと同様に、FBがセット状態のときに、ラインメモリ11gのラインメモリBに未処理の入力画像データブロックが記憶された状態であり、FBがクリア状態(専用のレジスタに0がセットされた状態)のときに、ラインメモリ11gのラインメモリBには処理済みの画像データが記憶されている状態か、何も記憶されていない状態か、あるいは、画像データを書込み中となる。
【0092】
ステップS1006に移行した場合は、制御部11dにおいて、ラインメモリ11gへのデータの書込みを禁止しステップS1002 に移行する。
一方、ステップS1008に移行した場合は、制御部11dは、フラグFBの対応したラインメモリBに入力画像データブロックを書込みステップS1010に移行する。
【0093】
ステップS1010では、制御部11dは、フラグFBをセットしてステップS1000に移行する。
また、ステップS1002においてフラグFAがセット状態ではなくステップS1012に移行した場合は、制御部11dは、フラグFAの対応したラインメモリAに入力画像データブロックを書込みステップS1014に移行する。
【0094】
ステップS1014では、制御部11dは、フラグFAをセットしてステップS1000に移行する。
つまり、上記ステップS1000〜ステップS1014の処理によって、フラグFA又はフラグFBがセットされているか否かを判定し、フラグがセットされているラインメモリにはデータの書込みを行わず、セットされていないラインメモリに対して書込みを行う。
【0095】
更に、図14に基づき、電気光学装置11’における非順次走査による画像の表示処理の流れを説明する。図14は、電気光学装置11’における非順次走査による画像の表示処理を示すフローチャートである。
図14に示すように、まずステップS1100に移行し、制御部11dは、ラインメモリAに対応したフラグFAがセットされているか否かを判定し、セットされていると判定された場合(Yes)はステップS1102に移行し、そうでない場合(No)はステップS1108に移行する。
【0096】
ステップS1102に移行した場合は、制御部11dは、ラインメモリ11gにおけるラインメモリAに書込まれた入力画像データブロックを読み出してステップS1104に移行する。
ステップS1104では、制御部11dは、ラインメモリAに対応するフラグFAをクリアしてステップS1106に移行する。
【0097】
ステップS1106では、制御部11dは、読み出した入力画像データブロックに基づき、走査線駆動部11b及びデータ線駆動部11cを制御して、非順次走査による画像の階調表示処理を行いステップS1100に移行する。
一方、ステップS1108に移行した場合は、ラインメモリBに対応したフラグFBがセットされているか否かを判定し、セットされていると判定された場合(Yes)はステップS1110に移行し、そうでない場合(No)はステップS1100に移行する。
【0098】
ステップS1110に移行した場合は、制御部11dは、ラインメモリ11gにおけるラインメモリBに書込まれた入力画像データブロックを読み出してステップS1112に移行する。
ステップS1112では、制御部11dは、ラインメモリBに対応するフラグFBをクリアしてステップS1106に移行する。
【0099】
つまり、ステップS1100〜ステップS1112の処理を繰り返し行うことで、ラインメモリ11gの記憶領域であるラインメモリA又はラインメモリBに対応したフラグFA又はFBのいずれかがセット状態にある記憶領域から入力画像データブロックを読み出し、当該入力画像データブロックに含まれる走査線番号に基づき走査線駆動部11bを駆動し、データ線駆動部11cを駆動して選択された走査線に対応する画素回路を駆動し、画像の階調表示を行う。
【0100】
そして、選択された記憶領域からの入力画像データブロックの読み出し処理が終了すると、この記憶領域のフラグがリセットされるので、上記したステップS1000〜ステップS1014の処理において、この記憶領域に入力画像データブロックの書込みが可能となる。
つまり、入力画像データブロックが読み出されている間は、フラグがセット状態となるので、上記したステップS1000〜ステップS1014の処理においては、その記憶領域に対して入力画像データブロックの書込み処理を行うことができない。しかし、一方の記憶領域において、入力画像データブロックの読み出し処理が行われている間に、読み出し処理が終了してフラグがリセットされている他方の記憶領域に対しては、入力画像データブロックの書込み処理を行うことが可能である。
【0101】
従って、ラインメモリ11gのラインメモリA及びラインメモリBに対する入力画像データブロックの書込み処理及び入力画像データの読み出し処理は、連続して送られてくる入力画像データブロックに対し、並行して行われることになる。
以上、画像処理装置10から、入力画像データ生成部10aにおいて、非順次走査における走査線選択順番に合わせて、画素データの並び替えを行い、1走査線分の画素データの並び替えが完了する毎に、この1走査線分の入力画像データを電気光学装置11’に伝送するようにしたので、電気光学装置11’側では、1走査線分の入力画像データ毎に非順次走査処理を行うことが可能となる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態に係る画像表示システム1の構成を示すブロック図である。
【図2】画像処理装置10に入力される画像データのデータ配列を示す図である。(a)は、表示領域の走査線数が14本で、階調データが4ビットの場合の走査線の選択される様子を示す図であり、図6(b)は、パネル11aにおける走査線と画素との関係を示す図であり、図6(c)は、画素データの構成を示す図である。
【図3】入力画像データ生成部10aにおいて生成された入力画像データのデータ配列を示す図である。
【図4】画像データと画素データとの対応を示す図である。
【図5】入力画像データ生成部10aにおいて並び替えられた後の画素データの表示順番を示す図である。
【図6】(a)は、表示領域の走査線数が14本で、階調データが4ビットの場合の走査線の選択される様子を示す図であり、(b)は、パネル11aにおける走査線と画素との関係を示す図であり、(c)は、画素データの構成を示す図である。
【図7】画像処理装置10における画像データの取得処理を示すフローチャートである。
【図8】画像処理装置10における入力画像データの生成処理及び入力画像データの伝送処理を示すフローチャートである。
【図9】電気光学装置11におけるフレームメモリ11eへの入力画像データの書込み処理を示すフローチャートである。
【図10】電気光学装置11における非順次走査による画像の表示処理を示すフローチャートである。
【図11】本発明の第2の実施の形態に係る画像表示システム2の構成を示すブロック図である。
【図12】画像処理装置10における入力画像データの生成処理及び入力画像データの伝送処理を示すフローチャートである。
【図13】電気光学装置11’におけるラインメモリ11gへの入力画像データの書込み処理を示すフローチャートである。
【図14】電気光学装置11’における非順次走査による画像の表示処理を示すフローチャートである。
【符号の説明】
1…第1の実施の形態に係る画像表示システム、2…第2の実施の形態に係る画像表示システム、10…画像処理装置、10a…入力画像データ生成部、10b…フレームメモリ、10c…入力画像データ伝送部、11…電気光学装置、11’…電気光学装置、11a…パネル、11b…走査線駆動部、11c…データ線駆動部、11d…制御部、11e…フレームメモリ、11f…入力画像データ取得部、11g…ラインメモリ
Claims (3)
- 光学素子を含む画素がマトリクス状に配列された画素マトリクスと、
前記画素マトリクスの行方向及び列方向のうち一方に沿って配列された画素群にそれぞれ接続する複数の走査線と、
前記画素マトリクスの行方向及び列方向のうち他方に沿って配列された画素群にそれぞれ接続する複数のデータ線と、
前記複数の走査線を、順次1つずつ選択する走査線駆動回路と、
前記光学素子の発光に係る制御信号を前記複数のデータ線のうち少なくとも1つのデータ線に出力するデータ線駆動回路と、
前記走査線駆動回路及び前記データ線駆動回路の動作を制御する制御部と、
画像処理装置から伝送された入力画像データを取得する入力画像データ取得手段と、を備える電気光学装置と、
前記電気光学装置に入力する入力画像データを生成し、当該入力画像データを前記電気光学装置に伝送する前記画像処理装置と、を備え、
前記制御部において、前記入力画像データと前記光学素子の発光階調数に応じた所定ビット長の階調データとに基づき、前記走査線の並び順に対して非連続な順番に前記走査線を選択する非順次走査によって前記光学素子の発光時間を制御し、所定数の前記走査線及び前記データ線より成る表示領域に前記入力画像を階調表示する画像表示システムにおいて、
前記画像処理装置を制御するプログラムであって、
画像データ及び非順次走査に対応した走査線の選択順番を取得すると、当該画像データを構成する画素データを、前記非順次走査に対応した走査線の選択順番に合わせて並び替えることを特徴とする画像処理装置制御プログラム。 - 前記並び替えの完了した所定量の前記画素データを、当該並び替えが完了する毎に前記電気光学装置に伝送することを特徴とする請求項1記載の画像処理装置制御プログラム。
- 前記光学素子の発光階調を示す階調データのビット長Nと、
前記走査線の総数に1を加算した加算数を、前記階調データを構成するビット列のビット数個の2n値(n=0,1,2,・・・,(N−1))から成る比率に応じた数値に分割した数値群と、を取得する一方、
前記走査線のそれぞれに、その並び順に合わせて通し番号を対応付け、
前記走査線に対応付けられた通し番号のうち所定番号を、前記階調データを構成するビット列の最下位ビット(0桁目)に対応する初期値とし、
前記最下位ビットに対応する初期値に、前記数値群に含まれる数値のうち最も大きい数値を加算したものを、前記階調データを構成するビット列の最上位ビット((N−1)桁目)に対応する前記走査線の初期値とし、
前記最上位ビットと前記最下位ビットとの間にある他のビットについては、前記他のビットのビット桁数の大きい方から順に、当該他のビットのビット桁数の1桁上のビットに対応した前記初期値と前記数値群に含まれる数値のうち、小さいほうから当該他のビットのビット桁数に1を加算した値番目の数値とを加算した値を当該他のビットの初期値として対応付け、
まず、前記最下位ビットに対応する初期値が示す通し番号の走査線を選択し、次に、前記最上位ビットと、このビットから最下位ビットの1つ手前のビットに向けて1ビットずつ順番にシフトした各ビットに対応する前記初期値が示す通し番号の走査線をそれぞれ順番に選択する第1の処理と、
前記走査線を選択する毎に、前記走査線駆動回路に、当該選択された番号の走査線を駆動させる第2の処理と、
前記階調データの各ビットに対応付けられた値にそれぞれ1を加算すると共に、前記加算後の前記階調データの各ビットに対応する値が前記走査線の総数から1を減算した値を超えたときに、その値を、前記通し番号の最小値に更新する第3の処理と、
前記第3の処理後の前記階調データの各ビットに対応付けられた値に対応した走査線を前記第1の処理と同様の順番で選択する第4の処理と、を含み、
前記階調データを構成するビット列の各ビット毎に前記表示領域における走査線が全て選択されるまで、前記第2の処理〜前記第4の処理を繰り返し行うことにより前記走査線の選択順番を決定し、当該決定された選択順番に基づき前記入力画像データを生成することを特徴とする請求項1又は請求項2記載の画像処理装置制御プログラム。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003068336A JP2004279563A (ja) | 2003-03-13 | 2003-03-13 | 画像処理装置制御プログラム |
| US10/799,582 US20040227774A1 (en) | 2003-03-13 | 2004-03-12 | Control program for image processing device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003068336A JP2004279563A (ja) | 2003-03-13 | 2003-03-13 | 画像処理装置制御プログラム |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2004279563A true JP2004279563A (ja) | 2004-10-07 |
Family
ID=33285705
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2003068336A Withdrawn JP2004279563A (ja) | 2003-03-13 | 2003-03-13 | 画像処理装置制御プログラム |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20040227774A1 (ja) |
| JP (1) | JP2004279563A (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100667326B1 (ko) * | 2005-10-07 | 2007-01-12 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 및 그의 구동 방법 |
| JP4795264B2 (ja) * | 2007-02-06 | 2011-10-19 | キヤノン株式会社 | 走査変換装置及び走査変換方法 |
| US20100188386A1 (en) * | 2007-11-19 | 2010-07-29 | Panasonic Corporation | Plasma display device and plasma display panel drive method |
| WO2010029666A1 (ja) * | 2008-09-11 | 2010-03-18 | パナソニック株式会社 | プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 |
| US11030936B2 (en) | 2012-02-01 | 2021-06-08 | E Ink Corporation | Methods and apparatus for operating an electro-optic display in white mode |
| CA3066614C (en) | 2012-02-01 | 2022-03-15 | E Ink Corporation | Methods for driving electro-optic displays |
| WO2014168657A1 (en) * | 2013-04-10 | 2014-10-16 | Fusao Ishii | Sequence and timing control of writing and rewriting pixel memories with substantially lower data rate |
| KR102161714B1 (ko) * | 2013-08-28 | 2020-10-07 | 삼성디스플레이 주식회사 | 표시 패널 및 이의 제조 방법 |
| KR102539185B1 (ko) * | 2016-12-01 | 2023-06-02 | 삼성전자주식회사 | 디스플레이 장치, 그의 구동 방법 및 비일시적 컴퓨터 판독가능 기록매체 |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4284857B2 (ja) * | 2000-11-06 | 2009-06-24 | コニカミノルタホールディングス株式会社 | 液晶表示装置 |
-
2003
- 2003-03-13 JP JP2003068336A patent/JP2004279563A/ja not_active Withdrawn
-
2004
- 2004-03-12 US US10/799,582 patent/US20040227774A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| US20040227774A1 (en) | 2004-11-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6801178B2 (en) | Liquid crystal driving device for controlling a liquid crystal panel and liquid crystal display apparatus | |
| CN101385068B (zh) | 显示装置及其驱动方法 | |
| US5764225A (en) | Liquid crystal display with two separate power sources for the scan and signal drive circuits | |
| KR100613762B1 (ko) | 컬러 화상 표시를 위한 구동 회로 및 이를 구비한 표시 장치 | |
| KR100544261B1 (ko) | 표시 제어 회로 및 표시 구동 회로 | |
| CN101425277B (zh) | 液晶显示器,lcd驱动器和lcd驱动器的操作方法 | |
| US20070024557A1 (en) | Video signal processor, display device, and method of driving the same | |
| US20040130542A1 (en) | Display device and electronic apparatus | |
| JP2004279563A (ja) | 画像処理装置制御プログラム | |
| JPH09138670A (ja) | 液晶表示装置の駆動回路 | |
| CN101772800B (zh) | 液晶显示装置及其驱动方法、以及驱动电路 | |
| KR20040015910A (ko) | 액정 표시 장치 | |
| JP2007333770A (ja) | 電気光学装置、電気光学装置用駆動回路、及び電気光学装置の駆動方法、並びに電子機器 | |
| JP2004279595A (ja) | 画像表示システム、電気光学装置、画像処理装置及び画像処理装置制御プログラム | |
| JP2003084719A (ja) | 表示パネル駆動装置 | |
| JP2004294673A (ja) | 画像表示システム、電気光学装置、画像処理装置及び画像処理装置制御プログラム | |
| JP2004294722A (ja) | 画像表示装置、画像表示装置及び画像表示装置制御プログラム | |
| JP4626171B2 (ja) | 画像表示装置、画像処理装置及び画像表示システム | |
| JP3555980B2 (ja) | 液晶表示装置の列信号形成方法 | |
| CN114333703B (zh) | 显示装置和电子设备 | |
| JP4529514B2 (ja) | 画像表示装置、画像処理装置、画像表示システム、画像表示装置制御プログラム及び画像処理装置制御プログラム | |
| KR100629130B1 (ko) | 표시장치와 그 구동회로, 구동장치 및 구동방법 | |
| JP2004302320A (ja) | 電気光学装置、電気光学装置制御プログラム及び走査線選択順番決定方法 | |
| JP2622950B2 (ja) | 画像表示装置 | |
| JP3415965B2 (ja) | 画像表示装置の駆動方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050513 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050524 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050722 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060314 |
|
| A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20060328 |