JP2002530708A - プログラム可能なビデオフォーマット制御方法 - Google Patents
プログラム可能なビデオフォーマット制御方法Info
- Publication number
- JP2002530708A JP2002530708A JP2000583259A JP2000583259A JP2002530708A JP 2002530708 A JP2002530708 A JP 2002530708A JP 2000583259 A JP2000583259 A JP 2000583259A JP 2000583259 A JP2000583259 A JP 2000583259A JP 2002530708 A JP2002530708 A JP 2002530708A
- Authority
- JP
- Japan
- Prior art keywords
- video
- rgb
- format
- color space
- formats
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/641—Multi-purpose receivers, e.g. for auxiliary information
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/46—Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/12—Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
- G09G2340/125—Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Controls And Circuits For Display Device (AREA)
- Color Television Systems (AREA)
- Processing Of Color Television Signals (AREA)
- Television Systems (AREA)
- Television Receiver Circuits (AREA)
- Studio Circuits (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
Description
rystal display:以下、「LCD」と呼ぶ。)などのディスプレイ上にテキスト及
び/又はグラフィックスを表示できる、例えば、グラフィックアクセラレータ又
はグラフィックコントローラ内のビデオフォーマットを制御することに関する。
LCDなどの従来のディスプレイは、RGBの色空間(color space)を使用す
ることが多い。RGBの色空間では、イメージは赤、緑及び青の輝度値を有する
ピクセルへと分解される。
ントローラ又はアクセラレータは、ビデオアダプタの部品であり、グラフィック
ス又は文字データなどのデータを記憶するビデオアダプタのバッファ、すなわち
、ビデオメモリにアクセスできる。グラフィックコントローラ又はアクセラレー
タは、RGBの色空間内で動作する。RGB以外の色空間などのビデオフォーマ
ット内で動作することを望む場合には、非RGBビデオをRGBの色空間に変換
し、そして、その後はRGB出力を作るグラフィックコントローラに供給される
。
一般に、YUV色空間を使用する、米国テレビシステム委員会(National Telev
ision Systems Committee:以下、「NTSC」と呼ぶ。)規格を使用する。英国
テレビ放送は、YUVの色空間を利用するPALシステムを使用している。フラ
ンステレビ放送は、YDrDbの色空間を使用するSECAM(Sequential Col
eur Avec Memoire)システムを使用している。ITU−Rとして知られる放送に
関する国際諮問委員会(International Consultative Committee On Broadcasti
ng)は、YCrCb又はITU-R-BT.601又はCCIR-601として知られるディジタルカ
ラーシステムを開発した。高解像度テレビ(High Definition Television:以下
、「HDTV」と呼ぶ。)は、高品位テレビシステム委員会(Advanced Televisio
n Systems Committee:以下、「ATSC」と呼ぶ。)のATSCディジタル規格
の使用に対する1995年10月4日のATSC資料A/54へのガイドに従っ
て、YCrCbの色空間も同様に使用する。
らはRGBの色空間内では動作しない。一般に、RGBの色空間への変換は、単
純な掛け算や桁移動などの単純な数学演算を必要とする。PAL、NTSC、S
ECAM、又はITU-R-BT.601の色空間のいずれもRGBの色空間へ又はRGBの
色空間からの変換を行うために、公知の数式を利用できる。これらの変換を行う
ためのソフトウェアも一般に公知である。
使用しない装置に出力信号を提供できる。しかしながら、グラフィックコントロ
ーラは、RGB色空間の入力信号を用いる場合のみ動作できる。従って、非RG
Bの入力信号は、RGBフォーマットに変換する必要がある。同様に、グラフィ
ックコントローラからの出力信号は、例えば、従来のテレビ受信機上に非RGB
フォーマットで表示するために、非RGBフォーマットに変換する必要がある。
本来の入力信号を最初に非RGBからRGBに変換し、そして、非RGBフォー
マットに戻す場合もある。
変換の処理がより効率的な、ビデオフォーマットを制御するためのシステムが求
められている。
備えることができる。少なくとも2つのビデオフォーマットの1つを選択的に受
け入れるように、ある装置によりこのポートをプログラム可能に構成できるよう
にする。
どのビデオを制御するためのグラフィックデバイス、すなわち、ビデオコントロ
ーラは、ビデオ入力信号を混合又は融合(mix or blend)できる。図示した実施
形態では、非RGB色空間の入力信号を、グラフィックコントローラ12内で、
RGB色空間の入力信号と混合する。この混合(mixing)は、例えば、ビデオキ
ャプチャデータに対するグラフィックデータのように、1つのビデオストリーム
を別のストリームの上にオーバーレイ(overlay)するために、又は別の実施例
のように、バックグラウンド、テキスチャ又はカラーをビデオストリームに加え
ることが望ましい。
ク10で示すように、非RGB入力信号をRGBの色空間に変換する。テレビ受
信機16のように、非RGBフォーマットを使用する出力装置にグラフィックス
を対象とする場合には、グラフィックコントローラ12のRGB出力信号を、1
4で示すように、非RGBフォーマットに再度変換する。
じ環境が与えられる場合には、出力装置16のタイプに基づいて、RGB又は非
RGBフォーマットへの又はそれからの変換を制御できる。このため、出力装置
16がテレビ受信機の場合には、グラフィックコントローラ18の最終的な出力
を非RGBフォーマットになるように意図しているので、非RGBフォーマット
で動作することは好都合である。非RGB入力を変換する代わりに、ブロック2
0で示すように、RGB入力を出力装置が使用する非RGBフォーマットに変換
できる。この後、非RGBフォーマットの2つのビデオ入力ストリームを混合し
、受信機16に適当な非RGBフォーマットで提供する。
れた2つの変換部の代わりに、1つの色空間の変換部のみを使用できる。このこ
とは、例えば、意図された出力装置の特性に基づいて、グラフィックコントロー
ラ18の入力ポートをプログラム可能に制御することによって達成できる。従っ
て、出力装置が非RGBフォーマットの場合には、RGBの入力信号を非RGB
フォーマットに変換し、逆方向の変換ではない。
8がRGBの色空間にデフォルト設定できる。例えば、テレビ受信機16につい
て、非RGB出力を希望する場合には、本発明の1つの実施形態では、デフォル
ト設定を無効にすることができる。
なグラフィックコントローラ18を制御するためのソフトウェア21は、最初に
ダイヤモンド22にて、装置16などの出力装置が非RGBフォーマットの出力
装置であるかどうかを決定する。そうでない場合には、デフォルトの設定(RG
B)をグラフィックコントローラによって使用し、これ以上の操作は必要としな
い。
ック24で示すように、グラフィックコントローラ18を非RGBモードに設定
する。この非RGBモードの設定は、RGBフォーマットへと変換されるのでは
なく、適当な非RGB信号を非RGBモードにおいて混合することをグラフィッ
クコントローラ18に対して示すことができる。これにより、事実上、グラフィ
ックコントローラ18上のデフォルトの設定を無効にすることができる。そうで
ない場合には、グラフィックコントローラ18は、RGBの出力を提供すること
になる。
18に提供されているかどうかのチェックが行われる。提供されている場合には
、この入力信号を、意図された出力装置16に一致した非RGB出力に変換する
。本発明の1つの実施形態では、ソフトウェアの働きによって、この変換を行う
ことができ、このソフトウェアは、単純な掛け算及び桁移動(shifting)を含む
。
するための等式は周知である。例えば、これらの変換を行うための等式は、Matt
ison, Philip E.の「Practical Digital Video with Programming Examples in
C」、John Wiley & Sons (1994)の110ページに記載されている。
イヤモンド29で示すように、テレビ受信機などのインターフェースされた出力
装置に対して意図しているかどうかを決定する。意図している場合には、ブロッ
ク30で示すように、フリッカのフィルタ処理(flicker filtering)をグラフ
ィックスに加える。
を混合し、ブロック32に示すように、非RGB出力を提供する。実施形態によ
っては、非RGB及びRGBの両方の出力信号を提供することが好ましいものが
ある。
に接続されたグラフィックコントローラ34にて、選択的なフリッカのフィルタ
処理を行うことができる。このフレームバッファは、ビデオディスプレイ装置に
表示を行う。グラフィックコントローラ34は、図示した実施形態では、RGB
又はYCbCrのいずれかを出力できる。ディスプレイがテレビディスプレイで
ある場合には、前述したように制御信号46に応答して、フリッカのフィルタ処
理をブロック36に示すように行う。
駆動する。同様に、ビデオキャプチャ装置40は、図示した実施形態では、RG
B又はYCbCrフォーマットのいずれかでビデオを提供する。テレビ受信機が
意図された出力装置である場合には、ブロック36で示すように、フリッカのフ
ィルタ処理を行う。さらに、フリッカのフィルタ処理の適用を、制御信号48に
よって制御できる。ある実施形態では、フリッカのフィルタ処理の制御を、ソフ
トウェアによって提供する。
フレームバッファは、図示した実施形態では、オーバーレイバッファ(overlay
buffer)である。ミキシング機能を44にて行い、出力信号を適当なビデオ出力
装置に提供する。ある実施形態では、ビデオ出力装置は、例えば、ディジタルア
ナログ変換器、NTSCエンコーダ又はLCDエンコーダである。
は、プロセッサ82を含むシステムの一部である。本発明の1つの実施形態では
、システムはいわゆるセットトップ式(set-top)コンピュータシステムとする
ことができる。セットトップ式コンピュータシステムは、例えば、コンピュータ
グラフィックス及びテレビの情報の両方を表示させるディスプレイとして動作す
る、従来のコンピュータシステムのモニタ又はテレビ受信機のいずれかと一緒に
動作できる。
いる。このホスト・バス84を、今度は、ホストブリッジ86に接続している。
ホストブリッジ86を、メインメモリ88及び加速グラフィックスポート(AG
P)92に接続する。(Santa Clara, CaliforniaのIntel Corporation社の「Ac
celerated Graphics Port Interface Specification」、改訂1.0、1996
年7月31日を参照のこと。)ポート92を、順に、例えば、グラフィックコン
トローラ34を備えたグラフィックスデバイス94に接続している。グラフィッ
クスデバイス94は、前述したようにキャプチャされたビデオ信号を受け取ると
共に、従来のコンピュータモニタ96に接続される。デバイス94を、エンコー
ダ100を介してテレビモニタ98にも接続する。グラフィックスデバイス94
を、本発明の1つの実施形態では、グラフィックス用ローカルメモリ104及び
ビデオベースの入出力システム(BIOS)102に接続する。
できるバス106にも接続する。このバス106を、バスツーバス(bus-to-bus
)ブリッジ110に接続する。このブリッジ110は、フロッピー(登録商標) ディスクドライブ112、又はコンパクトディスクドライブ113、又は一対の ユニバーサルシリアルバス(以下、「USB」と呼ぶ。)ポート114及び116 を含む種々の記憶装置に接続できる。(1996年1月15日の「Universal Se rial Bus Specification」改訂1.0を参照のこと。)ブリッジ110は、シス テム管理(System Management)バス90を経由して、メインメモリ88にもリ ンクする。
バス118を、システムBIOS122及び前述したソフトウェア21を含むハ
ードディスクドライブ124に接続する。
商標)のレジストリ、すなわち、データベース内に記憶された構成情報をチェッ
クすることによって行われる。システムを操作することによって、この情報にア
クセスできる。デバイスの構成IDに基づいて、その色空間の要求事項を決定で
きる。別の方法では、例えば、グラフィカルユーザインターフェースを経由した
ユーザの問合せ(user query)を使用して、接続されたデバイスが使用する色空
間を識別できる。
、より高い品質のビデオを表示でき、またグラフィックコントローラの一層効率
的な操作を達成できる。このことは、ディスプレイとしてテレビ受信機又はモニ
タのいずれかと共に選択的に動作できる、例えば、セットトップ式コンピュータ
システムなどのシステムに従って有益となりうる。
じる種々の修正例や変更例を理解されよう。添付した特許請求の範囲が、本発明
の真の精神及び範囲内に入るような全てのそのような修正例や変更例をカバーす
ることを意図している。
ある。
ステムのブロック図である。
Claims (20)
- 【請求項1】 ビデオ入力ポートと、 少なくとも2つのビデオフォーマットの1つを受け入れるように、前記ポート
をプログラム可能に構成するデバイスと を含んでなることを特徴とする装置。 - 【請求項2】 前記ビデオフォーマットの1つがRGB色空間であり、別の
ビデオフォーマットがテレビ受信機に関して使用されるビデオフォーマットであ
ることを特徴とする請求項1に記載の装置。 - 【請求項3】 フリッカのフィルタ処理を選択的に提供するデバイスを含ん
でいることを特徴とする請求項1に記載の装置。 - 【請求項4】 前記装置に接続された出力装置がテレビ受信機であるかどう
かを決定する検出器を含み、テレビ受信機の検出に基づいて、フリッカのフィル
タ処理を選択的に提供することを特徴とする請求項3に記載の装置。 - 【請求項5】 前記ビデオフォーマットの1つがRGBであり、別のビデオ
フォーマットがYCbCrであることを特徴とする請求項1に記載の装置。 - 【請求項6】 前記装置に接続された出力装置が非RGBの出力装置である
かどうかを前記デバイスが決定することを特徴とする請求項1に記載の装置。 - 【請求項7】 前記装置がデフォルトとしてRGBの色空間を使用すること
を特徴とする請求項6に記載の装置。 - 【請求項8】 前記装置を非RGBの出力装置に接続する場合には、前記デ
バイスを非RGBモードにプログラム可能に構成することを特徴とする請求項7
に記載の装置。 - 【請求項9】 1つの色空間変換だけを用いることを特徴とする請求項1に
記載の装置。 - 【請求項10】 前記装置から非RGB出力を提供することを特徴とする請
求項1に記載の装置。 - 【請求項11】 前記ビデオストリームを受信するステップと、 少なくとも2つのビデオフォーマットのうちの1つのビデオストリームを受け
入れるビデオポートをプログラム可能に構成するステップと を含んでなることを特徴とするビデオストリーム制御方法。 - 【請求項12】 ある特性を検出するステップと、前記特性に基づいて少な
くとも2つのフォーマットの1つに対してビデオフォーマットを設定するステッ
プとをさらに含んでいることを特徴とする請求項11に記載の方法。 - 【請求項13】 フリッカのフィルタ処理を適用するかどうかをプログラム
可能に設定するステップをさらに含んでいることを特徴とする請求項11に記載
の方法。 - 【請求項14】 ビデオディスプレイ装置のフォーマットを検出するステッ
プをさらに含んでいることを特徴とする請求項11に記載の方法。 - 【請求項15】 前記ビデオディスプレイ装置のフォーマットに基づいて、
ストリームのビデオフォーマットを設定するステップを含んでいることを特徴と
する請求項14に記載の方法。 - 【請求項16】 RGB及び非RGBのビデオフォーマット間を選択するス
テップを含んでいることを特徴とする請求項14に記載の方法。 - 【請求項17】 コンピュータに、 ビデオストリームを受信させ、 少なくとも2つのビデオフォーマットの1つの前記ビデオストリームを受け入
れるようにビデオポートをプログラム可能に構成させる 命令を記憶するための媒体を含んでいる製品。 - 【請求項18】 コンピュータにある特性を検出させ、前記特性に基づいて
、少なくとも2つのフォーマットの1つに対してビデオフォーマットを設定させ
る命令をさらに含んでいることを特徴とする請求項17に記載の製品。 - 【請求項19】 前記ビデオストリームがフリッカのフィルタ処理を受け取
るかどうかをコンピュータにプログラム可能に設定させる命令をさらに含んでい
ることを特徴とする請求項17に記載の製品。 - 【請求項20】 ビデオディスプレイ装置のフォーマットをコンピュータに
検出させる命令をさらに含んでいることを特徴とする請求項17に記載の製品。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US09/191,764 US6839093B1 (en) | 1998-11-13 | 1998-11-13 | Programmably controlling video formats |
| US09/191,764 | 1998-11-13 | ||
| PCT/US1999/020622 WO2000030363A1 (en) | 1998-11-13 | 1999-09-09 | Programmably controlling video formats |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006035542A Division JP4791202B2 (ja) | 1998-11-13 | 2006-02-13 | プログラム可能なビデオフォーマット制御方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2002530708A true JP2002530708A (ja) | 2002-09-17 |
| JP3803031B2 JP3803031B2 (ja) | 2006-08-02 |
Family
ID=22706847
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2000583259A Expired - Fee Related JP3803031B2 (ja) | 1998-11-13 | 1999-09-09 | グラフィックコントローラの操作方法 |
| JP2006035542A Expired - Fee Related JP4791202B2 (ja) | 1998-11-13 | 2006-02-13 | プログラム可能なビデオフォーマット制御方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006035542A Expired - Fee Related JP4791202B2 (ja) | 1998-11-13 | 2006-02-13 | プログラム可能なビデオフォーマット制御方法 |
Country Status (9)
| Country | Link |
|---|---|
| US (2) | US6839093B1 (ja) |
| EP (1) | EP1129581B1 (ja) |
| JP (2) | JP3803031B2 (ja) |
| CN (1) | CN1294765C (ja) |
| AT (1) | ATE253799T1 (ja) |
| AU (1) | AU6385599A (ja) |
| DE (1) | DE69912632T2 (ja) |
| TW (1) | TW451593B (ja) |
| WO (1) | WO2000030363A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2007122768A1 (ja) * | 2006-04-12 | 2007-11-01 | Sony Computer Entertainment Inc. | 描画処理装置 |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6839093B1 (en) * | 1998-11-13 | 2005-01-04 | Intel Corporation | Programmably controlling video formats |
| JP4491164B2 (ja) | 2001-03-29 | 2010-06-30 | 株式会社日立製作所 | 映像信号送信機器及び映像信号受信機器 |
| US7034887B2 (en) * | 2002-07-15 | 2006-04-25 | Seiko Epson Corporation | Method and apparatus for flicker filtering interlaced display data |
| US7176878B2 (en) | 2002-12-11 | 2007-02-13 | Nvidia Corporation | Backlight dimming and LCD amplitude boost |
| US20080266459A1 (en) * | 2007-04-26 | 2008-10-30 | Mark Butterworth | Multiple format video display |
| EP2406942A4 (en) * | 2009-03-11 | 2012-09-26 | Hewlett Packard Development Co | COLOR VOTING OF VIDEO SIGNALS |
| JP4969629B2 (ja) * | 2009-10-02 | 2012-07-04 | 株式会社日立製作所 | 映像送信装置及び映像送信方法 |
| JP4502076B2 (ja) * | 2009-12-28 | 2010-07-14 | 株式会社日立製作所 | 映像信号送受信システム及び映像信号送受信方法 |
| JP2010166601A (ja) * | 2010-03-12 | 2010-07-29 | Hitachi Ltd | 映像信号送信機器及び映像信号受信機器 |
Family Cites Families (25)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4460918A (en) * | 1982-07-14 | 1984-07-17 | Zenith Electronics Corporation | Automatic switching circuit for a dual mode television receiver |
| JPS6166493A (ja) | 1984-09-10 | 1986-04-05 | Hitachi Ltd | 映像信号と文字図形信号の重畳表示装置 |
| US4660073A (en) * | 1984-12-18 | 1987-04-21 | Eastman Kodak Company | Video apparatus for selectively processing either composite or component color video signals |
| US4743958A (en) * | 1986-10-06 | 1988-05-10 | The Grass Valley Group, Inc. | Multiple television standards input selector and convertor |
| JPH0715013Y2 (ja) * | 1987-06-25 | 1995-04-10 | 三菱電機株式会社 | カラ−デイスプレイ装置 |
| JPH01156675U (ja) * | 1988-04-19 | 1989-10-27 | ||
| AU618411B2 (en) * | 1988-10-13 | 1991-12-19 | Sony Corporation | Flicker reduction apparatus |
| EP0404393A3 (en) | 1989-06-19 | 1992-03-04 | International Business Machines Corporation | Video digitising/display adapter |
| US5229852A (en) | 1989-12-05 | 1993-07-20 | Rasterops Corporation | Real time video converter providing special effects |
| NL9000130A (nl) * | 1990-01-19 | 1990-05-01 | Philips Nv | Videosysteem. |
| JP2842913B2 (ja) | 1990-01-24 | 1999-01-06 | 株式会社日立製作所 | ワイドテレビジョン信号処理回路 |
| IT1259343B (it) | 1992-03-17 | 1996-03-12 | Sip | Circuito di controllo video per applicazioni multimediali |
| JPH0898208A (ja) * | 1994-09-27 | 1996-04-12 | Aqueous Res:Kk | 画像圧縮装置 |
| EP0710016A3 (en) | 1994-10-31 | 1997-06-11 | Texas Instruments Inc | TV receivers for radio signals with different display formats |
| US5796442A (en) | 1994-11-02 | 1998-08-18 | Texas Instruments Incorporated | Multi-format television reciever |
| JP3033462B2 (ja) * | 1995-02-15 | 2000-04-17 | 日本ビクター株式会社 | ディスプレイ装置 |
| JPH08314673A (ja) * | 1995-05-23 | 1996-11-29 | Fujitsu Ltd | 画面合成制御装置 |
| JP2951871B2 (ja) * | 1995-07-11 | 1999-09-20 | 富士通株式会社 | 表示データ出力装置及び情報処理装置及び表示データ出力方法 |
| JP4093599B2 (ja) * | 1995-08-22 | 2008-06-04 | ソニー株式会社 | 画像処理装置および方法 |
| JP3417161B2 (ja) * | 1995-09-29 | 2003-06-16 | 松下電器産業株式会社 | デジタル放送受信機用オンスクリーン合成装置 |
| JP3460428B2 (ja) * | 1996-02-14 | 2003-10-27 | 松下電器産業株式会社 | デジタル放送受信機用オンスクリーン合成装置 |
| JPH09289645A (ja) * | 1996-04-23 | 1997-11-04 | Hitachi Ltd | 撮像装置 |
| TW376642B (en) | 1996-05-07 | 1999-12-11 | Matsushita Electric Industrial Co Ltd | Video signal processing apparatus |
| US5790096A (en) | 1996-09-03 | 1998-08-04 | Allus Technology Corporation | Automated flat panel display control system for accomodating broad range of video types and formats |
| US6839093B1 (en) * | 1998-11-13 | 2005-01-04 | Intel Corporation | Programmably controlling video formats |
-
1998
- 1998-11-13 US US09/191,764 patent/US6839093B1/en not_active Expired - Fee Related
-
1999
- 1999-08-09 TW TW088113570A patent/TW451593B/zh not_active IP Right Cessation
- 1999-09-09 AT AT99951413T patent/ATE253799T1/de not_active IP Right Cessation
- 1999-09-09 WO PCT/US1999/020622 patent/WO2000030363A1/en not_active Ceased
- 1999-09-09 CN CNB998132462A patent/CN1294765C/zh not_active Expired - Fee Related
- 1999-09-09 JP JP2000583259A patent/JP3803031B2/ja not_active Expired - Fee Related
- 1999-09-09 EP EP99951413A patent/EP1129581B1/en not_active Expired - Lifetime
- 1999-09-09 DE DE69912632T patent/DE69912632T2/de not_active Expired - Lifetime
- 1999-09-09 AU AU63855/99A patent/AU6385599A/en not_active Abandoned
-
2004
- 2004-12-03 US US11/004,603 patent/US7372505B2/en not_active Expired - Fee Related
-
2006
- 2006-02-13 JP JP2006035542A patent/JP4791202B2/ja not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2007122768A1 (ja) * | 2006-04-12 | 2007-11-01 | Sony Computer Entertainment Inc. | 描画処理装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7372505B2 (en) | 2008-05-13 |
| JP3803031B2 (ja) | 2006-08-02 |
| DE69912632D1 (de) | 2003-12-11 |
| TW451593B (en) | 2001-08-21 |
| ATE253799T1 (de) | 2003-11-15 |
| EP1129581A1 (en) | 2001-09-05 |
| JP4791202B2 (ja) | 2011-10-12 |
| AU6385599A (en) | 2000-06-05 |
| EP1129581B1 (en) | 2003-11-05 |
| WO2000030363A1 (en) | 2000-05-25 |
| CN1294765C (zh) | 2007-01-10 |
| US20050128352A1 (en) | 2005-06-16 |
| JP2006203918A (ja) | 2006-08-03 |
| CN1326642A (zh) | 2001-12-12 |
| DE69912632T2 (de) | 2004-07-29 |
| US6839093B1 (en) | 2005-01-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5592233A (en) | Apparatus and method for video pixel data transfer | |
| US7148906B2 (en) | Image display device and method for displaying an image on the basis of a plurality of image signals | |
| US5499327A (en) | Multi-window system which can overlay-display a dynamic image in a specific window | |
| JP3490472B2 (ja) | ピクセル・ストリームを転送するアーキテクチャ | |
| US6570626B1 (en) | On-screen display format reduces memory bandwidth for on-screen display systems | |
| CA2286194A1 (en) | Multi-format audio/video production system with frame-rate conversion | |
| JP2000305543A (ja) | マルチ画像表示システムおよびマルチ画像表示方法 | |
| DE112004002520T5 (de) | Steuerung der Überlagerung mehrerer Videosignale | |
| JP2002530708A (ja) | プログラム可能なビデオフォーマット制御方法 | |
| US8184127B2 (en) | Apparatus for and method of generating graphic data, and information recording medium | |
| US20040151242A1 (en) | Modular architecture having reusable front end for processing digital video data | |
| WO1999025124A2 (en) | Apparatus and method for using a television set with a personal computer | |
| US7554563B2 (en) | Video display control apparatus and video display control method | |
| US20080062328A1 (en) | Signal format selection based on physical connections | |
| US20030115613A1 (en) | Method and apparatus for converting a color space of OSD | |
| TW200522726A (en) | Connection device capable of mixing RGB graphic signal and YUV video signal and related method | |
| US7227584B2 (en) | Video signal processing system | |
| JP2002500478A (ja) | ネットワーク・アプリケーション・データのテレビジョン表示においてフリッカを減らす方法及び装置 | |
| US20030169372A1 (en) | OSD control method | |
| US20020085121A1 (en) | Image processing apparatus capable of changing active size and method for changing the active size thereof | |
| CN100586167C (zh) | 记录多个数据对象的方法及其处理装置 | |
| KR960010925B1 (ko) | 영상신호 캡처(Capture) 방법 및 그 장치 | |
| Greenberg et al. | High‐performance system‐on‐silicon pixelated‐display‐controller IC | |
| KR20000065696A (ko) | 디지털 텔레비젼 수신기에서 멀티윈도우 및 멀티플 알파 브렌딩구현방법 | |
| CN119172325A (zh) | 动态适应mipi dphy传输速率的车载摄像头控制方法及系统 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040130 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20040430 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20040519 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040730 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050812 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20051111 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20051122 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060213 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060331 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060501 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100512 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110512 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120512 Year of fee payment: 6 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130512 Year of fee payment: 7 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |