[go: up one dir, main page]

JP2001326575A - A/dコンバータ装置 - Google Patents

A/dコンバータ装置

Info

Publication number
JP2001326575A
JP2001326575A JP2000141627A JP2000141627A JP2001326575A JP 2001326575 A JP2001326575 A JP 2001326575A JP 2000141627 A JP2000141627 A JP 2000141627A JP 2000141627 A JP2000141627 A JP 2000141627A JP 2001326575 A JP2001326575 A JP 2001326575A
Authority
JP
Japan
Prior art keywords
analog signal
characteristic
circuit
converter
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000141627A
Other languages
English (en)
Inventor
Shigeto Yanagi
成人 柳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2000141627A priority Critical patent/JP2001326575A/ja
Publication of JP2001326575A publication Critical patent/JP2001326575A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

(57)【要約】 【課題】 アナログ信号を、その仕様にしたがって最適
なデジタル信号にA/D変換できるようにする。 【解決手段】 アナログ信号SANLGの供給されるA/D
コンバータ回路12を設ける。アナログ信号SANLGの特
徴を検出する検出回路21と、この検出回路21の検出
出力S21からA/Dコンバータ回路12のA/D変換特
性の設定データS12を生成する生成回路22とを設け
る。設定データS12をA/Dコンバータ回路12に供給
してそのA/D変換特性をアナログ信号SANLGの特徴に
対応した特性に設定する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、A/Dコンバー
タ装置に関する。
【0002】
【従来の技術】オーディオ信号やビデオ信号などのアナ
ログ信号をデジタル信号に変換するには、A/Dコンバ
ータ回路が使用される。また、A/Dコンバータ回路の
A/D変換の方式には、各種の方式があるが、A/Dコ
ンバータ回路が単体でIC化されている場合もあれば、
他の回路と一体にIC化されている場合もある。
【0003】
【発明が解決しようとする課題】ところで、アナログ信
号は、使用目的により、振幅方向のダイナミックレンジ
や周波数方向のダイナミックレンジに違いがある。ま
た、デジタル信号も、使用目的にしたがって量子化ビッ
ト数やサンプリング周波数が異なる。このため、アナロ
グ信号をデジタル信号にA/D変換する場合、その量子
化ビット数およびサンプリング周波数は、使用目的に対
応して異なることになる。
【0004】例えば、アナログオーディオ信号をデジタ
ルオーディオ信号にA/D変換する場合でも、その量子
化ビット数には、16ビットや20ビットなどがあり、サン
プリング周波数には、44.1kHz、48kHzなどがある。ま
た、ビデオ信号について、必要とする量子化ビット数お
よび信号帯域幅などを示すと、例えば図5のとおりであ
る。
【0005】しかも、一般に、アナログ信号をA/D変
換する場合、A/Dコンバータ回路として、量子化ビッ
ト数やサンプリング周波数などの仕様が、入力されるア
ナログ信号のそれよりもいくらか上回るものを用意し、
その仕様内で目的に沿ったA/D変換を行うようにして
いる。
【0006】したがって、使用目的にしたがって、アナ
ログ信号の仕様を変更した場合、あるいは仕様の異なる
複数のアナログ信号が選択的に供給される場合には、そ
れぞれに対応したA/Dコンバータ回路が必要となり、
その結果、コストの上昇やスペースファクタの低下など
を招いてしまう。
【0007】また、1つのA/Dコンバータ回路とする
とともに、どのようなA/D変換にも対応できるよう
に、量子化ビット数やサンプリング周波数などの仕様を
高くしておくことも考えられるが、その場合には、必要
以上の動作速度となって無駄な消費電力が増加したり、
不要輻射ノイズが増大したりする。
【0008】この発明は、このような問題点を解決しよ
うとするものである。
【0009】
【課題を解決するための手段】この発明においては、例
えば、アナログ信号の供給されるA/Dコンバータ回路
と、上記アナログ信号の特徴を検出する検出回路と、こ
の検出回路の検出出力から上記A/Dコンバータ回路の
A/D変換特性の設定データを生成する生成回路とを有
し、上記設定データを上記A/Dコンバータ回路に供給
してそのA/D変換特性を上記アナログ信号の特徴に対
応した特性に設定するようにしたA/Dコンバータ装置
とするものである。したがって、入力されたアナログ信
号にしたがってA/D変換特性が最適化される。
【0010】
【発明の実施の形態】図1において、符号SANLGは、A
/D変換されるべきアナログ信号を示す。そして、この
アナログ信号SANLGは、入力端子11からA/Dコンバ
ータ回路12に供給されて所定のデジタル信号SDGTLに
A/D変換され、この信号SDGTLが、デジタルフィルタ
13を通じて出力端子14に取り出される。この場合、
A/Dコンバータ回路12のA/D変換特性およびデジ
タルフィルタ13のフィルタ特性は、制御回路22によ
り、入力されたアナログ信号SANLGの特徴にしたがって
最適化されるものである。
【0011】すなわち、端子11からのアナログ信号S
ANLGが検出回路21に供給され、アナログ信号SANLGの
特徴、例えば、信号SANLGの振幅や周波数成分の情報
が、検出信号S21として取り出される。この場合、アナ
ログ信号SANLGの振幅は、デジタル信号SDGTLにA/D
変換するときの量子化ビット数に対応し、周波数成分
は、サンプリング周波数に対応する。
【0012】そして、その検出信号S21がDSP22に
供給され、アナログ信号SANLGをデジタル信号SDGTLに
A/D変換するとき、そのA/D変換を最適に行うため
の設定データS12が演算される。さらに、DSP22に
おいて、検出信号S21により、デジタルフィルタ13の
特性を設定するためのデータS13も演算される。
【0013】この場合、例えば図2Aに示すように、ア
ナログ信号SANLGの振幅が中程度のときの発生確率が高
いとき、図2Bに示すように、その発生確率が高いとき
ほど、量子化ビット数が多くなるように設定データS1
2、S13を生成することができる。また、例えば図3A
に示すように、アナログ信号SANLGの低域および高域の
発生確率が高いとき、図3Bに示すように、その発生確
率が高いときほど、サンプリング周波数が高くなるよう
に設定するデータS12、S13を生成することができる。
【0014】そして、データS12がA/Dコンバータ回
路12に供給されて、そのA/D変換特性、例えば、A
/D変換時の量子化ビット数およびサンプリング周波数
が最適値に設定されるとともに、データS13がデジタル
フィルタ13に供給されて、そのフィルタ特性、例えば
カットオフ周波数が最適値に設定される。
【0015】こうして、上述の装置によれば、A/Dコ
ンバータ回路12のA/D変換特性およびデジタルフィ
ルタ13のフィルタ特性が、入力されたアナログ信号S
ANLGの特徴にしたがって最適値に変更されるので、出力
されるデジタル信号SDGTLは、必要にして十分な仕様と
することができる。
【0016】また、このことから入力されるアナログ信
号SANLGが、使用目的により、振幅方向のダイナミック
レンジや周波数方向のダイナミックレンジに違いがあっ
ても、適切なデジタル信号SDGTLを得ることができる。
【0017】さらに、アナログ信号SANLGの仕様を変更
した場合でも、あるいは仕様の異なる複数のアナログ信
号が選択的に供給される場合でも、それぞれに対応した
A/Dコンバータ回路を用意する必要がないので、コス
トの上昇やスペースファクタの低下などを抑えることが
できる。また、A/Dコンバータ回路12が1つであっ
ても、必要以上の動作速度が要求されないので、無駄な
消費電力の増加することがなく、不要輻射ノイズの増大
することもない。
【0018】図4は、DSP22に代わってメモリ23
が設けられた場合である。すなわち、メモリ23には、
検出信号S21と設定データS12、S13との対応関係を示
す変換テーブルが用意され、この変換テーブルを参照す
ることにより検出信号S21が設定データS12、S13に変
換されて出力される。
【0019】したがって、この場合にも、図1の装置と
同様、最適なA/D変換を行うことができるとともに、
DSPを使用しないので、コストを下げることができ
る。
【0020】なお、上述において、設定データS12、S
13は、それらが量子化ビット数あるいはサンプリング周
波数の変更を指示するとき、量子化ビット数あるいはサ
ンプリング周波数を均等に変更しないで、例えば対数間
隔で変更するように、設定するデータとすることもでき
る。また、上述においては、入力されたアナログ信号S
ANLGからその特徴を示す検出信号S21を形成したが、デ
ジタルフィルタ13から出力されるデジタル信号SDGTL
から入力アナログ信号SANLGの特徴を示す検出信号S21
を形成することもできる。
【0021】〔この明細書で使用している略語の一覧〕 A/D:Analog to Digital DSP:Digital Signal Processor IC :Integrated Circuit kHz :kiloHertz ビット:binary digit
【0022】
【発明の効果】この発明によれば、入力されたアナログ
信号に対応して最適なデジタル信号にA/D変換するこ
とができる。このとき、入力されるアナログ信号が、使
用目的により、振幅方向のダイナミックレンジや周波数
方向のダイナミックレンジに違いがあっても、適切なデ
ジタル信号を得ることができる。
【0023】さらに、コストの上昇やスペースファクタ
の低下などを抑えることができる。また、無駄な消費電
力が増加することがなく、不要輻射ノイズが増大するこ
ともない。
【図面の簡単な説明】
【図1】この発明の一形態を示す系統図である。
【図2】この発明を説明するための特性図である。
【図3】この発明を説明するための特性図である。
【図4】この発明の他の形態を示す系統図である。
【図5】この発明を説明するための特性図である。
【符号の説明】
11…入力端子、12…A/Dコンバータ回路、13…
デジタルフィルタ、14…出力端子、20…制御回路、
21…検出回路、22…DSP、23…メモリ

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】アナログ信号の供給されるA/Dコンバー
    タ回路と、 上記アナログ信号の特徴を検出する検出回路と、 この検出回路の検出出力から上記A/Dコンバータ回路
    のA/D変換特性の設定データを生成する生成回路とを
    有し、 上記設定データを上記A/Dコンバータ回路に供給して
    そのA/D変換特性を上記アナログ信号の特徴に対応し
    た特性に設定するようにしたA/Dコンバータ装置。
  2. 【請求項2】請求項1に記載のA/Dコンバータ装置に
    おいて、 さらに、デジタルフィルタを有し、 上記生成回路において、上記検出回路の検出出力から上
    記デジタルフィルタのフィルタ特性を設定する別の設定
    データを生成し、 上記A/Dコンバータ回路の出力信号を、上記デジタル
    フィルタを通じて取り出すとともに、 上記別の設定データを上記デジタルフィルタに供給して
    そのフィルタ特性を上記アナログ信号の特徴に対応した
    特性に設定するようにしたA/Dコンバータ装置。
  3. 【請求項3】請求項1あるいは請求項2に記載のA/D
    コンバータ装置において、 上記アナログ信号の特徴が、そのアナログ信号の振幅お
    よび周波数成分の少なくとも一方であり、 上記A/D変換特性が、量子化ビット数およびサンプリ
    ング周波数の少なくとも一方であるようにしたA/Dコ
    ンバータ装置。
  4. 【請求項4】請求項2あるいは請求項3に記載のA/D
    コンバータ装置において、 上記フィルタ特性が、上記A/Dコンバータ回路の量子
    化ビット数およびサンプリング周波数に対応する特性に
    設定されるようにしたA/Dコンバータ装置。
JP2000141627A 2000-05-15 2000-05-15 A/dコンバータ装置 Pending JP2001326575A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000141627A JP2001326575A (ja) 2000-05-15 2000-05-15 A/dコンバータ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000141627A JP2001326575A (ja) 2000-05-15 2000-05-15 A/dコンバータ装置

Publications (1)

Publication Number Publication Date
JP2001326575A true JP2001326575A (ja) 2001-11-22

Family

ID=18648713

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000141627A Pending JP2001326575A (ja) 2000-05-15 2000-05-15 A/dコンバータ装置

Country Status (1)

Country Link
JP (1) JP2001326575A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010147983A (ja) * 2008-12-22 2010-07-01 Toshiba Corp 歪補償器、送信機、歪補償方法
JP2011071966A (ja) * 2009-08-24 2011-04-07 Kyushu Institute Of Technology パイプライン型アナログデジタル変換装置
JP2012105029A (ja) * 2010-11-10 2012-05-31 Nec Corp アナログデジタル変換装置及びアナログデジタル変換方法
JP2012239003A (ja) * 2011-05-11 2012-12-06 Fujitsu Semiconductor Ltd Ad変換器およびad変換方法
JP2013070425A (ja) * 2012-12-18 2013-04-18 Nec Corp アナログデジタル変換装置及びアナログデジタル変換方法
JP2018194390A (ja) * 2017-05-16 2018-12-06 日本特殊陶業株式会社 センサ制御装置およびガス検知システム

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010147983A (ja) * 2008-12-22 2010-07-01 Toshiba Corp 歪補償器、送信機、歪補償方法
JP2011071966A (ja) * 2009-08-24 2011-04-07 Kyushu Institute Of Technology パイプライン型アナログデジタル変換装置
JP2012105029A (ja) * 2010-11-10 2012-05-31 Nec Corp アナログデジタル変換装置及びアナログデジタル変換方法
US8542141B2 (en) 2010-11-10 2013-09-24 Nec Corporation Analog-to-digital conversion device and analog-to-digital conversion method
JP2012239003A (ja) * 2011-05-11 2012-12-06 Fujitsu Semiconductor Ltd Ad変換器およびad変換方法
JP2013070425A (ja) * 2012-12-18 2013-04-18 Nec Corp アナログデジタル変換装置及びアナログデジタル変換方法
JP2018194390A (ja) * 2017-05-16 2018-12-06 日本特殊陶業株式会社 センサ制御装置およびガス検知システム

Similar Documents

Publication Publication Date Title
JP2508616B2 (ja) サンプリングレ―トコンバ―タ
US7218258B2 (en) Method and system for mixed analog-digital automatic gain control
US10003348B2 (en) Analog-to-digital converter with noise shaping
WO2000074241A1 (en) Dc offset correction and hold capability
JP2008263613A (ja) 不均一なadc分解能を有するデータ読み出しシステム及び関連の方法
JP2001326575A (ja) A/dコンバータ装置
US11600280B2 (en) Analog-to-digital converter and method
JP2004527929A (ja) アナログデジタル変換器における閾値制御を調整する方法及びシステム
US5157396A (en) D/a conversion apparatus
US6459397B1 (en) Saturation compensating analog to digital converter
US11699423B1 (en) Apparatus for noise reduction in audio signal processing
Francesconi et al. A low power logarithmic A/D converter
JPH05343994A (ja) アナログ信号レベル変換回路
JP4088479B2 (ja) 受信機
JP3233603B2 (ja) フレーム同期シンボル再生装置
US7154424B2 (en) Digital equalization apparatus
JP3949817B2 (ja) 音声ミュートユニット
JPH11266157A (ja) フィードバック回路
JPH06130098A (ja) 電子式電力量計等の信号入力制御方法および装置
JPH07177034A (ja) Ad変換装置
JP4559830B2 (ja) 自動利得制御回路
JP2003299179A (ja) ディジタルオーディオ装置
JP2000068768A (ja) レベル制御回路
JPH09312549A (ja) レート変換回路
JPH0786944A (ja) 映像信号のa/d変換回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061130

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090407

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090415

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090527

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090812

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20090814

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091001