[go: up one dir, main page]

JP2000509221A - 送信シーケンス化 - Google Patents

送信シーケンス化

Info

Publication number
JP2000509221A
JP2000509221A JP9538161A JP53816197A JP2000509221A JP 2000509221 A JP2000509221 A JP 2000509221A JP 9538161 A JP9538161 A JP 9538161A JP 53816197 A JP53816197 A JP 53816197A JP 2000509221 A JP2000509221 A JP 2000509221A
Authority
JP
Japan
Prior art keywords
locked loop
bandwidth
phase locked
power amplifier
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9538161A
Other languages
English (en)
Other versions
JP3916002B2 (ja
Inventor
ホートン,ロバート,アール.
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ericsson Inc
Original Assignee
Ericsson Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Inc filed Critical Ericsson Inc
Publication of JP2000509221A publication Critical patent/JP2000509221A/ja
Application granted granted Critical
Publication of JP3916002B2 publication Critical patent/JP3916002B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L3/00Starting of generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1075Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/54Circuits using the same frequency for two directions of communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)

Abstract

(57)【要約】 隣接無線チャンネルでの好ましくない干渉の発生を回避するように、電圧制御発振器とフェーズロックループと電力増幅器とで構成される無線送信装置を初期化する方法および装置が開示される。最初に、上記電圧制御発振器が動作可能化され、高速安定化時間を与えかつオーバシュートを減少するために上記フェーズロックループは狭帯域幅モードから広帯域幅モードに切り替えられる。次いで、電力増幅器が最終電力レベルに滑らかに傾斜上昇動作される。最後に、電力増幅器が実質的にこの最終電力レベルに達した後にフェーズロックループは広帯域幅モードから狭帯域幅モードに切り替えられる。

Description

【発明の詳細な説明】 送信シーケンス化 発明の分野 本発明はフェーズロックループ回路並びに間欠無線送信装置の送信機回路に関 し、より詳細には隣接チャンネルでの好ましくない干渉の発生を回避するように 送信機のオン/オフの切替のシーケンス化に関する。 発明の背景 フェーズロックループは、典型的に位相検出器、フィルタおよび電圧制御発振 器を含んだ周知の回路である。安定な入力信号すなわち基準信号が位相検出器に 与えられ、この位相検出器はこの入力信号を電圧制御発振器の出力と比較する。 位相検出器の出力信号は入力信号と電圧制御発振器の出力信号との間の位相差を 表す。位相検出器の出力信号は濾波される。次いで、この出力信号は電圧制御発 振器を制御するための誤差信号として使用され、それによって電圧制御発振器の 周波数を周波数を安定な入力信号の周波数に追従させるようにする。 通信システムにおいては、フェーズロックループは送信信号を発生するために 使用されている。図1に示されているように、フェーズロックループ10は3つ の基本的な構成要素、すなわち位相検出器12とループフィルタ14と電圧制御 発振器(VCO)16との組合せによって表されることができ、その際にループ フィルタ14は位相検出器12の出力信号とVCO16の制御入力とに結合され る。位相検出器12は周期的入力信号の位相すなわち基準周波数をVCO16に よって作られる信号の位相と比較する。位相検出器12によって発生される差電 圧信号は2つの入力信号間の位相差の度合である。この差電圧信号はループフィ ルタ14によって濾波され、その後VCO16に与える制御電圧が作られる。こ の例において、ループフィルタ14は抵抗R1とコンデンサC1およびC2で構成 される。VCO16への制御電圧の付与は入力信号および基準源間の位相差を減 少する方向へVCO16によって作られる出力信号の周波数を変化させる。 フェーズロックループ(PLL)の全体の伝達関数は入力位相/周波数誤差に よるシステムの応答を決定する。入力誤差へのシステム応答の2つの重要な性能 の測度はロック時間とオーバシュートである。ロック時間はPLLが誤差入力に 対し正しい周波数のある確立された値内で安定化するために必要な時間として定 められる。ロック時間は主としてPLL伝達関数帯域幅および制動係数の関数で ある。一般的に、一定の制動係数に対しては、ループ帯域幅が広くなれば広くな るほど、誤差入力に対するシステム応答は早くなり、ロック時間は短くなる。オ ーバーシュートは、システムの出力応答が誤差入力により所望の応答を越える量 として定められる。オーバーシュートは主にPLLの制動係数の関数である。一 般的に、制動係数が大きくなればなるほど、誤差入力によるシステムのオーバー シュートは小さくなる。伝達関数帯域幅と制動係数は主にループフィルタ素子R1 、C1およびC2によって決定される。 無線通信システムにおいて、無線周波数発振器は送信信号を発生し、これは図 2に示されるように送信電力増幅器によって増幅される。発振器周波数は、情報 信号との周波数変調の付与を含むことができるフェーズロックループによって所 望の値に制御される。しかしながら、送信機が送信を開始する時には、2つの矛 盾する要求が生じる。最初に、フェーズロックループが情報信号との周波数変調 を含む場合には、伝達関数帯域幅は情報信号に含まれる最低周波数よりも低くな くてはならず、そうでなければ、フェーズロックループは情報信号を誤差入力と して扱い、それを修正し、所望される変調を実際上取り除いてしまう。従って、 ループ帯域幅は、フェーズロックループが周波数変調を含む必要がある場合には 狭くなければならない。第2に、発振器が所望の周波数に安定化した後に送信機 電力増幅器がオンあるいはオフにされる場合に、動作している発振器は電力増幅 器の負荷の突然の変化のため一時的に誤った周波数に引っ張られてしまう。送信 機電力増幅器がオン/オフになることによって生じるオーバーシュートおよび安 定化時間の大きさは、狭い伝達関数帯域幅を有するシステムに対しては、より広 い伝達関数帯域幅と高い制動係数とを有する等価なシステムと較べた時に極めて 大きくなる。このことは、不正確な周波数で動作している発振器が隣接無線チャ ンネルと干渉する可能性があることから大きな問題となってしまう。更に、連邦 通信委員会はセルラオペレータが一時的であろうともその割り当てられた周波数 帯域の外側で送信を行なうことはできないという規約を定めている。従って、隣 接チャンネルでの好ましくない干渉の発生を回避するように送信機および/また はフェーズロックループの動作を制御する方法および装置の必要性が存在する。 発明の概要 本発明の1つの目的は、隣接無線チャンネルでの好ましくない干渉の発生を回 避するように無線送信装置を初期化する方法および装置を与えることによって上 述した欠点を解決することである。 本発明の一実施例によれば、隣接無線チャンネルでの好ましくない干渉の発生 を回避するように、電圧制御発振器とフェーズロックループと電力増幅器とを備 えた無線送信装置を初期化する方法が開示される。最初に、電圧制御発振器が動 作可能な状態にされ、フェーズロックループがより高速な安定化時間とオーバー シュートの減少とを与えるために狭帯域幅モードから広帯域幅モードに切り替え られる。次いで、電力増幅器が最終電力レベルに滑らかに傾斜上昇動作される。 最後に、電力増幅器が実質的に最終電力レベルに達した後にフェーズロックルー プが広帯域幅モードから狭帯域幅モードに切り替えられる。 本発明の他の実施例によれば、隣接無線チャンネルでの好ましくない干渉の発 生を回避するように、電圧制御発振器とフェーズロックループと電力増幅器とを 備えた無線送信装置を初期化する方法が開示される。最初に、電圧制御発振器が 動作可能な状態にされ、フェーズロックループがより高速な安定化時間とオーバ ーシュートの減少を与えるために狭帯域幅モードから広帯域幅モードに切り替え られる。フェーズロックループが安定化した後に、フェーズロックループは広帯 域幅モードから狭帯域幅モードに一時的に切り替えられ、次いで狭帯域ループフ ィルタコンデンサを変更するように広帯域幅モードに再度戻される。次いで、電 力増幅器が最終電力レベルに傾斜上昇動作される。最後に、電力増幅器が実質的 に最終電力レベルに達した後にフェーズロックループが広帯域幅モードから狭帯 域幅モードに切り替えられ、その際に所望の値からの一時的な周回周波数は狭帯 域ループフィルタコンデンサを変更することによって実質的に減少される。 本発明の他の実施例によれば、隣接チャンネルでの好ましくない干渉が回避さ れるような無線通信システム内でチャンネルを変更する方法が開示される。最初 に、送信装置内のフェーズロックループが狭帯域幅から広帯域幅に切り替えられ る。電力増幅器がある確立レベル以下の出力電力に傾斜動作される。次いで、送 信装置の制御ライン電圧が新たなチャンネルに対応ずる電圧に変更される。次い で、フェーズロックループが狭モードフィルタ容量での充電状態を修正するよう に広帯域幅から狭帯域幅に切り替えられる。フェーズロックループが狭帯域幅か ら広帯域幅に切り替えられ、電力増幅器が最終電力レベルに傾斜オン動作される 。最後に、フェーズロックループが広帯域幅から狭帯域幅に切り替えられる。 図面の簡単な説明 本発明のこれらおよび他の特徴並びに長所は図面に関連して以下の記載の説明 を読めば当業者に明白となることであろう。 図1は既知のフェーズロックループを示す。 図2は無線送信装置を示す。 図3は本発明の一実施例によるフェーズロックループを示す。 図4は本発明の一実施例を示すフローチャートである。 図5は本発明の他の実施例を示すフローチャートである。 図6は本発明の他の実施例を示すフローチャートである。 図7は本発明の一実施例による周波数/時間平面を示す。 図8は本発明の一実施例によるチャンネル切替シーケンスを示すフローチャー トである。 好適実施例の詳細な説明 図3は本発明の一実施例によるフェーズロックループを示す。このフェーズロ ックループは位相検出器30と電圧制御発振器32とループフィルタ34とから なることができる。位相検出器は、電圧制御発振器(VCO)の出力信号と比較 される安定な入力信号を受け入れる。位相検出器の出力信号はその入力信号とV COの出力信号との間の位相差を表す。位相検出器の出力信号は低域ループフィ ルタによって濾波され、次いでVCOを制御するための誤差信号として使用され 、それによりVCOの周波数は安定な入力の周波数に追従するようにされる。 ループフィルタはその最も簡単な形態では、抵抗R1とコンデンサC1とで構成 される単極低域フィルタからなる。しかしながら、この実施例においては、低域 フィルタは抵抗R2とコンデンサC2で構成される第2の極を更に含んでおり、こ れはトランジスタ(T1)によってフィルタに組み入れられるか、それから取り 外されるように切り替えられることができる。この構成により、フェーズロック ループの動作は広帯域幅あるいは狭帯域幅のどちらかとなる。フェーズロックル ープを狭帯域幅モードで動作させるために、低域ループフィルタの帯域幅は小さ くなければならず、これには全体のループフィルタ容量を大きくする必要がある 。並列の2つのコンデンサの全体の容量は2つの容量値の和であるから、第2の 極が動作可能化される時すなわちトランジスタT1がオンの時にはフェーズロッ クループは狭帯域幅モードとなる。トランジスタT1がオフの時には、構成要素 R2およびC2は低域フィルタの動作には関与せず、このため全体の容量が低くな って低域フィルタの帯域幅が大きくなり、この結果フェーズロックループは広帯 域幅モードとなる。 抵抗RSとコンデンサCSとで構成される第2の低域フィルタは1つの帯域幅モ ードから他への遷移が急峻にならないようにトランジスタT1への帯域幅制御信 号を濾波するために使用されることができ、それによりその遷移によって生じて しまうような周波数キックが減少される。 ここで、図4を参照して無線送信装置を初期化する方法を説明する。上で述べ たように、無線送信装置は電圧制御発振器とフェーズロックループと電力増幅器 とで構成される。送信を開始することができる前に、電圧制御発振器はステップ S10で動作可能にされ、フェーズロックループは、図3に示されたようにトラ ンジスタT1を論理低状態にすることにより、ステップS11で低帯域幅から広 帯域幅に切り替えられる。送信電力増幅器をオン/オフにすることによって生じ るオーバーシュートおよび安定化時間の大きさは狭帯域幅を有するシステムに対 しては、より広い帯域幅と大きな制動係数を有する等価なシステムと比較する時 には極めて大きくなるために、フェーズロックループは広帯域モードに切り替え られるのである。次いで、ステップS14で電力増幅器は最終電力レベルに滑ら かに傾斜オン動作される。電力増幅器は、フェーズロックループがこの傾斜上昇 に追従して信号の暴れをうまく小さく押えることができるように単純にオンにせ ずに傾斜オン動作される。ステップS16で、電力増幅器が実質的に最終電力レ ベルに達したことが決定された後に、フェーズロックループはステップS18で 広帯域幅モードから狭帯域幅モードに切り替えられる。このようにして、電力増 幅器をオンにしかつフェーズロックループを正しい帯域幅すなわち狭帯域幅にし て、ステップS20で送信信号の変調を開始することができる。 しかしながら、ループフィルタ帯域幅を広帯域幅モードから狭帯域幅モードに 切り替える時に付加的な周波数グリッチが生じる可能性がある。ループフィルタ が広帯域幅モードにある時に抵抗R2およびコンデンサC2からなる低周波数の極 が開回路のままであるために、この周波数グリッチが生じるのである。このため 、位相検出器がループフィルタでの充電量を調節してVCOを適切な周波数に合 わせる際に、コンデンサC2が新たな充電を受けずに不正確な前の充電状態のま まになっている。従って、抵抗R2およびコンデンサC2を回路に戻すことによっ てループフィルタ狭帯域幅モードに戻るように切り替えられる時に、VCOの出 力周波数はループフィルタが広帯域幅モードに切り替えられた時にそれが動作し ていた周波数の方向に引き戻される。 送信機出力周波数のこのグリッチは図5に示される本発明の以下の実施例で解 消される。最初に、ステップS30でVCOが動作可能化される。VCOが動作 可能化された後に、ステップS32で、フェーズロックループが迅速に安定化す るようにフェーズロックループは狭帯域幅モードから広帯域幅モードに切り替え られる。ステップS34で、フェーズロックループが安定化したことが決定され た後に、フェーズロックループは狭帯域幅モードに一時的に切り替えられ、次い でステップS36で、狭帯域幅ループフィルタコンデンサに適切な充電量を与え るために広帯域幅モードに再度戻される。その後、ステップS38で電力増幅器 は最終電力レベルまで滑らかに傾斜上昇動作される。 ステップS40で、電力増幅器が実質的にその最終電力レベルに到達したと決 定された後に、フェーズロックループはステップS42で広帯域幅モードから狭 帯域幅モードに切り替えられる。最後に、ステップS44で送信信号の変調を開 始することができる。適切な充電量がコンデンサC2に与えられたために、ステ ップS42でこの素子が回路に戻された時に、周波数グリッチは大きく減少され 、送信装置は隣接無線チャンネルと干渉しなくなる。 また、本発明は図6に示されるように送信装置をオフにする時に隣接無線チャ ンネルでの好ましくない干渉を防止するためにも使用されることができる。最初 に、送信装置はステップS50で送信信号の変調を停止する。次いで、ステップ S52で、フェーズロックループは狭帯域幅モードから広帯域幅モードに切り替 えられる。最後に、電力増幅器はステップS54で極めて低い出力電力まで滑ら かに傾斜下降動作される。フェーズロックループを広帯域幅モードに切り替えか つ電力増幅器を滑らかに傾斜下降動作することによって、送信装置がオフにされ る時の隣接無線チャンネルでの好ましくない干渉の発生が回避される。 本発明の他の実施例によれば、隣接無線チャンネルでの好ましくない干渉が回 避されるような無線通信システム内でチャンネルを変更する方法が開示される。 本発明のこの実施例を図7および図8に関連して説明するが、これら図は送信装 置をチャンネルAから異なった周波数の第2のチャンネルすなわちチャンネルB に変更する周波数/時間平面を示している。図7に示されるように、無線送信装 置は、この無線送信装置がステップS60でチャンネルBに切替を行なうことを 決定するかあるいはそれを命令される時の点“A”までチャンネルAで情報を送 信している。この点で、装置は送信信号の変調を停止する。チャンネルAからチ ャンネルBに切替を行なうために、電力増幅器をオフにしなければならない。し かしながら、電力増幅器をオフにすることに先立って、フェーズロックループは ステップS62で150Hzの帯域幅すなわち狭帯域幅から1000Hzの帯域 幅すなわち広帯域幅に切り替えられる。ループの帯域幅が広くなればなるほどフ ェーズロックループが高速となりかつ外乱があればそれに影響される程度が小さ くなるために、フェーズロックループは広帯域幅に切り替えられる。点“B”で 、増幅器はステップS64において傾斜オフ動作される。前に述べたように、電 力増幅器が単純にオフにされる時に生じる恐れがある大きな周波数キックを回避 するように電力増幅器は単純にオフにされずに傾斜オフ動作される。電力増幅器 が傾斜オフ動作される時のラインの僅かな揺れは許容可能な周波数キック内に収 まる。更にまた、信号はこの時点で変調されていないために、信号は基本的には キャリアであり、キャリアはキャリア周波数から割り当てられた帯域幅のプラス あるいはマイナス2分の1だけ動かされることができ依然として帯域内に存在す る ことができる。 次いで、ステップS66で送信装置の制御ライン電圧がチャンネルBのライン のものに変更される。点“C”と点“D”との間に示されるように、傾斜の縁部 に僅かなオーバーシュートが存在し、これは基本的にはループ内の制動係数であ るが、このオーバーシュートは点“D”までには安定化する。点“D”の後に、 ステップS68でフェーズロックループの帯域幅が広帯域幅モードから狭帯域幅 モードに切り替えられる。正しい充電状態がコンデンサC2に与えられることが できるようにフェーズロックループの帯域幅モードが切り替えられる。この充電 状態がコンデンサC2に与えらている時に、制御ラインの電圧が変えられるが、 究極的に点“E”までに安定化する。点“D”と点“E”との間では送信が行な われないために、コンデンサC2での不正確な充電状態によつて生じる周波数キ ックは隣接無線チャンネルと干渉しない。ステップS70で、フェーズロックル ープは次いで点“E”および“F”間で広帯域幅モードに戻るように切り替えら れ、電力増幅器はステップS72で点“F”および“G”間で傾斜オン動作され る。電力増幅器が傾斜オン動作されておりかつフェーズロックループが広帯域幅 モードにあるために、周波数の暴れはうまく小さくされ、許容範囲内に収められ る。電力増幅器が傾斜オン動作された後に、フェーズロックループはステップS 74において点“G”および“H”間で広帯域幅モードから狭帯域幅モードに変 更され、ここでチャンネルBでの変調および送信がステップS76で開始するこ とができる。 現在開示された実施例は全ての点で図示のためのもので制限的なものではない と信じられる。この発明の適用範囲は上の記載ではなく添付の請求の範囲によっ て表され、その同等の意味および範囲内に入る全ての変更はそれに包含されるも のと意図される。
───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,DE, DK,ES,FI,FR,GB,GR,IE,IT,L U,MC,NL,PT,SE),OA(BF,BJ,CF ,CG,CI,CM,GA,GN,ML,MR,NE, SN,TD,TG),AP(GH,KE,LS,MW,S D,SZ,UG),EA(AM,AZ,BY,KG,KZ ,MD,RU,TJ,TM),AL,AM,AT,AU ,AZ,BA,BB,BG,BR,BY,CA,CH, CN,CU,CZ,DE,DK,EE,ES,FI,G B,GE,HU,IL,IS,JP,KE,KG,KP ,KR,KZ,LC,LK,LR,LS,LT,LU, LV,MD,MG,MK,MN,MW,MX,NO,N Z,PL,PT,RO,RU,SD,SE,SG,SI ,SK,TJ,TM,TR,TT,UA,UG,UZ, VN

Claims (1)

  1. 【特許請求の範囲】 1.隣接無線チャンネルでの好ましくない干渉の発生を回避するように、電圧 制御発振器とフェーズロックループと電力増幅器とで構成される無線送信装置を 初期化する方法において、 上記電圧制御発振器を動作可能化するステップと、 高速安定化を与えるために上記フェーズロックループを狭帯域幅から広帯域幅 に切り替えるステップと、 上記電力増幅器を最終電力レベルに滑らかに傾斜上昇動作させるステップと、 上記電力増幅器が実質的に上記最終電力レベルに達した後に上記フェーズロッ クループを上記広帯域幅から上記狭帯域幅に切り替えるステップと、 を具備する方法。 2.隣接無線チャンネルでの好ましくない干渉の発生を回避するように、電圧 制御発振器とフェーズロックループと電力増幅器とで構成される無線送信装置を 初期化する方法において、 上記電圧制御発振器を動作可能化するステップと、 高速安定化を与えるために上記フェーズロックループを狭帯域幅から広帯域幅 に切り替えるステップと、 上記フェーズロックループが安定化した後に、上記フェーズロックループを上 記広帯域幅から上記狭帯域幅に一時的に切り替え、その後狭モードループフィル タ容量での充電状態を修正するように上記広帯域幅に戻すようにするステップと 、 上記電力増幅器を最終電力レベルに滑らかに傾斜上昇動作させるステップと、 上記電力増幅器が実質的に上記最終電力レベルに達した後に上記フェーズロッ クループを上記広帯域幅から上記狭帯域幅に切り替え、その際に所望値からの周 波数の一時的な周回が上記ループフィルタコンデンザを変更することによって実 質的に減少されるようにするステップと、 を具備する方法。 3.フェーズロックループと電力増幅器とで構成される送信装置がオフにされ る時に隣接無線チャンネルでの好ましくない干渉を防止する方法において、 上記送信装置による情報の送信を停止するステップと、 上記フェーズロックループを狭帯域幅から広帯域幅に切り替えるステップと、 上記電力増幅器をある確立レベル以下の出力電力に滑らかに傾斜下降動作させ るステップと、 を具備する方法。 4.隣接無線チャンネルでの好ましくない干渉が回避されるようにした無線通 信チャンネル内でチャンネルを変更する方法において、 送信装置内のフェーズロックループを狭帯域幅から広帯域幅に切り替えるステ ップと、 ある確立レベル以下の出力電力に電力増幅器を傾斜オフ動作させるステップと 、 上記送信装置の制御ライン電圧を新たなチャンネルに対応する電圧に変更する ステップと、 狭モードループフィルタ容量での充電状態を修正するように上記フェーズロッ クループを上記広帯域幅から上記狭帯域幅に切り替えるステップと、 上記フェーズロックループを上記狭帯域幅から上記広帯域幅に切り替えるステ ップと、 上記電力増幅器を最終電力レベルに傾斜オン動作させるステップと、 上記フェーズロックループを上記広帯域幅から上記狭帯域幅に切り替えるステ ップと、 を具備する方法。 5.隣接無線チャンネルでの好ましくない干渉の発生を回避するように、電圧 制御発振器とフェーズロックループと電力増幅器とで構成される無線送信装置を 初期化する装置において、 上記電圧制御発振器を動作可能化する手段と、 高速安定化を与えるために上記フェーズロックループを狭帯域幅から広帯域幅 に切り替える手段と、 上記電力増幅器を最終電力レベルに滑らかに傾斜上昇動作させる手段と、 上記電力増幅器が実質的に上記最終電力レベルに達した後に上記フェーズロッ クループを上記広帯域幅から上記狭帯域幅に切り替える手段と、 を具備する装置。 6.請求項5記載の装置において、上記フェーズロックループは2つの主極を 含む低域フィルタを含んでおり、上記極の1つが有効とされるかあるいは無効と されることができるようにされた装置。 7.請求項6記載の装置において、上記切替手段は上記フェーズロックループ が上記狭帯域幅モードで動作する時に第2の極を上記低域フィルタに組み入れる ように切り替えるトランジスタであるような装置。 8.請求項6記載の装置において、上記切替手段は上記フェーズロックループ が上記広帯域幅モードで動作する時に第2の極を上記低域フィルタから取り外す ように切り替えるトランジスタであるような装置。 9.請求項7記載の装置において、上記フェーズロックループは、このフェー ズロックループが帯域幅モード間を切り替えられる時に生じる周波数キックを減 少するように上記トランジスタへの帯域幅制御信号を濾波する第2の低域フィル タを更に具備する装置。 10.隣接無線チャンネルでの好ましくない干渉が回避されるようにした無線 通信チャンネル内でチャンネルを変更する装置において、 送信装置内のフェーズロックループを狭帯域幅から広帯域幅に切り替える手段 と、 ある確立レベル以下の出力電力に電力増幅器を傾斜オフ動作させる手段と、 上記送信装置の制御ライン電圧を新たなチャンネルに対応する電圧に変更する 手段と、 狭モードループフィルタ容量での充電状態を修正するように上記フェーズロッ クループを上記広帯域幅から上記狭帯域幅に切り替える手段と、 上記フェーズロックループを上記狭帯域幅から上記広帯域幅に切り替える手段 と、 上記電力増幅器を最終電力レベルに傾斜オン動作させる手段と、 上記フェーズロックループを上記広帯域幅から上記狭帯域幅に切り替える手段 と、 を具備する装置。 11.請求項10記載の装置において、上記フェーズロックループは2つの極 を含む低域フィルタを含むようにされた装置。 12.請求項11記載の装置において、上記切替手段は上記フェーズロックル ープが上記狭帯域幅モードで動作する時に第2の極を上記低域フィルタに組み入 れるように切り替えるトランジスタであるような装置。 13.請求項11記載の装置において、上記切替手段は上記フェーズロックル ープが上記広帯域幅モードで動作する時に第2の極を上記低域フィルタから取り 外すように切り替えるトランジスタであるような装置。 14.請求項12記載の装置において、上記フェーズロックループは、このフ ェーズロックループが帯域幅モード間を切り替えられる時に生じる周波数キック を減少するように上記トランジスタへの帯域幅制御信号を濾波する第2の低域フ ィルタを更に具備する装置。 15.隣接無線チャンネルでの好ましくない干渉が回避されるようにした無線 通信チャンネル内でチャンネルを変更する方法において、 送信装置内のフェーズロックループを狭帯域幅から広帯域幅に切り替えるステ ップと、 ある確立レベル以下の出力電力レベルに電力増幅器を傾斜オフ動作させるステ ップと、 上記送信装置の制御ライン電圧を新たなチャンネルに対応する電圧に変更する ステップと、 上記電力増幅器を最終電力レベルに傾斜オン動作させるステップと、 上記フェーズロックループを上記広帯域幅から上記狭帯域幅に切り替えるステ ップと、 を具備する方法。
JP53816197A 1996-04-19 1997-04-17 送信シーケンス化 Expired - Lifetime JP3916002B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/634,723 1996-04-19
US08/634,723 US5802450A (en) 1996-04-19 1996-04-19 Transmit sequencing
PCT/US1997/006340 WO1997040586A1 (en) 1996-04-19 1997-04-17 Transmit sequencing

Publications (2)

Publication Number Publication Date
JP2000509221A true JP2000509221A (ja) 2000-07-18
JP3916002B2 JP3916002B2 (ja) 2007-05-16

Family

ID=24544962

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53816197A Expired - Lifetime JP3916002B2 (ja) 1996-04-19 1997-04-17 送信シーケンス化

Country Status (17)

Country Link
US (1) US5802450A (ja)
EP (1) EP0895674B1 (ja)
JP (1) JP3916002B2 (ja)
KR (1) KR100447070B1 (ja)
CN (1) CN1156992C (ja)
AU (1) AU727812B2 (ja)
BR (1) BR9708704A (ja)
CA (1) CA2251845C (ja)
DE (1) DE69706536T2 (ja)
DK (1) DK0895674T3 (ja)
EE (1) EE04075B1 (ja)
ES (1) ES2159858T3 (ja)
NO (1) NO984854L (ja)
PL (1) PL182699B1 (ja)
RU (1) RU2195769C2 (ja)
TR (1) TR199802103T2 (ja)
WO (1) WO1997040586A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009506665A (ja) * 2005-08-24 2009-02-12 クゥアルコム・インコーポレイテッド 同期および追跡動作モードを有する位相同期ループシステム
JP2011502403A (ja) * 2007-10-25 2011-01-20 クゥアルコム・インコーポレイテッド 位相ロック・ループにおけるvcoの動的バイアス印加

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6157271A (en) * 1998-11-23 2000-12-05 Motorola, Inc. Rapid tuning, low distortion digital direct modulation phase locked loop and method therefor
US6504437B1 (en) * 2001-06-26 2003-01-07 Agere Systems Inc. Low-noise, fast-lock phase-lock loop with “gearshifting” control
GB2389251B (en) 2002-05-31 2005-09-07 Hitachi Ltd A communication semiconductor integrated circuit, a wireless communication apparatus, and a loop gain calibration method
GB2412513B (en) * 2002-05-31 2006-03-08 Renesas Tech Corp Apparatus for radio telecommunication system and method of building up output power
GB2416254B (en) 2002-05-31 2006-06-28 Renesas Tech Corp Semiconductor integrated circuit for communication, radio-communications apparatus, and transmission starting method
GB2389253B (en) * 2002-05-31 2005-09-21 Hitachi Ltd Transmitter and semiconductor integrated circuit for communication
US8070224B2 (en) * 2005-04-20 2011-12-06 Audiovox Corporation Vehicle entertainment system incorporated within the armrest/console of a vehicle
US7539473B2 (en) * 2006-04-26 2009-05-26 International Business Machines Corporation Overshoot reduction in VCO calibration for serial link phase lock loop (PLL)
KR101578512B1 (ko) 2009-11-19 2015-12-18 삼성전자주식회사 Lc 탱크 필터를 포함하는 수신기
US11601156B2 (en) * 2020-07-06 2023-03-07 Mediatek Inc. Apparatus and methods for improved transmit power

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU828423A1 (ru) * 1979-02-22 1981-05-07 Московский Институт Радиотехники,Электроники И Автоматики Устройство фильтрации непрерывногоРАдиОСигНАлА C шиРОКОпОлОСНОй гАРМО-НичЕСКОй чАСТОТНОй МОдул циЕй
JPS5647131A (en) * 1979-09-27 1981-04-28 Toyo Commun Equip Co Ltd Transmitter with phase synchronization system
US4365211A (en) * 1980-10-31 1982-12-21 Westinghouse Electric Corp. Phase-locked loop with initialization loop
JPS58108832A (ja) * 1981-12-23 1983-06-29 Toshiba Corp 信号再生回路
US5175729A (en) * 1991-06-05 1992-12-29 Motorola, Inc. Radio with fast lock phase-locked loop
US5142246A (en) * 1991-06-19 1992-08-25 Telefonaktiebolaget L M Ericsson Multi-loop controlled VCO
US5438703A (en) * 1991-11-18 1995-08-01 Motorola, Inc. Radio with reduced frequency pull
US5498998A (en) * 1992-11-16 1996-03-12 Gehrke; James K. Method for adjusting the output frequency of a frequency synthesizer
JP2875472B2 (ja) * 1994-01-19 1999-03-31 日本無線株式会社 Pllシンセサイザ及びその制御方法
GB2289386B (en) * 1994-04-28 1998-12-30 Motorola Ltd Radio transmitter and method of control of transmit power increase
EP0684701B1 (en) * 1994-05-26 2005-01-12 Matsushita Electric Industrial Co., Ltd. Frequency synthesizer
US5499392A (en) * 1994-07-19 1996-03-12 Matsushita Communication Industrial Corporation Of America Filter having a variable response time for filtering an input signal
US5463351A (en) * 1994-09-29 1995-10-31 Motorola, Inc. Nested digital phase lock loop

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009506665A (ja) * 2005-08-24 2009-02-12 クゥアルコム・インコーポレイテッド 同期および追跡動作モードを有する位相同期ループシステム
JP2011502403A (ja) * 2007-10-25 2011-01-20 クゥアルコム・インコーポレイテッド 位相ロック・ループにおけるvcoの動的バイアス印加
JP2013062845A (ja) * 2007-10-25 2013-04-04 Qualcomm Inc 位相ロック・ループにおけるvcoの動的バイアス印加

Also Published As

Publication number Publication date
CN1222268A (zh) 1999-07-07
BR9708704A (pt) 1999-08-03
CA2251845A1 (en) 1997-10-30
WO1997040586A1 (en) 1997-10-30
DE69706536D1 (de) 2001-10-11
CA2251845C (en) 2004-03-02
PL329378A1 (en) 1999-03-29
US5802450A (en) 1998-09-01
RU2195769C2 (ru) 2002-12-27
EE9800344A (et) 1999-04-15
TR199802103T2 (en) 1999-01-18
DE69706536T2 (de) 2002-04-18
NO984854L (no) 1998-11-26
HK1021274A1 (en) 2000-06-02
AU727812B2 (en) 2000-12-21
EE04075B1 (et) 2003-06-16
NO984854D0 (no) 1998-10-16
DK0895674T3 (da) 2001-11-19
EP0895674B1 (en) 2001-09-05
PL182699B1 (pl) 2002-02-28
EP0895674A1 (en) 1999-02-10
KR20000010534A (ko) 2000-02-15
KR100447070B1 (ko) 2004-10-14
ES2159858T3 (es) 2001-10-16
AU2672097A (en) 1997-11-12
CN1156992C (zh) 2004-07-07
JP3916002B2 (ja) 2007-05-16

Similar Documents

Publication Publication Date Title
US6639474B2 (en) Adjustable oscillator
US6580329B2 (en) PLL bandwidth switching
US6140882A (en) Phase lock loop enabling smooth loop bandwidth switching
US7408419B2 (en) Sigma-delta fractional-N PLL with reduced frequency error
JP3001735B2 (ja) 位相同期ループ周波数シンセサイザ
JP2000509221A (ja) 送信シーケンス化
JP2003510899A (ja) Pllとデルタシグマ変調器とを有する無線転送器機構
JP2003517755A (ja) スイッチトキャパシタ抵抗器を用いたpllループ・フィルタ
DE19954255A1 (de) Phase Lock Loop und diesbezügliches Verfahren
GB2317279A (en) Frequency synthesisers
KR100306671B1 (ko) Pll신디사이저및그제어방법
JPH05304471A (ja) 走査レシーバ用改良型シンセサイザループフィルタ
US4546329A (en) Frequency synthesizers adaptive loop filter with compensation for transients
JPH06164382A (ja) 位相ロックループ
JP2842847B2 (ja) Pllシンセサイザ回路
RU98120708A (ru) Последовательность операций передатчика
KR100341622B1 (ko) 차동 차지펌프를 이용한 위상동기루프의 필터부
JP2003509889A (ja) 電圧制御発振器に対する制御電圧を固定する方法と装置
HK1021274B (en) Method and apparatus for initiating a radio transmission apparatus so as to avoid generating interference in neighboring channel
JPH07131340A (ja) Pll回路
JPS6298806A (ja) Fm変調器
KR20060116449A (ko) 이동 통신 단말기의 피엘엘 제어 방법
JPH0323702A (ja) Pll回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040416

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20060214

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20060627

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060725

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061018

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070109

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070201

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100216

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110216

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120216

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130216

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130216

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140216

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term