JP2000020004A - 画像表示装置 - Google Patents
画像表示装置Info
- Publication number
- JP2000020004A JP2000020004A JP10181240A JP18124098A JP2000020004A JP 2000020004 A JP2000020004 A JP 2000020004A JP 10181240 A JP10181240 A JP 10181240A JP 18124098 A JP18124098 A JP 18124098A JP 2000020004 A JP2000020004 A JP 2000020004A
- Authority
- JP
- Japan
- Prior art keywords
- display
- display device
- pixels
- image display
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/294—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
- G09G3/2944—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by varying the frequency of sustain pulses or the number of sustain pulses proportionally in each subfield of the whole frame
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0285—Improving the quality of display appearance using tables for spatial correction of display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/16—Calculation or use of calculated indices related to luminance levels in display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
(57)【要約】
【課題】 表示部の画素毎の特性ばらつきが大きい場合
でも、画像表示装置間の特性ばらつきを抑制できる画像
表示装置の提供。 【解決手段】 複数の画素を有する表示部20と、多階
調の画像表示を行う為に、前記画素の所定時間内の点灯
時間を制御する点灯制御手段5,16aと、点灯制御手
段5,16aが制御する点灯時間を補正する補正手段6
とを備える構成である。
でも、画像表示装置間の特性ばらつきを抑制できる画像
表示装置の提供。 【解決手段】 複数の画素を有する表示部20と、多階
調の画像表示を行う為に、前記画素の所定時間内の点灯
時間を制御する点灯制御手段5,16aと、点灯制御手
段5,16aが制御する点灯時間を補正する補正手段6
とを備える構成である。
Description
【0001】
【発明の属する技術分野】本発明は、多階調の画像表示
を行う為に画素の所定時間内の点灯時間を制御する、P
DP(Plasma Display Panel)又はLED(Light Emit
ting Diode)により形成されたディスプレイ・パネル等
を使用した画像表示装置の改良に関するものである。
を行う為に画素の所定時間内の点灯時間を制御する、P
DP(Plasma Display Panel)又はLED(Light Emit
ting Diode)により形成されたディスプレイ・パネル等
を使用した画像表示装置の改良に関するものである。
【0002】近年、PDP又はLED等を使用したフラ
ットパネルタイプの画像表示装置が、様々な分野におい
て実用化されている。この種の画像表示装置は、一般
に、各画素を所定時間(1フィールド期間)内に点灯さ
せる時間を制御することにより、多階調の画像表示を行
うように構成されている。
ットパネルタイプの画像表示装置が、様々な分野におい
て実用化されている。この種の画像表示装置は、一般
に、各画素を所定時間(1フィールド期間)内に点灯さ
せる時間を制御することにより、多階調の画像表示を行
うように構成されている。
【0003】図5は、特開平6−259033号公報に
開示されたこの種の画像表示装置の構成例を示すブロッ
ク図である。この画像表示装置は、PDPを使用してお
り、映像信号入力端子11に入力されたビデオ信号をデ
ィジタル信号に変換するA/D変換回路12と、A/D
変換回路12がディジタル信号に変換したビデオ信号
が、画像データとして所定の期間(例えば1フレーム期
間の1/30秒又は1/60秒)毎に交互に書き込まれ
るフレームメモリ13,14と、フレームメモリ13,
14から交互に読み出した画像データから、表示すべき
画素(ビット)の画像データを選択するビット選択回路
15とを備えている。
開示されたこの種の画像表示装置の構成例を示すブロッ
ク図である。この画像表示装置は、PDPを使用してお
り、映像信号入力端子11に入力されたビデオ信号をデ
ィジタル信号に変換するA/D変換回路12と、A/D
変換回路12がディジタル信号に変換したビデオ信号
が、画像データとして所定の期間(例えば1フレーム期
間の1/30秒又は1/60秒)毎に交互に書き込まれ
るフレームメモリ13,14と、フレームメモリ13,
14から交互に読み出した画像データから、表示すべき
画素(ビット)の画像データを選択するビット選択回路
15とを備えている。
【0004】この画像表示装置は、また、映像信号入力
端子11に入力されたビデオ信号から同期信号(例えば
水平同期信号及び垂直同期信号)を分離する同期信号分
離回路17と、同期信号分離回路17が分離した同期信
号に基づいて、A/D変換回路12、フレームメモリ1
3,14、ビット選択回路15及びその他各部にタイミ
ング信号を供給するタイミング信号出力回路18と、ビ
ット選択回路15が選択した画像データとタイミング信
号出力回路18からのタイミング信号とを与えられ、P
DPであるマトリックス型のディスプレイ・パネル20
に、消去用、書き込み用、アドレス用、スキャン用及び
サステイン(放電維持)用等の各パルス信号を出力する
Xドライバ16と、タイミング信号出力回路18からタ
イミング信号を与えられ、ディスプレイ・パネル20に
スキャン用のパルス信号を出力するYドライバ19とを
備えている。
端子11に入力されたビデオ信号から同期信号(例えば
水平同期信号及び垂直同期信号)を分離する同期信号分
離回路17と、同期信号分離回路17が分離した同期信
号に基づいて、A/D変換回路12、フレームメモリ1
3,14、ビット選択回路15及びその他各部にタイミ
ング信号を供給するタイミング信号出力回路18と、ビ
ット選択回路15が選択した画像データとタイミング信
号出力回路18からのタイミング信号とを与えられ、P
DPであるマトリックス型のディスプレイ・パネル20
に、消去用、書き込み用、アドレス用、スキャン用及び
サステイン(放電維持)用等の各パルス信号を出力する
Xドライバ16と、タイミング信号出力回路18からタ
イミング信号を与えられ、ディスプレイ・パネル20に
スキャン用のパルス信号を出力するYドライバ19とを
備えている。
【0005】以下に、このような構成の画像表示装置の
動作を説明する。映像信号入力端子11に入力されたビ
デオ信号は、A/D変換回路12によりディジタル信号
に変換され、画像データとして所定の期間毎に交互に、
フレームメモリ13,14に書き込まれる。ビット選択
回路15は、フレームメモリ13,14から交互に画像
データを読み出し、表示すべき画素の画像データを選択
してXドライバ16に与える。Xドライバ16は、ビッ
ト選択回路15からの画像データとタイミング信号出力
回路18からのタイミング信号とに基づき、消去用、書
き込み用、アドレス用、スキャン用及びサステイン用等
の各パルス信号を出力し、Yドライバ19が出力したス
キャン用パルス信号とにより、ディスプレイ・パネル2
0上にマトリックス表示を行う。
動作を説明する。映像信号入力端子11に入力されたビ
デオ信号は、A/D変換回路12によりディジタル信号
に変換され、画像データとして所定の期間毎に交互に、
フレームメモリ13,14に書き込まれる。ビット選択
回路15は、フレームメモリ13,14から交互に画像
データを読み出し、表示すべき画素の画像データを選択
してXドライバ16に与える。Xドライバ16は、ビッ
ト選択回路15からの画像データとタイミング信号出力
回路18からのタイミング信号とに基づき、消去用、書
き込み用、アドレス用、スキャン用及びサステイン用等
の各パルス信号を出力し、Yドライバ19が出力したス
キャン用パルス信号とにより、ディスプレイ・パネル2
0上にマトリックス表示を行う。
【0006】例えば、8ビット階調(256階調)表示
の場合、マトリックス型のディスプレイ・パネル20の
各画素について、図6に示すように、1画面表示期間と
しての1フィールド期間を、8個のサブフィールド期間
SF1,SF2,‥‥SF8に時分割し、時分割した各
サブフィールド期間SF1,SF2,‥‥SF8を更に
アドレス期間APと表示期間SPとに時分割している。
各サブフィールド期間SF1,SF2,‥‥SF8は、
1:2:4:‥‥:128の比率により重み付けされ、
例えば、単位当たりの重みの表示パルス(サステインパ
ルス;プラズマ放電を維持する為のパルス)数を2個と
すると、各サブフィールド期間SF1,SF2,‥‥S
F8の各表示パルス数は、2個、4個、8個、‥‥25
6個となる。
の場合、マトリックス型のディスプレイ・パネル20の
各画素について、図6に示すように、1画面表示期間と
しての1フィールド期間を、8個のサブフィールド期間
SF1,SF2,‥‥SF8に時分割し、時分割した各
サブフィールド期間SF1,SF2,‥‥SF8を更に
アドレス期間APと表示期間SPとに時分割している。
各サブフィールド期間SF1,SF2,‥‥SF8は、
1:2:4:‥‥:128の比率により重み付けされ、
例えば、単位当たりの重みの表示パルス(サステインパ
ルス;プラズマ放電を維持する為のパルス)数を2個と
すると、各サブフィールド期間SF1,SF2,‥‥S
F8の各表示パルス数は、2個、4個、8個、‥‥25
6個となる。
【0007】表示パルス数と画素の発光輝度とは略比例
する為、8個のサブフィールド期間SF1,SF2,‥
‥SF8から、発光輝度に応じたサブフィールド期間
(例えばSF1,SF3,SF5)を選択することによ
り、256階調の内のその発光輝度に応じた階調表示
(例えば256段階の階調表示の内の第8番目の階調表
示)を得ることができる時間、画素を点灯させることが
できる。
する為、8個のサブフィールド期間SF1,SF2,‥
‥SF8から、発光輝度に応じたサブフィールド期間
(例えばSF1,SF3,SF5)を選択することによ
り、256階調の内のその発光輝度に応じた階調表示
(例えば256段階の階調表示の内の第8番目の階調表
示)を得ることができる時間、画素を点灯させることが
できる。
【0008】ここで、各サブフィールド期間SF1,S
F2,‥‥SF8のアドレス期間APは、サブフィール
ド期間に関係なく一定(例えば1.5ms)であり、デ
ィスプレイ・パネル20の種類により決められる。各サ
ブフィールド期間において、各アドレス期間APでは、
先ず、ディスプレイ・パネル20の全面(全画素)に亘
って書き込みを行い、次に、画像データに従って消去放
電を行ってアドレスを行う。このアドレス期間APに続
く表示期間SPでは、上述したように、表示パルス数
(サステイン周波数)に応じて、各サブフィールド期間
毎に重み付けされた時間、画素を点灯又は消灯させる。
以上のように、この画像表示装置は、各画素の所定期間
内(例えば1フィールド期間の1/30秒又は1/60
秒)の点灯時間の制御を、表示パルス数(サステイン周
波数)に応じて行うことにより、多階調の画像表示を行
う。
F2,‥‥SF8のアドレス期間APは、サブフィール
ド期間に関係なく一定(例えば1.5ms)であり、デ
ィスプレイ・パネル20の種類により決められる。各サ
ブフィールド期間において、各アドレス期間APでは、
先ず、ディスプレイ・パネル20の全面(全画素)に亘
って書き込みを行い、次に、画像データに従って消去放
電を行ってアドレスを行う。このアドレス期間APに続
く表示期間SPでは、上述したように、表示パルス数
(サステイン周波数)に応じて、各サブフィールド期間
毎に重み付けされた時間、画素を点灯又は消灯させる。
以上のように、この画像表示装置は、各画素の所定期間
内(例えば1フィールド期間の1/30秒又は1/60
秒)の点灯時間の制御を、表示パルス数(サステイン周
波数)に応じて行うことにより、多階調の画像表示を行
う。
【0009】図7は、特開平9−244575号公報に
開示された画像表示装置の原理を示すブロック図であ
る。この画像表示装置は、PDPであるマトリックス型
のディスプレイ・パネル31と、ビデオ信号をディジタ
ル信号に変換して画像データを作成し、画像データの画
素(ビット)毎の輝度を設定する輝度設定手段33と、
画像データから、ディスプレイ・パネル31の1表示画
面における表示率DR、即ち、画面全体の点灯する画素
数とその点灯時間との乗算値の和の、最大値に対する割
合を算出し検出する表示率検出手段32と、ディスプレ
イ・パネル31の消費電力が過大とならないように、輝
度設定手段33が設定した輝度を補正変換する為の変換
テーブルを、表示率検出手段32が検出した表示率DR
に応じて選択し、輝度を補正変換する変換テーブル選択
手段34とを備えている。
開示された画像表示装置の原理を示すブロック図であ
る。この画像表示装置は、PDPであるマトリックス型
のディスプレイ・パネル31と、ビデオ信号をディジタ
ル信号に変換して画像データを作成し、画像データの画
素(ビット)毎の輝度を設定する輝度設定手段33と、
画像データから、ディスプレイ・パネル31の1表示画
面における表示率DR、即ち、画面全体の点灯する画素
数とその点灯時間との乗算値の和の、最大値に対する割
合を算出し検出する表示率検出手段32と、ディスプレ
イ・パネル31の消費電力が過大とならないように、輝
度設定手段33が設定した輝度を補正変換する為の変換
テーブルを、表示率検出手段32が検出した表示率DR
に応じて選択し、輝度を補正変換する変換テーブル選択
手段34とを備えている。
【0010】変換テーブル選択手段34が有する変換テ
ーブルは、ディスプレイ・パネル31の消費電力が過大
とならない予め測定してある表示率DRに基づき作成し
てある。この画像表示装置は、また、変換テーブル選択
手段34が補正変換した輝度に応じた表示パルス数(サ
ステイン周波数)を決定し、ディスプレイ・パネル31
に与えるサステイン周波数決定手段35とを備えてい
る。
ーブルは、ディスプレイ・パネル31の消費電力が過大
とならない予め測定してある表示率DRに基づき作成し
てある。この画像表示装置は、また、変換テーブル選択
手段34が補正変換した輝度に応じた表示パルス数(サ
ステイン周波数)を決定し、ディスプレイ・パネル31
に与えるサステイン周波数決定手段35とを備えてい
る。
【0011】このような構成の画像表示装置では、輝度
設定手段33が設定した画像データの画素毎の輝度を、
表示率検出手段32が検出した表示率DRに基づき、変
換テーブル選択手段34が、ディスプレイ・パネル31
の消費電力が過大とならないように補正し、サステイン
周波数決定手段35が、この補正した輝度に応じた表示
パルス数(サステイン周波数)を決定し、ディスプレイ
・パネル31に与える。ディスプレイ・パネル31は、
各画素の所定期間内の点灯時間の制御を、表示パルス数
に応じて行うことにより、多階調の画像表示を行う。そ
の他の動作は、上述した図5の画像表示装置と同様であ
る。
設定手段33が設定した画像データの画素毎の輝度を、
表示率検出手段32が検出した表示率DRに基づき、変
換テーブル選択手段34が、ディスプレイ・パネル31
の消費電力が過大とならないように補正し、サステイン
周波数決定手段35が、この補正した輝度に応じた表示
パルス数(サステイン周波数)を決定し、ディスプレイ
・パネル31に与える。ディスプレイ・パネル31は、
各画素の所定期間内の点灯時間の制御を、表示パルス数
に応じて行うことにより、多階調の画像表示を行う。そ
の他の動作は、上述した図5の画像表示装置と同様であ
る。
【0012】
【発明が解決しようとする課題】図7に示した画像表示
装置では、表示部(ディスプレイ・パネル31)の消費
電力が、表示画像の内容(表示率DR)に基づいて大き
くなったと判定されたときに、サステイン周波数を下げ
ることにより、画像表示装置としての消費電力が過大に
ならないように制御している。一方、PDP又はLED
で形成されたディスプレイ・パネル等の表示部では、表
示デバイスの特性ばらつきが大きく、この結果、画像表
示装置としての特性ばらつき、例えば消費電力のばらつ
きが大きくなる問題がある。
装置では、表示部(ディスプレイ・パネル31)の消費
電力が、表示画像の内容(表示率DR)に基づいて大き
くなったと判定されたときに、サステイン周波数を下げ
ることにより、画像表示装置としての消費電力が過大に
ならないように制御している。一方、PDP又はLED
で形成されたディスプレイ・パネル等の表示部では、表
示デバイスの特性ばらつきが大きく、この結果、画像表
示装置としての特性ばらつき、例えば消費電力のばらつ
きが大きくなる問題がある。
【0013】図7に示した画像表示装置では、画像表示
装置としての消費電力が過大にならないように制御する
ことはできるが、表示部の表示デバイスの特性ばらつき
による、画像表示装置としての消費電力のばらつきを抑
制することはできない問題があった。
装置としての消費電力が過大にならないように制御する
ことはできるが、表示部の表示デバイスの特性ばらつき
による、画像表示装置としての消費電力のばらつきを抑
制することはできない問題があった。
【0014】また、パーソナルコンピュータ等の映像出
力信号のリフレッシュレート、即ち、垂直同期信号周波
数は人間工学的見地から近年高域化が進んでおり、60
Hz以上の種々の周波数が存在している。ところで、P
DP等を使用した画像表示装置においてはリフレッシュ
レートに対応した数の画面を作成する、つまり、60H
zであれば60枚、75Hzであれば75枚の画面を作
成し表示する。1枚の画面内の表示率は60Hzの場合
も75Hzの場合も同じ(表示データが同じ場合)であ
るので、例えば1秒間の表示率を考えた場合、75Hz
のときの方が60Hzのときよりも表示率が大きくな
る。その結果、同じ表示データを表示していても、リフ
レッシュレートが高い方が消費電力が高くなる問題があ
った。
力信号のリフレッシュレート、即ち、垂直同期信号周波
数は人間工学的見地から近年高域化が進んでおり、60
Hz以上の種々の周波数が存在している。ところで、P
DP等を使用した画像表示装置においてはリフレッシュ
レートに対応した数の画面を作成する、つまり、60H
zであれば60枚、75Hzであれば75枚の画面を作
成し表示する。1枚の画面内の表示率は60Hzの場合
も75Hzの場合も同じ(表示データが同じ場合)であ
るので、例えば1秒間の表示率を考えた場合、75Hz
のときの方が60Hzのときよりも表示率が大きくな
る。その結果、同じ表示データを表示していても、リフ
レッシュレートが高い方が消費電力が高くなる問題があ
った。
【0015】本発明は、上述したような事情に鑑みてな
されたものであり、第1〜4,6,7発明では、表示部
の表示デバイスの特性ばらつきが大きい場合でも、画像
表示装置間の特性ばらつきを抑制できる画像表示装置を
提供することを目的とする。第5〜7発明では、消費電
力が入力信号のリフレッシュレートにより変化すること
を抑制することができる画像表示装置を提供することを
目的とする。
されたものであり、第1〜4,6,7発明では、表示部
の表示デバイスの特性ばらつきが大きい場合でも、画像
表示装置間の特性ばらつきを抑制できる画像表示装置を
提供することを目的とする。第5〜7発明では、消費電
力が入力信号のリフレッシュレートにより変化すること
を抑制することができる画像表示装置を提供することを
目的とする。
【0016】
【課題を解決するための手段】第1発明に係る画像表示
装置は、複数の画素を有する表示部と、多階調の画像表
示を行う為に、前記画素の所定時間内の点灯時間を制御
する点灯制御手段と、該点灯制御手段が制御する点灯時
間を補正する補正手段とを備えることを特徴とする。
装置は、複数の画素を有する表示部と、多階調の画像表
示を行う為に、前記画素の所定時間内の点灯時間を制御
する点灯制御手段と、該点灯制御手段が制御する点灯時
間を補正する補正手段とを備えることを特徴とする。
【0017】第2発明に係る画像表示装置は、表示部が
有する表示デバイスの特性のばらつきを示すばらつき情
報を記憶する記憶手段を更に備え、補正手段は、該記憶
手段が記憶したばらつき情報に基づき、点灯時間を補正
することを特徴とする。
有する表示デバイスの特性のばらつきを示すばらつき情
報を記憶する記憶手段を更に備え、補正手段は、該記憶
手段が記憶したばらつき情報に基づき、点灯時間を補正
することを特徴とする。
【0018】第3発明に係る画像表示装置は、記憶手段
が記憶するばらつき情報は、表示デバイスの消費電力の
ばらつきに関する情報であることを特徴とする。
が記憶するばらつき情報は、表示デバイスの消費電力の
ばらつきに関する情報であることを特徴とする。
【0019】第4発明に係る画像表示装置は、記憶手段
が記憶するばらつき情報は、表示デバイスの発光輝度の
ばらつきに関する情報であることを特徴とする。
が記憶するばらつき情報は、表示デバイスの発光輝度の
ばらつきに関する情報であることを特徴とする。
【0020】第5発明に係る画像表示装置は、複数の画
素を有する表示部と、多階調の画像表示を行う為に、前
記画素の所定時間内の点灯時間を制御する点灯制御手段
と、表示すべき画像信号のリフレッシュレートを検出す
る検出手段と、該検出手段が検出したリフレッシュレー
トに基づき、該点灯制御手段が制御する点灯時間を補正
する補正手段とを備えることを特徴とする。
素を有する表示部と、多階調の画像表示を行う為に、前
記画素の所定時間内の点灯時間を制御する点灯制御手段
と、表示すべき画像信号のリフレッシュレートを検出す
る検出手段と、該検出手段が検出したリフレッシュレー
トに基づき、該点灯制御手段が制御する点灯時間を補正
する補正手段とを備えることを特徴とする。
【0021】第6発明に係る画像表示装置は、表示部は
プラズマ・ディスプレイ・パネルであることを特徴とす
る。
プラズマ・ディスプレイ・パネルであることを特徴とす
る。
【0022】第7発明に係る画像表示装置は、表示部は
発光ダイオードにより構成されたディスプレイ・パネル
であることを特徴とする。
発光ダイオードにより構成されたディスプレイ・パネル
であることを特徴とする。
【0023】
【発明の実施の形態】以下に、本発明をその実施の形態
を示す図面を参照しながら説明する。 実施の形態1.図1は、本発明に係る画像表示装置の実
施の形態1の構成を示すブロック図である。この画像表
示装置は、PDPであるマトリックス型のディスプレイ
・パネル20と、映像信号入力端子11に入力されたビ
デオ信号をディジタル信号に変換するA/D変換回路1
2と、A/D変換回路12がディジタル信号に変換した
ビデオ信号が、画像データとして所定の期間(例えば1
フレーム期間の1/30秒又は1/60秒)毎に交互に
書き込まれるフレームメモリ13,14と、フレームメ
モリ13,14から交互に読み出した画像データから、
表示すべき画素(ビット)の画像データを選択出力する
ビット選択回路15とを備えている。
を示す図面を参照しながら説明する。 実施の形態1.図1は、本発明に係る画像表示装置の実
施の形態1の構成を示すブロック図である。この画像表
示装置は、PDPであるマトリックス型のディスプレイ
・パネル20と、映像信号入力端子11に入力されたビ
デオ信号をディジタル信号に変換するA/D変換回路1
2と、A/D変換回路12がディジタル信号に変換した
ビデオ信号が、画像データとして所定の期間(例えば1
フレーム期間の1/30秒又は1/60秒)毎に交互に
書き込まれるフレームメモリ13,14と、フレームメ
モリ13,14から交互に読み出した画像データから、
表示すべき画素(ビット)の画像データを選択出力する
ビット選択回路15とを備えている。
【0024】この画像表示装置は、また、画像データか
ら、ディスプレイ・パネル20の1表示画面における表
示率DR、即ち、画面全体の点灯する画素数とその点灯
時間との乗算値の和の、最大値に対する割合を算出し検
出する表示率検出手段2と、ディスプレイ・パネル20
の消費電力が過大とならないように、ビット選択回路1
5が出力した画像データの輝度を補正変換する為の変換
テーブルを、表示率検出手段2が検出した表示率DRに
応じて選択し、輝度を補正変換する変換テーブル4とを
備えている。変換テーブル4は、ディスプレイ・パネル
20の消費電力が過大とならない予め測定してある表示
率DRに基づき作成してある。
ら、ディスプレイ・パネル20の1表示画面における表
示率DR、即ち、画面全体の点灯する画素数とその点灯
時間との乗算値の和の、最大値に対する割合を算出し検
出する表示率検出手段2と、ディスプレイ・パネル20
の消費電力が過大とならないように、ビット選択回路1
5が出力した画像データの輝度を補正変換する為の変換
テーブルを、表示率検出手段2が検出した表示率DRに
応じて選択し、輝度を補正変換する変換テーブル4とを
備えている。変換テーブル4は、ディスプレイ・パネル
20の消費電力が過大とならない予め測定してある表示
率DRに基づき作成してある。
【0025】この画像表示装置は、また、予め測定され
たディスプレイ・パネル20の個体毎の特性のばらつき
である、表示デバイスの消費電力のばらつきを示すばら
つき情報を記憶する特性ばらつき情報記憶手段6と、変
換テーブル4が補正変換した輝度と特性ばらつき情報記
憶手段6(記憶手段)が記憶する消費電力のばらつき情
報とに応じた画素毎の表示パルス数(サステイン周波
数)を決定し出力するサステイン周波数決定手段5(点
灯制御手段、補正手段)とを備えている。
たディスプレイ・パネル20の個体毎の特性のばらつき
である、表示デバイスの消費電力のばらつきを示すばら
つき情報を記憶する特性ばらつき情報記憶手段6と、変
換テーブル4が補正変換した輝度と特性ばらつき情報記
憶手段6(記憶手段)が記憶する消費電力のばらつき情
報とに応じた画素毎の表示パルス数(サステイン周波
数)を決定し出力するサステイン周波数決定手段5(点
灯制御手段、補正手段)とを備えている。
【0026】画素毎の消費電力のばらつき情報は以下に
より作成し記憶させる。例えば、製造組立が終了した時
点で、標準のサステイン周波数f0 によりこの画像表示
装置を駆動し、そのときのプラズマ・ディスプレイ・パ
ネルの消費電力P1 を測定し、測定された消費電力P1
と予め定められている消費電力P0 との比較を行い、予
め定められている消費電力P0 より大きい場合には、そ
の画素のサステイン周波数を減少させ、消費電力がP0
になるサステイン周波数f1 を求める。また、予め定め
られている消費電力P0 より小さい場合には、必要であ
ればその画素のサステイン周波数を増大させ、消費電力
がP0 になるサステイン周波数f1 * を求める。この結
果、得られる画素毎のΔf=f1 (orf1 * )−f0
に関する情報、例えば補正係数k=f1 (orf1 * )
/f0 を算出し、表示デバイスの消費電力のばらつき情
報として、特性ばらつき情報記憶手段6に記憶させる。
より作成し記憶させる。例えば、製造組立が終了した時
点で、標準のサステイン周波数f0 によりこの画像表示
装置を駆動し、そのときのプラズマ・ディスプレイ・パ
ネルの消費電力P1 を測定し、測定された消費電力P1
と予め定められている消費電力P0 との比較を行い、予
め定められている消費電力P0 より大きい場合には、そ
の画素のサステイン周波数を減少させ、消費電力がP0
になるサステイン周波数f1 を求める。また、予め定め
られている消費電力P0 より小さい場合には、必要であ
ればその画素のサステイン周波数を増大させ、消費電力
がP0 になるサステイン周波数f1 * を求める。この結
果、得られる画素毎のΔf=f1 (orf1 * )−f0
に関する情報、例えば補正係数k=f1 (orf1 * )
/f0 を算出し、表示デバイスの消費電力のばらつき情
報として、特性ばらつき情報記憶手段6に記憶させる。
【0027】この画像表示装置は、また、映像信号入力
端子11に入力されたビデオ信号から同期信号(例えば
水平同期信号及び垂直同期信号)を分離する同期信号分
離回路17と、同期信号分離回路17が分離した同期信
号に基づいて、A/D変換回路12、フレームメモリ1
3,14、ビット選択回路15、特性ばらつき情報記憶
手段6及びその他各部にタイミング信号を供給するタイ
ミング信号出力回路18と、サステイン周波数決定手段
5が決定し出力したサステイン周波数とタイミング信号
出力回路18からのタイミング信号とを与えられ、ディ
スプレイ・パネル20に、消去用、書き込み用、アドレ
ス用、スキャン用及びサステイン(放電維持)用等の各
パルス信号を出力するXドライバ16a(点灯制御手
段)と、タイミング信号出力回路18からタイミング信
号を与えられ、ディスプレイ・パネル20にスキャン用
のパルス信号を出力するYドライバ19とを備えてい
る。
端子11に入力されたビデオ信号から同期信号(例えば
水平同期信号及び垂直同期信号)を分離する同期信号分
離回路17と、同期信号分離回路17が分離した同期信
号に基づいて、A/D変換回路12、フレームメモリ1
3,14、ビット選択回路15、特性ばらつき情報記憶
手段6及びその他各部にタイミング信号を供給するタイ
ミング信号出力回路18と、サステイン周波数決定手段
5が決定し出力したサステイン周波数とタイミング信号
出力回路18からのタイミング信号とを与えられ、ディ
スプレイ・パネル20に、消去用、書き込み用、アドレ
ス用、スキャン用及びサステイン(放電維持)用等の各
パルス信号を出力するXドライバ16a(点灯制御手
段)と、タイミング信号出力回路18からタイミング信
号を与えられ、ディスプレイ・パネル20にスキャン用
のパルス信号を出力するYドライバ19とを備えてい
る。
【0028】以下に、このような構成の画像表示装置の
動作を説明する。映像信号入力端子11に入力されたビ
デオ信号は、A/D変換回路12によりディジタル信号
に変換され、画像データとして所定の期間毎に交互に、
フレームメモリ13,14に書き込まれる。ビット選択
回路15は、フレームメモリ13,14から交互に画像
データを読み出し、表示すべき画素の画像データを選択
して変換テーブル4に与える。変換テーブル4は、ディ
スプレイ・パネル20の消費電力が過大とならないよう
に、画像データの輝度を補正変換する為の変換テーブル
を、表示率検出手段2が検出した表示率DRに応じて選
択し、与えられた輝度を補正変換し出力する。
動作を説明する。映像信号入力端子11に入力されたビ
デオ信号は、A/D変換回路12によりディジタル信号
に変換され、画像データとして所定の期間毎に交互に、
フレームメモリ13,14に書き込まれる。ビット選択
回路15は、フレームメモリ13,14から交互に画像
データを読み出し、表示すべき画素の画像データを選択
して変換テーブル4に与える。変換テーブル4は、ディ
スプレイ・パネル20の消費電力が過大とならないよう
に、画像データの輝度を補正変換する為の変換テーブル
を、表示率検出手段2が検出した表示率DRに応じて選
択し、与えられた輝度を補正変換し出力する。
【0029】サステイン周波数決定手段5は、変換テー
ブル4が出力した表示すべき画素の輝度と、特性ばらつ
き情報記憶手段6が記憶している表示すべき画素の補正
係数kとに基づき、表示すべき画素の表示パルス数(サ
ステイン周波数)を決定し出力する。Xドライバ16a
は、サステイン周波数決定手段5からのサステイン周波
数とタイミング信号出力回路18からのタイミング信号
とに基づき、消去用、書き込み用、アドレス用、スキャ
ン用及びサステイン用等の各パルス信号を出力し、Yド
ライバ19が出力したスキャン用パルス信号とにより、
ディスプレイ・パネル20上にマトリックス表示を行
う。
ブル4が出力した表示すべき画素の輝度と、特性ばらつ
き情報記憶手段6が記憶している表示すべき画素の補正
係数kとに基づき、表示すべき画素の表示パルス数(サ
ステイン周波数)を決定し出力する。Xドライバ16a
は、サステイン周波数決定手段5からのサステイン周波
数とタイミング信号出力回路18からのタイミング信号
とに基づき、消去用、書き込み用、アドレス用、スキャ
ン用及びサステイン用等の各パルス信号を出力し、Yド
ライバ19が出力したスキャン用パルス信号とにより、
ディスプレイ・パネル20上にマトリックス表示を行
う。
【0030】例えば、8ビット階調(256階調)表示
の場合、マトリックス型のディスプレイ・パネル20の
各画素について、図6に示すように、1画面表示期間と
しての1フィールド期間を、8個のサブフィールド期間
SF1,SF2,‥‥SF8に時分割し、時分割した各
サブフィールド期間SF1,SF2,‥‥SF8を更に
アドレス期間APと表示期間SPとに時分割する。各サ
ブフィールド期間SF1,SF2,‥‥SF8は、1:
2:4:‥‥:128の比率により重み付けされ、例え
ば、単位当たりの重みの表示パルス(サステインパル
ス;プラズマ放電を維持する為のパルス)数を2個とす
ると、各サブフィールド期間SF1,SF2,‥‥SF
8の各表示パルス数は、2個、4個、8個、‥‥256
個となる。
の場合、マトリックス型のディスプレイ・パネル20の
各画素について、図6に示すように、1画面表示期間と
しての1フィールド期間を、8個のサブフィールド期間
SF1,SF2,‥‥SF8に時分割し、時分割した各
サブフィールド期間SF1,SF2,‥‥SF8を更に
アドレス期間APと表示期間SPとに時分割する。各サ
ブフィールド期間SF1,SF2,‥‥SF8は、1:
2:4:‥‥:128の比率により重み付けされ、例え
ば、単位当たりの重みの表示パルス(サステインパル
ス;プラズマ放電を維持する為のパルス)数を2個とす
ると、各サブフィールド期間SF1,SF2,‥‥SF
8の各表示パルス数は、2個、4個、8個、‥‥256
個となる。
【0031】表示パルス数と画素の発光輝度とは略比例
する為、8個のサブフィールド期間SF1,SF2,‥
‥SF8から、発光輝度に応じたサブフィールド期間
(例えばSF1,SF3,SF5)を選択することによ
り、256階調の内のその発光輝度に応じた階調表示
(例えば256段階の階調表示の内の第8番目の階調表
示)を得ることができる時間、画素を点灯させることが
できる。
する為、8個のサブフィールド期間SF1,SF2,‥
‥SF8から、発光輝度に応じたサブフィールド期間
(例えばSF1,SF3,SF5)を選択することによ
り、256階調の内のその発光輝度に応じた階調表示
(例えば256段階の階調表示の内の第8番目の階調表
示)を得ることができる時間、画素を点灯させることが
できる。
【0032】ここで、各サブフィールド期間SF1,S
F2,‥‥SF8のアドレス期間APは、サブフィール
ド期間に関係なく一定(例えば1.5ms)であり、デ
ィスプレイ・パネル20の種類により決められる。各サ
ブフィールド期間において、各アドレス期間APでは、
先ず、ディスプレイ・パネル20の全面(全画素)に亘
って書き込みを行い、次に、画像データに従って消去放
電を行ってアドレスを行う。このアドレス期間APに続
く表示期間SPでは、上述したように、表示パルス数
(サステイン周波数)に応じて、各サブフィールド期間
毎に重み付けされた時間、画素を点灯又は消灯させる。
F2,‥‥SF8のアドレス期間APは、サブフィール
ド期間に関係なく一定(例えば1.5ms)であり、デ
ィスプレイ・パネル20の種類により決められる。各サ
ブフィールド期間において、各アドレス期間APでは、
先ず、ディスプレイ・パネル20の全面(全画素)に亘
って書き込みを行い、次に、画像データに従って消去放
電を行ってアドレスを行う。このアドレス期間APに続
く表示期間SPでは、上述したように、表示パルス数
(サステイン周波数)に応じて、各サブフィールド期間
毎に重み付けされた時間、画素を点灯又は消灯させる。
【0033】尚、特性ばらつき情報記憶手段6が記憶し
ている補正係数kは、図2に示すように、変換テーブル
4a(補正手段)が参照する為のデータとしても良い。
つまり、表示率DRと補正係数kとからサステイン周波
数を決定する為のデータを変換テーブル4aに格納して
おき、サステイン周波数決定手段5aは、この変換テー
ブル4aからのサステイン周波数を決定する為のデータ
に基づきサステイン周波数を決定し出力する。この場合
も同様の効果が得られる。
ている補正係数kは、図2に示すように、変換テーブル
4a(補正手段)が参照する為のデータとしても良い。
つまり、表示率DRと補正係数kとからサステイン周波
数を決定する為のデータを変換テーブル4aに格納して
おき、サステイン周波数決定手段5aは、この変換テー
ブル4aからのサステイン周波数を決定する為のデータ
に基づきサステイン周波数を決定し出力する。この場合
も同様の効果が得られる。
【0034】また、特性ばらつき情報記憶手段6が記憶
する特性ばらつき情報が、表示デバイスの輝度のばらつ
きを示す情報である場合も同様にすることができる。表
示デバイスの輝度のばらつき情報は以下により作成し記
憶させる。例えば、製造組立が終了した時点で、標準の
サステイン周波数f0 によりこの画像表示装置を駆動
し、そのときの表示デバイスの輝度B1 を測定し、測定
された輝度B1と予め定められている輝度B0 との比較
を行い、予め定められている輝度B0 より大きい場合に
は、その画素のサステイン周波数を減少させ、輝度がB
0 になるサステイン周波数f1 を求める。また、予め定
められている輝度B0 より小さい場合には、その画素の
サステイン周波数を増大させ、輝度がB0 になるサステ
イン周波数f1 * を求める。
する特性ばらつき情報が、表示デバイスの輝度のばらつ
きを示す情報である場合も同様にすることができる。表
示デバイスの輝度のばらつき情報は以下により作成し記
憶させる。例えば、製造組立が終了した時点で、標準の
サステイン周波数f0 によりこの画像表示装置を駆動
し、そのときの表示デバイスの輝度B1 を測定し、測定
された輝度B1と予め定められている輝度B0 との比較
を行い、予め定められている輝度B0 より大きい場合に
は、その画素のサステイン周波数を減少させ、輝度がB
0 になるサステイン周波数f1 を求める。また、予め定
められている輝度B0 より小さい場合には、その画素の
サステイン周波数を増大させ、輝度がB0 になるサステ
イン周波数f1 * を求める。
【0035】この結果、得られる画素毎のΔf=f
1 (orf1 * )−f0 に関する情報、例えば補正係数
p=f1 (orf1 * )/f0 を算出し、表示デバイス
の輝度のばらつき情報として、特性ばらつき情報記憶手
段6に記憶させる。その他の構成及び動作は、上述した
消費電力の場合と同様であり、結果として、輝度ばらつ
きの小さい画像表示装置を提供することができる。
1 (orf1 * )−f0 に関する情報、例えば補正係数
p=f1 (orf1 * )/f0 を算出し、表示デバイス
の輝度のばらつき情報として、特性ばらつき情報記憶手
段6に記憶させる。その他の構成及び動作は、上述した
消費電力の場合と同様であり、結果として、輝度ばらつ
きの小さい画像表示装置を提供することができる。
【0036】実施の形態2.図3は、本発明に係る画像
表示装置の実施の形態2の構成を示すブロック図であ
る。この画像表示装置は、PDPであるマトリックス型
のディスプレイ・パネル20と、映像信号入力端子11
に入力されたビデオ信号をディジタル信号に変換するA
/D変換回路12と、A/D変換回路12がディジタル
信号に変換したビデオ信号が、画像データとして所定の
期間(例えば1フレーム期間の1/30秒又は1/60
秒)毎に交互に書き込まれるフレームメモリ13,14
と、フレームメモリ13,14から交互に読み出した画
像データから、表示すべき画素(ビット)の画像データ
を選択出力するビット選択回路15とを備えている。
表示装置の実施の形態2の構成を示すブロック図であ
る。この画像表示装置は、PDPであるマトリックス型
のディスプレイ・パネル20と、映像信号入力端子11
に入力されたビデオ信号をディジタル信号に変換するA
/D変換回路12と、A/D変換回路12がディジタル
信号に変換したビデオ信号が、画像データとして所定の
期間(例えば1フレーム期間の1/30秒又は1/60
秒)毎に交互に書き込まれるフレームメモリ13,14
と、フレームメモリ13,14から交互に読み出した画
像データから、表示すべき画素(ビット)の画像データ
を選択出力するビット選択回路15とを備えている。
【0037】この画像表示装置は、また、画像データか
ら、ディスプレイ・パネル20の1表示画面における表
示率DR、即ち、画面全体の点灯する画素数とその点灯
時間との乗算値の和の、最大値に対する割合を算出し検
出する表示率検出手段2と、ディスプレイ・パネル20
の消費電力が過大とならないように、ビット選択回路1
5が出力した画像データの輝度を補正変換する為の変換
テーブルを、表示率検出手段2が検出した表示率DRに
応じて選択し、輝度を補正変換する変換テーブル4とを
備えている。変換テーブル4は、ディスプレイ・パネル
20の消費電力が過大とならない予め測定してある表示
率DRに基づき作成してある。
ら、ディスプレイ・パネル20の1表示画面における表
示率DR、即ち、画面全体の点灯する画素数とその点灯
時間との乗算値の和の、最大値に対する割合を算出し検
出する表示率検出手段2と、ディスプレイ・パネル20
の消費電力が過大とならないように、ビット選択回路1
5が出力した画像データの輝度を補正変換する為の変換
テーブルを、表示率検出手段2が検出した表示率DRに
応じて選択し、輝度を補正変換する変換テーブル4とを
備えている。変換テーブル4は、ディスプレイ・パネル
20の消費電力が過大とならない予め測定してある表示
率DRに基づき作成してある。
【0038】この画像表示装置は、また、映像信号入力
端子11に入力されたビデオ信号から同期信号(例えば
水平同期信号及び垂直同期信号)を分離する同期信号分
離回路17と、同期信号分離回路17が分離した同期信
号に基づいて、A/D変換回路12、フレームメモリ1
3,14、ビット選択回路15、特性ばらつき情報記憶
手段6及びその他各部にタイミング信号を供給するタイ
ミング信号出力回路18と、タイミング信号出力回路1
8からのタイミング信号(垂直同期信号)に基づき、ビ
デオ信号のリフレッシュレート、即ち、垂直同期信号周
波数を検出するリフレッシュレート検出手段7(検出手
段)と、変換テーブル4が補正変換した輝度とリフレッ
シュレート検出手段7が検出したリフレッシュレートと
に応じた画素毎の表示パルス数(サステイン周波数)を
決定し出力するサステイン周波数決定手段5(点灯制御
手段、補正手段)とを備えている。
端子11に入力されたビデオ信号から同期信号(例えば
水平同期信号及び垂直同期信号)を分離する同期信号分
離回路17と、同期信号分離回路17が分離した同期信
号に基づいて、A/D変換回路12、フレームメモリ1
3,14、ビット選択回路15、特性ばらつき情報記憶
手段6及びその他各部にタイミング信号を供給するタイ
ミング信号出力回路18と、タイミング信号出力回路1
8からのタイミング信号(垂直同期信号)に基づき、ビ
デオ信号のリフレッシュレート、即ち、垂直同期信号周
波数を検出するリフレッシュレート検出手段7(検出手
段)と、変換テーブル4が補正変換した輝度とリフレッ
シュレート検出手段7が検出したリフレッシュレートと
に応じた画素毎の表示パルス数(サステイン周波数)を
決定し出力するサステイン周波数決定手段5(点灯制御
手段、補正手段)とを備えている。
【0039】この画像表示装置は、また、サステイン周
波数決定手段5が決定し出力したサステイン周波数とタ
イミング信号出力回路18からのタイミング信号とを与
えられ、ディスプレイ・パネル20に、消去用、書き込
み用、アドレス用、スキャン用及びサステイン(放電維
持)用等の各パルス信号を出力するXドライバ16a
と、タイミング信号出力回路18からタイミング信号を
与えられ、ディスプレイ・パネル20にスキャン用のパ
ルス信号を出力するYドライバ19とを備えている。
波数決定手段5が決定し出力したサステイン周波数とタ
イミング信号出力回路18からのタイミング信号とを与
えられ、ディスプレイ・パネル20に、消去用、書き込
み用、アドレス用、スキャン用及びサステイン(放電維
持)用等の各パルス信号を出力するXドライバ16a
と、タイミング信号出力回路18からタイミング信号を
与えられ、ディスプレイ・パネル20にスキャン用のパ
ルス信号を出力するYドライバ19とを備えている。
【0040】以下に、このような構成の画像表示装置の
動作を説明する。サステイン周波数決定手段5は、変換
テーブル4が出力した表示すべき画素の輝度と、リフレ
ッシュレート検出手段7が検出したリフレッシュレート
とに基づき、表示すべき画素の表示パルス数(サステイ
ン周波数)を決定し出力する。
動作を説明する。サステイン周波数決定手段5は、変換
テーブル4が出力した表示すべき画素の輝度と、リフレ
ッシュレート検出手段7が検出したリフレッシュレート
とに基づき、表示すべき画素の表示パルス数(サステイ
ン周波数)を決定し出力する。
【0041】このとき、リフレッシュレート検出手段7
は、例えば、垂直同期信号からリフレッシュレートが7
5Hzであることを検出すると、リフレッシュレート補
正係数γ=75Hz/60Hzを算出し、サステイン周
波数決定手段5に与える。サステイン周波数決定手段5
は、変換テーブル4が出力した表示すべき画素の輝度か
ら求めたサステイン周波数に、リフレッシュレート検出
手段7から与えられたリフレッシュレート補正係数γの
逆数1/γを乗じて最終的なサステイン周波数を決定
し、Xドライバ16aに与える。
は、例えば、垂直同期信号からリフレッシュレートが7
5Hzであることを検出すると、リフレッシュレート補
正係数γ=75Hz/60Hzを算出し、サステイン周
波数決定手段5に与える。サステイン周波数決定手段5
は、変換テーブル4が出力した表示すべき画素の輝度か
ら求めたサステイン周波数に、リフレッシュレート検出
手段7から与えられたリフレッシュレート補正係数γの
逆数1/γを乗じて最終的なサステイン周波数を決定
し、Xドライバ16aに与える。
【0042】Xドライバ16aは、サステイン周波数決
定手段5からのサステイン周波数とタイミング信号出力
回路18からのタイミング信号とに基づき、消去用、書
き込み用、アドレス用、スキャン用及びサステイン用等
の各パルス信号を出力し、Yドライバ19が出力したス
キャン用パルス信号とにより、ディスプレイ・パネル2
0上にマトリックス表示を行う。この結果、ディスプレ
イ・パネル20の消費電力は、略リフレッシュレートが
60Hzであるときの値に維持できる。従って、リフレ
ッシュレートが異なったときの消費電力の変動を低減で
きる画像表示装置を提供することができる。その他の動
作は、実施の形態1で説明した画像表示装置の動作と同
様であるので、説明を省略する。
定手段5からのサステイン周波数とタイミング信号出力
回路18からのタイミング信号とに基づき、消去用、書
き込み用、アドレス用、スキャン用及びサステイン用等
の各パルス信号を出力し、Yドライバ19が出力したス
キャン用パルス信号とにより、ディスプレイ・パネル2
0上にマトリックス表示を行う。この結果、ディスプレ
イ・パネル20の消費電力は、略リフレッシュレートが
60Hzであるときの値に維持できる。従って、リフレ
ッシュレートが異なったときの消費電力の変動を低減で
きる画像表示装置を提供することができる。その他の動
作は、実施の形態1で説明した画像表示装置の動作と同
様であるので、説明を省略する。
【0043】尚、リフレッシュレート検出手段7が算出
するリフレッシュレート補正係数γは、図4に示すよう
に、変換テーブル4b(補正手段)が参照する為のデー
タとしても良い。つまり、1表示画面内の表示率DRと
リフレッシュレート補正係数γとからサステイン周波数
を決定する為のデータを変換テーブル4bに格納してお
き、サステイン周波数決定手段5bは、この変換テーブ
ル4からのサステイン周波数を決定する為のデータに基
づきサステイン周波数を決定し出力する。この場合も同
様の効果が得られる。尚、上述した実施の形態1,2で
は、ディスプレイ・パネル20(表示部)がPDPであ
る場合について説明したが、LEDで形成したディスプ
レイ・パネルの場合においても同様であることは言うま
でもない。
するリフレッシュレート補正係数γは、図4に示すよう
に、変換テーブル4b(補正手段)が参照する為のデー
タとしても良い。つまり、1表示画面内の表示率DRと
リフレッシュレート補正係数γとからサステイン周波数
を決定する為のデータを変換テーブル4bに格納してお
き、サステイン周波数決定手段5bは、この変換テーブ
ル4からのサステイン周波数を決定する為のデータに基
づきサステイン周波数を決定し出力する。この場合も同
様の効果が得られる。尚、上述した実施の形態1,2で
は、ディスプレイ・パネル20(表示部)がPDPであ
る場合について説明したが、LEDで形成したディスプ
レイ・パネルの場合においても同様であることは言うま
でもない。
【0044】
【発明の効果】第1発明に係る画像表示装置によれば、
多階調の画像表示を行う為に、点灯制御手段が、表示部
が有する画素の所定時間内の点灯時間を制御し、補正手
段が、その制御する点灯時間を補正するので、表示部の
表示デバイスの特性ばらつきが大きい場合でも、画像表
示装置間の特性ばらつきを抑制することができる。
多階調の画像表示を行う為に、点灯制御手段が、表示部
が有する画素の所定時間内の点灯時間を制御し、補正手
段が、その制御する点灯時間を補正するので、表示部の
表示デバイスの特性ばらつきが大きい場合でも、画像表
示装置間の特性ばらつきを抑制することができる。
【0045】第2発明に係る画像表示装置によれば、記
憶手段が、表示部を構成する表示デバイスの特性のばら
つきを示すばらつき情報を記憶し、補正手段が、その記
憶したばらつき情報に基づき、点灯時間を補正するの
で、表示部の画素毎の特性ばらつきが大きい場合でも、
画像表示装置間の特性ばらつきを抑制することができ
る。
憶手段が、表示部を構成する表示デバイスの特性のばら
つきを示すばらつき情報を記憶し、補正手段が、その記
憶したばらつき情報に基づき、点灯時間を補正するの
で、表示部の画素毎の特性ばらつきが大きい場合でも、
画像表示装置間の特性ばらつきを抑制することができ
る。
【0046】第3発明に係る画像表示装置によれば、記
憶手段が、表示部を構成する表示デバイスの消費電力の
ばらつきを示すばらつき情報を記憶し、補正手段が、そ
の記憶した消費電力のばらつき情報に基づき、点灯時間
を補正するので、表示部の画素毎の消費電力の特性ばら
つきが大きい場合でも、画像表示装置間の消費電力の特
性ばらつきを抑制することができる。
憶手段が、表示部を構成する表示デバイスの消費電力の
ばらつきを示すばらつき情報を記憶し、補正手段が、そ
の記憶した消費電力のばらつき情報に基づき、点灯時間
を補正するので、表示部の画素毎の消費電力の特性ばら
つきが大きい場合でも、画像表示装置間の消費電力の特
性ばらつきを抑制することができる。
【0047】第4発明に係る画像表示装置によれば、記
憶手段が、表示部を構成する表示デバイスの発光輝度の
ばらつきを示すばらつき情報を記憶し、補正手段が、そ
の記憶した発光輝度のばらつき情報に基づき、点灯時間
を補正するので、表示部の画素毎の発光輝度の特性ばら
つきが大きい場合でも、画像表示装置間の発光輝度の特
性ばらつきを抑制することができる。
憶手段が、表示部を構成する表示デバイスの発光輝度の
ばらつきを示すばらつき情報を記憶し、補正手段が、そ
の記憶した発光輝度のばらつき情報に基づき、点灯時間
を補正するので、表示部の画素毎の発光輝度の特性ばら
つきが大きい場合でも、画像表示装置間の発光輝度の特
性ばらつきを抑制することができる。
【0048】第5発明に係る画像表示装置によれば、多
階調の画像表示を行う為に、点灯制御手段が、表示部が
有する画素の所定時間内の点灯時間を制御し、検出手段
が、表示すべき画像信号のリフレッシュレートを検出す
る。補正手段は、検出手段が検出したリフレッシュレー
トに基づき、点灯制御手段が制御する点灯時間を補正す
る。これにより、消費電力が入力信号のリフレッシュレ
ートにより変化することを抑制することができる。
階調の画像表示を行う為に、点灯制御手段が、表示部が
有する画素の所定時間内の点灯時間を制御し、検出手段
が、表示すべき画像信号のリフレッシュレートを検出す
る。補正手段は、検出手段が検出したリフレッシュレー
トに基づき、点灯制御手段が制御する点灯時間を補正す
る。これにより、消費電力が入力信号のリフレッシュレ
ートにより変化することを抑制することができる。
【0049】第6発明に係る画像表示装置によれば、表
示部はプラズマ・ディスプレイ・パネルであるので、プ
ラズマ・ディスプレイ・パネルの表示デバイスの特性ば
らつきが大きい場合でも、画像表示装置間の特性ばらつ
きを抑制すること、又は消費電力が入力信号のリフレッ
シュレートにより変化するのを抑制することが可能であ
る。
示部はプラズマ・ディスプレイ・パネルであるので、プ
ラズマ・ディスプレイ・パネルの表示デバイスの特性ば
らつきが大きい場合でも、画像表示装置間の特性ばらつ
きを抑制すること、又は消費電力が入力信号のリフレッ
シュレートにより変化するのを抑制することが可能であ
る。
【0050】第7発明に係る画像表示装置によれば、表
示部は発光ダイオードにより構成されたディスプレイ・
パネルであるので、ディスプレイ・パネルの表示デバイ
スの特性ばらつきが大きい場合でも、画像表示装置間の
特性ばらつきを抑制すること、又は消費電力が入力信号
のリフレッシュレートにより変化するのを抑制すること
が可能である。
示部は発光ダイオードにより構成されたディスプレイ・
パネルであるので、ディスプレイ・パネルの表示デバイ
スの特性ばらつきが大きい場合でも、画像表示装置間の
特性ばらつきを抑制すること、又は消費電力が入力信号
のリフレッシュレートにより変化するのを抑制すること
が可能である。
【図1】 本発明に係る画像表示装置の実施の形態1の
構成を示すブロック図である。
構成を示すブロック図である。
【図2】 本発明に係る画像表示装置の実施の形態1の
他の構成を示すブロック図である。
他の構成を示すブロック図である。
【図3】 本発明に係る画像表示装置の実施の形態2の
構成を示すブロック図である。
構成を示すブロック図である。
【図4】 本発明に係る画像表示装置の実施の形態2の
他の構成を示すブロック図である。
他の構成を示すブロック図である。
【図5】 従来の画像表示装置の構成例を示すブロック
図である。
図である。
【図6】 画像表示装置の表示動作を説明するための説
明図である。
明図である。
【図7】 従来の他の画像表示装置の構成例を示すブロ
ック図である。
ック図である。
2 表示率検出手段、4 変換テーブル、4a,4b
変換テーブル(補正手段)、5 サステイン周波数決定
手段(点灯制御手段、補正手段)、5a,5b サステ
イン周波数決定手段(点灯制御手段)、6 特性ばらつ
き情報記憶手段(記憶手段)、7 リフレッシュレート
検出手段(検出手段)、11 映像信号入力端子、12
A/D変換回路、13,14 フレームメモリ、15
ビット選択回路、16a Xドライバ(点灯制御手
段)、17 同期信号分離回路、18 タイミング信号
出力回路、19 Yドライバ、20 ディスプレイ・パ
ネル(表示部)。
変換テーブル(補正手段)、5 サステイン周波数決定
手段(点灯制御手段、補正手段)、5a,5b サステ
イン周波数決定手段(点灯制御手段)、6 特性ばらつ
き情報記憶手段(記憶手段)、7 リフレッシュレート
検出手段(検出手段)、11 映像信号入力端子、12
A/D変換回路、13,14 フレームメモリ、15
ビット選択回路、16a Xドライバ(点灯制御手
段)、17 同期信号分離回路、18 タイミング信号
出力回路、19 Yドライバ、20 ディスプレイ・パ
ネル(表示部)。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/32 G09G 3/32 A
Claims (7)
- 【請求項1】 複数の画素を有する表示部と、多階調の
画像表示を行う為に、前記画素の所定時間内の点灯時間
を制御する点灯制御手段と、該点灯制御手段が制御する
点灯時間を補正する補正手段とを備えることを特徴とす
る画像表示装置。 - 【請求項2】 表示部が有する表示デバイスの特性のば
らつきを示すばらつき情報を記憶する記憶手段を更に備
え、補正手段は、該記憶手段が記憶したばらつき情報に
基づき、点灯時間を補正する請求項1記載の画像表示装
置。 - 【請求項3】 記憶手段が記憶するばらつき情報は、表
示デバイスの消費電力のばらつきに関する情報である請
求項2記載の画像表示装置。 - 【請求項4】 記憶手段が記憶するばらつき情報は、表
示デバイスの発光輝度のばらつきに関する情報である請
求項2記載の画像表示装置。 - 【請求項5】 複数の画素を有する表示部と、多階調の
画像表示を行う為に、前記画素の所定時間内の点灯時間
を制御する点灯制御手段と、表示すべき画像信号のリフ
レッシュレートを検出する検出手段と、該検出手段が検
出したリフレッシュレートに基づき、該点灯制御手段が
制御する点灯時間を補正する補正手段とを備えることを
特徴とする画像表示装置。 - 【請求項6】 表示部はプラズマ・ディスプレイ・パネ
ルである請求項1〜5の何れかに記載の画像表示装置。 - 【請求項7】 表示部は発光ダイオードにより構成され
たディスプレイ・パネルである請求項1〜5の何れかに
記載の画像表示装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10181240A JP2000020004A (ja) | 1998-06-26 | 1998-06-26 | 画像表示装置 |
| US09/177,513 US6249268B1 (en) | 1998-06-26 | 1998-10-23 | Image display apparatus |
| DE19855276A DE19855276A1 (de) | 1998-06-26 | 1998-11-25 | Bildanzeigevorrichtung |
| FR9901514A FR2780539B1 (fr) | 1998-06-26 | 1999-02-09 | Dispositif d'affichage d'images |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10181240A JP2000020004A (ja) | 1998-06-26 | 1998-06-26 | 画像表示装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2000020004A true JP2000020004A (ja) | 2000-01-21 |
Family
ID=16097254
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10181240A Pending JP2000020004A (ja) | 1998-06-26 | 1998-06-26 | 画像表示装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US6249268B1 (ja) |
| JP (1) | JP2000020004A (ja) |
| DE (1) | DE19855276A1 (ja) |
| FR (1) | FR2780539B1 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002040990A (ja) * | 2000-05-18 | 2002-02-08 | Semiconductor Energy Lab Co Ltd | 電子装置およびその駆動方法 |
| JP2003076325A (ja) * | 2001-09-04 | 2003-03-14 | Konica Corp | 有機elディスプレイ装置及びその駆動方法 |
Families Citing this family (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3758294B2 (ja) * | 1997-04-10 | 2006-03-22 | 株式会社富士通ゼネラル | ディスプレイ装置の動画補正方法及び動画補正回路 |
| JP3761132B2 (ja) * | 1999-03-04 | 2006-03-29 | パイオニア株式会社 | ディスプレイパネルの駆動方法 |
| JP2001034224A (ja) * | 1999-05-17 | 2001-02-09 | Canon Inc | 表示濃度補正方法及び装置並びに記憶媒体 |
| JP3580732B2 (ja) * | 1999-06-30 | 2004-10-27 | 富士通株式会社 | 色温度若しくは色偏差を一定にするプラズマ・ディスプレイ・パネル |
| DE10035109B4 (de) * | 1999-07-20 | 2012-03-08 | Lg Information & Communications, Ltd. | Terminal und Verfahren zum Transportieren von Standbildern |
| US7053874B2 (en) * | 2000-09-08 | 2006-05-30 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and driving method thereof |
| SG120889A1 (en) * | 2001-09-28 | 2006-04-26 | Semiconductor Energy Lab | A light emitting device and electronic apparatus using the same |
| SG120888A1 (en) * | 2001-09-28 | 2006-04-26 | Semiconductor Energy Lab | A light emitting device and electronic apparatus using the same |
| US7307607B2 (en) * | 2002-05-15 | 2007-12-11 | Semiconductor Energy Laboratory Co., Ltd. | Passive matrix light emitting device |
| JP2003330419A (ja) * | 2002-05-15 | 2003-11-19 | Semiconductor Energy Lab Co Ltd | 表示装置 |
| US20040150594A1 (en) * | 2002-07-25 | 2004-08-05 | Semiconductor Energy Laboratory Co., Ltd. | Display device and drive method therefor |
| JP2004138976A (ja) * | 2002-10-21 | 2004-05-13 | Pioneer Electronic Corp | 表示パネル駆動装置 |
| KR100495301B1 (ko) * | 2003-02-21 | 2005-06-14 | 삼성에스디아이 주식회사 | 플라즈마 표시 패널의 영상 데이터 보정 방법과 장치, 그장치를 갖는 플라즈마 표시 패널 장치 |
| US7482629B2 (en) * | 2004-05-21 | 2009-01-27 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic device |
| JP4705764B2 (ja) * | 2004-07-14 | 2011-06-22 | 株式会社半導体エネルギー研究所 | ビデオデータ補正回路及び表示装置の制御回路並びにそれを内蔵した表示装置・電子機器 |
| EP1653433B1 (en) * | 2004-10-29 | 2016-02-03 | Semiconductor Energy Laboratory Co., Ltd. | Video data correction circuit, display device and electronic appliance |
| EP1971191B1 (de) | 2007-03-13 | 2013-04-10 | Insta Elektro GmbH | Elektrische/elektronische Einrichtung zur Erzeugung von Farbdarstellungen |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4912334A (en) * | 1988-12-08 | 1990-03-27 | Systems Research Laboratories, Inc. | Infrared aircraft beacon light |
| DE69025341T2 (de) * | 1989-12-22 | 1996-08-29 | Sarnoff David Res Center | Rastersequentielles Anzeigesystem mit einer von der Rückseite beleuchtbaren Anordnung von Flüssigkristallbildelementen und Verfahren zur Bilderzeugung |
| JPH05181430A (ja) | 1991-06-17 | 1993-07-23 | Toshiba Corp | コンピュータシステムの電源制御装置及び電源制御方法 |
| JP2900744B2 (ja) | 1993-03-03 | 1999-06-02 | 株式会社富士通ゼネラル | マトリックス型ディスプレイパネルの中間調画像表示方法 |
| JPH0830231A (ja) | 1994-07-18 | 1996-02-02 | Toshiba Corp | Ledドットマトリクス表示器及びその調光方法 |
| EP0755042B1 (en) | 1995-07-20 | 2003-07-16 | STMicroelectronics S.r.l. | Method and device for uniforming luminosity and reducing phosphor degradation of a field emission flat display |
| JP3544055B2 (ja) | 1996-03-07 | 2004-07-21 | 富士通株式会社 | プラズマ・ディスプレイ・パネルの駆動装置 |
| US6040812A (en) * | 1996-06-19 | 2000-03-21 | Xerox Corporation | Active matrix display with integrated drive circuitry |
| JP3417246B2 (ja) | 1996-09-25 | 2003-06-16 | 日本電気株式会社 | 階調表示方法 |
| JPH10124004A (ja) | 1996-10-18 | 1998-05-15 | Fujitsu General Ltd | マルチ画面プラズマディスプレイ装置 |
| JP2962253B2 (ja) | 1996-12-25 | 1999-10-12 | 日本電気株式会社 | プラズマディスプレイ装置 |
| JP3703247B2 (ja) | 1997-03-31 | 2005-10-05 | 三菱電機株式会社 | プラズマディスプレイ装置及びプラズマディスプレイ駆動方法 |
| JP3266142B2 (ja) | 1999-04-26 | 2002-03-18 | 日本電気株式会社 | プラズマディスプレイ装置 |
-
1998
- 1998-06-26 JP JP10181240A patent/JP2000020004A/ja active Pending
- 1998-10-23 US US09/177,513 patent/US6249268B1/en not_active Expired - Lifetime
- 1998-11-25 DE DE19855276A patent/DE19855276A1/de not_active Ceased
-
1999
- 1999-02-09 FR FR9901514A patent/FR2780539B1/fr not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002040990A (ja) * | 2000-05-18 | 2002-02-08 | Semiconductor Energy Lab Co Ltd | 電子装置およびその駆動方法 |
| JP2003076325A (ja) * | 2001-09-04 | 2003-03-14 | Konica Corp | 有機elディスプレイ装置及びその駆動方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| DE19855276A1 (de) | 1999-12-30 |
| US6249268B1 (en) | 2001-06-19 |
| FR2780539B1 (fr) | 2002-02-15 |
| FR2780539A1 (fr) | 1999-12-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN100489934C (zh) | 能够根据亮度对子域数量进行调整的显示装置 | |
| JP4484276B2 (ja) | プラズマディスプレイ装置およびその表示方法 | |
| US6462721B2 (en) | PDP display drive pulse controller for preventing light emission center fluctuation | |
| KR100467447B1 (ko) | 플라즈마 디스플레이 패널의 화상 표시 방법 및 그 장치 | |
| JP2000020004A (ja) | 画像表示装置 | |
| CN100378772C (zh) | 用于在等离子显示板上显示画面时减少闪烁的方法和装置 | |
| CN1532786B (zh) | 用于等离子体显示板的图像显示方法和装置 | |
| JPH11282396A (ja) | 表示ユニットの消費電力制御方法と装置、その装置を含む表示システム、及びその方法を実現するプログラムを格納した記憶媒体 | |
| JP3345184B2 (ja) | マルチスキャン適応型プラズマディスプレイ装置及びその駆動方法 | |
| JP2001154631A (ja) | Pdpにおける階調制御方法及び装置 | |
| KR20020077450A (ko) | 매트릭스 디스플레이 디바이스 및 방법 | |
| JP2001067041A (ja) | プラズマディスプレイの駆動装置、プラズマディスプレイのサブフィールド変換方法、およびプラズマディスプレイ装置 | |
| JP4347228B2 (ja) | プラズマ表示装置およびその駆動方法 | |
| JPH09258688A (ja) | ディスプレイ装置 | |
| JP4287004B2 (ja) | プラズマディスプレイパネルの階調表示処理装置及びその処理方法 | |
| JP2003302929A (ja) | プラズマディスプレイ装置 | |
| EP1732055B1 (en) | Display device | |
| KR100578917B1 (ko) | 플라즈마 디스플레이 패널의 구동 장치, 플라즈마디스플레이 패널의 화상 처리 방법 및 플라즈마디스플레이 패널 | |
| JP3656995B2 (ja) | 画像表示方法及び画像表示装置 | |
| JP2003255886A (ja) | 表示装置及び階調表示方法 | |
| JP2001282183A (ja) | Pdpにおける階調制御装置 | |
| KR100596238B1 (ko) | 플라즈마 디스플레이 패널의 구동 방법 및 장치 | |
| JP2002123213A (ja) | 画像表示のためのデータ変換方法 | |
| JP2001255846A (ja) | プラズマディスプレイパネルの階調表示処理装置 | |
| JPH1138933A (ja) | Pdp表示装置 |