JP2000089194A - 表示装置とその駆動装置及び駆動方法 - Google Patents
表示装置とその駆動装置及び駆動方法Info
- Publication number
- JP2000089194A JP2000089194A JP11241469A JP24146999A JP2000089194A JP 2000089194 A JP2000089194 A JP 2000089194A JP 11241469 A JP11241469 A JP 11241469A JP 24146999 A JP24146999 A JP 24146999A JP 2000089194 A JP2000089194 A JP 2000089194A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- block
- gate
- blocks
- liquid crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
電信号発生器の構成に多くの自由度を与え、無効データ
区間の少ないシステムでも効果的に予備充電を遂行する
ようにし、また、ゲートドライバに必要なバスラインの
個数と回路の面積を減少させ、ライン欠陥などの不良を
減少させる。 【解決手段】液晶表示装置は、多数のゲート線、多数の
データ線、ゲート線に連結されるゲート電極とデータ線
に連結されるソース電極とを有する薄膜トランジスタを
含む液晶表示装置パネルと;薄膜トランジスタをオンに
するためのゲート駆動信号をゲート線に順次に供給する
ためのゲートドライバと;R個のデータ線をY個のデー
タ線が含まれるX個のブロックに分けて、n番目のブロ
ックに含まれるデータ線に画像信号を印加すると同時に
n+j番目のブロックに含まれるデータ線に予備充電電
圧を印加するデータドライバとを含む。
Description
装置及び駆動方法に係り、特に薄膜トランジスタ液晶表
示装置(thin film transistor liquid crystal displa
y:以下‘TFT-LCD’と称する)とその駆動装置及び駆動
方法に関する。
された異方性誘電率を有する液晶物質に電界を印加し、
この電界の強さを調節して基板に透過される光の量を調
節することによって所望する画像信号を得る表示装置で
ある。TFT−LCDは最近になって低消費電力、薄
型、高解像度などの理由で過去に広く使用された陰極線
管(cathode ray tube:CRT)にとってかわる表示装置
として脚光を浴びている。
図1に示されているように、TFT−LCDは一般にL
CDパネル10、ゲートドライバ20、データドライバ
30、タイミング制御器40から構成される。LCDパ
ネル10には複数のゲート線G1、G2、……、Gn
と、このゲート線に絶縁されて交差する複数のデータ線
D1、D2、……、Dmとが形成されており、ゲート線
及びデータ線によって囲まれた領域(これを‘画素’と
いう)にはそれぞれ複数のTFT12が形成されてい
る。TFT12のゲート電極、ソース電極、ドレーン電
極はそれぞれゲート線、データ線、画素電極(図示しな
い)に連結される。この画素電極及び共通電極が形成さ
れている対向基板間には液晶物質が注入される。この基
板間に注入される液晶物質は等価的に液晶キャパシタ
(capacitor)Clで示すことができる。
フにするためのゲートオン/オフ電圧をゲート線に印加
する。このとき、ゲートオン電圧はLCDパネルのゲー
ト線に順次に印加され、これによってゲート線に連結さ
れたTFTは順次にターンオンされる。データドライバ
30は画像信号を現す階調電圧を各ゲート線に印加す
る。
器(図示しない)から垂直同期信号(Vsync)、水平同
期信号(Hsync)、クロック信号(CLK)、データ信
号(DATA)の入力を受けて各種タイミング制御信号
をゲートドライバ20又はデータドライバ30に出力す
る。このように構成されるTFT−LCDの動作を説明
すると次の通りである。
れたゲート電極にゲートオン電圧を印加してTFTを導
通させた後、画像信号を現す階調電圧をデータ線を通し
てソース電極に印加し、この階調電圧がドレーン電極に
伝達されるようにする。これによって、階調電圧が画素
電極に伝達され、画素電極と共通電極との電位差によっ
て電界が形成される。この電界の強さは階調電圧の大き
さによって調節され、この電界の強さによって基板に透
過される光の量が調節される。
伴って各データ線が有する寄生キャパシタ成分が次第に
大きくなり、データ線に印加される階調電圧が充分に充
電されず、結局、各画素に階調電圧が充分に伝達されな
いという問題点があった。このようなデータ線の充電特
性を改善するために、各データ線を所定の電圧レベルに
予め充電する予備充電(precharging)方法が従来に使
用された。
水平ライン(画素ライン)に該当する画像データをサン
プリングした後、前記サンプリングされたデータを各デ
ータ線に印加(writing)するとき、これと同時にn+
1番目の水平ラインに該当する画像データをサンプリン
グする。このとき、前記従来の予備充電方式によると、
n番目の水平ラインとn+1番目の水平ラインのデータ
印加時間(データイネーブル区間)の間の区間で予備充
電を行う。
国特許第5,426,447号と第5,510,807
号に記載されている。前記米国特許は、前述したよう
に、n番目の水平ラインとn+1番目の水平ラインのデ
ータイネーブル(data enable)区間の間、即ち、無効
データ区間で予備充電を行い、またブロックアドレシン
グ(block addressing)方式を使用する。
インを多数のデータ線を有するブロックに分けて各ブロ
ックを順次に選択する方式であって、例えば、640個
のデータ線を有する表示装置において、データ線全体を
64個のデータ線を有する10個のブロックに分割した
後、64個のデータ線を有する10個のブロックを1つ
の水平期間内に順次に選択して画像データを選択された
ブロック内のデータ線に印加する方式である。
インとn+1番目の水平ラインのデータイネーブル区間
の間の区間で予備充電を行う従来の予備充電方式を示し
た図面である。図2において、有効データ区間とは1つ
の水平ラインにサンプリングされた画像データが印加さ
れる区間(データイネーブル区間)を意味する。
電方式は有効データ区間(データイネーブル区間)の間
の区間、即ち、無効データ区間P1、P2、……でのみ
予備充電を行うので、予備充電区間P1、P2、……が
充分に大きくない場合には次のような問題点が発生す
る。従来の予備充電方式によると、比較的短い予備充電
区間でLCDパネル全体のデータ線を所望する電圧レベ
ルに予備充電しなければならないため、非常に大きな電
流が必要になり、これによってシステムの電流駆動能力
に相当な負担を与えるという問題点がある。例えば、1
024×3(R、G、B)のデータ線を有するカラーX
GAパネルにおいて各データ線の寄生容量が80pFで
あると、XGA液晶表示装置において1つの水平ライン
に対して予備充電のために許容された最大時間(約4.
6μsec)内に1024×3×80pF=245.7
nFの大きなキャパシタンスを充電させなければならな
いため、非常に大きな最大電流が必要になる。
データ区間の間で予備充電を行うため、有効データ区間
の間に区間がない場合、即ち隣接する有効データ区間が
オーバラップしている場合には使用できないという問題
点が存在する。一方、TFT−LCDが大型化されるの
に伴って、一部のTFT−LCDではゲートオン信号を
ゲート線に印加することにおいて、まずゲートブロック
を選択してから選択されたゲートブロック内に連結され
た各ゲート線にゲートオン信号を印加する方式を採択し
ている。このようなTFT−LCD構造は米国特許第
5,028,916号、第4,714,921号、第
5,426,447号などに記載されている。前記特許
に記載されたゲートドライバ構造では多数のバスライン
が必要になり、そのためにゲートドライバの回路面積が
増加してドライバ製造時にラインオープン(Line Ope
n)などの不良(Defect)が発生するという問題点があ
る。
のものであって、その目的は予備充電に必要な最大電流
を減少させて予備充電信号発生器の構成に多くの自由度
を与え、無効データ区間の少ないシステムでも効果的に
予備充電を遂行するようにすることにある。また、本発
明のほかの目的はゲートドライバに必要なバスラインの
個数と回路の面積を減少させ、ライン欠陥などの不良を
減少させることにある。
るために、本発明の1つの特徴による液晶表示装置は、
多数のゲート線、多数のデータ線、前記ゲート線に連結
されるゲート電極と前記データ線に連結されるソース電
極とを有する薄膜トランジスタを含む液晶表示装置パネ
ルと;前記薄膜トランジスタをオンにするためのゲート
駆動信号を前記ゲート線に順次に供給するためのゲート
ドライバと;前記R個のデータ線をY個のデータ線が含
まれるX個のブロックに分けて、n番目のブロックに含
まれるデータ線に画像信号を印加すると同時にn+j番
目のブロックに含まれるデータ線に予備充電電圧を印加
するデータドライバとを含む。
のブロックのうちの対応する1つのブロックを選択する
ためのブロック選択信号を生成するブロック選択信号生
成器と;選択されたブロックに含まれる前記データ線に
印加する画像信号を生成する画像信号生成器と;選択さ
れたブロックに含まれる前記データ線に印加する予備充
電電圧を生成する予備充電信号発生器と;それぞれ前記
画像信号をX個のブロックのうちの対応する1つのブロ
ックに印加するようにスイッチングを行うX個の画像信
号選択スイッチブロックと;それぞれ前記予備充電電圧
をX個のブロックのうちの対応する1つのブロックに印
加するようにスイッチングを行うX個の予備充電選択ス
イッチブロックとを含む。このとき、前記ブロック選択
信号のうちのn番目のブロック選択信号はn番目の画像
信号選択スイッチブロックとn+j番目の予備充電選択
スイッチブロックとを同時にターンオンさせる。
ベルであり得、それぞれ第1電圧レベルと第2電圧レベ
ルを有する第1予備充電信号と第2予備充電信号とを含
むことも可能である。予備充電電圧が1つの電圧レベル
である場合、前記X個の画像信号選択スイッチブロック
のうちのn番目の選択スイッチブロックは、それぞれソ
ースに前記画像信号が印加され、ドレーンにブロックに
含まれるY個のデータ線が連結され、ゲートにn番目の
ブロック選択信号が印加される少なくともY個の第1MO
Sトランジスタを含み;前記X個の予備充電選択スイッ
チブロックのうちのn番目の選択スイッチブロックは、
それぞれソースに前記予備充電電圧が印加され、ドレー
ンにブロックに含まれるY個のデータ線が連結され、ゲ
ートにn−j番目のブロック選択信号が印加される少な
くともY個の第2MOSトランジスタを含む。
第2予備充電信号とを含む場合、前記X個の画像信号選
択スイッチブロックのうちのn番目の選択スイッチブロ
ックは、ソースに前記画像信号が印加され、ドレーンに
ブロックに含まれるY個のデータ線が連結され、ゲート
にn番目のブロック選択信号が印加される少なくともY
個の第1MOSトランジスタを含み;前記X個の予備充電
選択スイッチブロックのうちのn番目の選択スイッチブ
ロックは、それぞれソースに前記第1予備充電信号又は
第2予備充電信号が印加され、ドレーンにブロックに含
まれるY個のデータ線が連結され、ゲートにn−j番目
のブロック選択信号が印加される少なくともY個の第2
MOSトランジスタを含む。
タは前記液晶表示装置パネルの基板上に薄膜トランジス
タにより製造されるのが好ましく、特に、前記薄膜トラ
ンジスタは多結晶シリコン又は単結晶シリコンからなる
のが好ましい。一方、本発明の1つの特徴による液晶表
示装置の駆動装置は、薄膜トランジスタをオンにするた
めのゲート駆動信号をゲート線に順次に供給するための
ゲートドライバと;データ線をY個のデータ線が含まれ
るX個のブロックに分け、n番目のブロックに含まれる
データ線に画像信号を印加すると同時にn+j番目のブ
ロックに含まれるデータ線に予備充電電圧を印加するデ
ータドライバとを含む。
のブロックのうちの対応する1つのブロックを選択する
ためのブロック選択信号を生成するブロック選択信号生
成器と;選択されたブロックに含まれる前記データ線に
印加する画像信号を生成する画像信号生成器と;選択さ
れたブロックに含まれる前記データ線に印加する予備充
電電圧を生成する予備充電信号発生器と;それぞれ前記
画像信号をX個のブロックのうちの対応する1つのブロ
ックに印加するようにスイッチングを行うX個の画像信
号選択スイッチブロックと;それぞれ前記予備充電電圧
をX個のブロックのうちの対応する1つのブロックに印
加するようにスイッチングを行うX個の予備充電選択ス
イッチブロックとを含む。このとき、前記ブロック選択
信号のうちのn番目のブロック選択信号はn番目の画像
信号選択スイッチブロックとn+j番目の予備充電信号
選択スイッチブロックとを同時にターンオンさせる。
この場合にi番目の画素ラインの1番目のブロックの予
備充電のために1番目の予備充電選択スイッチブロック
に印加されるブロック選択信号としては、i−1番目の
画素ラインの最後のブロックに画像信号を印加するため
に最後の画像信号選択スイッチブロックに印加されるブ
ロック選択信号が使用され得る。
ックの予備充電のために1番目の予備充電選択スイッチ
ブロックに印加されるブロック選択信号としては、別途
の1番目のブロック用予備充電信号を作って使用するこ
とも可能である。このとき、前記1番目のブロック用予
備充電信号は1つの水平同期信号区間のうちの無効デー
タ区間で生成されるのが好ましい。
の駆動装置は、走査信号を多数の走査線に順次に印加す
るための走査ドライバと;多数のデータ線をY個のデー
タ線が含まれるX個のブロックに分け、n番目のブロッ
クに含まれるデータ線に画像信号を印加すると同時にn
+j番目のブロックに含まれるデータ線に予備充電信号
を印加するデータドライバとを含む。
装置の駆動方法は、薄膜トランジスタをオンにするため
のゲート駆動信号をゲート線に順次に供給する段階と;
多数のデータ線をY個のデータ線が含まれるX個のブロ
ックに分け、n番目のブロックに含まれるデータ線に画
像信号を印加すると同時にn+j番目のブロックに含ま
れるデータ線に予備充電電圧を印加する段階とを含む。
置は、R個のゲート線、前記ゲート線に絶縁されて交差
する多数のデータ線、前記ゲート線に連結されるゲート
電極と前記データ線に連結されるソース電極とを有する
多数の薄膜トランジスタを含む液晶表示装置パネルと;
前記データ線に画像を現す階調電圧を印加するためのデ
ータドライバと;前記薄膜トランジスタをオンにするた
めのゲート駆動信号を前記ゲート線に順次に供給するた
めのゲートドライバとを含む。ここで、前記R個のゲー
ト線は最大でY個のゲート線が含まれ得る多数のブロッ
クに分けられ、前記多数のブロックは最大でX個のブロ
ックが含まれ得るZ個のグループに分けられて前記ゲー
トドライバに連結される。
個のグループのうちの1つのグループを選択するための
グループ選択信号を生成するグループ選択信号生成器
と;前記グループに含まれる前記X個のブロックのうち
の1つのブロックを選択するためのブロック選択信号を
生成するブロック選択信号生成器と;前記ブロックに含
まれるY個のゲート線のうちの1つの信号を選択するた
めのサブ信号を生成するサブ信号生成器と;前記グルー
プ選択信号、前記ブロック選択信号、前記サブ信号の入
力を受けて前記ゲート駆動信号を出力するゲートアレイ
とを含む。
駆動装置は、データ線に画像信号を印加するためのデー
タドライバと;走査信号をR個の走査線に順次に供給し
て前記データ線に印加された画像信号がディスプレイさ
れるようにする走査ドライバとを含む。ここで、前記R
個の走査線は最大でY個の走査線が含まれ得る多数のブ
ロックに分けられ、前記多数のブロックは最大でX個の
ブロックが含まれ得るZ個のグループに分けられて前記
走査ドライバに連結される。
置の駆動方法は、R個のゲート線を最大でY個のゲート
線が含まれ得る多数のブロックに分け、前記多数のブロ
ックを最大でX個のブロックが含まれ得るZ個のグルー
プに分ける段階と;前記Z個のグループのうちの1つの
グループを選択する段階と;前記選択されたグループに
含まれる前記X個のブロックのうちの1つのブロックを
選択する段階と;前記選択されたブロックに含まれるY
個のゲート線のうちの1つの信号を選択して前記薄膜ト
ランジスタをオンにするためのゲート信号を印加する段
階とを含む。
施例を詳細に説明する。まず、図3に基づいてブロック
アドレシング方式について説明する。図3はブロックア
ドレシングのためのデータドライバを示す図面である。
図3に示されているように、ブロックアドレシングのた
めのデータドライバは、ブロック選択信号生成器10
0、画像信号処理器200、スイッチブロック300
a、300b、……からなる。
ックに分けられ、それぞれのブロックはY個のデータ線
に連結される。ブロック選択信号生成器100はX個の
ブロックのうちの1つのブロックを選択するためのブロ
ック選択信号BS1、BS2、……、BSxを出力す
る。ここで、信号BS1、BS2、……、BSxはそれ
ぞれ第1ブロック、第2ブロック、……、第Xブロック
を選択するための信号である。これらブロック信号はそ
れぞれスイッチブロック300a、300b、……30
0xに印加され、ハイ状態(又はロー状態)のブロック
信号が印加されるスイッチブロックはターンオンされ
る。このとき、ブロック選択信号生成器100はX個の
ブロックを順次に選択する。
クに画像データSIG1、SIG2、……、SIGyを
印加する。即ち、画像信号処理器200から出力される
画像データはブロック選択信号生成器100によってタ
ーンオンされたスイッチブロックを通してLCDパネル
のデータ線に印加される。ブロックアドレシング方式で
は、データ線全体の個数をRとするとき、ブロックの個
数Xと各ブロックに含まれるデータ線の個数Yは次の式
を満たさなければならない。 〔式1〕 X×Y≧R 例えば、1024×3(=3072)個のデータ線を有
するXGAパネルの場合、それぞれのブロックに192
個ずつのデータ線が連結される16個のブロックから構
成することができ、この場合にはX×Y=3072とな
って余分のデータ線が発生しない。また、Y=220、
X=14のようにX×Y>3072となるようにするこ
ともでき、この場合、1番目のブロック又は最後のブロ
ックに連結されたデータ線の個数を220より小さくす
る。
を図4に基づいて説明する。図4に示されているよう
に、本発明の実施例によるデータドライバは、ブロック
選択信号生成器100、画像信号処理器200、予備充
電信号発生器400、画像信号選択スイッチブロック3
20a、320b、……、予備充電信号選択スイッチブ
ロック340a、340b、……からなる。
選択信号BS1、BS2、……、BSxを画像選択スイ
ッチブロック320a、320b、……と予備充電信号
選択スイッチブロック340a、340b、……に出力
する。このとき、n番目のブロック選択信号はn番目の
画像信号選択スイッチブロックとn+1番目の予備充電
信号選択スイッチブロックとに入力されて前記スイッチ
をターンオンする。
クに画像データSIG1、SIG2、……、SIGyを
印加する。即ち、画像信号処理器200から出力される
画像データはブロック選択信号生成器100によってタ
ーンオンされたスイッチブロックを通してLCDパネル
のデータ線に印加される。予備充電信号発生器400は
予備充電選択スイッチブロック340a、340b、…
…に所定の電圧レベルを有する予備充電信号PCを印加
する。この予備充電信号は前記ブロック選択信号生成器
100のブロック選択信号によってターンオンされた予
備充電選択スイッチブロックを通してLCDパネルのデ
ータ線に印加される。
n番目のブロックを選択する信号が印加されるとその信
号はY個の画像信号線が連結されたn番目の画像信号選
択スイッチブロックと予備充電信号線が連結されたn+
1番目の予備充電選択スイッチブロックとに伝達されて
前記スイッチをターンオンする。これによって、n番目
の画像信号選択スイッチブロックに連結されたLCDパ
ネルのデータ線に画像信号SIG1、SIG2、……、
SIGyが伝達され、n+1番目の予備充電選択スイッ
チブロックに連結されたLCDパネルのデータ線には予
備充電信号PCが伝達されて、所定の電圧レベルに前記
データ線を予備充電(又は予備放電)する。このとき、
予備充電(又は予備放電)される所定の電圧レベルは画
像信号の中間値と同一の1つの値であることが可能であ
り、それぞれのデータ線に印加される画像信号に近似し
た2つ又はそれ以上の値であることも可能である。
号がn番目のブロックに連結されるデータ線に伝達され
ると、これと同時にn+1番目のブロックに連結される
データ線が所定の電圧レベルに予備充電される。図5は
本発明の第1実施例による図4の画像信号選択スイッチ
ブロックと予備充電選択スイッチブロックとを詳細に示
した図面である。
実施例による画像信号選択スイッチブロック350n、
350n+1と予備充電選択スイッチブロック360
n、360n+1は多数のMOS(metal oxide semico
nductor)トランジスタからなる。図5で、n番目のブ
ロックの画像信号選択スイッチブロック350nはY個
のMOSトランジスタからなり、これらMOSトランジ
スタのソースにはそれぞれ画像信号SIG1、SIG
2、……、SIGyが連結され、ゲートには共通にn番
目のブロック選択信号BSnが連結される。また、これ
らMOSトランジスタのドレーンはそれぞれLCDパネ
ルのデータ線に連結される。
号選択スイッチブロック360n+1はY個のMOSト
ランジスタからなり、これらMOSトランジスタのソー
スには共通に予備充電信号PCが連結され、ゲートには
共通にn番目のブロック選択信号BSnが連結される。
また、これらMOSトランジスタのドレーンはそれぞれ
LCDパネルのデータ線に連結される。
号BSnがハイ状態になると、n番目の画像信号選択ス
イッチブロック350nのトランジスタとn+1番目の
予備充電選択スイッチブロック360n+1のトランジ
スタとがターンオンされ、これによって画像信号SIG
1、SIG2、……、SIGyがn番目の画像信号選択
スイッチブロック350nのトランジスタのドレーンに
連結されたデータ線に伝達され、予備充電信号PCがn
+1番目の予備充電選択スイッチブロック360n+1
のトランジスタのドレーンに連結されたデータ線に伝達
される。
充電(又は予備放電)方式の効果を図6(a)ないし6
(d)に基づいて説明する。図6(a)及び6(c)は
それぞれ、n−1番目のブロック区間で画像信号の最大
値(Vmax)と最小値(Vmin)との中間値(Vcenter)
で予備充電/予備放電を行った場合のn番目のブロック
区間においてデータ線に印加された画像信号の変化量を
示し、図6(b)及び6(d)はそれぞれ、n−1番目
のブロック区間で予備充電/予備放電を行わなかった場
合のn番目のブロック区間においてデータ線に印加され
た画像信号の変化量を示す。
/予備放電を前のブロックで行った場合が行わなかった
場合に比べて希望する最終画像信号レベルを充分に得る
ことができるのがわかる。図7は本発明の第2実施例に
よる画像信号選択スイッチブロックと予備充電選択スイ
ッチブロックとを詳細に示した図面である。
実施例による画像信号選択スイッチブロック370n、
370n+1及び予備充電選択スイッチブロック380
n、380n+1は多数のMOSトランジスタからな
る。図7で、n番目のブロックの画像信号選択スイッチ
ブロック370nはY個のMOSトランジスタからな
り、これらMOSトランジスタのソースにはそれぞれ画
像信号SIG1、SIG2、……、SIGyが連結さ
れ、ゲートには共通にn番目のブロック選択信号BSn
が連結される。また、これらMOSトランジスタのドレ
ーンはそれぞれLCDパネルのデータ線に連結される。
号選択スイッチブロック380n+1はY個のMOSト
ランジスタからなり、これらMOSトランジスタのうち
の奇数番目のMOSトランジスタのソースには共通に第
1予備充電信号PC1が連結され、偶数番目のMOSト
ランジスタのソースには共通に第2予備充電信号PC2
が連結される。また、これらMOSトランジスタのゲー
トには共通にn番目のブロック選択信号BSnが連結さ
れ、ドレーンはそれぞれLCDパネルのデータ線に連結
される。
備充電信号PC2とは、それぞれ画像信号の最大値(V
max)と中間値(Vcenter)との間の値(以下ではこれ
を‘陽の値’という)と、最小値(Vmin)と中間値と
の間の値(以下ではこれを‘陰の値’という)になるよ
うにするのが好ましく、前記PC1とPC2とはそれぞ
れフレーム単位でその値が陽又は陰に変化する。
BSnがハイ状態になると、n番目の画像信号選択スイ
ッチブロック370nのトランジスタとn+1番目の予
備充電選択スイッチブロック380n+1のトランジス
タがターンオンされ、これによって、画像信号SIG
1、SIG2、……、SIGyがn番目の画像信号選択
スイッチブロック370nのトランジスタのドレーンに
連結されたデータ線に伝達され、予備充電信号PC1、
PC2がn+1番目の予備充電選択スイッチブロック3
80n+1のトランジスタのドレーンに連結されたデー
タ線に伝達される。
充電方式の効果を図8ないし図9に基づいて説明する。
図8(a)及び8(c)はそれぞれn−1番目のブロッ
ク区間で第1充電信号PC1(又は第2充電信号PC
2)で予備充電/予備放電を行った場合のn番目のブロ
ック区間でデータ線に印加された画像信号の変化量を示
し、図8(b)及び9(a)はそれぞれ予備充電/予備
放電を行わなかった場合のn番目のブロック区間でデー
タ線に印加された画像信号の変化量を示す。また、図9
(b)は米国特許第5,426,447号と第5,51
0,607号に記載された方式によって予備充電/予備
放電を行った場合のデータ線に印加された画像信号の変
化量を示す図面である。
タ線は1番目のブロックが選択される前の区間で予備充
電され、この充電された値はn番目のブロックが選択さ
れて画像信号がデータ線に印加されるまで維持される。
しかし、前述したように、前記米国特許は予備充電区間
が短い場合に所定の電圧レベルに予備充電するために多
くの電流をデータ線に供給しなければならないという問
題点がある。
予備充電/予備放電を以前のブロックで行う場合が行わ
ない場合に比べて所望する最終画像信号レベルを充分に
得ることができるのがわかる。一方、本発明の第1実施
例及び第2実施例において、画像ラインの1番目のブロ
ックは前の画素ラインの最後のブロック選択信号を予備
充電(又は予備放電)するのに使用することが可能であ
り、別途の1番目のブロック用予備充電信号を作って使
用することも可能である。
を外部から別途に印加する方式のタイミングチャートを
示す図面である。図9に示されているように、1つの水
平同期信号(HSYNC)区間(1H)は無効(invali
d)データ区間と有効(valid)データ区間とからなる。
図10においてブロック選択信号BS1、BS2、BS
3、……BS7はそれぞれ画像信号SIG1、SIG
2、……、SIG7を印加する1番目のブロック、2番
目のブロック、……、7番目のブロックを選択するため
の信号であり、これらブロック信号は、前述したよう
に、予備充電(又は予備放電)のために次のブロックに
も印加される。これらブロック選択信号BS1、BS
2、BS3、……、BS7は有効データ区間でのみハイ
状態になる。図10においてブロック選択信号BSeは
1番目のブロックを予備充電するために使用されるブロ
ック選択信号であって、無効データ区間でハイ状態にな
る。
ブロックはLCDパネルと分離される1つのモジュール
(又はチップ)形態にしてLCDパネルのデータ線に連
結して製造することができ、また、LCDパネルの基板
上に薄膜トランジスタを利用して直接製造することもで
きる。このとき、薄膜トランジスタとしては多結晶シリ
コン或いは単結晶シリコンが利用され得る。以上で説明
した本発明の実施例ではn番目のブロックに画像信号を
印加するときにn+1番目のブロックに連結されたデー
タ線が予備充電又は予備放電される場合を例として説明
したが、それ以外に、n+j番目のブロックに連結され
たデータ線が予備充電又は放電するようにすることがで
きるのも勿論である。ここで、jは1、2、3の如何な
る数字であっても可能であり、また、その組合せも可能
であるが、ブロックの数(X)よりは少なくなければな
らない。この場合のデータドライバの詳細な構造は、図
5及び図7からこの分野の専門家であれば容易に考え出
すことができるため、その図示は省略する。
ロックは前の画素ラインの最後のブロックからj−1番
目前の選択信号を予備充電(又は予備放電)するのに使
用することもでき、別途の1番目のブロック用予備充電
信号を作って使用することもできる。以上で説明した本
実施例の予備充電方式は、既存の各水平ライン時間の間
に予備充電を行う方式に比べてデータ線を数回(ブロッ
ク区間ごとに)予備充電するため、システムに要求され
る最大電流を減少させることができる。例えば、307
2個のデータ線を有するカラーXGAパネルの場合、各
データ線の寄生容量を80pFとするとき、データ線全
体を一回で予備充電する場合には80pF×3072=
245.76nFを一回で予備充電しなければならない
が、本発明の実施例のように16個のブロックに分けて
順次に予備充電する場合には一回に15.36nFずつ
予備充電すればよいので、必要な最大電流が大幅に減少
するようになる。
本発明の予備充電方式における電流変化を示した図面で
ある。図11から、予備充電信号発生器において消費電
力が一定であるとしても、本発明の場合がピーク電流の
値が小さいため予備充電信号発生器の構成に多くの自由
度を与えることがわかる。また、図11において既存の
予備充電方式では無効データ区間でのみ予備充電を行う
のに対して、本発明では有効データ区間でも予備充電を
行うことができるので、無効データ区間の少ないシステ
ム(或いは無効データ区間の無いシステム)でも効果的
に予備充電を遂行することができる。
バについて説明したが、本発明は前述の実施例に限定さ
れるものではなく、多様な変形及び変更が可能であるの
は勿論である。例えば、本発明の実施例ではTFT−L
CDに使用される駆動装置を例として説明したが、本発
明は画像信号が印加されるデータ線に予備充電が必要な
全てのディスプレイに適用することが可能であるのは勿
論である。
ックをMOSトランジスタを利用して具現したが、それ
以外にもバイポーラトランジスタ或いはトランスミッシ
ョンゲートなどを利用して具現することも可能であるの
は勿論である。次は本発明の実施例によるゲートドライ
バについて詳しく説明する。図12は本発明の実施例に
よるゲートドライバを詳細に示した図面である。
施例によるゲートドライバはグループ選択信号生成器5
10、ブロック選択信号生成器520、サブ信号生成器
530、ゲートアレイ540からなる。ゲートアレイ5
40は多数のANDゲートA1、A2、A3、……から
なり、これらANDゲートの各出力端子はLCDパネル
の各ゲート線に連結される。このゲートアレイはZ個の
ゲートグループに細分され、各ゲートグループはX個の
ゲートブロックに細分される。各ゲートブロックはY個
のANDゲートを含む。
レイのZ個のグループのうちの1つのグループを選択す
るためのグループ選択信号Sgを出力する。このグルー
プ選択信号(Sg)はZ個のバスラインを通して各ゲー
トグループに伝達される。ブロック選択信号生成器52
0はグループ内のX個のブロックのうちの1つのブロッ
クを選択するためのブロック選択信号Sbを出力する。
このブロック選択信号SbはX個のバスラインを通して
各グループ内のゲートブロックに共通に伝達される。
のANDゲートのうちの1つのANDゲートを選択する
ためのサブ信号Ssを出力する。このサブ信号はY個の
バスラインを通して各ゲートブロックのANDゲートに
出力される。ゲートアレイ540の各ANDゲートはこ
れらグループ選択信号、ブロック選択信号、サブ信号を
受信してこれら信号に対してAND演算を遂行する。こ
のゲートアレイの出力信号はLCDパネルのゲート線に
出力される。
ライバにおいて、グループ選択信号生成器510、ブロ
ック選択信号生成器520、サブ信号生成器530から
それぞれ出力されるグループ選択信号Sg、ブロック選
択信号Sb、サブ信号Ss、ゲートアレイ540から出
力される出力信号outの波形を示す図面である。図1
3に示されているように、1つのグループ選択信号がハ
イ状態である区間では、X個(図13では4つ)のブロ
ック選択信号が順次にハイ状態になった後でロー状態に
なる。また、1つのブロック選択信号がハイ状態である
区間では、Y個のサブ信号が順にハイ状態になった後で
ロー状態になる。
号及びサブ信号は図12のANDゲートの入力端子にそ
れぞれ印加されるので、各ANDゲートの出力信号ou
tは、図13に示されているように、順にハイ状態にな
った後でロー状態になる。このANDゲートの出力信号
はゲート駆動信号としてLCDパネルの各ゲート線に印
加される。
ートドライバによると、ゲートアレイ540の各AND
ゲートはR個のゲート線に連結され、このとき、AND
ゲートに連結されるR個のゲート線は、まず最大でY個
のゲート線を含む多数のブロックに分けられ、多数のブ
ロックを再度最大でX個のブロックを含むZ個のグルー
プに分けられる。このとき、Z×X×Y≧Rの関係が成
立する。
Aパネルの場合、本発明の実施例によると、まず、ゲー
ト線全体を12個のゲート線を含む64個のブロックに
分け、前記64個のブロックを8個のブロックを含む8
個のグループに分けた後、ゲートアレイに連結すること
ができる。即ち、Z、X、Yをそれぞれ8、8、12と
することができる。このようにゲートドライバを構成す
る場合には8+8+12=28個のバスラインが必要に
なるので、従来の技術に比べてバスラインの数を顕著に
減少させることができる。
あるSXGAの場合にも、本発明の実施例によると、
“Z×X×Y≧R”を満たす適正な数を選択してゲート
ドライバを構成すれば、バスラインを減少させることが
できる。このとき、X、Y、Zの選択は信号伝達ライン
の個数(即ち、X+Y+Zの値)が最少になるようにす
るのが好ましい。
の個数(Z)、ブロックの個数(X)、及び各ブロック
が含み得るゲート線の個数(Y)を乗算した個数より少
ないときには、1番目のグループ又は最後のグループに
含まれるブロック(又はゲート線)の個数が他のグルー
プより少なくなるようにしてゲートアレイに連結する。
イバについて説明したが、それ以外の多様な変形及び変
更が可能であるのは勿論である。例えば、図12のゲー
トアレイ540のANDゲートを、図14に示されてい
るように、NANDゲート551、このNANDゲート
に直列に連結されたインバータ552、553、554
に置き換えることができる。このとき、NANDゲート
551、インバータ552、553、554は等価的に
ANDゲートで示すことができる。図14に示されてい
るように、多数のインバータとNANDゲートとを使用
して等価的にANDゲートを構成すると、LCDパネル
のゲート線に供給するゲート信号の電流駆動能力を向上
させることができる。これはNAND551に連結され
るインバータ552、553、554の大きさを図14
に示されているように次第に大きくすると、即ち、電流
の駆動能力が次第に大きくなるようにすると、ゲートオ
ン信号を効果的にゲート線に伝達することができるため
である。
ート、NANDゲート、インバータなどの素子は、NM
OSトランジスタ、PMOSトランジスタ、トランスミ
ッションゲート又はその組合せからなる素子を利用して
製造することができる。一方、図12及び図14に示し
たゲートドライバはLCDパネルと分離される1つのモ
ジュール(又はチップ)形態にして、LCDパネルのゲ
ート線に連結して製造することができ、また、LCDパ
ネルの基板上に薄膜トランジスタを利用して直接製造す
ることも可能である。このとき、薄膜トランジスタとし
ては多結晶シリコン又は単結晶シリコンが利用され得
る。
イのみを薄膜トランジスタを利用してLCDパネルの基
板に直接製造し、他の構成要素は別途の独立したモジュ
ール形態に製造することも可能である。また、上述した
実施例ではゲート線をまずブロックに分けた後、再度ブ
ロックをグループに分けてゲートドライバを構成した
が、このグループを再度上位グループにさらに分け続け
ることができるのは勿論である。この場合には上位グル
ープを選択するための選択信号発生器がさらに必要であ
り、ゲートアレイのANDゲートはより多くの数の入力
ピンが必要になる。
に使用されるゲートドライバ(走査ドライバ)を例とし
て説明したが、本発明のゲートドライバ(走査ドライ
バ)は、垂直ラインに画像信号が印加されて水平ライン
にこの画像信号を順次に伝達するための走査(scannin
g)信号を印加する他のディスプレイ(例えば、プラズ
マディスプレイパネルPDP、電界効果発光素子FED
など)にも適用することができるのは勿論である。
と、以前のブロック区間で予め予備充電を行った後で画
像信号をデータ線に印加するため、予備充電に必要な最
大電流を減少させることができ、無効データ区間が少な
いシステムでも効果的に予備充電を遂行することができ
る。
クに分割し、このブロックを再度多数個のグループに分
割した後、グループ選択信号、ブロック選択信号、サブ
信号を印加してゲート信号を各ゲート線に順次に印加す
るため、バスラインの数と回路の面積を減少させ、ライ
ン欠陥などの不良を減少させることができる。
る。
とのデータインエーブル区間の間で予備充電を行う従来
の予備充電方式を示す図面である。
を示す図面である。
面である。
クを詳細に示す図面である。
図面である。
クを詳細に示す図面である。
図面である。
図面である。
予備充電信号を外部から別途に印加する方式のタイミン
グチャートを示す図面である。
充電方式における予備充電信号発生器の電流変化を示す
図面である。
図面である。
す図面である。
例を示す図面である。
ク 340a、340b、… 予備充電信号選択スイッチブ
ロック 400 予備充電信号発生器
Claims (51)
- 【請求項1】多数のゲート線、前記多数のゲート線に絶
縁されて交差する多数のデータ線、前記ゲート線に連結
されるゲート電極と前記データ線に連結されるソース電
極とを有する薄膜トランジスタを含む液晶表示装置パネ
ルと、 前記薄膜トランジスタをオンにするためのゲート駆動信
号を前記ゲート線に順次に供給するためのゲートドライ
バと、 前記多数のデータ線を所定の数のデータ線が含まれるX
個のブロックに分け、n番目のブロックに含まれるデー
タ線に画像信号を印加すると同時にn+j番目のブロッ
クに含まれるデータ線に予備充電電圧を印加するデータ
ドライバと、を含む液晶表示装置。 - 【請求項2】前記データドライバは、 前記X個のブロックのうちの対応する1つのブロックを
選択するためのブロック選択信号を生成するブロック選
択信号生成器と、 選択されたブロックに含まれる前記データ線に印加する
画像信号を生成する画像信号生成器と、 選択されたブロックに含まれる前記データ線に印加する
予備充電電圧を生成する予備充電信号発生器と、 それぞれ前記画像信号をX個のブロックのうちの対応す
る1つのブロックに印加するようにスイッチングを行う
X個の画像信号選択スイッチブロックと、 それぞれ前記予備充電電圧をX個のブロックのうちの対
応する1つのブロックに印加するようにスイッチングを
行うX個の予備充電選択スイッチブロックとを含み、 前記ブロック選択信号のうちのn番目のブロック選択信
号はn番目の画像信号選択スイッチブロックとn+j番
目の予備充電選択スイッチブロックとを同時にターンオ
ンさせる請求項1に記載の液晶表示装置。 - 【請求項3】前記予備充電電圧は1つの電圧レベルであ
ることを特徴とする請求項2に記載の液晶表示装置。 - 【請求項4】前記予備充電電圧は、前記画像信号の最大
値と前記画像信号の最小値との中間値であることを特徴
とする請求項3に記載の液晶表示装置。 - 【請求項5】前記X個の画像信号選択スイッチブロック
のうちのn番目の選択スイッチブロックは、それぞれソ
ースに前記画像信号が印加され、ドレーンにY個のデー
タ線が連結され、ゲートにn番目のブロック選択信号が
印加される少なくともY個の第1MOSトランジスタを含
み、 前記X個の予備充電選択スイッチブロックのうちのn番
目の選択スイッチブロックは、それぞれソースに前記予
備充電電圧が印加され、ドレーンにY個のデータ線が連
結され、ゲートにn−j番目のブロック選択信号が印加
される少なくともY個の第2MOSトランジスタを含む請
求項3に記載の液晶表示装置。 - 【請求項6】前記第1及び第2MOSトランジスタは、前
記液晶表示装置パネルの基板上に薄膜トランジスタによ
り製造されることを特徴とする請求項5に記載の液晶表
示装置。 - 【請求項7】前記薄膜トランジスタは多結晶シリコン又
は単結晶シリコンからなることを特徴とする請求項6に
記載の液晶表示装置。 - 【請求項8】前記予備充電電圧は、それぞれ第1電圧レ
ベルと第2電圧レベルを有する第1予備充電信号と第2
予備充電信号とを含むことを特徴とする請求項2に記載
の液晶表示装置。 - 【請求項9】前記第1予備充電信号及び前記第2予備充
電信号は、前記画像信号の最大値と中間値との間の所定
の値と、前記画像信号の最小値と中間値との間の所定の
値とを有することを特徴とする請求項8に記載の液晶表
示装置。 - 【請求項10】前記X個の画像信号選択スイッチブロッ
クのうちのn番目の選択スイッチブロックは、ソースに
前記画像信号が印加され、ドレーンにY個のデータ線が
連結され、ゲートにn番目のブロック選択信号が印加さ
れる少なくともY個の第1MOSトランジスタを含み、 前記X個の予備充電選択スイッチブロックのうちのn番
目の選択スイッチブロックは、それぞれソースに前記第
1予備充電信号又は第2予備充電信号が印加され、ドレ
ーンにY個のデータ線が連結され、ゲートにn−j番目
のブロック選択信号が印加される少なくともY個の第2
MOSトランジスタを含む請求項9に記載の液晶表示装
置。 - 【請求項11】前記第1予備充電信号は前記第2MOSト
ランジスタのうちの奇数番目のデータ線に連結されたMO
Sトランジスタのソースに印加され、 前記第2予備充電信号は前記第2MOSトランジスタのう
ちの偶数番目のデータ線に連結されたMOSトランジスタ
のソースに印加される請求項10に記載の液晶表示装
置。 - 【請求項12】前記第1及び第2MOSトランジスタは、
前記液晶表示装置パネルの基板上に薄膜トランジスタに
より製造されることを特徴とする請求項11に記載の液
晶表示装置。 - 【請求項13】前記薄膜トランジスタは多結晶シリコン
又は単結晶シリコンからなることを特徴とする請求項1
2に記載の液晶表示装置。 - 【請求項14】多数のゲート線、前記多数のゲート線に
絶縁されて交差する多数のデータ線、前記ゲート線と前
記データ線との交差によって形成される行列形態の多数
の画素、前記各画素に形成されて前記ゲート線に連結さ
れるゲート電極と前記データ線に連結されるソース電極
とを有する薄膜トランジスタを含む液晶表示装置の駆動
装置において、 前記薄膜トランジスタをオンにするためのゲート駆動信
号を前記ゲート線に順次に供給するためのゲートドライ
バと、 前記多数のデータ線を所定の数のデータ線が含まれるX
個のブロックに分け、n番目のブロックに含まれるデー
タ線に画像信号を印加すると同時にn+j番目のブロッ
クに含まれるデータ線に予備充電電圧を印加するデータ
ドライバとを含む液晶表示装置の駆動装置。 - 【請求項15】前記データドライバは、 前記X個のブロックのうちの対応する1つのブロックを
選択するためのブロック選択信号を生成するブロック選
択信号生成器と、 選択されたブロックに含まれる前記データ線に印加する
画像信号を生成する画像信号生成器と、 選択されたブロックに含まれる前記データ線に印加する
予備充電電圧を生成する予備充電信号発生器と、 それぞれ前記画像信号をX個のブロックのうちの対応す
る1つのブロックに印加するようにスイッチングを行う
X個の画像信号選択スイッチブロックと、 それぞれ前記予備充電電圧をX個のブロックのうちの対
応する1つのブロックに印加するようにスイッチングを
行うX個の予備充電選択スイッチブロックとを含み、 前記ブロック選択信号のうちのn番目のブロック選択信
号はn番目の画像信号選択スイッチブロックとn+j番
目の予備充電信号選択スイッチブロックとを同時にター
ンオンさせる請求項14に記載の液晶表示装置の駆動装
置。 - 【請求項16】前記jは1であることを特徴とする請求
項15に記載の液晶表示装置の駆動装置。 - 【請求項17】i番目の画素ラインの1番目のブロック
の予備充電のために1番目の予備充電選択スイッチブロ
ックに印加されるブロック選択信号としては、i−1番
目の画素ラインの最後のブロックに画像信号を印加する
ために最後の画像信号選択スイッチブロックに印加され
るブロック選択信号が使用されることを特徴とする請求
項16に記載の液晶表示装置の駆動装置。 - 【請求項18】i番目の画素ラインの1番目のブロック
の予備充電のために1番目の予備充電選択スイッチブロ
ックに印加されるブロック選択信号としては、別途の1
番目のブロック用予備充電信号を作って使用することを
特徴とする請求項15に記載の液晶表示装置の駆動装
置。 - 【請求項19】前記1番目のブロック用予備充電信号
は、1つの水平同期信号区間のうちの無効データ区間で
生成されることを特徴とする請求項18に記載の液晶表
示装置の駆動装置。 - 【請求項20】前記予備充電電圧は1つの電圧レベルで
あることを特徴とする請求項15に記載の液晶表示装置
の駆動装置。 - 【請求項21】前記X個の画像信号選択スイッチブロッ
クのうちのn番目の選択スイッチブロックは、それぞれ
第1端子に前記画像信号が印加され、第2端子にY個の
データ線が連結され、第3端子にn番目のブロック選択
信号が印加される少なくともY個の第1スイッチング素
子を含み、 前記X個の予備充電選択スイッチブロックのうちのn番
目の選択スイッチブロックは、それぞれ第1端子に前記
予備充電電圧が印加され、第2端子にY個のデータ線が
連結され、第3端子にn−j番目のブロック選択信号が
印加される少なくともY個の第2スイッチング素子を含
み、 前記第1及び第2スイッチング素子はそれぞれ前記第3
端子に連結されたブロック選択信号によって、前記第1
端子に印加された画像信号及び予備充電電圧をデータ線
に印加する請求項20に記載の液晶表示装置の駆動装
置。 - 【請求項22】前記第1及び第2スイッチング素子は、
それぞれソースに前記画像信号及び予備充電電圧が印加
され、ドレーンにY個のデータ線が連結され、ゲートに
前記ブロック選択信号が印加されるモストランジスタで
ある請求項21に記載の液晶表示装置の駆動装置。 - 【請求項23】前記予備充電電圧はそれぞれ第1電圧レ
ベルと第2電圧レベルを有する第1予備充電信号と第2
予備充電信号とを含むことを特徴とする請求項15に記
載の液晶表示装置の駆動装置。 - 【請求項24】前記第1予備充電信号及び第2予備充電
信号の大きさはフレーム単位で変化することを特徴とす
る請求項23に記載の液晶表示装置の駆動装置。 - 【請求項25】前記X個の画像信号選択スイッチブロッ
クのうちのn番目の選択スイッチブロックは、第1端子
に前記画像信号が印加され、第2端子にY個のデータ線
が連結され、第3端子にn番目のブロック選択信号が印
加される少なくともY個の第1スイッチング素子を含
み、 前記X個の予備充電選択スイッチブロックのうちのn番
目の選択スイッチブロックは、それぞれ第1端子に前記
第1予備充電信号又は第2予備充電信号が印加され、第
2端子にY個のデータ線が連結され、第3端子にn−j
番目のブロック選択信号が印加される少なくともY個の
第2スイッチング素子を含み、 前記第1及び第2スイッチング素子はそれぞれ前記第3
端子に連結されたブロック選択信号によって前記第1端
子に印加された画像信号及び第1、第2予備充電信号を
データ線に印加する請求項23に記載の液晶表示装置の
駆動装置。 - 【請求項26】前記第1及び第2スイッチング素子は、
それぞれソースに前記画像信号及び第1、第2予備充電
信号が印加され、ドレーンにY個のデータ線が連結さ
れ、ゲートに前記ブロック選択信号が印加されるMOSト
ランジスタである請求項25に記載の液晶表示装置の駆
動装置。 - 【請求項27】走査信号が伝達される多数の走査線と、
前記多数の走査線と絶縁されて交差し、画像信号が伝達
される多数のデータ線とを有する表示装置の駆動装置に
おいて、 前記走査信号を前記走査線に順次に印加するための走査
ドライバと、 前記多数のデータ線を所定の数のデータ線が含まれるX
個のブロックに分け、n番目のブロックに含まれるデー
タ線に画像信号を印加すると同時にn+j番目のブロッ
クに含まれるデータ線に予備充電信号を印加するデータ
ドライバとを含む表示装置の駆動装置。 - 【請求項28】前記データドライバは、前記X個のブロ
ックのうちの対応する1つのブロックを選択するための
ブロック選択信号を生成するブロック選択信号生成器
と、 選択されたブロックに含まれる前記データ線に印加する
画像信号を生成する画像信号生成器と、 選択されたブロックに含まれる前記データ線に印加する
予備充電信号を生成する予備充電信号発生器と、 それぞれ前記画像信号をX個のブロックのうちの対応す
る1つのブロックに印加するようにスイッチングを行う
X個の画像信号選択スイッチブロックと、 それぞれ前記予備充電信号をX個のブロックのうちの対
応する1つのブロックに印加するようにスイッチングを
行うX個の予備充電選択スイッチブロックとを含み、 前記ブロック選択信号のうちのn番目のブロック選択信
号はn番目の画像信号選択スイッチブロックとn+j番
目の予備充電選択スイッチブロックとを同時にターンオ
ンさせる請求項27に記載の表示装置の駆動装置。 - 【請求項29】多数のゲート線、前記多数のゲート線に
絶縁されて交差する多数のデータ線、前記ゲート線と前
記データ線との交差によって形成される行列形態の多数
の画素、前記各画素に形成されて前記ゲート線に連結さ
れるゲート電極と前記データ線に連結されるソース電極
とを有する薄膜トランジスタを含む液晶表示装置の駆動
方法において、 前記薄膜トランジスタをオンにするためのゲート駆動信
号を前記ゲート線に順次に供給する段階と、 前記多数のデータ線を所定の数のデータ線が含まれるX
個のブロックに分け、n番目のブロックに含まれるデー
タ線に画像信号を印加すると同時にn+j番目のブロッ
クに含まれるデータ線に予備充電電圧を印加する段階と
を含む液晶表示装置の駆動方法。 - 【請求項30】前記jは1であることを特徴とする請求
項29に記載の液晶表示装置の駆動方法。 - 【請求項31】i番目の画素ラインの最後のブロックに
含まれるデータ線に画像信号を印加する場合には、それ
と同時にi+1番目の画素ラインの1番目のブロックに
含まれるデータ線に予備充電電圧を印加することを特徴
とする請求項30に記載の液晶表示装置の駆動方法。 - 【請求項32】i番目の画素ラインの1番目のブロック
は別途に外部で1番目のブロック用予備充電信号を作っ
て使用することを特徴とする請求項29に記載の液晶表
示装置の駆動方法。 - 【請求項33】R個のゲート線、前記ゲート線に絶縁さ
れて交差する多数のデータ線、前記ゲート線に連結され
るゲート電極と前記データ線に連結されるソース電極と
を有する多数の薄膜トランジスタを含む液晶表示装置パ
ネルと、 前記データ線に画像を現す階調電圧を印加するためのデ
ータドライバと、 前記薄膜トランジスタをオンにするためのゲート駆動信
号を前記ゲート線に順次に供給するためのゲートドライ
バとを含み、 前記R個のゲート線は最大でY個のゲート線が含まれ得
る多数のブロックに分かれ、前記多数のブロックは最大
でX個のブロックが含まれ得るZ個のグループに分かれ
て前記ゲートドライバに連結される液晶表示装置。 - 【請求項34】前記ゲートドライバは、前記Z個のグル
ープのうちの1つのグループを選択するためのグループ
選択信号を生成するグループ選択信号生成器と、 前記グループに含まれる前記X個のブロックのうちの1
つのブロックを選択するためのブロック選択信号を生成
するブロック選択信号生成器と、 前記ブロックに含まれるY個のゲート線のうちの1つの
信号を選択するためのサブ信号を生成するサブ信号生成
器と、 前記グループ選択信号、前記ブロック選択信号、前記サ
ブ信号の入力を受け、前記ゲート駆動信号を出力するゲ
ートアレイとを含む請求項33に記載の液晶表示装置。 - 【請求項35】前記ゲートアレイは、それぞれ前記グル
ープ選択信号、前記ブロック選択信号、前記サブ信号の
それぞれの入力を受けてAND演算を遂行することを特
徴とする請求項34に記載の液晶表示装置。 - 【請求項36】前記ゲートアレイは、それぞれ前記グル
ープ選択信号、前記ブロック選択信号、前記サブ信号が
入力端子に連結され、出力端子が前記ゲート線のうちの
1つに連結される多数のANDゲートを含む請求項35
に記載の液晶表示装置。 - 【請求項37】前記ゲートアレイは、それぞれ前記グル
ープ選択信号、前記ブロック選択信号、前記サブ信号が
入力される多数のNANDゲートと、 それぞれ前記NANDゲートの出力信号を反転して前記
ゲート線に出力する多数のインバータ部とを含む請求項
35に記載の液晶表示装置。 - 【請求項38】前記インバータ部は、それぞれNAND
ゲートに直列に連結される第1、第2、第3インバータ
を含み、前記第3インバータ、第2インバータ、第1イ
ンバータの順に電流駆動能力が大きいことを特徴とする
請求項37に記載の液晶表示装置。 - 【請求項39】前記X、Y及びZは、X×Y×Z≧Rの
条件を満たし、X、Y及びZの和が最小の自然数である
ことを特徴とする請求項34に記載の液晶表示装置。 - 【請求項40】前記X、Y及びZがX×Y×Z>Rであ
る場合には、前記Z個のグループのうちの1番目のグル
ープ又は最後のグループに含まれるゲート線の数が他の
グループに含まれるゲート線の数より少ないことを特徴
とする請求項39に記載の液晶表示装置。 - 【請求項41】前記ゲートドライバは、前記液晶表示装
置パネルの基板上に薄膜トランジスタから製造されるこ
とを特徴とする請求項34に記載の液晶表示装置。 - 【請求項42】前記ゲートアレイは、前記液晶表示装置
パネルの基板上に薄膜トランジスタから製造されること
を特徴とする請求項34に記載の液晶表示装置。 - 【請求項43】前記Z個のグループは、最大でW個のグ
ループが含まれ得るV個の上位グループにさらに分けら
れ、 前記W、X、Y及びVはV×W×X×Y≧Rの条件を満
たすとともにW、X、Y及びVの和が最小の自然数であ
ることを特徴とする請求項33に記載の液晶表示装置。 - 【請求項44】走査信号が伝達されるR個の走査線と、
画像信号が伝達される多数のデータ線とを有する表示装
置の駆動装置において、 前記データ線に画像信号を印加するためのデータドライ
バと、 前記走査信号を前記走査線に順次に供給し、前記データ
線に印加された画像信号がディスプレイされるようにす
る走査ドライバとを含み、 前記R個の走査線は最大でY個の走査線が含まれ得る多
数のブロックに分けられ、前記多数のブロックは最大で
X個のブロックが含まれ得るZ個のグループに分けられ
て前記走査ドライバに連結される表示装置の駆動装置。 - 【請求項45】前記走査ドライバは、前記Z個のグルー
プのうちの1つのグループを選択するためのグループ選
択信号を生成するグループ選択信号生成器と、 前記グループに含まれる前記X個のブロックのうちの1
つのブロックを選択するためのブロック選択信号を生成
するブロック選択信号生成器と、 前記ブロックに含まれるY個の走査線のうちの1つの走
査線を選択するためのサブ信号を生成するサブ信号生成
器と、 前記グループ選択信号、前記ブロック選択信号、前記サ
ブ信号の入力を受けて、前記走査信号を出力するゲート
アレイとを含む請求項44に記載の表示装置の駆動装
置。 - 【請求項46】前記ゲートアレイは、それぞれ前記グル
ープ選択信号、前記ブロック選択信号、前記サブ信号の
それぞれの入力を受けてAND演算を遂行することを特
徴とする請求項45に記載の表示装置の駆動装置。 - 【請求項47】前記X、Y及びZはX×Y×Z≧Rの条
件を満たし、X、Y及びZの和が最小の自然数であるこ
とを特徴とする請求項46に記載の表示装置の駆動装
置。 - 【請求項48】R個のゲート線、前記ゲート線に絶縁さ
れて交差する多数のデータ線、前記ゲート線に連結され
るゲート電極と前記データ線に連結されるソース電極と
を有する多数の薄膜トランジスタを含む液晶表示装置の
駆動方法において、 前記R個のゲート線を最大でY個のゲート線が含まれ得
る多数のブロックに分け、前記多数のブロックを最大で
X個のブロックが含まれ得るZ個のグループに分ける段
階と、 前記Z個のグループのうちの1つのグループを選択する
段階と、 前記選択されたグループに含まれる前記X個のブロック
のうちの1つのブロックを選択する段階と、 前記選択されたブロックに含まれるY個のゲート線のう
ちの1つの信号を選択して前記薄膜トランジスタをオン
にするためのゲート信号を印加する段階とを含む液晶表
示装置の駆動方法。 - 【請求項49】前記X、Y及びZはX×Y×Z≧Rの条
件を満たし、X、Y及びZの和が最小の自然数であるこ
とを特徴とする請求項48に記載の液晶表示装置の駆動
方法。 - 【請求項50】前記X、Y及びZがX×Y×Z>Rであ
る場合には、前記Z個のグループのうちの1番目のグル
ープ又は最後のグループに含まれるゲート線の数が他の
グループに含まれるゲート線の数より少ないことを特徴
とする請求項49に記載の液晶表示装置の駆動方法。 - 【請求項51】前記Z個のグループは最大でW個のグル
ープが含まれ得るV個の上位グループにさらに分けら
れ、 前記V個の上位グループのうちの1つの上位グループを
選択する段階をさらに含む請求項48に記載の液晶表示
装置の駆動方法。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1998P36227 | 1998-09-03 | ||
| KR1019980036224A KR100296550B1 (ko) | 1998-09-03 | 1998-09-03 | 액정표시장치및그의구동방법및그의구동장치 |
| KR1998P36224 | 1998-09-03 | ||
| KR1019980036227A KR100274548B1 (ko) | 1998-09-03 | 1998-09-03 | 표시 장치 및 그의 방법 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2000089194A true JP2000089194A (ja) | 2000-03-31 |
| JP4651761B2 JP4651761B2 (ja) | 2011-03-16 |
Family
ID=26634079
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP24146999A Expired - Fee Related JP4651761B2 (ja) | 1998-09-03 | 1999-08-27 | 表示装置とその駆動装置及び駆動方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US6731266B1 (ja) |
| EP (1) | EP0984423A3 (ja) |
| JP (1) | JP4651761B2 (ja) |
| CN (1) | CN1146854C (ja) |
| TW (1) | TW530287B (ja) |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002533766A (ja) * | 1998-12-19 | 2002-10-08 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | アクティブマトリックス液晶表示装置 |
| KR100511809B1 (ko) * | 2001-09-13 | 2005-09-02 | 가부시키가이샤 히타치세이사쿠쇼 | 액정표시장치 및 그 구동방법 |
| US7224333B2 (en) | 2002-01-18 | 2007-05-29 | Semiconductor Energy Laboratory Co. Ltd. | Display device and driving method thereof |
| JP2007156473A (ja) * | 2005-11-30 | 2007-06-21 | Samsung Electronics Co Ltd | 液晶パネルのデータ駆動方法及び装置 |
| JP2007279731A (ja) * | 2006-04-03 | 2007-10-25 | Renei Kagi Kofun Yugenkoshi | ソースドライバーの消費電力を低減させる方法及び関連装置 |
| JP2009104173A (ja) * | 2002-01-30 | 2009-05-14 | Samsung Electronics Co Ltd | 薄膜トランジスタ型液晶表示装置のソースドライバーの出力回路 |
| JP2010170145A (ja) * | 2010-03-08 | 2010-08-05 | Seiko Epson Corp | 画像表示装置及び電気光学装置の駆動方法並びに信号生成方法 |
| US11107442B2 (en) | 2018-05-24 | 2021-08-31 | Seiko Epson Corporation | Electro-optical device, driving method for electro-optical device, and electronic apparatus |
Families Citing this family (69)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6892840B2 (en) * | 1999-05-05 | 2005-05-17 | Daniel J. Meaney, Jr. | Hybrid electric vehicle having alternate power sources |
| TW526464B (en) * | 2000-03-10 | 2003-04-01 | Sharp Kk | Data transfer method, image display device and signal line driving circuit, active-matrix substrate |
| KR100685942B1 (ko) * | 2000-08-30 | 2007-02-23 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
| US6850218B2 (en) | 2000-12-18 | 2005-02-01 | Brillian Corporation | Frame prewriting in a liquid crystal display |
| KR100759972B1 (ko) * | 2001-02-15 | 2007-09-18 | 삼성전자주식회사 | 액정 표시 장치와 이의 구동 장치 및 방법 |
| KR100422593B1 (ko) * | 2001-05-03 | 2004-03-12 | 주식회사 하이닉스반도체 | 디코딩 장치 및 방법과 이를 사용한 저항열디지털/아날로그 컨버팅 장치 및 방법 |
| JP3744818B2 (ja) * | 2001-05-24 | 2006-02-15 | セイコーエプソン株式会社 | 信号駆動回路、表示装置、及び電気光学装置 |
| JP3744819B2 (ja) * | 2001-05-24 | 2006-02-15 | セイコーエプソン株式会社 | 信号駆動回路、表示装置、電気光学装置及び信号駆動方法 |
| JP3744826B2 (ja) | 2001-06-04 | 2006-02-15 | セイコーエプソン株式会社 | 表示制御回路、電気光学装置、表示装置及び表示制御方法 |
| JP3924754B2 (ja) * | 2001-06-06 | 2007-06-06 | 本田技研工業株式会社 | イメージセンサ |
| TW540020B (en) * | 2001-06-06 | 2003-07-01 | Semiconductor Energy Lab | Image display device and driving method thereof |
| JP3606270B2 (ja) * | 2001-07-09 | 2005-01-05 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、画像処理回路、電子機器、および補正データ生成方法 |
| KR100819138B1 (ko) * | 2001-08-25 | 2008-04-21 | 엘지.필립스 엘시디 주식회사 | 일렉트로 루미네센스 패널의 구동장치 및 그 구동방법 |
| US7106319B2 (en) * | 2001-09-14 | 2006-09-12 | Seiko Epson Corporation | Power supply circuit, voltage conversion circuit, semiconductor device, display device, display panel, and electronic equipment |
| JP3642042B2 (ja) * | 2001-10-17 | 2005-04-27 | ソニー株式会社 | 表示装置 |
| US20030085856A1 (en) * | 2001-11-02 | 2003-05-08 | Klein Terence R | System and method for minimizing image degradation in LCD microdisplays |
| JP3930332B2 (ja) * | 2002-01-29 | 2007-06-13 | 富士通株式会社 | 集積回路、液晶表示装置、及び信号伝送システム |
| KR100649243B1 (ko) * | 2002-03-21 | 2006-11-24 | 삼성에스디아이 주식회사 | 유기 전계발광 표시 장치 및 그 구동 방법 |
| JP4154911B2 (ja) * | 2002-03-29 | 2008-09-24 | 松下電器産業株式会社 | 液晶表示装置の駆動方法と液晶表示装置 |
| JP4391128B2 (ja) | 2002-05-30 | 2009-12-24 | シャープ株式会社 | 表示装置のドライバ回路およびシフトレジスタならびに表示装置 |
| US7126866B1 (en) * | 2002-08-10 | 2006-10-24 | National Semiconductor Corporation | Low power ROM architecture |
| KR100515299B1 (ko) * | 2003-04-30 | 2005-09-15 | 삼성에스디아이 주식회사 | 화상 표시 장치와 그 표시 패널 및 구동 방법 |
| JP3671973B2 (ja) * | 2003-07-18 | 2005-07-13 | セイコーエプソン株式会社 | 表示ドライバ、表示装置及び駆動方法 |
| KR100560468B1 (ko) * | 2003-09-16 | 2006-03-13 | 삼성에스디아이 주식회사 | 화상 표시 장치와 그 표시 패널 |
| KR100778409B1 (ko) * | 2003-10-29 | 2007-11-22 | 삼성에스디아이 주식회사 | 화상 표시 패널 및 그 구동 방법 |
| KR100515306B1 (ko) * | 2003-10-29 | 2005-09-15 | 삼성에스디아이 주식회사 | 유기el 표시패널 |
| KR100529077B1 (ko) * | 2003-11-13 | 2005-11-15 | 삼성에스디아이 주식회사 | 화상 표시 장치, 그 표시 패널 및 그 구동 방법 |
| KR100578911B1 (ko) * | 2003-11-26 | 2006-05-11 | 삼성에스디아이 주식회사 | 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치 |
| KR100578913B1 (ko) * | 2003-11-27 | 2006-05-11 | 삼성에스디아이 주식회사 | 역다중화기를 이용한 표시 장치 및 그 구동 방법 |
| KR100578914B1 (ko) | 2003-11-27 | 2006-05-11 | 삼성에스디아이 주식회사 | 역다중화기를 이용한 표시 장치 |
| KR100589381B1 (ko) * | 2003-11-27 | 2006-06-14 | 삼성에스디아이 주식회사 | 역다중화기를 이용한 표시 장치 및 그 구동 방법 |
| JP2005195810A (ja) * | 2004-01-06 | 2005-07-21 | Nec Electronics Corp | 容量性負荷駆動回路、及び表示パネル駆動回路 |
| JP2005227390A (ja) * | 2004-02-10 | 2005-08-25 | Sharp Corp | 表示装置のドライバ回路および表示装置 |
| TWI273540B (en) * | 2004-02-10 | 2007-02-11 | Sharp Kk | Display apparatus and driver circuit of display apparatus |
| JP4526415B2 (ja) * | 2004-03-15 | 2010-08-18 | シャープ株式会社 | 表示装置及び表示装置用ガラス基板 |
| KR101076424B1 (ko) * | 2004-03-31 | 2011-10-25 | 엘지디스플레이 주식회사 | 일렉트로 루미네센스 패널의 프리차지 방법 및 장치 |
| JP4285314B2 (ja) * | 2004-04-22 | 2009-06-24 | セイコーエプソン株式会社 | 電気光学装置 |
| KR100600350B1 (ko) * | 2004-05-15 | 2006-07-14 | 삼성에스디아이 주식회사 | 역다중화 및 이를 구비한 유기 전계발광 표시 장치 |
| KR100622217B1 (ko) * | 2004-05-25 | 2006-09-08 | 삼성에스디아이 주식회사 | 유기 전계발광 표시장치 및 역다중화부 |
| US20060012595A1 (en) * | 2004-07-19 | 2006-01-19 | Chien-Chih Chen | Driving circuit and driving process of display system |
| JP2006072078A (ja) * | 2004-09-03 | 2006-03-16 | Mitsubishi Electric Corp | 液晶表示装置及びその駆動方法 |
| KR101142995B1 (ko) * | 2004-12-13 | 2012-05-08 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
| KR101119729B1 (ko) * | 2004-12-31 | 2012-03-26 | 엘지디스플레이 주식회사 | 액정표시장치 |
| US7830352B2 (en) * | 2005-01-14 | 2010-11-09 | Au Optronics Corp. | Driving circuit for flat panel display which provides a horizontal start signal to first and second shift register cells |
| KR100685816B1 (ko) * | 2005-02-18 | 2007-02-22 | 삼성에스디아이 주식회사 | 필드순차 구동방법 및 필드순차 구동형 액정표시장치 |
| KR100685817B1 (ko) * | 2005-02-18 | 2007-02-22 | 삼성에스디아이 주식회사 | 필드순차방식 액정표시장치 |
| KR100685819B1 (ko) * | 2005-02-18 | 2007-02-22 | 삼성에스디아이 주식회사 | 초기화를 수행하는 필드순차 구동형 액정표시장치 |
| JP4624153B2 (ja) * | 2005-03-24 | 2011-02-02 | ルネサスエレクトロニクス株式会社 | 表示装置用駆動装置および表示装置用駆動方法 |
| TWI297484B (en) * | 2005-04-01 | 2008-06-01 | Au Optronics Corp | Time division driven display and method for driving same |
| JP2007017947A (ja) * | 2005-06-06 | 2007-01-25 | Seiko Epson Corp | 電気光学装置、駆動方法および電子機器 |
| JP5011788B2 (ja) * | 2005-06-17 | 2012-08-29 | セイコーエプソン株式会社 | 電気光学装置、駆動方法および電子機器 |
| KR101147104B1 (ko) * | 2005-06-27 | 2012-05-18 | 엘지디스플레이 주식회사 | 액정 표시 장치의 데이터 구동 방법 및 장치 |
| KR20070005967A (ko) * | 2005-07-05 | 2007-01-11 | 삼성전자주식회사 | 액정표시장치와, 이의 구동 장치 및 방법 |
| KR101240645B1 (ko) * | 2005-08-29 | 2013-03-08 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
| US7830351B2 (en) * | 2005-10-11 | 2010-11-09 | Au Optronics Corporation | LCD gate driver circuitry having adjustable current driving capacity |
| JP2007148348A (ja) * | 2005-11-02 | 2007-06-14 | Seiko Epson Corp | 電気光学装置、その駆動方法および電子機器 |
| KR20070052051A (ko) | 2005-11-16 | 2007-05-21 | 삼성전자주식회사 | 액정 표시 장치의 구동 장치 및 이를 포함하는 액정 표시장치 |
| TW200739485A (en) * | 2006-04-07 | 2007-10-16 | Innolux Display Corp | Liquid crystal display, driving circuit and driving method thereof |
| JP2007279539A (ja) * | 2006-04-11 | 2007-10-25 | Nec Electronics Corp | ドライバ回路、表示装置及びその駆動方法 |
| US20080165109A1 (en) * | 2007-01-06 | 2008-07-10 | Samsung Electronics Co., Ltd | Liquid crystal display and method for eliminating afterimage thereof |
| TWI334126B (en) * | 2007-07-17 | 2010-12-01 | Au Optronics Corp | Voltage adjusting circuit, method, and display apparatus having the same |
| TWI396156B (zh) * | 2008-10-31 | 2013-05-11 | Au Optronics Corp | 資料線驅動方法 |
| TWI407187B (zh) * | 2009-07-14 | 2013-09-01 | Au Optronics Corp | 具感應機制之液晶顯示裝置與其感應定位方法 |
| TWI489430B (zh) | 2010-01-11 | 2015-06-21 | Novatek Microelectronics Corp | 顯示器的驅動裝置 |
| CN102005174B (zh) * | 2010-12-31 | 2013-06-05 | 福建华映显示科技有限公司 | 用于减少画面重影的方法 |
| KR102061595B1 (ko) * | 2013-05-28 | 2020-01-03 | 삼성디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
| CN103389848B (zh) * | 2013-08-08 | 2016-07-06 | 华映视讯(吴江)有限公司 | 驱动触控显示器的方法及提升信噪比的触控显示器 |
| TWI550590B (zh) * | 2015-05-22 | 2016-09-21 | 天鈺科技股份有限公司 | 資料驅動器、資料驅動器之驅動方法及顯示面板之驅動方法 |
| TWI678577B (zh) * | 2018-11-23 | 2019-12-01 | 友達光電股份有限公司 | 應用於液晶顯示面板之資料處理方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07152350A (ja) * | 1993-11-30 | 1995-06-16 | Sharp Corp | 表示装置及びその駆動方法 |
| JPH07295521A (ja) * | 1994-04-22 | 1995-11-10 | Sony Corp | アクティブマトリクス表示装置及びその駆動方法 |
| JPH08286641A (ja) * | 1995-04-11 | 1996-11-01 | Sony Corp | アクティブマトリクス表示装置 |
| JPH0933891A (ja) * | 1995-07-18 | 1997-02-07 | Internatl Business Mach Corp <Ibm> | 液晶表示装置の駆動装置及び方法 |
| JPH09275344A (ja) * | 1996-02-09 | 1997-10-21 | Seiko Epson Corp | D/a変換器、d/a変換方法、液晶パネル用基板及び液晶表示装置 |
| JPH10143118A (ja) * | 1996-11-14 | 1998-05-29 | Sony Corp | アクティブマトリクス表示装置 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6180226A (ja) | 1984-09-28 | 1986-04-23 | Toshiba Corp | アクテイブ・マトリツクス駆動装置 |
| JPH0680477B2 (ja) | 1985-02-06 | 1994-10-12 | キヤノン株式会社 | 液晶表示パネル及び駆動方法 |
| US5151689A (en) * | 1988-04-25 | 1992-09-29 | Hitachi, Ltd. | Display device with matrix-arranged pixels having reduced number of vertical signal lines |
| JP2852390B2 (ja) * | 1991-02-16 | 1999-02-03 | 株式会社半導体エネルギー研究所 | 表示装置 |
| JP2806098B2 (ja) * | 1991-10-09 | 1998-09-30 | 松下電器産業株式会社 | 表示装置の駆動方法 |
| US5426447A (en) * | 1992-11-04 | 1995-06-20 | Yuen Foong Yu H.K. Co., Ltd. | Data driving circuit for LCD display |
| US5510807A (en) | 1993-01-05 | 1996-04-23 | Yuen Foong Yu H.K. Co., Ltd. | Data driver circuit and associated method for use with scanned LCD video display |
| JPH06337400A (ja) * | 1993-05-31 | 1994-12-06 | Sharp Corp | マトリクス型表示装置及び駆動方法 |
| JP3482683B2 (ja) * | 1994-04-22 | 2003-12-22 | ソニー株式会社 | アクティブマトリクス表示装置及びその駆動方法 |
| DE69734491T2 (de) * | 1996-02-09 | 2006-06-01 | Seiko Epson Corp. | Potentialerzeugungsvorrichtung |
| KR100214484B1 (ko) * | 1996-06-07 | 1999-08-02 | 구본준 | 순차 및 이중스캐닝방식을 위한 티에프티-엘씨디구동회로 |
-
1999
- 1999-05-28 TW TW088108872A patent/TW530287B/zh not_active IP Right Cessation
- 1999-08-27 JP JP24146999A patent/JP4651761B2/ja not_active Expired - Fee Related
- 1999-09-02 EP EP99116825A patent/EP0984423A3/en not_active Withdrawn
- 1999-09-03 CN CNB991184912A patent/CN1146854C/zh not_active Expired - Fee Related
- 1999-09-03 US US09/389,474 patent/US6731266B1/en not_active Expired - Fee Related
-
2001
- 2001-10-02 US US09/967,926 patent/US20020041267A1/en not_active Abandoned
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07152350A (ja) * | 1993-11-30 | 1995-06-16 | Sharp Corp | 表示装置及びその駆動方法 |
| JPH07295521A (ja) * | 1994-04-22 | 1995-11-10 | Sony Corp | アクティブマトリクス表示装置及びその駆動方法 |
| JPH08286641A (ja) * | 1995-04-11 | 1996-11-01 | Sony Corp | アクティブマトリクス表示装置 |
| JPH0933891A (ja) * | 1995-07-18 | 1997-02-07 | Internatl Business Mach Corp <Ibm> | 液晶表示装置の駆動装置及び方法 |
| JPH09275344A (ja) * | 1996-02-09 | 1997-10-21 | Seiko Epson Corp | D/a変換器、d/a変換方法、液晶パネル用基板及び液晶表示装置 |
| JPH10143118A (ja) * | 1996-11-14 | 1998-05-29 | Sony Corp | アクティブマトリクス表示装置 |
Cited By (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002533766A (ja) * | 1998-12-19 | 2002-10-08 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | アクティブマトリックス液晶表示装置 |
| KR100511809B1 (ko) * | 2001-09-13 | 2005-09-02 | 가부시키가이샤 히타치세이사쿠쇼 | 액정표시장치 및 그 구동방법 |
| US7224333B2 (en) | 2002-01-18 | 2007-05-29 | Semiconductor Energy Laboratory Co. Ltd. | Display device and driving method thereof |
| JP2009104173A (ja) * | 2002-01-30 | 2009-05-14 | Samsung Electronics Co Ltd | 薄膜トランジスタ型液晶表示装置のソースドライバーの出力回路 |
| US7821485B2 (en) | 2002-01-30 | 2010-10-26 | Samsung Electronics Co., Ltd. | Source driver output circuit of thin film transistor liquid crystal display |
| JP2007156473A (ja) * | 2005-11-30 | 2007-06-21 | Samsung Electronics Co Ltd | 液晶パネルのデータ駆動方法及び装置 |
| JP2007279731A (ja) * | 2006-04-03 | 2007-10-25 | Renei Kagi Kofun Yugenkoshi | ソースドライバーの消費電力を低減させる方法及び関連装置 |
| JP2010170145A (ja) * | 2010-03-08 | 2010-08-05 | Seiko Epson Corp | 画像表示装置及び電気光学装置の駆動方法並びに信号生成方法 |
| US11107442B2 (en) | 2018-05-24 | 2021-08-31 | Seiko Epson Corporation | Electro-optical device, driving method for electro-optical device, and electronic apparatus |
Also Published As
| Publication number | Publication date |
|---|---|
| CN1246698A (zh) | 2000-03-08 |
| JP4651761B2 (ja) | 2011-03-16 |
| EP0984423A2 (en) | 2000-03-08 |
| CN1146854C (zh) | 2004-04-21 |
| TW530287B (en) | 2003-05-01 |
| EP0984423A3 (en) | 2000-05-24 |
| US20020041267A1 (en) | 2002-04-11 |
| US6731266B1 (en) | 2004-05-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4651761B2 (ja) | 表示装置とその駆動装置及び駆動方法 | |
| US7508479B2 (en) | Liquid crystal display | |
| US9153189B2 (en) | Liquid crystal display apparatus | |
| EP2071553B1 (en) | Liquid crystal display apparatus, driver circuit, driving method and television receiver | |
| JP3451717B2 (ja) | アクティブマトリクス表示装置及びその駆動方法 | |
| JP2004334171A (ja) | 液晶表示パネルおよび液晶表示装置並びに駆動方法 | |
| US8358292B2 (en) | Display device, its drive circuit, and drive method | |
| JP2005099806A (ja) | スキャンドライバーと、これを有する表示装置及びその駆動方法 | |
| KR20130120283A (ko) | 액정표시장치 | |
| KR20010001365A (ko) | 멀티싱크를 위한 디스플레이 장치 및 이의 구동 장치 | |
| KR20050014116A (ko) | 액정표시장치 및 그 구동방법 | |
| US6417847B1 (en) | Flat-panel display device, array substrate, and method for driving flat-panel display device | |
| JP2004309821A (ja) | 表示装置 | |
| KR100774776B1 (ko) | 전기 광학 장치 및 전자 기기 | |
| CN115602129A (zh) | 显示装置及数据驱动器 | |
| KR100274548B1 (ko) | 표시 장치 및 그의 방법 | |
| US8115716B2 (en) | Liquid crystal display device and its drive method | |
| US6483522B1 (en) | Method and circuit for data driving of a display | |
| KR101031705B1 (ko) | 액정표시장치의 구동부 | |
| US6518947B1 (en) | LCD column driving apparatus and method | |
| KR100296550B1 (ko) | 액정표시장치및그의구동방법및그의구동장치 | |
| JP2005321510A (ja) | 表示装置及びその駆動制御方法 | |
| KR100350649B1 (ko) | 채널당 멀티 출력을 갖는 소스 드라이버 아이씨 및액정표시장치 | |
| KR20060079043A (ko) | 쉬프트 레지스터 | |
| KR101298402B1 (ko) | 액정패널 및 그를 포함하는 액정표시장치 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20060406 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060406 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060828 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091104 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100204 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101207 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101215 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
| R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |