HK1023010B - Asynchronous full duplex communications over a single channel - Google Patents
Asynchronous full duplex communications over a single channel Download PDFInfo
- Publication number
- HK1023010B HK1023010B HK00101935.6A HK00101935A HK1023010B HK 1023010 B HK1023010 B HK 1023010B HK 00101935 A HK00101935 A HK 00101935A HK 1023010 B HK1023010 B HK 1023010B
- Authority
- HK
- Hong Kong
- Prior art keywords
- transmit
- receive
- transceiver
- bit period
- transceivers
- Prior art date
Links
Claims (18)
- Procédé pour procurer une communication asynchrone en duplex intégral entre deux émetteurs-récepteurs (50, 53 ou 60, 63) pour des trains de bits d'émission et de réception ayant des rapidités de modulation avec des périodes de bit correspondantes, comprenant les étapes suivantes :on divise chaque période de bit en moitiés, ce qui crée une demi-période de bit d'émission et une demi-période de bit de réception, et pendant chaque période de bit, chaque émetteur-récepteur (50, 53, 60, 63) peut émettre des données pendant la demi-période de bit d'émission et peut recevoir des données pendant la demi-période de bit de réception;on synchronise les périodes de bit des trains de bits d'émission et de réception de façon que les demi-périodes de bit d'émission d'un émetteur-récepteur (50, 53 ou 60, 63) parmi les deux émetteurs-récepteurs (50, 53 ou 60, 63) soient alignées avec les demi-périodes de bit de réception de l'autre émetteur-récepteur (50, 53 ou 60, 63), caractérisé en ce qu'une synchronisation est maintenue en avançant ou en retardant l'émission d'un bit en fonction du moment auquel une transition de front d'un bit reçu est détectée à l'un au moins des émetteurs-récepteurs (50, 53, 60, 63).
- Procédé selon la revendication 1, dans lequel une synchronisation initiale entre les deux émetteurs-récepteurs (50, 53 ou 60, 63) est obtenue en faisant en sorte qu'un émetteur-récepteur initiateur (50, 53 ou 60, 63) émette un ordre BREAK, et si une réponse à l'ordre BREAK n'est pas reçue, l'émetteur-récepteur initiateur (50, 53 ou 60, 63) décale une fenêtre d'émission vers l'avant.
- Procédé selon la revendication 1, dans lequel les rapidités de modulation des deux émetteurs-récepteurs (50, 53 ou 60, 63) peuvent être déterminées initialement en émettant un ordre BREAK et en réglant la rapidité de modulation du train de bits d'émission sur la rapidité de modulation détectée à partir du train de bits de réception.
- Procédé selon la revendication 1, dans lequel une synchronisation initiale entre les deux émetteurs-récepteurs (50, 53 ou 60, 63) est obtenue en émettant un train de bits à partir de l'un des deux émetteurs-récepteurs (50, 53 ou 60, 63) vers l'autre émetteur-récepteur (50, 53 ou 60, 63) aussi longtemps que l'autre émetteur-récepteur (50, 53 ou 60, 63) répond au train de bits.
- Système de communication qui permet une communication asynchrone en duplex intégral entre deux dispositifs pour des trains de bits d'émission et de réception ayant des rapidités de modulation avec des périodes de bit correspondantes, comprenant :un émetteur-récepteur (50, 53, 60, 63) placé dans chacun de ces dispositifs;une liaison de communication entre les deux dispositifs, sur laquelle les trains de bits d'émission et de réception sont transmis;des moyens pour diviser chaque période de bit en moitiés pour créer une demi-période de bit d'émission et une demi-période de bit de réception, chaque émetteur-récepteur (50, 53, 60, 63) pouvant émettre pendant la demi-période de bit d'émission et pouvant recevoir pendant la demi-période de bit de réception;des moyens pour synchroniser les périodes de bit de façon que pendant chaque période de bit, la demi-période de bit d'émission de l'un des deux émetteurs-récepteurs (50, 53 ou 60, 63) soit alignée avec la demi-période de bit de réception de l'autre émetteur-récepteur (50, 53 ou 60, 63), caractérisé en ce que les moyens de synchronisation sont adaptés pour maintenir la synchronisation en avançant ou en retardant l'émission d'un bit en fonction du moment auquel une transition de front d'un bit reçu est détectée à l'un au moins des émetteurs-récepteurs (50, 53, 60, 63).
- Système de communication selon la revendication 5, dans lequel les moyens de synchronisation consistent en un processeur qui est adapté pour réaliser un automate (figure 4).
- Système de communication selon la revendication 6, comprenant en outre des moyens pour fournir une horloge de rythme pour l'automate, l'horloge de rythme ayant une cadence supérieure d'un nombre de fois prédéfini à la rapidité de modulation du train de bits d'émission.
- Système de communication selon la revendication 5, comprenant en outre un dispositif initiateur adapté pour émettre un ordre BREAK, cet ordre BREAK procurant une synchronisation initiale entre les deux dispositifs, dans lequel si une réponse à l'ordre BREAK n'est pas reçue, le dispositif initiateur est adapté pour émettre un ordre de synchronisation vers son propre émetteur-récepteur (50, 53, 60, 63), et dans lequel cet ordre de synchronisation est adapté pour faire en sorte que l'émetteur-récepteur (50, 53, 60, 63) décale une fenêtre d'émission vers l'avant.
- Système de communication selon la revendication 5, comprenant des moyens pour déterminer initialement les rapidités de modulation des trains de bits d'émission et de réception en émettant un ordre BREAK et en réglant la rapidité de modulation du train de bits d'émission sur la rapidité de modulation détectée à partir du train de bits de réception.
- Système de communication selon la revendication 5, comprenant des moyens pour obtenir une synchronisation initiale entre les deux dispositifs en émettant un train de bits à partir d'un dispositif vers l'autre dispositif, aussi longtemps que cet autre dispositif répond au train de bits.
- Système de communication selon la revendication 5, dans lequel l'émetteur-récepteur (50, 53 ou 60, 63) est adapté pour désactiver sa sortie pendant une fenêtre de réception.
- Système de communication selon la revendication 5, dans lequel l'au moins un émetteur-récepteur (50, 53 ou 60, 63) a une entrée qui est adaptée pour désactiver la sortie des émetteurs-récepteurs (50, 53 ou 60, 63) pendant une fenêtre de réception.
- Système de communication infrarouge permettant une communication asynchrone en duplex intégral entre deux dispositifs infrarouges, pour des trains de bits d'émission et de réception ayant des rapidités de modulation avec des périodes de bit correspondantes, comprenant :un émetteur-récepteur (72, 74) placé dans chaque dispositif, chaque émetteur-récepteur (72, 74) comprenant un émetteur (76, 78) et un récepteur (80, 82), et une barrière opaque (84) placée entre chaque émetteur (76, 78) et récepteur (80, 82), de façon à isoler le récepteur (80, 82) par rapport à l'émetteur (76, 78), les émetteurs-récepteurs (72, 74) étant disposés de façon à recevoir des impulsions de lumière envoyées mutuellement;des moyens pour diviser chaque période de bit en moitiés pour créer une demi-période de bit d'émission et une demi-période de bit de réception, chaque émetteur-récepteur (72, 74) pouvant émettre pendant la demi-période de bit d'émission et pouvant recevoir pendant la demi-période de bit de réception;des moyens pour synchroniser les périodes de bit de façon que pendant chaque période de bit, la demi-période de bit d'émission de l'un des deux émetteurs-récepteurs (72 ou 74) soit alignée avec la demi-période de bit de réception de l'autre émetteur-récepteur (72, 74), caractérisé en ce que les moyens de synchronisation sont adaptés de façon à maintenir la synchronisation en avançant ou en retardant l'émission d'un bit en fonction du moment auquel une transition de front d'un bit reçu est détectée à l'un au moins des émetteurs-récepteurs (72, 74).
- Système de communication infrarouge selon la revendication 13, dans lequel les moyens de synchronisation consistent en un circuit qui est adapté pour réaliser un automate.
- Système de communication infrarouge selon la revendication 14, comprenant en outre des moyens pour fournir une horloge de rythme pour l'automate, l'horloge de rythme ayant une cadence supérieure d'un nombre de fois prédéfini à la rapidité de modulation du train de bits d'émission.
- Système de communication infrarouge selon la revendication 13, comprenant un dispositif initiateur, et des moyens pour obtenir une synchronisation initiale entre les deux dispositifs en commandant le dispositif initiateur pour qu'il émette un ordre BREAK, et si une réponse à l'ordre de BREAK n'est pas reçue, pour qu'il émette un ordre de synchronisation vers son propre émetteur-récepteur (72, 74), l'ordre de synchronisation faisant sauter l'émetteur-récepteur (72, 74) vers une fenêtre suivante.
- Système de communication infrarouge selon la revendication 13, comprenant des moyens pour déterminer initialement les rapidités de modulation des trains de bits d'émission et de réception en émettant un ordre BREAK et en réglant la rapidité de modulation du train de bits d'émission sur la rapidité de modulation détectée du train de bits de réception.
- Système de communication infrarouge selon la revendication 13, dans lequel le système est adapté pour émettre un train de bits d'un dispositif vers l'autre, ce train de bits émis étant adapté pour établir une synchronisation initiale entre les deux dispositifs, aussi longtemps que cet autre dispositif répond au train de bits.
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US08/762,459 US5905716A (en) | 1996-12-09 | 1996-12-09 | Asynchronous full duplex communications over a single channel |
| US08/762,459 | 1996-12-09 | ||
| PCT/US1997/019988 WO1998026532A2 (fr) | 1996-12-09 | 1997-11-20 | Communications asynchrones en duplex integral sur voie unique |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| HK1023010A1 HK1023010A1 (en) | 2000-08-25 |
| HK1023010B true HK1023010B (en) | 2003-07-04 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0944974B1 (fr) | Communications asynchrones en duplex integral sur voie unique | |
| US5598442A (en) | Self-timed parallel inter-system data communication channel | |
| US5769876A (en) | Method and apparatus for telemetering data bidirectionally between two devices, one device incorporating a coarse phase adjustment and the other device incorporating a fine phase adjustment | |
| EP0974212B1 (fr) | Dispositif de synchronisation en boucle fermee pour systeme de transmission de donnees | |
| US4320515A (en) | Bit synchronizer | |
| WO2001093446A3 (fr) | Systeme a largeur de bande ultralarge et procede de synchronisation rapide au moyen de tours de sous-code | |
| US4805197A (en) | Method and apparatus for recovering clock information from a received digital signal and for synchronizing that signal | |
| CA1227845A (fr) | Transmission de donnees multipoint | |
| US4667333A (en) | Automatic clock recovery circuit | |
| US3569632A (en) | Synchronous digital multiplex communication system including switchover | |
| EP0597719B1 (fr) | Système et méthode de transmission TDM/TDMA | |
| US5654978A (en) | Pulse position modulation with spread spectrum | |
| US7061938B2 (en) | Parallel data bus integrated clocking and control | |
| HK1023010B (en) | Asynchronous full duplex communications over a single channel | |
| CA1254631A (fr) | Signaux de codage et de decodage transmissibles sur un support utilise par plusieurs stations | |
| US8040870B1 (en) | Automatic timing synchronization for wireless radio networks | |
| US7106822B1 (en) | Bidirectional synchronous interface with single time base | |
| EP1049270B1 (fr) | Appareil et méthode pour réacquisition instantanée dans un système réseau | |
| WO2002075992A3 (fr) | Systeme et un procede pour introduire des mecanismes de redondance dans un systeme de communication | |
| JPH0653955A (ja) | パラレルビット同期方式 | |
| JPS6238634A (ja) | スクランブル処理方式 | |
| JPS63274239A (ja) | 光ppm同期方式 | |
| JPH02285822A (ja) | 時分割多元接続方式衛星通信システム | |
| JPS6370631A (ja) | 時分割多元アクセス通信方式 | |
| JPH01218235A (ja) | 打合・監視信号伝送方式 |