[go: up one dir, main page]

FI20021982L - Förvarande och system för att utföra en multiplikation operation och en anordning - Google Patents

Förvarande och system för att utföra en multiplikation operation och en anordning Download PDF

Info

Publication number
FI20021982L
FI20021982L FI20021982A FI20021982A FI20021982L FI 20021982 L FI20021982 L FI 20021982L FI 20021982 A FI20021982 A FI 20021982A FI 20021982 A FI20021982 A FI 20021982A FI 20021982 L FI20021982 L FI 20021982L
Authority
FI
Finland
Prior art keywords
multiplication operation
multiplication
Prior art date
Application number
FI20021982A
Other languages
English (en)
Finnish (fi)
Other versions
FI115862B (sv
FI20021982A0 (sv
Inventor
David Guevorkian
Aki Launiainen
Petri Liuha
Original Assignee
Nokia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Corp filed Critical Nokia Corp
Publication of FI20021982A0 publication Critical patent/FI20021982A0/sv
Priority to FI20021982A priority Critical patent/FI115862B/sv
Priority to TW092130871A priority patent/TWI235954B/zh
Priority to PCT/FI2003/000821 priority patent/WO2004042554A1/en
Priority to KR1020057007987A priority patent/KR20050084681A/ko
Priority to CNA2003801083389A priority patent/CN1735857A/zh
Priority to EP03772366A priority patent/EP1558994A1/en
Priority to AU2003279421A priority patent/AU2003279421A1/en
Priority to US10/703,154 priority patent/US7334011B2/en
Publication of FI20021982L publication Critical patent/FI20021982L/sv
Application granted granted Critical
Publication of FI115862B publication Critical patent/FI115862B/sv

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/52Multiplying; Dividing
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/52Multiplying; Dividing
    • G06F7/523Multiplying only
    • G06F7/533Reduction of the number of iteration steps or stages, e.g. using the Booth algorithm, log-sum, odd-even
    • G06F7/5334Reduction of the number of iteration steps or stages, e.g. using the Booth algorithm, log-sum, odd-even by using multiple bit scanning, i.e. by decoding groups of successive multiplier bits in order to select an appropriate precalculated multiple of the multiplicand as a partial product
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2207/00Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F2207/38Indexing scheme relating to groups G06F7/38 - G06F7/575
    • G06F2207/3804Details
    • G06F2207/386Special constructional features
    • G06F2207/3884Pipelining

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Computational Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Complex Calculations (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Image Processing (AREA)
FI20021982A 2002-11-06 2002-11-06 Förfarande och system för att utföra en multiplikation operation och en anordning FI115862B (sv)

Priority Applications (8)

Application Number Priority Date Filing Date Title
FI20021982A FI115862B (sv) 2002-11-06 2002-11-06 Förfarande och system för att utföra en multiplikation operation och en anordning
CNA2003801083389A CN1735857A (zh) 2002-11-06 2003-11-05 用于完成乘法运算的方法、系统和设备
PCT/FI2003/000821 WO2004042554A1 (en) 2002-11-06 2003-11-05 Method and a system for performing a multiplication operation and a device
KR1020057007987A KR20050084681A (ko) 2002-11-06 2003-11-05 승산 방법 및 시스템과 그 장치
TW092130871A TWI235954B (en) 2002-11-06 2003-11-05 Method and system for performing a multiplication operation and a device
EP03772366A EP1558994A1 (en) 2002-11-06 2003-11-05 Method and a system for performing a multiplication operation and a device
AU2003279421A AU2003279421A1 (en) 2002-11-06 2003-11-05 Method and a system for performing a multiplication operation and a device
US10/703,154 US7334011B2 (en) 2002-11-06 2003-11-06 Method and system for performing a multiplication operation and a device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI20021982 2002-11-06
FI20021982A FI115862B (sv) 2002-11-06 2002-11-06 Förfarande och system för att utföra en multiplikation operation och en anordning

Publications (3)

Publication Number Publication Date
FI20021982A0 FI20021982A0 (sv) 2002-11-06
FI20021982L true FI20021982L (sv) 2004-05-07
FI115862B FI115862B (sv) 2005-07-29

Family

ID=8564891

Family Applications (1)

Application Number Title Priority Date Filing Date
FI20021982A FI115862B (sv) 2002-11-06 2002-11-06 Förfarande och system för att utföra en multiplikation operation och en anordning

Country Status (8)

Country Link
US (1) US7334011B2 (sv)
EP (1) EP1558994A1 (sv)
KR (1) KR20050084681A (sv)
CN (1) CN1735857A (sv)
AU (1) AU2003279421A1 (sv)
FI (1) FI115862B (sv)
TW (1) TWI235954B (sv)
WO (1) WO2004042554A1 (sv)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008030916A2 (en) * 2006-09-06 2008-03-13 The Research Foundation Of State University Of New York A parameterized vlsi architecture and method for binary multipliers
EP3480710A1 (en) * 2017-11-03 2019-05-08 Nokia Technologies Oy Computer architectures and instructions for multiplication
CN108255463B (zh) * 2017-12-28 2020-12-22 深圳市紫光同创电子有限公司 一种数字逻辑运算方法、电路和fpga芯片
CN110399117B (zh) * 2019-07-31 2021-05-28 上海燧原智能科技有限公司 一种混合乘法加法处理方法及装置
US11270196B2 (en) 2019-10-15 2022-03-08 International Business Machines Corporation Multi-mode low-precision inner-product computation circuits for massively parallel neural inference engine
CN111596887B (zh) * 2020-05-22 2023-07-21 威高国科质谱医疗科技(天津)有限公司 一种基于可重构计算结构的内积计算方法
CN114756203B (zh) * 2022-04-02 2025-07-08 杭州缘及科技有限公司 基4 Booth乘法器及其实现方法、运算电路及芯片

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5025408A (en) * 1989-07-31 1991-06-18 Shographics, Inc. Bit serial multiplier with parallel-in-serial-out carry and partial product shift registers
US4965762A (en) * 1989-09-15 1990-10-23 Motorola Inc. Mixed size radix recoded multiplier
US5150322A (en) * 1990-06-05 1992-09-22 Vlsi Technology, Inc. Mixed-radix serial/parallel multipliers
US5636155A (en) 1993-04-27 1997-06-03 Matsushita Electric Industrial Co., Ltd. Arithmetic processor and arithmetic method
US5646877A (en) * 1995-05-25 1997-07-08 Texas Instruments Incorporated High radix multiplier architecture
US5729485A (en) * 1995-09-11 1998-03-17 Digital Equipment Corporation Fast determination of carry inputs from lower order product for radix-8 odd/even multiplier array
US5825680A (en) * 1996-06-21 1998-10-20 Digital Equipment Corporation Method and apparatus for performing fast division
US5761106A (en) * 1996-06-24 1998-06-02 Motorola, Inc. Horizontally pipelined multiplier circuit
JP3678512B2 (ja) 1996-08-29 2005-08-03 富士通株式会社 乗算回路、該乗算回路を構成する加算回路、該乗算回路の部分積ビット圧縮方法、および、該乗算回路を適用した大規模半導体集積回路
US5875125A (en) 1997-07-07 1999-02-23 International Business Machines Corporation X+2X adder with multi-bit generate/propagate circuit
US6173304B1 (en) 1998-08-20 2001-01-09 Lucent Technologies, Inc. Joint optimization of modified-booth encoder and partial product generator
US6353843B1 (en) * 1999-10-08 2002-03-05 Sony Corporation Of Japan High performance universal multiplier circuit
EP1459167B1 (en) * 2001-12-14 2006-01-25 Koninklijke Philips Electronics N.V. Pipelined core in montgomery multiplier

Also Published As

Publication number Publication date
TWI235954B (en) 2005-07-11
AU2003279421A1 (en) 2004-06-07
EP1558994A1 (en) 2005-08-03
FI115862B (sv) 2005-07-29
US20040133618A1 (en) 2004-07-08
FI20021982A0 (sv) 2002-11-06
CN1735857A (zh) 2006-02-15
KR20050084681A (ko) 2005-08-26
TW200419445A (en) 2004-10-01
WO2004042554A1 (en) 2004-05-21
US7334011B2 (en) 2008-02-19

Similar Documents

Publication Publication Date Title
FI20021983L (sv) Förvarande och system för att utföra taloperationer och en anordning
FI20021984L (sv) Förvarande och system för att utföra taloperationer och en anordning
FI20020098L (sv) Metod och apparatus för integrering en vid tastatur i en liten apparat
FI20020455A7 (sv) Förfarande och anordning för att visa påminnelser i en bärbar anordning
NO20052252L (no) System og fremgangsmate for a anordne en dynamisk prosessorenhet.
NO20044136L (no) Anordning for aktivering av et bronnverktoy og fremgangsmate for bruk av den samme
FI20021204A7 (sv) Förfarande och system för utföring av tillämpningssessioner vid en elektronikanordning, och elektronikanordning
FI20012527A0 (sv) Förfarande och system för utföring av operativsystemsaktivitet och elektronikanordning
FI20022282A0 (sv) Förfarande för att möjliggöra växelverkan i en elektronisk enhet och elektronisk enhet
FI20030156L (sv) Förfarande och system för att utföra en testning hos en anordning och anordning
EP1685467A4 (en) SYSTEM AND METHOD FOR DYNAMIC SIMULATION OF DEVICES IN A DATA PROCESSING DEVICE
DK1546602T3 (da) Fremgangsmåde og indretning til overvågning af en fleksibel rörledning
FI20021507A0 (sv) Method och anordning för data transmission
FI20011610A0 (sv) Förfarande och anordning för att utföra division
FI20020547A7 (sv) Metod och anordning för montering
FI20020280A0 (sv) Rörsystemelement och förfarande och anordning för framställning därav
FI20021982L (sv) Förvarande och system för att utföra en multiplikation operation och en anordning
FI20020162L (sv) Förfarande och anordning för varmlimning
NO20031453L (no) Bronnsystem, enhetsmodul for bruk i bronnsystemet og fremgangsmate for dannelse av et bronnsystem
FI20035084L (sv) Förfarande och system att utföra urval och elektronikanordning
FI20021112A7 (sv) Förfarande och arrangemang för utförande av lokalisering
FI20035073A0 (sv) Förfarande och system för positionsbestämning samt elektronikanordning
FI20022113L (sv) Förfarande och system för detektering av bussbredd, elektronikanordning och periferienhet
FI20020102L (sv) Förfarande och anordning för rening av vätska
FI20022278A7 (sv) Förfarande och system för att testköra ett program, och anordning

Legal Events

Date Code Title Description
FG Patent granted

Ref document number: 115862

Country of ref document: FI