[go: up one dir, main page]

DE3204229A1 - Transceiver device for a digital telecommunications terminal, in particular for a subscriber station or switching station, of a telecommunications system - Google Patents

Transceiver device for a digital telecommunications terminal, in particular for a subscriber station or switching station, of a telecommunications system

Info

Publication number
DE3204229A1
DE3204229A1 DE19823204229 DE3204229A DE3204229A1 DE 3204229 A1 DE3204229 A1 DE 3204229A1 DE 19823204229 DE19823204229 DE 19823204229 DE 3204229 A DE3204229 A DE 3204229A DE 3204229 A1 DE3204229 A1 DE 3204229A1
Authority
DE
Germany
Prior art keywords
output
input
circuit
data
operational amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE19823204229
Other languages
German (de)
Inventor
Donald 85257 Scottsdale Ariz. Gray
Theodore 33411 West Palm Beach Fla. Wagner
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Siemens Corp
Original Assignee
Siemens AG
Siemens Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG, Siemens Corp filed Critical Siemens AG
Publication of DE3204229A1 publication Critical patent/DE3204229A1/en
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal
    • H04J3/0608Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

Transceiver device (DR, DT) comprising a transmitting part (DT) and a receiving part (DR) for a digital telecommunications terminal which is controlled by an internally re-generated clock sequence and which enables both the recording of serial digital data strings which are to be transmitted and the reception of serial digital data strings, and in which the internal clock pulses are recorded with a phase-synchronised circuit and by means of these pulses the recorded data string is converted into an output data string using the pseudo-ternary baseband method. Conversely, the received serial bipolar signal strings which are transmitted using the pseudo-ternary baseband method are fed to a pulse-shaping circuit (OA13), to be fed as a synchronised data string and as binary values to an internal data transmission line group. <IMAGE>

Description

Sende- und Empfangseinrichtung für eine digitale Fern-Transmitting and receiving device for a digital remote

meldeendstelle, insbesondere für eine Teilnehmerstation bzw. für eine Vermittlungsstation, einer Fernmeldeanlage.reporting terminal, in particular for a subscriber station or for a Switching station, a telecommunications system.

Die Erfindung bezieht sich auf eine Sende- und Empfangseinrichtung bestehend aus einem Sendeteil und einem Empfangsteil für eine digitale Fernmeldeendstelle, insbesondere für eine Teilnehmer- bzw. Vermittlungsstation, welche über Sende- und Empfangswicklungen eines Übertragers mit einer Vierdrahtleitung an einer Fernmeldeanlage angeschaltet ist.The invention relates to a transmitting and receiving device consisting of a transmitting part and a receiving part for a digital telecommunication terminal, in particular for a subscriber or switching station, which has transmission and Receiving windings of a transformer with a four-wire line on a telecommunications system is turned on.

Eine derartige Sende- und Empfangseinrichtung empfängt ein serieller Datenstrom von den entsprechenden, von einem Teilnehmer bzw. von einer Vermittlungsperson betätigten Wahlschaltmitteln bzw. von angeschalteten peripheren Dateneinrichtungen, setzt diese Datenfolge in einer Weise um, die die Ubertragung über die Sendeadern der Vierdrahtleitung ermöglicht. Die ankommenden seriellen Daten werden von dieser Sende- und Empfangseinrichtung aufgenommen und in einer Weise erneuert, daß sie als binärcodierte Daten den entsprechenden, zu steuernden Einrichtungen der Fernmeldeendstelle zugeleitet werden können.Such a transmitting and receiving device receives a serial one Data stream from the corresponding, from a subscriber or from an operator activated selector switch means or connected peripheral data devices, converts this data sequence in such a way that the transmission via the transmission wires the four-wire line enables. The incoming serial data is used by this Transmitting and receiving device added and renewed in such a way that they as binary-coded data to the corresponding equipment to be controlled at the telecommunication terminal can be forwarded.

Die zu sendenden und die empfangenen digitalen Daten werden jeweils in einer bestimmten zeitlich festgelegten Folge, die dem betreffenden System der Fernmeldeanlage entsprichtrübertragen. Die Jeweils übertragenen Daten sind zu Datenwörtern zusammengefaßt und es werden mehrere derartige Datenwörter zu Pulsrahmen zusammengefaßtum verschiedene codierte Informationen zu übertragen. Bei den zu übertragenen Informationen handelt es sich sowohl um Steuerinformationen, beispielsweise um einen Synchronisierungscode und einen Signalisierungscode,als auch um Informationen1die die übertragene Sprache wiedergeben.The digital data to be sent and the received digital data are respectively in a specific timed sequence, which is the system of the Telecommunication system corresponds to transfer. The data transmitted in each case are data words summarized and there will be several such data words for pulse frames summarized to transmit various coded information. In the case of the transferred Information is both control information, for example one Synchronization code and a signaling code, as well as information 1 the reproduce the transmitted language.

Bei bekannten Übertragungsverfahren für digitale Daten ist die Ubertragung eines gesonderten Taktes, der mit dem Systemtakt zu synchronisieren ist, nicht erforderlich, sondern werden Möglichkeiten zur Wiedererzeugung der Systemtaktpulse aus den übertragenen Daten verwendet. Bei diesen bekannten digitalen Fernmeldeendstellen können aber nicht digitale Daten über unterschiedliche Kanäle empfangen werden und insbesondere auch nicht in einem einzigen Pulsrahmen unter Verwendung einer Signalsende- und Empfangseinrichtung, welche als Schnittstelleneinrichtung zwischen der digitalen Fernsprechendstelle und der Übertragungsleitung für doppelt gerichteten Verkehr eingesetzt wird.In known transmission methods for digital data, the transmission a separate clock that is to be synchronized with the system clock is not required, instead, there are options for regenerating the system clock pulses from the transmitted Data used. With these known digital telecommunication terminals, however, not digital data are received over different channels and in particular not even in a single pulse frame using a signal transmission and Receiving device, which acts as an interface device between the digital Telephone station and the transmission line for bidirectional traffic is used.

Es sind eine Vielzahl von Codiertechniken für die Übertragung digitaler Daten bekannt, wovon die eine bezeichnet ist als pseudoternären Basisbandverfahrn (AMI)welches insbesondere für digitale Verbindungsleitungsübertragungenydie in PCM-Systme eingesetzt werden, Verwendung findet. Die wichtigste- Eigenschaft des pseudoternären Basisbandverfahren besteht darin, daß die erforderliche Bandbreite des Übertragungsmediums nur die Hälfte der Bandbreite.der zu übertragenen digitalen Daten aufweist. In einem PCM30-System enthält beispielsweise ein Pulsrahmen 32 Datenbytes und ist die Datenübertragungsgeschwindigkeit 2 048 IZHz, wobei die übliche Abtastgeschwindigkeit 8 000 pro Sekunde beträgt.There are a variety of coding techniques for digital transmission Data known, one of which is referred to as the pseudo-ternary baseband method (AMI) which is used in particular for digital trunk transmissions in PCM systems are used, is used. The most important- property of the pseudo-ternary Baseband method is that the required bandwidth of the transmission medium has only half the bandwidth of the digital data to be transmitted. In one PCM30 system, for example, contains a pulse frame of 32 data bytes and is the data transmission speed 2 048 IZHz, the usual sampling rate being 8,000 per second.

Wenn das pseudoternäre Basisbandverfahren verwendet wird beträgt die erforderliche Bandbreite nur 1 024 MHz.If the pseudo-ternary baseband method is used, the required bandwidth only 1,024 MHz.

Dadurch können längere Kabelabstände zwischen Übertragungen erreicht werden und kann das Nebensprechen bei Verwendung von verdrillten Adernpaare für die Übertragungsleitung bei Frequenzerhöhungen verringert werden.This allows longer cable distances between transmissions and can cause crosstalk when using twisted pair wires for the transmission line can be reduced when the frequency increases.

Die Aufgabe der vorliegenden Erfindung besteht darin eine Sende- und Empfangseinrichtung in einfachster Bauweise und mit hoher Funktionssicherheit zu bilden, die zur Verwendung in peripheren Einrichtungen digitaler Systeme beispielsweise als Teilnehmer- oder Vermittlungsstationen, verwendbar sind.The object of the present invention is a transmission and Receiving device in the simplest construction and with high functional reliability for use in peripheral devices of digital systems, for example as subscriber or switching stations, can be used.

Dies wird dadurch erreicht, daß sowohl die Sende-, als auch die Empfangseinrichtung durch eine intern neugenerierte Taktfolge gesteuert wird und der Sendeteil der Sende- und Empfangseinrichtung mit einem Dateneingang für die Aufnahme von zu sendenden, seriellen, digitalen Datenfolgen von der Fernsprechendstelle, mit einem Taktpulseingang für die Verbindung mit einem phasensynchronisierten Schaltkreis für den Empfang interner Taktpulse und mit einem Datenausgang zu der Sbertragungsleitung über Wicklungen des genannten Übertragers verbunden ist und wobei der Sendeteil Mittel zur Umsetzung der Pulse der aufgenommenen Datenfolge in einer Ausgangsdatenfolge enthält, die als abwechselnd positiv und negativ codierte Signale im pseudoternären Basisbandverfahren übertragen werden und der Empfangsteil der Sende- und Empfangseinrichtung mit den Empfangswicklungen des Übertragers zum Empfang serieller, bipolarer Signalfolgen, bestehend aus abwechselnd positiv und negativ codierten Signalen im pseudoternären Basisbandverfahren vorgesehen ist, wobei dieser Empfangsteil die über einen Dateneingang eingegangenen Taktpulsfolgen einem Pulsformungskreis zuführt, der mit einem Taktgeneratoreingang verbunden ist, so daß eine ankommende, synchronisierte Datenfolge als Binärwerte einem Datenübertragungsleitungsbündel zugeführt werden.This is achieved in that both the transmitting and the receiving device is controlled by an internally regenerated clock sequence and the transmission part of the transmission and receiving device with a data input for receiving to be sent, serial, digital data sequences from the telephone terminal, with a clock pulse input for connection to a phase-locked circuit for reception internal clock pulses and with a data output to the transmission line via windings of said transmitter is connected and wherein the transmitting part means for implementation contains the pulses of the recorded data sequence in an output data sequence which as alternately positive and negative coded signals in the pseudo-ternary baseband method are transmitted and the receiving part of the transmitting and receiving device with the Receiver windings of the transmitter for receiving serial, bipolar signal sequences, consisting of alternately positive and negative coded signals in the pseudo-ternary Baseband method is provided, this receiving part receiving the received via a data input Feeds clock pulse trains to a pulse shaping circuit, which has a clock generator input is connected so that an incoming, synchronized data sequence as binary values are fed to a data transmission line bundle.

Diese Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle ermöglicht die Anwendung im wesentlichen unabhängig von den Leitungslängen ohne daß eine individuelle Anpassung an den unterschiedlichen Leitungslängen erforderlich ist. Außerdem erfordert die Sende- und Empfangseinrichtung nur wenig Leistung, so daß die im allgemeinen gestellten Anforderungen für Endgeräte leicht erfüllbar sind. Die Anordnung ist in einfacher Weise als integrierte Schaltung zu verwirklichen. Die erfindungsgemäße Sende- und Empfangseinrichtung ermöglicht auch in einfacher Weise eine Neugenerierung der- Systemtaktpulse in Abhängigkeit der eintreffenden Datenfolgen. Auf diese Weise ist mittels des neugebildeten internen Taktes auch in einfacher Weise eine Synchronisierung der seriellen Daten die empfangen werden bzw. zu senden sind, möglich. Die Sende- und Empfangseinrichtung ist mit sehr niedrigen Spannungen, beispielsweise +5 Volt und -5 Volt betreibbar. Es kann eine Gleichstromspeisung verwendet werden.This transmitting and receiving device for a digital telecommunication terminal enables the application essentially independent of the cable lengths without that an individual adaptation to the different cable lengths is necessary is. In addition, the transmitting and receiving device requires little power, see above that the general requirements for terminals can be easily met. The arrangement can be implemented in a simple manner as an integrated circuit. The transmitting and receiving device according to the invention also makes it possible in a simple manner Way a regeneration of the system clock pulses depending on the incoming Data sequences. This way is by means of the newly formed internal clock too in a simple way a synchronization of the serial data that are received or are to be sent. The transmitting and receiving device is very low Voltages, for example +5 volts and -5 volts, can be operated. It can be supplied with direct current be used.

Dadurch ist in einfacher Weise ein Längsgleichgewicht bei hoher Arbeitsleistung und einer Frequenz von 20 bis 200 KHz möglich. Hierdurch kann die Übertragungsleitung nicht als eine Antenne wirken.In this way, a longitudinal equilibrium is achieved in a simple manner with high work performance and a frequency of 20 to 200 KHz possible. This allows the transmission line does not act as an antenna.

Gemäß einer weiteren Ausbildung der Erfindung enthält der Empfangsteil ein Kompensationsfilter zur Kompensierung von Verzerrungen der übertragenen Signale und Zweiweg-Gleichrichterkreis, der mit dem Kompensations- filter zur Erzeugung von unipolaren Ausgangssignalen, die Binärwerte ttlII durch positive Hochpegelpulse wiedergeben, Hierdurch werden Amplitude und Phasenverzerrungenydie durch die Eigenschaften der Übertragungsleitung verursacht sein könnten, verhindert. Der Zweiweg-Gleichrichterkreis ermöglicht die Umsetzung der ankommenden bipolaren AMI-Pulse in unipolare Pulse. Durch die Verwendung von Breitbandmittel wird eine hohe Ausgangssymmetrie gewährleistet.According to a further embodiment of the invention, the receiving part contains a compensation filter to compensate for distortions in the transmitted signals and two-way rectifier circuit, which is connected to the compensation filter for generating unipolar output signals, the binary values ttlII by positive Play high-level pulses, this reduces the amplitude and phase distortion caused by the properties of the transmission line. The two-way rectifier circuit enables the implementation of the incoming bipolar AMI pulses into unipolar pulses. By using broadband funds, a high output symmetry guaranteed.

Gemäß einer weiteren Ausbildung der Erfindung e7Xbá| Jer Empfangsteil ein Pulsformungskreis, der mit dem genannten Zweiweg-Gleichrichterkreis zur Ableitung von Rechteckpulse aus den unipolaren Ausgangssignalen verbundenXst wobei die Rechteckpulse gleichphasig mit den Ausgangssignalen sind und eine Pulsbreite von im wesentlichen einer halben Pulsbreite der unipolaren Pulse haben, Durch die Erzeugung von Ausgangspulsen mit 50 % Nutzungsfaktor bei einer breiten dynamischen Eingangsfolge sind in dem Empfangsteil keine individuelle Messungen zur Justierung der Stromkreise bei unterschiedlichen Leitungslängen erforderlich.According to a further embodiment of the invention e7Xbá | Jer receiving part a pulse shaping circuit connected to the aforementioned two-way rectifier circuit for derivation connected by square-wave pulses from the unipolar output signals Xst being the square-wave pulses are in phase with the output signals and have a pulse width of substantially half the pulse width of the unipolar pulses, by generating output pulses with 50% utilization factor with a wide dynamic input sequence are in the Receiving part no individual measurements to adjust the circuits with different Cable lengths required.

Außerdem optimieren die Rechteckpulsesdie am Ausgang des Pulsformungskreises erzeugt werden einen Frequenzkomponenten des Pulsspektrum>welches identisch mit der Taktfrequenz ist, die neugeneriert wird; eine Frequenz, welche die Mittenfrequenz des phasensynchronisierten Schaltkreises darstellt. Der Übertragung steil wird mit geringstmöglichem Hardware verwirklicht, was aus der Mehrfachfunktion der JK-Flip-Flop-Schaltung, die als Kippsschaltung arbeitet, hervorgeht. Als Ergebnis werden positive und negative Pulse erzeugt, die äußerst symmetrisch sind und annähernd Kosinuspulse darstellen. Die Umsetzmittel sind so ausgelegt, daß die Pulse nur eine halbe Bitzeitbreite beim halben Amplitudenwert darstellen, wodurch diese Pulse an der entgegengesetzten Seite der Übertragungsleitung bezüglich des Empfangs der Pulse eine große Dynamik aufweisen. Außerdem ermöglicht die erfindungsgemäße Sende-und Empfangseinrichtung über die vieradrige Ubertragungsleitung ein paralleles Senden und Empfangen.In addition, the square-wave pulses optimize the output of the pulse shaping circuit a frequency component of the pulse spectrum> which is identical to is the clock frequency that is being regenerated; a frequency which is the center frequency of the phase locked circuit. The transmission becomes steep with realized with the lowest possible hardware, what comes from the multiple function of the JK flip-flop circuit, which works as a toggle switch emerges. As a result, it will be positive and negative Pulse generated that are extremely symmetrical and approximately cosine pulses represent. The conversion means are designed so that the pulses are only half a bit time width at half the amplitude value, causing these pulses to be at the opposite Side of the transmission line with regard to the reception of the pulses a great dynamic exhibit. In addition, the transmitting and receiving device according to the invention enables Parallel sending and receiving via the four-wire transmission line.

In FIG 1 ist eine Schaltungsübersicht für eine digitale Fernsprechvermittlungsstation gemäß der Erfindung, die sowohl als Teilnehmerstation als auch als Vermittlungs station für Vermittlungspersonen angewendet werden kann, dargestellt.In Figure 1 is a circuit diagram for a digital telephone exchange according to the invention, both as a subscriber station and as an exchange station can be used for intermediaries.

Die FIG 2 zeigt Zeitdiagramme seriell übertragenerDaten;die in aufeinanderfolgende Pulsrahmen zusammengefaßt sind. Diese Zeitdiagramme seriell übertragener Pulsrahmen betreffen ankommend und abgehend übertragene Informationen der Fernsprechvermittlungsstation nach FIG 1. Jeder Pulsrahmen umfaßt drei 8-Bit-Wörter.FIG. 2 shows time diagrams of serially transmitted data; Pulse frames are summarized. These timing diagrams of serially transmitted pulse frames relate to information transmitted in and out of the telephone switching station according to FIG 1. Each pulse frame comprises three 8-bit words.

Die FIG 3 zeigt ein Zeitdiagramm eines Superrahmens, der bei der Anwendung in der Vermittlungsstation nach FIG 1 32 Pulsrahmen, wie in FIG 2 dargestellt ist, enthält. Ein Superframe mit 32 Pulsrahmen fordert eine Dauer von 32 C 125 ys, d.h. 4 ms. Der Superframe stellt demnach einen übergeordneten Rahmen dar.FIG. 3 shows a timing diagram of a superframe that is used in the application in the switching station according to FIG 1 32 pulse frames, as shown in FIG 2, contains. A superframe with 32 pulse frames requires a duration of 32 C 125 ys, i.e. 4 ms. The superframe therefore represents a superordinate framework.

Die FIG 4 zeigt eine Schaltungsübersicht des Übertragungsteiles des digitalen Senders!und Empfängers gemäß FIG 1.4 shows a circuit overview of the transmission part of the digital transmitter! and receiver according to FIG 1.

Die FIG 5 zeigt ein Zeitdiagramm einer Anzahl Signale die in dem Übertrager nach FIG 4 an den angegebenen Schaltpunkten auftreten.FIG. 5 shows a timing diagram of a number of signals in the transmitter occur according to FIG 4 at the specified switching points.

In FIG 6 ist eine Schaltungsübersicht des Empfang teiles des digitalen Senders-/Empfängers der Teilnehmervermittlungsstation nach FIG 1.In Figure 6 is a circuit overview of the receiving part of the digital Transmitter / receiver of the subscriber switching station according to FIG 1.

Die FIG 7 zeigt Zeitdiagramme einer Anzahl Signale die in dem Empfänger nach FIG 6 an den angegebenen Schaltpunkten auftreten.FIG. 7 shows timing diagrams of a number of signals in the receiver occur according to FIG 6 at the specified switching points.

Die FIG 8 zeigt eine Schaltungsübersicht der Synchronisiereinrichtung der übertragenen Pulsrahmen für die Fernsprechvermittlungsstation nach FIG 1.FIG. 8 shows a circuit overview of the synchronization device the transmitted pulse frame for the telephone exchange according to FIG.

Die FIG 9 zeigt ein Zeitdiagramm einer Anzahl Signale.FIG. 9 shows a timing diagram of a number of signals.

die in der SynchronisieteinrXhtng FIG 8 in einer Fernsprechvermittlungsstation übertragen werden Die FIG 10 zeigt eine Schaltungsübersicht eines Synchronisierungs-/Signalisierungs-Generators, der in der Fernsprechvermittlungsstation nach FIG 1 eingesetzt ist.in the SynchronisieteinrXhtng FIG 8 in a telephone exchange 10 shows a circuit overview of a synchronization / signaling generator, which is used in the telephone exchange according to FIG.

Die FIG 11 zeigt Zeitdiagramme einer Anzahl von Signalen die den dem Synchronisierungs-Signalisierungs-Generator gemäß FIG 10 an den angegebenen Schaltpunkten auftreten.FIG. 11 shows timing diagrams of a number of signals which the dem Synchronization signaling generator according to FIG 10 at the specified switching points appear.

Die Erfindung ist jetzt anhand eines Ausführungsbeispieles für eine Fernsprechvermittlungsstation, die sowohl als Fernsprechteilnehmerstation, als auch als Fernsprechvermittlungsstation für Vermittlungspersonen verwendet werden kann, anhand der Zeichnungen und Zeitdiagramme beschrieben. Die Beschreibung umfaßt nicht nur die normalen Funktionen einer Fernsprechvermittlungsstation sondern auch zusätzliche Leistungsmerkmale, wie beispielsweise Freisprechen, Übertragung von digitalen Informationen, Teilnehmernachrichten, insbesondere in ankommender Richtung,sowie das Speichern der ankommenden Informationen durch Ausdrucken dieser Informationen. Die digitale Fernsprechvermittlungsstation ist zur Übertragung in beiden Ubertragungsrichtungen mit einer entsprechenden Übertragungsleitung verbunden und bildet mit dieser Leitung ein Bestandteil eines gesamten digitalen Fernsprechvermittlungssystems. Ein derartiges Vermittlungssystem kann sowohl als öffentliches Vermittlungssystem oder aber auch als private, beispielsweise Nebenstellenanlage ausgebildet sein.The invention is now based on an embodiment for a Telephone switching station, which serves as both a telephone subscriber station and can be used as a telephone exchange for operators, described with reference to the drawings and timing diagrams. The description does not include only the normal functions of a telephone exchange but also additional ones Features such as hands-free calling, transmission of digital information, Subscriber messages, especially in the incoming direction, as well as saving of the incoming information by printing out this information. The digital Telephone exchange is for transmission in both transmission directions with connected to a corresponding transmission line and forms with this line part of an overall digital telephone switching system. Such a thing The switching system can be used either as a public switching system or else be designed as a private branch exchange, for example.

Prinzipeller Aufbau der Fernsprechvermittlungsstation (FIG 1).Basic structure of the telephone exchange (FIG 1).

Die FIG 1 zeigt eine digitale Fernsprechvermittlungsstation die als Teilnehmerstation oder als Vermittlungsstation für Vermittlungspersonen verwendbar ist.The FIG 1 shows a digital telephone exchange as the Subscriber station or can be used as a switching station for switching persons is.

Diese Fernsprechvermittlungsstation kann zusätzlich mit peripheren Einrichtungen'wie beispielsweise mit einer digitalen Datenanlage oder mit einer Teilnehmerinformationseinrichtung, beispielsweise mit einem Datenschreiber'verbunden werden. Die digitale Fernsprechvermittlungsstation ist fqr die Übertragung von Informationen in beiden Richtungen mit einer Fernsprechleitung TL/RL verbunden. Diese Fernsprechleitung TL/RL ist mit den Wicklungen I und II des Übertragers TR1, der insgesamt vier Wicklungen aufweist, verbunden.This telephone exchange can also be equipped with peripheral Facilities such as, for example, with a digital data system or with a Subscriber information device, for example connected to a data recorder will. The digital telephone exchange is for the transmission of information connected in both directions with a telephone line TL / RL. This telephone line TL / RL is with the windings I and II of the transformer TR1, which has a total of four windings having connected.

Dieser Übertrager TR1 besteht aus einem Paar Phantom-Wicklungen, die einem DC/DC-Netzanschlußumsetzers DCC verbunden sind. Dieser Umsetzer empfängt Gleichstrom von der Fernsprechleitung und erzeugt verschiedene Gleichspannungen' die für die Fernsprechvermittlungsstation erforderlich sind.This transformer TR1 consists of a pair of phantom windings that a DC / DC network connection converter DCC are connected. This converter receives direct current from the telephone line and generates various DC voltages for the Telephone switching station are required.

Die Sekundär-Wicklungen III und IV des Ubertragers TR1 sind mit einem digitalen Sender/Empfänger DTR verbunden. Das Adernpaar TL der Fernsprechleitung sind Sendeadern während das Adernpaar RL der Fernsprechleitung die Empfangsadern darstellen. Der Sender/Empfänger DTR sendet über das Adernpaar TL und empfängt über das Adernpaar RL gleichzeitig eine Vielzahl von Datenwörtern, diejwie vorstehend beschriebenzu einem Pulsrahmen bestehend aus jeweils drei Wörtern zusammengefaßt sind. Diese Datensignale werden in einem AMI-Code übertragen. Der AMI-Code wird aus einem Binärcode erzeugt. Die Werte "1" des Binärcodes werden abwechselnd durch Impulse-mit positiver und negativer Spannung wiedergegeben und die Binärwerte "0" durch die Spannung 0. Diese AMI-Signale eignen sich besser für die Übertragung auf Leitungen als Signale im Binärcode.Der AMI-Code entspricht einem abwechselnden Zeichenwechsel, bezeichnet AMI.The secondary windings III and IV of the transformer TR1 are with a digital transmitter / receiver DTR connected. The pair of wires TL of the telephone line are sending wires while the wire pair RL of the telephone line are the receiving wires represent. The transmitter / receiver DTR sends over the wire pair TL and simultaneously receives a large number of data words via the wire pair RL, diej as described above to a pulse frame consisting of three words each are summarized. These data signals are transmitted in an AMI code. Of the AMI code is generated from a binary code. The values "1" of the binary code become alternating represented by pulses -with positive and negative voltage and the binary values "0" by voltage 0. These AMI signals are better suited for transmission on lines as signals in binary code. The AMI code corresponds to an alternating Change of characters, called AMI.

Der Sender/Empfänger DTR setzt sowohl die AMI-codierte Signaledie über die Empfangsadern RL der Fernsprechleitung in einem 192 KHz-Takt als auch den seriell empfangenen Datenstrom, nachfolgend "serielle Empfangsdaten" - genannt , um. Der Sender/Empfänger DTR setzt auch den Datenstrom, der als "serielle Sendedaten" bezeichnet wird, und von der Fernsprechvermittlungsstation gesendet wird, in AMI-codierte Signale zur Übertragung über die Sendeadern TL der Fernsprechleitung um.The transceiver DTR sets both the AMI-coded signals via the receiving wires RL of the telephone line in a 192 KHz cycle as well as the serially received data stream, hereinafter referred to as "serial receive data", around. The transmitter / receiver DTR also sets the data stream, which is called "serial send data" and sent from the central office, in AMI-encoded Signals for transmission via the transmission wires TL of the telephone line.

Das 192 KHz-Taktsignal wird über ein internes Datenübertragungsleitungsbündel IB für serielle DatenUbertragung zu einem Synchron-Signal-Generator SSG, zu einer Synchronisiereinrichtung SFS für serielle, in einem Pulsrahmen zusammengefaßten Daten, zu einem Primär-Codec/PCM-Filter PCF zu einem Sekundär-Codec/PCM-Filter SCF und zum Schluß zu einem peripheren System, beispielsweise zu einem digitalen Datenübertragungssystem DDI eines digitalen Rechners oder dergleichen übertragen. Serielle Daten, die über das Adernpaar RL der Fernsprechleitung empfangen werden, werden über die interne Datenübertragungsleitung IB zu der Synchroni- siereinrichtung SFS fUr zu Pulsrahmen zusammengefaßten seriellen Daten, zum PrimäscodeC/pcM-Filter PCF, zum Sekundär-Codec/PCM-Filter SCF und dem peripheren System DDI übertragen. Der digitale Sender/Empfänger DTR empfängt ein serieller Datenstrom zur Übertragung über das für das Senden vorgesehene Adernpaar TL unter Zwischenschaltung der Datenübertragungsleitung IB und zwar die Daten, die von dem Synchronisier-/Signal-Generator SSGlcOvgn dem PrimärCodec-/ PCM-Filter PCF von dem Sekundär-PCM-Filter SCF und von dem peripheren System DDI übertragen werden.The 192 KHz clock signal is transmitted over an internal data transmission line bundle IB for serial data transmission to a synchronous signal generator SSG, to a Synchronizing device SFS for serial, combined in a pulse frame Data, to a primary codec / PCM filter PCF to a secondary codec / PCM filter SCF and finally to a peripheral system, for example a digital data transmission system DDI of a digital computer or the like transmitted. Serial data over the wire pair RL of the telephone line are received via the internal Data transmission line IB to the synchronous control device SFS for serial data combined to form pulse frames, to the primary code C / pcM filter PCF, to the secondary codec / PCM filter SCF and the peripheral system DDI. Of the digital transmitter / receiver DTR receives a serial data stream for transmission via the pair of wires TL intended for sending with the interposition of the data transmission line IB namely the data from the synchronization / signal generator SSGlcOvgn dem Primary codec / PCM filter PCF from the secondary PCM filter SCF and from the peripheral System DDI are transmitted.

Die Synchronisiereinrichtung SFS für in Pulsrahmen übertragenen seriellen Daten stellt aus den empfangenen seriellen Daten den Synchronisierungscode und das Signalisierungsbit bzw. die Signalisierungsbit fest, dir einem Wort des Pulsrahmens übertragen werden um die verschiedenen Zeitkanäle des Pulsrahmens zu synchronisieren und um bestimmte Funktionsmittel der Teilnehmerstation bzw. der Vermittlungsstation, beispielsweise akustische und optische Signale zu steuern.The synchronization device SFS for serial transmitted in pulse frames Data provides the synchronization code and the Signaling bit or the signaling bit fixed, dir a word of the pulse frame are transmitted in order to synchronize the different time channels of the pulse frame and to certain functional means of the subscriber station or the switching station, for example to control acoustic and optical signals.

Außer diesem Kanal für die Übertragung des Synchronisierungscodes und Signalisierungsbits sind zwei weitere Kanäle für die Übertragung von Sprache und/oder Daten vorgesehen.Except for this channel for the transmission of the synchronization code and signaling bits are two more channels for the transmission of speech and / or data provided.

Die Synchronisiereinrichtung SFS für in Pulsrahmen übertragenen seriellen Daten erzeugt drei Steuersignale, welche synchron mit den drei Acht-Bit-Wörtern oder Bytes jedes Pulsrahmens sind: Ein Synchronisierungs-Signalisierungs-Steuersignal SSE, ein Primärkanal-Steuersignal PCE und ein Sekundär-Steuersignal SCE. Das Synchronisierungs-/Signalisierungs-Steuersignal SSE wird über den Synchronisierungs-/Signalisierungs-Generator SSG geführt, der ein Wort (Byte) erzeugt, welches ein aus sieben Bit bestehender Synchronisierungscode und ein einziges Signalisierungsbit enthält, welches von dem Mikrocomputer M über die Signalausgangsleitung SO empfangen wird. Durch den Empfang des Signales SSE überträgt der Synchronisierungs-/Signalisierungs-Generator dieses Wort über die Datenausgabeleitung für serielle Daten der internen Datenübertragungsleitung zum digitalen Sender/Empfänger DTR.The synchronization device SFS for serial transmitted in pulse frames Data generates three control signals that are synchronous with the three eight-bit words or bytes of each pulse frame are: A synchronization signaling control signal SSE, a primary channel control signal PCE and a secondary control signal SCE. The synchronization / signaling control signal SSE is carried out via the synchronization / signaling generator SSG, which generates a word (byte) which is a seven-bit synchronization code and contains a single signaling bit which is transmitted from the microcomputer M via the signal output line SO is received. By receiving the SSE signal the synchronization / signaling generator transmits this word via the Data output line for serial data of the internal data transmission line to the digital transmitter / receiver DTR.

Das Signal PCE ist zum Mikrocomputer M und zum Primärcodec/PCM-Filter PCF übertragen. Die ansteigende Flanke des Signales PCE bewirkt, daß der Mikrocomputer ein Signalisierungsbit auf die Signaleingabeleitung SI festzustellen sucht. Das Signal PCE steuert auch das PrimärCodec/PCM-Filter PCF für den Empfang und für die Übertragung von Signalen über die Eingabeleitungen und Ausgabeleitungen für serielle Daten.The signal PCE is to the microcomputer M and to the primary codec / PCM filter Transfer PCF. The rising edge of the PCE signal causes the microcomputer seeks to determine a signaling bit on the signal input line SI. That Signal PCE also controls the primary codec / PCM filter PCF for reception and for Transmission of signals via the input lines and output lines for serial Data.

Das Signal SCE steuert das SekundäPCodes8PCM-Filter SCF und/oder die digitale Daten-Schnittstelle DDI zwecks Übertragung serieller Daten zu und von diesen genannten Einrichtungen. Die Auswahl einer dieser Einrichtungen wird durch den Mikrocomputer M mittels eines über einen zweiten Kanal zugeordneten Signals SCA getroffen.The signal SCE controls the secondary PCodes8PCM filter SCF and / or the digital data interface DDI for the purpose of transferring serial data to and from them facilities mentioned. The selection of one of these devices is made by the microcomputer M hit by means of a signal SCA assigned via a second channel.

Die digitale Datenschnittstelle fordert den Zugriff zum Sekundärkanal mittels eines Meldebits PB an Das Mikrophon und der Hörer des Handapparates sowie das Mikrophon und der Lautsprecher des Lautsprechgerätes oder des Freisprechgerätes sind mittels der durch den Mikrocomputer gesteuerten Schalter mit einem der beiden Codec/PCM Filter PCF und SCF verbindbar. Diese Schalter gehören zu dem Fernsprechanalogstromkreis VAC, welcher mittels des Mikrocomputers M über ein analoges Anlagen-Steuerleitungsbundel ACC gesteuert wird. Normalerweise weist der Fernsprechapparat keine Freisprechfunktionen auf, sondern ist ein zusätzlicher Stromkreis HO für das Freisprechen vorgesehen. Wenn dieser zusätzliche Stromkreis HO für das Freisprechen vorgesehen ist, wird dieser durch ein Steuersignal HFU vom Mikrocomputer gesteuert und nur in Verbindung mit einem der beiden Codec/PCM Filter benutzt. Der Freisprechstromkreis HO wird in Abhängigkeit der Sprache des am lautesten Sprechenden gesteuert. Der spezielle, hierfür vorgesehene Stromkreis ist hier nicht weiter beschrieben.The digital data interface requests access to the secondary channel by means of a message bit PB to the microphone and the receiver of the handset as well the Microphone and the loudspeaker of the loudspeaker device or the Hands-free device are by means of the switch controlled by the microcomputer Can be connected to one of the two codec / PCM filters PCF and SCF. These switches belong to the telephone analog circuit VAC, which by means of the microcomputer M via an analog system control cable bundle ACC is controlled. Usually assigns the telephone does not have any hands-free functions, but is an additional one Circuit HO intended for hands-free calling. If this additional circuit HO is intended for hands-free calling, this is activated by a control signal from HFU Microcomputer controlled and only in connection with one of the two codec / PCM filters used. The hands-free circuit HO becomes the loudest depending on the language Speaking controlled. The special circuit intended for this is not here further described.

Wenn einer der beiden Codec/PCM Filter mit der Fernsprechstation zur Übertragung und Empfang eines Wortes des Pulsrahmens verbunden ist und auf diese Weise über einen der beiden Kanäle überträgt und empfängt,besteht die Möglichkeit, daß ein peripheres System, beispielsweise eine Schnittstelle für die digitale DatenUbertragung DDI den anderen Kanal für Datenübertragung benutzt.If one of the two codec / PCM filters is connected to the intercom station Transmission and reception of a word of the pulse frame and connected to this Transmits and receives via one of the two channels, there is the possibility of that a peripheral system, for example an interface for digital data transmission DDI uses the other channel for data transmission.

Wie nachstehend erläutert wird, ermöglicht die Sbertragung von drei Wörtern innerhalb eines Pulsrahmens, daß in zwei Kanäle, d.h., daß also in multiplexweise Sprache-und Daten oder Sprache und Sprache übertragen werdenkönnen.. Aufgrund der vorstehend genannten Möglichkeiten kann mittels der Fernsprechstation bei bestehender Verbindung mit einer anderen Sprechstelle über die Fernsprechverbindungsleitung und bei Benutzung eines der beiden Codec/PCM Filter durch ein zusätzliches, vom Teilnehmer abgegebenes Signal eine Rückfrageverbindung über das zweite Codex/PCM Filter eingeleitet werden. Die5be- deutet, daß über ein getrenntes Datenwort bzw. Datenkanal des Pulsrahmens die zweite Verbindung herstellbar ist. In diesem Falle wird für die Rückfrage die bestehende erste Verbindung mit dem Teilnehmer über die Verbindungsleitung diese Verbindung vorübergehend durch den Fernsprechanalogstrornkreis VAC unterbrochen und die zweite Verbindung über das zweite- Codec/PCM Filter und den Fernsprechanalogstromkreis VAC hergestellt.As will be explained below, S enables three to be transmitted Words within a pulse frame that in two channels, i.e. that in multiplexed Voice and data or voice and voice can be transmitted .. Due to the Above possibilities can be done by means of the telephone station at the existing Connection to another call station via the telephone connection line and when using one of the two Codec / PCM filters through an additional, vom Participant emitted signal an inquiry connection via the second Codex / PCM Filters are initiated. The5be- suggests that about a separate Data word or data channel of the pulse frame, the second connection can be established. In this case, the existing first connection with the subscriber is used for the inquiry over the connecting line this connection temporarily through the telephone analog circuit VAC interrupted and the second connection via the second codec / PCM filter and established the telephone analog circuit VAC.

Der Dreikanalpulsrahmen ermöglicht auf diese Weise zwei unterschiedliche Fernsprechverbindungen gleichzeitig mit dem Fernsprechapparat herzustellen. Beispielsweise kann eine Verbindung mit einem anderen Teilnehmer als Sprechverbindung hergestellt werden, während eine andere Verbindung mit einem Datensystem zurffber-tragung digitaler Daten hergestellt wird. In gleicher-Weise kann der Fernsprechapparat zur Verbindung der eigenen Teilnehmerstelle mit einer anderentersten Sprechstelle als Sprechverbindung und eine zweite Verbindung als Rückfrageverbindung zu einer zweiten Sprechstelle hergestellt werden.In this way, the three-channel pulse frame enables two different ones Establish telephone connections at the same time as the telephone set. For example can establish a connection with another participant as a voice connection become more digital, while another connection to a data system is used for transmission Data is established. In the same way, the telephone set can be used to connect your own subscriber station with another first call station as a speech connection and a second connection as an inquiry connection to a second call station getting produced.

Wie vorstehend beschrieben steuert der Mikrocomputer M die Funktion der Schalter des Fernsprechanalogstromkreises VAC und ebenso den Freisprechstromkreis HO über das analoge Anlagensteuerleitungsbündel ACC bzw. über die Steuerleitung für das Steuersignal HFU. Weiterhin steuert der Mikrocomputer M die Verwendung des zweiten Kanals -im PCM Pulsrahmen über die Eanalauswahlleitung SCA Kanal SCA Auf diese Weise kann wie vorstehend erwähnt, ein peripheres Datensystem zu der digitalen Datenschnittstelle DDI verbunden werden um Daten über die Fernsprechübertragungsleitung TL/RL zu übertragen und zu empfangen.As described above, the microcomputer M controls the function the switch of the telephone analog circuit VAC and also the hands-free circuit HO via the analog system control line bundle ACC or via the control line for the control signal HFU. Furthermore, the microcomputer M controls the use of the second channel - in the PCM pulse frame via the channel selection line SCA channel SCA open In this way, as mentioned above, a peripheral data system can be added to the digital Data interface DDI can be connected to data over the telephone transmission line TL / RL to transmit and receive.

Der Mikrocomputer M hat aber auch noch andere Funktionen alle über das interne Datenübertragungsleitungsbündel IB übertragene und gesendete Daten erfolgt in einem schnelten at. -Das Senden und Empfangen der Daten erfolgt so, daß ein Wort oder B<S pro Kanal alle 125 Mikrosekunden übertragen wird. Der Pulsrahmen überträgt aber auch Daten, die nur eine langsamere Übertragung erfordern und für Funktionen vorgesehen sind, die beispielsweise für das Steuern von Elementen des numerischen Displays, zur Steuerung von Leuchtdioden, für die Übertragung von Steuerbefehlen und dergleichen vorgesehen sind. Diese langsamer zu übertragenden Daten werden mit einer Geschwindigkeit von einem Bit pro 125 Mikrosekunden oder.The microcomputer M also has other functions all over the internal data transmission line bundle IB transmitted and sent data takes place in a fast at. -The sending and receiving of the data is done in such a way that a Word or B <S per channel is transmitted every 125 microseconds. The pulse frame but also transmits data that only require a slower transmission and for Functions are provided, for example for controlling elements of the numerical displays, for controlling light emitting diodes, for transmitting control commands and the like are provided. This slower to be transmitted data is with a rate of one bit per 125 microseconds or.

8 KHz übertragen. Dieses Bit wird als Signalbit bezeichnet und wird seriell vom Mikrocomputer M empfangen, gespeichert und die nacheinander empfangenen Bits werden vom Mikrocomputer zu entsprechenden Bytes zusammengestellt. Nachstehend wird erläutert, daß ein Byte alle 4 Millisekunden für eine Byte-Geschwindigkeit von 250 Hz zusammengestellt wird.8 KHz transmitted. This bit is referred to as the signal bit and will received serially from the microcomputer M, stored and received one after the other Bits are put together into corresponding bytes by the microcomputer. Below it is explained that a byte every 4 milliseconds for a byte speed of 250 Hz is compiled.

Gleichzeitig mit dem Empfang der Signalbits überträgt der Mikrocomputer M auch Signalbits mit der gleichen Geschwindigkeit von 8 KHz zur Ausgangsleitung SO. Hierdurch erhält der Mikrocomputer M die Möglichkeit zu einem Signaldialog mit den Steuereinrichtungen einer Fernsprechnebenstellenanlage oder mit Übertrager oder Schalteinrichtungentdie dem anderen Ende der Ubertragungsleitung TL/RL zugeordnet sein können.The microcomputer transmits simultaneously with the reception of the signal bits M also signal bits with the same speed of 8 KHz to the output line SO. This gives the microcomputer M the possibility of a signal dialogue the control devices of a telephone exchange or with a transmitter or Switching devices assigned to the other end of the transmission line TL / RL could be.

Der Mikrocomputer M ist nicht nur mit den Signaleingabe-und Ausgabeleitungen SI undSO verbunden, sondern auch mit den Eingabe- und Ausgabeleitungen anderer Einrichtungen,beispielsweise mit der alphanumerischen Anzeigeeinrichtung AD, mit einem speziellen Drucker für Nachrichten SMDR und beispielsweise mit zwei Tastenfeldern KL und KD. Die Tastenfelder KL und KD werden über die entsprechende Logik für die Tastenfelder KLO gesteuert. Die Anzeigeeinrichtung, die Tastenfelder und der Drucker sind mit dem Mikrocomputer M über ein Daten- übertragungsleitungsbündel DB, ein Adressenleitungsbündel AB und ein Steuerleitungsbündel CB verbunden. Diese vorgenannten Eingabe- und Ausgabeeinrichtungen werden also vom Mikrocomputer adressiert angesteuert und übertragen und empfangen Daten,die vom Mikrocomputer abgegeben bzw. zu diesem in bekannter Weise übertragen werden.The microcomputer M is not only connected to the signal input and output lines SI and SO connected, but also with the input and output lines of other devices, for example with the alphanumeric display device AD, with a special printer for Messages SMDR and, for example, with two keypads KL and KD. The keypads KL and KD are controlled via the corresponding logic for the keypads KLO. The display device, keypads and printer are with the microcomputer M via a data transmission line bundle DB, an address line bundle AB and a control cable bundle CB connected. These aforementioned input and output devices are thus addressed, controlled and transmitted and received by the microcomputer Data issued by the microcomputer or transmitted to it in a known manner will.

Selbstverständlich können weitere Eingabe- und Ausgabeeinrichtungen über die Daten-, Adressen- und Steuerleitungsbündel mit dem Mikrocomputer M in Verbindung stehen.Of course, other input and output devices via the data, address and control line bundle with the microcomputer M in connection stand.

Die aphanumerische Anzeigeeinrichtung AD kann beispielsweise eine Flüssigkeitskristall-Anzeigevorrichtung mit 16 Stellen sein , über die die Vermittlungsperson der Fernsprechstation bzw. der Vermittlungsstation Telefonnummern der anrufenden bzw. der sngerufenen Stellen, Namensangaben und andere Angaben entnehmen kann.The aphanumeric display device AD can, for example, be a Liquid crystal display device with 16 digits through which the operator the telephone station or the switching station telephone numbers of the calling party or the called bodies, names and other information.

Das Tastenfeld KL enthält beispielsweise Leitungstasten zur Auswahl und Kennzeichnung einer Leitung einer Vielzahl von Leitungen.7 mit denen die Fernsprechstation in Verbindung treten kann. Ferner sind Funktionstasten zur Auswahl und Kennzeichnung von Funktionen vorgesehen, beispielsweise für Haltefunktionen, Konferenzverbindungen usw,.The keypad KL contains, for example, line keys for selection and marking a line of a plurality of lines.7 with which the telephone station can contact. There are also function keys for selection and identification of functions provided, for example for hold functions, conference connections etc,.

Das Tastenfeld KD ist beispielsweise eine Wähltastatur wobei jeder Taste zusätzlich eine Leuch+diode zugeordnet sein kann um zu kennzeichnen, wenn Direktwahlverbindungen möglich sind, welche Direktwahlverbindung hergestellt worden ist. Mit den Anzeigen kann auch beispielsweise angezeigt werden, daß die Tastatur und der vorhandene Mikrocomputer für andere Zwecke, beispielsweise für die Funktion eines Taschenrechners betrieben urd.The keypad KD is, for example, a keypad with each Button can also be assigned a light + diode to indicate when Direct dial connections are possible, which direct dial connection has been established is. The displays can also be used, for example, to indicate that the keyboard and the existing microcomputer for other purposes such as function operated by a pocket calculator.

Zusätzlich zu den vorstehend genannten Eingabe- und Ausgabeeinrichtungen kann der Mikrocomputer M mit dem Gabel- umschalter HSW in Verbindung stehen und über diesen die Informationen über den Zustand aufgelegter Handapparat" bzw. "abgehobener Handapparat" informiert werden.In addition to the input and output devices mentioned above can the microcomputer M with the fork changeover switch HSW in connection and via this the information about the status of the handset " or "handset picked up".

Aus dem Vorstehenden geht hervor, daß der Mikrocompter M über die Eingabeleitung SI von der Steuerung der Fernsprechnebenstellenanlage, an der die Fernsprechstation bzw. die Fernsprechvermittlungseinrichtung angeschaltet ist, unter anderem solche Signale empfängt, die die Hörzeichen und die die Leuchtdioden steuern. Hierbei ist jeder Befehl zur Steuerung einer Leuchtdiode bzw.From the foregoing it is apparent that the microcompter M has the Input line SI from the control of the telephone exchange to which the Telephone station or the telephone exchange is switched on, under among other things receives such signals that control the audio signals and the light-emitting diodes. Here, every command to control a light-emitting diode or

zur Steuerung eines Hörzeichens gekennzeichnet durch ein Byte wobei zu bemerken ist, daß für einen vollständigen Befehl zwei aufeinanderfolgende Bytes notwendig sind.for controlling an audio signal characterized by a byte where Note that for a complete instruction, two consecutive bytes are necessary.

Vom Mikrocomputer M werden zur Nebenstellenanlage ebenfalls Signale übertragen beispielsweise zur Kennzeichnung des Zustandes Handapparat abgehoben und nicht abgehoben und ferner Wahlkennzeichen und andere Funktionskennzeichen7die von dem jeweils Bedienenden durch Tastenbetätigung gewählt werden.Signals are also sent from the microcomputer M to the private branch exchange transmitted, for example, to identify the status of the handset lifted and not lifted and also dialing codes and other function codes7die can be selected by the operator by pressing a key.

Pulsrahmen (FIG 2,3) Die FIG 2 zeigt ein Beispiel eines Pulsrahmens der in Verbindung mit der beschriebenen Fernsprechstation bzw.Pulse frame (FIGS. 2, 3) FIG. 2 shows an example of a pulse frame in connection with the described telephone station resp.

Vermittlungs station gemäß der vorliegenden Erfindung zur Übertragung von Signalen und Daten verwendet wird.Switching station according to the present invention for transmission used by signals and data.

Aus dem gezeigten Beispiel geht hervor, daß im Prinzip keine Begrenzung hinsichtlich der Anzahl PCM-Wörter innerhalb eines Pulsrahmens besteht. Es ist aber klar, daß die Übertragungsgeschwindigkeit in Kilobits pro Sekunde (KB/sec.) abhängig ist von der Sbertragungsgeschwindigkeit der Fernsprechanlage an der die Station angeschaltet ist. Das Pulsrahmenmuster muß dem PCM Rahmentakt entsprechen. Beim beschriebenen System wird ein Vielfach der Abtastgeschwindigkeit von 8 EHz verwendet.From the example shown it can be seen that in principle there is no limit in terms of the number of PCM words within a pulse frame. But it is clear that the transmission speed in kilobits per second (KB / sec.) depends depends on the transmission speed of the telephone system on which the station is located is turned on. The pulse frame pattern must correspond to the PCM frame clock. At the described system becomes a Multiples of the scanning speed of 8 EHz used.

Ausgehend von einer Abtastgeschwindigkeit von 8 KHz bedeutet dies, daß alle 125 Mikrosekunden eine Abtastung erfolgt, d.h. daß die Anzahl Wörter (Abtastungen) in jedem Pulsrahmen und die Anzahl Bits pro Wort die Frequenz der Datenpulse bestimmen. Jede Abtastung, d.h.Assuming a sampling speed of 8 KHz, this means that a sample takes place every 125 microseconds, i.e. that the number of words (samples) determine the frequency of the data pulses in each pulse frame and the number of bits per word. Each sample, i.e.

jedes Wort ist durch 8 Bits oder ein Byte gekennzeichnet. Im Ausführungsbeispiel der Erfindung sind pro Pulsrahmen drei Abtastwerte (Wörter) vorgesehen.each word is identified by 8 bits or one byte. In the exemplary embodiment According to the invention, three samples (words) are provided per pulse frame.

Es ist selbstverständlich, daß hinsichtlich der Frequenz, mit der digitale Pulse zu und von einer Fernsprechstation übertragen und von dieser verarbeitet werden eine oberste Grenze gesetzt ist. Diese obere Grenze wird insbesondere durch die Art und Länge des Ubertragungsweges und durch die Geschwindigkeit der individuellen Bestandteile der Fernsprechstation, wie beispielsweise Übertrager1 Synchronisiereinrichtung und insbesondere Mikrocomputer bestimmt. Die Fernsprechstation gemäß der Erfindung ist für eine sehr lange Übertragungsleitung bestehend aus zwei verdrillte Adernpaare vorgesehen.It goes without saying that with regard to the frequency with which digital pulses are transmitted to and from a telephone station and processed by the latter an upper limit is set. This upper limit is given in particular by the type and length of the transmission path and the speed of the individual Components of the telephone station, such as, for example, transmitter1 synchronization device and in particular microcomputers. The telephone station according to the invention is for a very long transmission line consisting of two twisted wire pairs intended.

Die normale PCM-Datenübertragungsgeschwindigkeit von 64 K3/sec. (d.h. eine 8 KHz Abtastgeschwindigkeit mit 8 Bit-Codewörter) bestimmt die untere Datenübertragungsgeschwindigkeit bei der Fernsprechstation gemäß der Erfindung. Zusätzlich zu den PCM-Daten müssen auch Synchronisi erungssignale und Informationssignale übertragen werden. Wenn es der zulässige maximale Datenübertragungsgeschwindigkeit entspricht kann zumindest ein zusätzlicher serieller Sprachdatenfluß übertragen werden.The normal PCM data transfer speed of 64 K3 / sec. (i.e. an 8 KHz sampling rate with 8 bit code words) determines the lower data transmission rate in the telephone station according to the invention. In addition to the PCM data, you must synchronization signals and information signals are also transmitted. If it which corresponds to the maximum permissible data transmission speed can at least an additional serial voice data flow can be transmitted.

Der vorliegenden Erfindung entsprechend überträgt und empfängt jede Fernsprechstation einenPulsrahmen mit Informationen alle 125 Mikrosekunden; dies entspricht der normalen PCM-Abtastgeschwindigkeit für Fernsprechsysteme.In accordance with the present invention, each transmits and receives Telephone station a pulse frame of information every 125 microseconds; this corresponds to the normal PCM scanning speed for telephone systems.

Jeder Pulssignalrahmen läßt sich zumindest in zwei gleiche 8-Bit-Zeitschlitze aufteilen: Ein Zeitschlitz für Synchronisierungsinformationen und Signalisierungsinformationen und zumindest ein, aber vorzugsweise zwei Zeitschlitze für getrennte, unabhängig voneinander übertragene Sprachdaten- und/oder digitale Dateninformationen. Mit drei Zeitschlitzen beträgt die Datenübertragungsgeschwindigkeit 3 64 KB/sec. oder 192 KB/sec.Each pulse signal frame can be divided into at least two identical 8-bit time slots split: a time slot for synchronization information and signaling information and at least one, but preferably two, time slots for separate, independent voice data and / or digital data information transmitted from one another. With three Time slots, the data transmission speed is 3 64 KB / sec. or 192 KB / sec.

In der FIG 2 ist ein 125 Mikrosekunden-Pulsrahmen gezeigt, der in drei Zeitschlitze geteilt ist. Die drei Steuersignale - Synchronisierungs-/Signalisierungssteuersignal SSE, Primär-Kanalsteuersignal PCE und Sekundärkanal-Steuersignal SCE - sind in der FIG 2 ebenfalls zur Kennzeichnung ihrer Zeitbeziehung mit dem ersten, zweiten unddritten Datenwort des Pulsrahmens gezeigt.A 125 microsecond pulse frame is shown in FIG is divided into three time slots. The three control signals - synchronization / signaling control signal SSE, primary channel control signal PCE and secondary channel control signal SCE - are in the FIG. 2 also shows its time relationship with the first, second and third Data word of the pulse frame shown.

Die ersten sieben Bits (B8-B2) des ersten Datenwortes stellen den Synchronisierungscode dar, der vorzugsweise und abwechselnd den Wert 0011011 und den inversen Wert 1100100 einnimmt. Das 8te Bit (B1) im ersten Datenwort, das mit S in FIG 2 gekennzeichnet ist stellt jeweils entweder das StartbitSeines der aufeinanderfolgend in verschiedenen Pulsrahmen übertragenen acht Signalbits bzw. eines der 23 Stopf-Bits dar.The first seven bits (B8-B2) of the first data word represent the The synchronization code is preferably and alternately the value 0011011 and takes the inverse value 1100100. The 8th bit (B1) in the first data word that starts with S is marked in FIG. 2 represents either the start bitSeines of the consecutive eight signal bits or one of the 23 stuffing bits transmitted in different pulse frames represent.

Das zweite Wort des Pulsrahmens enthält eine einzige PCM-Sprachprobe mit 8Bits (1 Byte). Das dritte Wort kann entweder eine PCM-Sprachprobe oder ein digitales Datenwort jeweils bestehend aus 8 Bits (1 Byte) enthalten. Diese zweite und dritte Wörter eines Pulsrahmens werden über die interne Datenübertragungsleitung 13 der digitalen Fernsprechstation zwischen dem Sender/Empfänger DTR.The second word of the pulse frame contains a single PCM speech sample with 8 bits (1 byte). The third word can either be a PCM speech sample or a digital data word each consisting of 8 bits (1 byte). This second and third words of a pulse frame are transmitted over the internal data transmission line 13 of the digital telephone station between the transmitter / receiver DTR.

und dem Primär-Codec/PCM-Filter (für das zweite Wort) und dem Sekundär-Codec/PCM-Filter oder der digitalen Datenschnittstelle DDI (für das dritte Wort) übertragen.and the primary codec / PCM filter (for the second word) and the secondary codec / PCM filter or the digital data interface DDI (for the third word).

Im Pulsrahmen können nur die vorgenannten ersten beiden Wörter oder aber auch drei und mehr Wörter enthalten sein. Mit der Anzahl in einem Pulsrahmen enthaltenen Wörter steigt auch die Anzahl vorhandener Kanäle. Wenn nur zwei Wörter im Pulsrahmen vorgesehen sind beträgt die Datenrate 2 X 64 KB/sec. oder 128 KB/sec. Wenn mehr als drei Wörter übertragen werden muß die Datenrate entsprechend steigen um über jeden Kanal eine Datenrate von 64 KB/sec. ermöglichen zu können.Only the aforementioned first two words or but also contain three or more words. With the number in a pulse frame The number of available channels also increases. If only two words are provided in the pulse frame, the data rate is 2 X 64 KB / sec. or 128 KB / sec. If more than three words are transmitted, the data rate must increase accordingly to achieve a data rate of 64 KB / sec on each channel. to enable.

Die FIG 3 zeigt einen übergeordneten Rahmen, bestehend aus 32 Pulsrahmen, wobee2jeder Pulsrahmen den in FIG 2 dargestellten PulsrahmeE entspricht. Jeder übergeordnete Pulsrahmen hat eine obertragungszeit von- 4 Millisekunden.FIG. 3 shows a higher-level frame consisting of 32 pulse frames, Wherein each pulse frame corresponds to the pulse frame E shown in FIG. Each parent Pulse frame has a transmission time of -4 milliseconds.

Der erste Pulsrahmen F1 des übergeordneten Rahmens enthält ein Startbit oder XtOlt in der B1-Bitlage des ersten Wortes. Die folgenden 8 Pulsrahmen enthalten Signalisierungsbits S1, S2 S8 in der entsprechenden Bitlage. Die nachfolgenden 23 Pulsrahmen enthalten Stopfbits oder eine tiln in der B1-Bitlage. Mit dieser Zuordnung der Signalisierungsbits wird ein Signalisierungsbyte zu und von dem Mikrocomputer alle 4 Millisekunden übertragen. Während der Zeit, in der die Pulsrahmen F10-F32 gesendet und empfangen werden hat der Mikrocomputer Zeit für die Durchführung von Steuerfunktionen und andere Funktionen die für die Fernsprechstation erforderlich sind, beispielsweise für das Setzen der Lampenfunktionen.The first pulse frame F1 of the superordinate frame contains a start bit or XtOlt in the B1 bit position of the first word. Contains the following 8 pulse frames Signaling bits S1, S2 S8 in the corresponding bit position. The following 23 Pulse frames contain stuffing bits or a tiln in the B1 bit position. With this assignment of the signaling bits becomes a signaling byte to and from the microcomputer transmitted every 4 milliseconds. During the time in which the pulse frames F10-F32 sent and received, the microcomputer has time to carry out Control functions and other functions required for the telephone station are, for example, for setting the lamp functions.

Wie aus dem vorstehenden hervorgeht ermöglicht der erfindungsgemäße Pulsrahmen die Übertragung von zwei oder mehr unabhängigen, gleichzeitig übertragenenSprach- und/ oder Datenkanäleninnerhalb des PCM-Pulsrahmens ohne jegliche Zwischenspeicherung. Hierdurch ist es möglich zusätzliche Bedingungen,wie beispielsweise zusätzliche Verbindungentzu peripheren Einrichtungen zu ermöglichen, ohne daß eine Veränderung in den bestehenden Fernmeldevermittlungsanlagen, insbesondere Fernsprechanlagenterforderlich ist.As can be seen from the above, the inventive Pulse frame the transmission of two or more independent, simultaneously transmitted speech and/ or data channels within the PCM pulse frame without any Caching. This enables additional conditions, such as to allow additional connections to peripheral devices without a Change in the existing telecommunications switching systems, especially telephone systems, required is.

Der erfindungsgemäße Pulsrahmen ermöglicht die Auswahl eines Taktsignales aus den Dateninformationen ohne Phasenstörung, so daß ein zusammenhängender Funktionsablauf zwischen unterschiedlichen Funktionsbedingungen möglich ist.The pulse frame according to the invention enables the selection of a clock signal from the data information without phase disturbance, so that a coherent functional sequence is possible between different functional conditions.

Schließlich ermöglicht der verwendete Pulsrahmen eine optimale Bandbreite für digitale Datenübertragung und vermeidet Störeinflüsse.Finally, the pulse frame used enables an optimal bandwidth for digital data transmission and avoids interference.

Die Codiertechnik unter Verwendung des abwechselnden Zeichenwechsels (AMI); FIGUREN 4 bis 7.The coding technique using the alternating character change (AMI); FIGURES 4 through 7.

Die Codier-Technik mit dem abwechselnden Zeichenwechsel (AMI) ist für digitale Verbindungsleitungsübertragungen sowohl bei PCM24 als auch PCM30 Systeme verwendet. Wenn diese Codier-Technik auch in bevorzugter Weise bei digitalen Fernsprechstationen gemäß der Erfindung verwendet wird, bedeutet dies keine Beschränkung der Basisauslegung der Station in Bezug auf einer derartigen Codier-Technik. Aus der nachfolgenden Beschreibung der Empfangseinrichtung, der Übertragungseinrichtung und der Kombination der Empfangs- und tfbertragungsstromkreise geht hervor, daß nur relativ einfache und geringfügige Änderungen der Struktur der Station erforderlich sind um diese bei unterschiedlichen Übertragungssystemen verwendbar zu machen, beispielsweise bei sogenannten 1!ring Pong" Systemen. Die Wahl unterschiedlicher Codier- und Übertragungs-Systeme ist ebenfalls abhängig von den Forderungen. die bezüglich der Datenübertragungsgeschwindigkeit zu erzielen sind.The coding technique with the alternating character change (AMI) is for digital connection line transmissions for both PCM24 and PCM30 systems used. If this coding technique is also preferred for digital telephone stations is used according to the invention, this does not imply any limitation on the basic design of the station in relation to such a coding technique. From the following Description of the receiving device, the transmitting device and the combination the receiving and transmission circuits shows that only relatively simple and minor changes to the structure of the station are required to accommodate this to make usable in different transmission systems, for example with so-called 1! ring pong "systems. The choice of different coding and Transmission systems is also dependent on the requirements. those related to the data transfer speed can be achieved.

Die Kombination der Verwendung. einer besonderen Pulsrahmenzusammensetzung und die AMI-Codier-Technik ermöglicht also die Übertragung von Daten zusammen mit Sprachinformationen in ein und denselben Pulsrahmen bei Verwendung -von mehr als zwei Kanälen pro Puisrahmen. Dies bedeutet, daß eine größere Anzahl von Anschlüssen und anderen peripheren Einrichtungen gleichzeitig zusammengeschaltet werden können. Außerdem können bei einem derartigen System zweiadrige Leitungen verwendet werden, die in einfacher Weise dadurch ausgeglichen sind, indem die Adern der Adernpaare verdrillt werden. Hierdurch kann auch der Abstand zwischen zwei Leitungsübertragern vergrößert werden und können die Nebensprechdämpfungsverhältnisse zwischen den verdrillten Adernpaare, welche mit der Frequenz abnimmt, verbessert werden.The combination of use. a special pulse frame composition and the AMI coding technology thus enables data to be transmitted together with Speech information in one and the same pulse frame when using more than two channels per bag frame. This means that a larger number of connections and other peripheral devices can be interconnected at the same time. In addition, two-core cables can be used in such a system, which are balanced in a simple manner by dividing the wires of the wire pairs be twisted. This can also reduce the distance between two line transformers can be increased and the crosstalk attenuation ratios between the twisted Wire pairs, which decrease with the frequency, can be improved.

Das Codterungssystem mit dem abwechselnden Zeichenwechsel AMI überträgt grundsätzlich ein Puls für jeden logischen Wert 1t und sendet keinen Puls beim logischen Wert "O".The coding system with the alternating character change AMI transmits basically one pulse for each logical value 1t and does not send a pulse for the logical value Value "O".

Zusätzlich zu diesem einfachen "Keenzeichnungs" und IfNichtkennzeichnungsfl System wechselt die Polarität der Pulse bei jedem zweiten logischen Pegel "1 rt der übertragen wird. Weiterhin gleichen die erzeugten Pulse sich mehr der Form einer Kosinuswelle an? alls die einer echten Rechteckwelle und zwar um den Einfluß fruherer harmonischer zu verringern.In addition to this simple "key marking" and IfNichtkennisierungsfl The system changes the polarity of the pulses at every second logic level "1 rt which is transmitted. Furthermore, the generated pulses are more like a shape Cosine wave on? all that of a real square wave and the influence of earlier ones to decrease more harmoniously.

Bei den in Verbindung mit neuentwickelten elektronischen Fernmeldesystemen entstandenen digitalen Teilnehmerstationen und digitalen Vermittlungsstationen wurde eine PCM-Technik für die Sprachdigitalisierung gewählt, bei der die Datenübertragungsgeschwindigkeiten in der Größenordnung von 64 bis 256 KHz liegen. Bei derartigen Systemen können unterschiedliche Verbindungsleitungslängen bis zu 1.500 m zwischen den elektronischen Koppelelementen und den Teilnehmerstellen vorgesehen werden.In connection with newly developed electronic telecommunication systems resulting digital subscriber stations and digital switching stations a PCM technology was chosen for voice digitization, in which the data transmission speeds in the Of the order of 64 to 256 KHz. With such Systems can have different connecting cable lengths of up to 1,500 m between the electronic coupling elements and the subscriber stations are provided.

Auf Grundlage dieser Voraussetzungen können bei dem gewählten Codiersystem folgende Vorteile erreicht werden: Die hohe Nebensprechdämpfung der verdrillten Adernpaare zweiadriger Leitungen ermöglichen die Verwendung von normalen, relativ kostengünstigen Kabeln beim Anschluß von digitalen Teilnehmerstationen. Sogar bei den erwähnten unterschiedlichen Verbindungsleitungslängen bis zu 1.500 m kann die Teilnehmerstation bzw. die Ver-.Based on these prerequisites, with the selected coding system the following advantages can be achieved: The high crosstalk attenuation of the twisted Wire pairs of two-wire lines allow the use of normal, relative inexpensive cables when connecting digital subscriber stations. Even at the mentioned different connecting cable lengths of up to 1,500 m can be achieved by the Subscriber station or the ver.

mittlungsstation so ausgelegt werden, daß keine Einstellungen im Sende- und Empfangsstromkreis erforderlich sind um die zu übertragenen Informationen über die unterschiedlichen Streifenlängen der Endgeräte zu bringen. Dies ist sehr wichtig in Bezug auf geringe AusrUstungs- und Installationskosten. Die Sendeeinrichtung kann auch einfacher ausgelegt werden und die gestellten Postbedingungen erfüllen.be designed in such a way that no settings are made in the and receiving circuit are required to transmit the information about to bring the different strip lengths of the end devices. This is very important in terms of low equipment and installation costs. The sending facility can also be designed more simply and meet the postal requirements.

Digitale Sende-/Empfangseinrichtung (FIG 4 - 7) In der Schaltungsübersiiit für eine digitale Fernsprechvermittlungsstation gemäß der Erfindung nach FIG 1 ist die digitale Sende-/Empfangseinrichtung DTR als ein einziger Block gezeigt; zum besseren Verständnis dieser Sende-/Empfangseinrichtung DTR ist in FIG 4 und FIG 6 diese Einrichtung so aufgeteilt, daß in FIG 4 der Sendeteil DT und in der FIG 6 der Empfangsteil DR dargestellt ist. Die FIG 5 und 7 stellen entsprechende Zeitdiagramme des Sende teiles DT und des Empfangsteiles DR dar. In Verbindung mit der Beschreibung der Schaltungsübersicht nach FIG 1 ist darauf hingewiesen, daß der digitale Sender-/Empfänger DTR mit der Vierdraht-Übertragungslei tung mittels eines Übertragers TR zur Übertragung digitaler Sprachdaten und/oder digitaler Dateninformationen und/oder Signal informationen und schlieBlich zur Übertragung Synchronisierungsbits,Uber die zwei Adern der Übertragungsleitung TL unter Verwendung der Primärwindung I und der Sekundärwindung III verbunden ist.Digital transmitting / receiving device (FIGS. 4-7) in the circuit overview for a digital telephone exchange according to the invention of FIG the digital transceiver DTR shown as a single block; to the A better understanding of this transmitting / receiving device DTR is shown in FIG. 4 and FIG 6 this device is divided so that in FIG. 4 the transmitting part DT and in FIG 6 the receiving section DR is shown. FIGS. 5 and 7 represent corresponding timing diagrams of the transmitting part DT and the receiving part DR. In connection with the description the circuit overview of Figure 1, it is noted that the digital transmitter / receiver DTR with the four-wire transmission line by means of a transformer TR for the transmission of digital voice data and / or digital data information and / or Signal information and finally synchronization bits for transmission, Uber the two cores of the transmission line TL using the primary winding I and the secondary winding III is connected.

Zum Empfang der gleichen Daten und Informationen Uber die zwei Adern der Empfangsleitung RL sind die Primärwindungen II über die Sekundärwindung IV des Sbertragers TR miteinander gekoppelt.To receive the same data and information over the two wires of the receiving line RL are the primary turns II via the secondary turn IV of the Sbertragers TR coupled with each other.

In der FIG 4 ist die Sendeeinheit DT dargestellt und zwar mit den Primärwicklungen 1, 1' und mit der Sekundärwicklung III des Übertragers TR. Auch sind die zwei Adernpaare der Verbindungsleitung TL gezeigt. Der Übertrager TR hat ein Impedanz-Übertragungsverhältnis von 1:4.In FIG. 4, the transmission unit DT is shown with the Primary windings 1, 1 'and with the secondary winding III of the transformer TR. Even the two wire pairs of the connecting line TL are shown. The transformer TR has an impedance transfer ratio of 1: 4.

Es ist ein erster Eingang 100 für seriell übertragene, ankommende Daten und ein zweiter Eingang 101 für empfangene Datentaktpulse vorgesehen. In Zusammenhang mit der Schaltungsübersicht in FIG 1, muß darauf hingewiesen werden, daß diese Eingänge 100, 101 die entsprechenden Eingänge der digitalen Sende-/Empfangseinrichtung DTR darstellen, welche mit der internen Datenübertragungsleitung IB verbunden ist. Über diese Datenübertragungsleitung IB werden Taktpulse empfangen und serielle Daten von den Primär- und Sekundär-Codec-Filtern PCF und SEF oder von den peripheren Einheiten, beispielsweise von dem zusätzlichen Datenübertragungssystem DDI übertragen.It is a first input 100 for serially transmitted, incoming Data and a second input 101 for received data clock pulses are provided. In context with the circuit overview in FIG 1, it must be pointed out that these inputs 100, 101 the corresponding inputs of the digital transmitting / receiving device DTR represent which is connected to the internal data transmission line IB. Above this data transmission line IB will receive clock pulses and serial data from the primary and secondary codec filters PCF and SEF or from the peripheral units, for example transmitted by the additional data transmission system DDI.

Die digitale Sendeeinrichtung DT enthält eine Flip-Flop-Schaltung FF1, die als Kippschaltung verwendet wird. Die beiden Eingänge J und K der Flip-Flop-Schaltung sind normalerweise mit dem Eingang 100 für seriellen Datenempfang verbunden. Die Funktion der Flip-Flop-Schaltung FF1 wird durch eine Datentaktpulsfolge gesteuert, welche am Takteingang 101 empfangen wird. Ein normaler Q-Ausgang der Flip-Flop-Schaltung FF1 erzeugt mittels einer Kippfunktion der Flip-Flop-Schaltung Datensignale in Form von Stufenfunktionen synchron mit der Datentaktpulsfolge.The digital transmission device DT contains a flip-flop circuit FF1, which is used as a flip-flop. The two inputs J and K of the flip-flop circuit are normally connected to input 100 for serial data reception. the Function of the flip-flop circuit FF1 is controlled by a data clock pulse train, Which is received at clock input 101. A normal Q output the flip-flop circuit FF1 generated by means of a toggle function of the flip-flop circuit Data signals in the form of step functions synchronous with the data clock pulse train.

Die Eigenschaften dieser Flip-Flop-Schaltung FF1 sind mit den drei Wellenformen in FIG 5 dargestellt. Die Bezugssymbole A bis D an-der linken Seite entsprechen den bezeichneten Prüfpunkten in FIG 4 und zwar die Punkte, an denen die entsprechenden Wellenformen auftreten. Die Kurve A stellt die seriell eintreffenden Daten, die Kurve B die Datentaktfolge und die Kurve C die Datensignale, die am Ausgang Q der Flip-Flop-Schaltung FF1 erzeugt werden, dar. Die Wellenformen der Kurven A und C stellen die gleichen Folgen von Datensignalen dar, wobei jedes Signal mit dem Pegel "1" in der Kurve C eine Stufenfunktion enthält. Die Ausgangssignale der JK-Flip-Flop-Schaltung FF1 sind in codierte Signale in Form von Kosinuswellen mit abwechselnden Zeichenwechsel (LMI) umzusetzen.The characteristics of this flip-flop circuit FF1 are similar to the three Waveforms shown in FIG. The reference symbols A to D on the left correspond to the designated test points in FIG. 4, specifically the points at which the corresponding waveforms occur. Curve A represents those arriving in series Data, curve B the data clock sequence and curve C the data signals at the output Q of the flip-flop circuit FF1 are generated. The waveforms of the curves A and C represent the same sequences of data signals, each signal having the level "1" in curve C contains a step function. The output signals of the JK flip-flop circuit FF1 are encoded with signals in the form of cosine waves to implement alternating character changes (LMI).

Dies wird erreicht durch ein erstes, aktives Filter AF1, das zwischen dem Ausgang der Flip-Flop-Schaltung FF1 und der Sekundärwindung III des Übertragers TR1 eingefügt ist. Der aktive Teil dieses Filters besteht aus einem ersten Operationsverstärker OA1 mit einem RC Eingangsnetzwerk und mit einem vielfach geschalteten RUckkopplungsstromkreis. Durch die Ausführungsform dieser Anordnung stellt das Filter ein Entzerrungsnetzwerk dar und zwar bestehend aus einem Zweipol-Bandpass und einem Einpol-Tiefpass, welches die höherenbarmonischen des Eingangssignales dämpft. Die Bemessung der Filterkomponenten sind in konventioneller Weise so gewählt, daß die Verstärkung bei geöffneter Schleife des Operationsverstärkers OAI mindestens 30 dB bei der vorhandenen Datenübertragungsgeschwindigkeit beträgt. Die positiven und negativen Pulse sind genau symmetrisch und entsprechen annähernd Kosinuspulse, welche einen Pegel von etwa 4 Volt von Spitze zu Spitze am Ausgang des aktiven Filters AF1 aufweisen. Die Pulsbreite bei 50 % der Amplitude beträgt eine halbe Bitzeit, so daß ein breiter Aussteuerungsbereich erreicht wird.This is achieved by a first, active filter AF1, which is between the output of the flip-flop circuit FF1 and the secondary winding III of the transformer TR1 is inserted. The active part of this filter consists of a first operational amplifier OA1 with an RC input network and a multiple switched feedback circuit. By implementing this arrangement, the filter constitutes an equalization network consists of a two-pole bandpass and a single-pole low-pass, which attenuates the higher barmonic of the input signal. The dimensioning of the filter components are conventionally chosen so that the gain when the loop is open of the operational amplifier OAI at least 30 dB at the existing data transmission speed amounts to. The positive and negative pulses are exactly symmetrical and correspond approximately cosine pulses which have a level of about 4 volts from peak to peak have at the output of the active filter AF1. The pulse width at 50% of the amplitude is half a bit time, so that a wide modulation range is achieved.

Die Sende seite des Übertragers weist eine Sekundärwicklung III auf und ist gekoppelt mit den Primärwicklungen I, I', wobei diese Wicklungen so geschaltet sind, daß über die Verbindungsleitung UL Gleichstrom übertragen werden kann. Die Anordnung ist so, daß im Bereich von 20 KHz bis 200 KHz eine Längskompensation mit 40 dB erreicht wird. Hierdurch wird vermieden, daß die Ubertragungsleitung als Antenne wirkt. Die Wellenform des Signales, welches über die Verbindungsleitung L und die Sekundärwicklung III und die Primärwicklungen I, I' übertragen wird, ist mit der Kurve D in FIG 5 dargestellt. Dieses Pulsdiagramm zeigt die Eigenschaften der Datensignalei die über die Sendeleitung L übertragen werden. Die Binärinformationen sind in der Art des abwechselnden Zeichenwechsels codiert (AMI) und die Wellenform ist derart, daß die Pulse einer Kosinusform näher kommen als einer Rechteckform. Wie bereits vorstehend erwähnt ist bei halber Amplitude die Pulsbreite kleiner als die volle Bitzeit, so daß die Übertragung positiver und negativer Pulse eindeutig erfolgt.The transmitting side of the transformer has a secondary winding III and is coupled to the primary windings I, I ', these windings being so connected are that direct current can be transmitted via the connecting line UL. the The arrangement is such that in the range from 20 KHz to 200 KHz a longitudinal compensation with 40 dB is reached. This avoids using the transmission line as an antenna works. The waveform of the signal which is transmitted via the connecting line L and the Secondary winding III and the primary windings I, I 'is transferred with the Curve D is shown in FIG. This pulse diagram shows the properties of the data signal egg which are transmitted via the transmission line L. The binary information is in the Type of alternating character encoded (AMI) and the waveform is such that the pulses come closer to a cosine shape than a rectangular shape. As already As mentioned above, at half the amplitude the pulse width is smaller than the full one Bit time so that the transmission of positive and negative pulses takes place clearly.

Der zweite Bestandteil der digitalen Sender-/Empfangseinrichtung DTR bildet den Empfangsteil, der die zu empfangenden Datensignalfolge für die Teilnehmerstation bzw. Vermittlungs station auswertet und weitergibt. Die Hauptaufgaben der Empfangseinheit DR besteht in der Bildung genauer, stabilisierter Taktpulsfolgen aus den empfangenen Signalen, aus der Erkennung der digitalen Dateninformationen und der Umsetzung dieser Informationen in bipolaren Rechteckwellen.The second component of the digital transmitter / receiver device DTR forms the receiving part, which the data signal sequence to be received for the subscriber station or switching station evaluates and passes on. The main tasks of the receiving unit DR consists in the formation of precise, stabilized clock pulse sequences from the received Signals, from the recognition of the digital data information and the implementation of this Information in bipolar square waves.

Im linken Teil der FIG 6 ist der Übertrager Tor mit den Primärwicklungen II und II, und mit der Sekundärwicklung IV dargestellt. Die beiden Primärwicklungen sind mit den Adern a' und b' der Empfangsleitung-RL verbunden.In the left part of FIG 6 is the transformer gate with the Primary windings II and II, and shown with the secondary winding IV. The two primary windings are connected to wires a 'and b' of the receiving line RL.

Der Übertrager hat das bereits erwähnte Scheinwiderstandsübertragungsverhältnis 1:4. Alle über die Adern a', b' der Empfangsleitung RL empfangenen Signale werden einem Kompensationsfilter CF zugeführt, das zur Aussonderung der Verzerrungen der empfangenen Signale dient.The transformer has the aforementioned impedance transmission ratio 1: 4. All signals received via the wires a ', b' of the receiving line RL are a compensation filter CF fed to the filtering out the distortion of the received signals.

Die reine Signalpulsfolge wird dann einem Pulsdetektorkreis zugeführt, der einen Zweiphasenverstärker, einen Wechselstrom-/Gleichstrom-Umsetzer und einen Vergleicher aufweist. In FIG 6. ist gezeigt, daß die~Ausgangssignale des Vergleichers OA13 einer D-Flip-Flop-Schaltung FF11 zugeführt werden, welche die Ausgangsstufe für den seriellen, digitalen Datenstrom bildet und auch mit einem Halte- und Abtaststromkreis für die Wiedergewinnung einer Taktpulsfolge verbunden ist.The pure signal pulse sequence is then fed to a pulse detector circuit, the one two-phase amplifier, one AC / DC converter and one Has comparator. FIG. 6 shows that the output signals of the comparator OA13 are fed to a D flip-flop circuit FF11, which is the output stage for the serial, digital data stream and also with a hold and sample circuit connected for the recovery of a clock pulse train.

Nachfolgend ist eine genauere Beschreibung der einzelnen Bestandteile der Empfangseinheit DR der digitalen Sende-/ Empfangs einrichtung DTR anhand der FIG 6 be schrieben.und zwar anhand der in FIG 7 gezeigten Zeitdiagramme, die die verschiedenen Wellenformen der Signale an den entsprechenden angegebenen Prüfpunkten des Stromkreises darstellen und mit den Buchstaben E bis L bezeichnet sind. Es wurde bereits erwähnt, daß die verschiedenen Schleifenlängen zwischen dem elektronischen Koppler des Systems und den Teilnehmer stationen bzw.Below is a more detailed description of the individual components the receiving unit DR of the digital transmitting / receiving device DTR based on the FIG 6 be schreib.und based on the timing diagrams shown in FIG 7, which the different waveforms of the signals at the respective specified test points of the circuit and are designated with the letters E to L. It was already mentioned that the different loop lengths between the electronic Coupler of the system and the subscriber stations or

Vermittlungsstationen mit 1.000 bis 1.500 m zu berücksichtigen sind. In Zusammenhang mit diesen unterschiedlichen Schleifenlängen ist die empfangene Signalpulsfolge in Abhängigkeit der Leitungslänge mehr oder weniger verzerrt. Das Zeitdiagramm E im der ersten Zeitüiagramm nach FIG 7 zeigt eine Eingangssignalpulsfolge die am Eingang des Übertragers TR auftritt. Die Wellen- formen dieser Signale im Zeitdiagramm E sind mit verschiedenen Amplituden eingezeichnet, womit angedeutet sein soll, daß die Wellenformen sehr abhängig von der Übertragungsart und dem Ubertragungsweg des empfangenen Signales ist. Zum allgemeinen Verständnis sei erwähnt, daß der Übertragungsweg für die digitalenSignale, der hier mit der Empfangsleitung RL angedeutet ist, die hohen Frequenzkomponenten dämpft und deshalb mehr oder weniger die Eigenschaften einer Tiefpassleitung aufweist.Switching stations with 1,000 to 1,500 m must be taken into account. In connection with these different loop lengths is the received Signal pulse train more or less distorted depending on the cable length. That Time diagram E in the first time diagram according to FIG. 7 shows an input signal pulse train which occurs at the input of the transformer TR. The waves- to shape these signals in time diagram E are shown with different amplitudes, which is intended to indicate that the waveforms are very dependent on the type of transmission and the transmission path of the received signal. For general understanding it should be mentioned that the transmission path for the digital signals, which is here with the Receiving line RL is indicated that attenuates the high frequency components and therefore has more or less the properties of a low-pass line.

Unter Berücksichtigung dieser Eingabebedingungen ist das Kompensationsfilter CF als Aktivfilter ausgebildet und enthält einen weiteren Operationsverstärker OAlO.Taking these input conditions into account, the compensation filter is CF designed as an active filter and contains a further operational amplifier OAlO.

Im Eingangsstromkreis dieses Operationsverstä.rkers ist parallel zur Sekundärwicklung IV des Übertragers TR ein Scheinwiderstand RIl geschaltet, der an der Seite, die mit dem nichtinvertierenden Eingang des Operationsverstärkers OA10 verbunden ist, auch an Erdpotential liegt. Die übrigen Teile des Eingangsnetzwerkes des zweiten Operationsverstärkers OAiO bildet ein RC-Netzwerk mit relativ hoher Impedanz, welches Netzwerk im wesentlichen Tiefpasseigenschaften aufweist. Ein Vielfach-Rückkoppelstromkreis des Operationsverstärkers OA10 besteht im wesentlichen aus einer Parallelschaltung eines Widerstandes R mit einem Kondensator C als RC-Stromkreis der als Hochpass-Rückkoppelstromkreis wirkt.In the input circuit of this operational amplifier is parallel to the Secondary winding IV of the transformer TR connected to an impedance RIl, the on the side that connects to the non-inverting input of the op amp OA10 is connected, is also connected to earth potential. The remaining parts of the input network of the second operational amplifier OAiO forms an RC network with a relatively high Impedance, which network essentially has low-pass properties. A multiple feedback circuit of the operational amplifier OA10 essentially consists of a parallel connection a resistor R with a capacitor C as an RC circuit as a high-pass feedback circuit works.

Diese Anordnung wirkt als Kompensationsfilter und ist bezeichnet mit CF. Dieses Kompensationsfilter CF hat zumindest bis zum Frequenzbereich von 100 KHz einen Verstärkungsfaktor und bei höheren Frequenzen bis 200 KHz arbeitet es mit geringen Verlusten. Die maximale Leistung wird innerhalb dieses Frequenzband erreicht. Am Ausgang des Operationsverstärkers OA10, der identisch mit dem Ausgang des Kompensationsfilters CF ist, er- scheint eine unverzerrte, invertierte Ausgangssignalpulsfolge. Die Wellenform ist mit der,zweiten Kurve F in FIG 7 dargestellt.This arrangement acts as a compensation filter and is denoted by CF. This compensation filter CF has at least up to the frequency range of 100 KHz a gain factor and at higher frequencies up to 200 KHz it works with low losses. The maximum power is within this frequency band achieved. At the output of the operational amplifier OA10, which is identical to the output of the compensation filter CF is seems an undistorted, inverted output signal pulse train. The waveform is with the, second curve F. shown in FIG.

Der nachfolgend beschriebene Teil der Empfangseinheit der digitalen Sender-/Empfangseinrichtung DTR dient im wesentlichen zur Umsetzung der bipolaren Ausgangssignale des Kompensationsfilters CF in unipolaren Rechteckpulsen. Hierzu ist ein dritter Operationsverstärker OA11 vorgesehen, in dessen einen Eingangsleitung ein Belastungswiderstand R12 geschaltet ist und der einen ersten und zweiten Rückkopplungstromkreis aufweist und zwar mit je einem Widerstand gleicher Größe R121 und R12".The part of the receiving unit of the digital described below Transmitter / receiver device DTR essentially serves to implement the bipolar Output signals of the compensation filter CF in unipolar square pulses. For this a third operational amplifier OA11 is provided, one of which has an input line a load resistor R12 is connected and the first and second feedback circuits with a resistor of the same size R121 and R12 ".

In Reihe mit diesen Widerständen ist jeweils eine Diode G1 bzw. G2 geschaltet. Beide Dioden sind aber in Bezug auf den entsprechenden zugeordneten Widerständen und bezüglich des Ausgangs des Operationsverstärkers 0A11 entgegengesetzt geschaltet. Diese Ausführungsform ist so, daß für die positiven und negativen Werte der Eingangssignale der Operationsverstärker OA11 als invertierender Schalter arbeitet.In series with these resistors is a diode G1 or G2 switched. Both diodes are, however, assigned with respect to the corresponding one Resistors and opposite with respect to the output of the operational amplifier 0A11 switched. This embodiment is such that for the positive and negative values the input signals of the operational amplifier OA11 works as an inverting switch.

Der Verbindungspunkt zwischen der zweiten Diode G2 und der Rückkopplungswiderstand R12" ist über einen weiteren Belastungswiderstand R12' t mit dem invertierenden Eingang eines vierten Operationsverstärkers OA12 verbunden. Der nichtinvertierende Eingang dieses Operationsverstärkers OA12 ist mit Erdpotential verbunden.The connection point between the second diode G2 and the feedback resistor R12 "is connected to the inverting one via another load resistor R12 't Input of a fourth operational amplifier OA12 connected. The non-inverting one The input of this operational amplifier OA12 is connected to ground potential.

Der invertierende Eingang dieses Operationsverstärkers OA12 ist auch mittels eines Widerstandes 2R12 mit dem Ausgang des Kompensationsfilters CF einerseits und mit einem Rückkoppelstromkreis, der ein weiterer Widerstand 4R12 enthält ,andererseits verbunden. Wie mittels der Bezugs symbole der Widerstände des dargestellten Strom- kreises angedeutet ist, haben alle Widerstände mit der Bezeichnung R12 den gleichen Widerstandswert, der Widerstand 2R12 den doppelten Widerstandswert und der Widerstand 4R12 den vierfachen Widerstandswert. R12 hat beispielsweise den Widerstandswert SKOhm.The inverting input of this op amp is OA12 too by means of a resistor 2R12 to the output of the compensation filter CF on the one hand and with a feedback circuit containing another resistor 4R12, on the other hand tied together. As indicated by the reference symbols of the resistances of the current circle is indicated, all resistors with the designation R12 have the same resistance value, the resistor 2R12 twice the resistance and the resistor 4R12 four times Resistance value. For example, R12 has the resistance value SKOhm.

Die Anordnung der Operationsverstärker bildet ein Zweiphasen-Verstärker ein positiv verlaufendes Eingangssignal erscheint am Ausgang des Kompensationsfilters CF negativ verlaufend und steuert den dritten Operationsverstärker OAll so, daß die zweite Diode G2 leitend wird. Die erste Diode G1 wird leitend, wenn ein negativer Eingangsimpuls erscheint. Der Basisverstärkungsfaktor des gleichrichtenden Operationsverstärkers OA12 wird in beiden Fällen durch das Verhältnis des Widerstandswertes des Rückkopplungswiderstandes 4R12 zu den entsprechenden effektiven Widerständen im Eingangsstromkreis des Operationsverstärkers bestimmt und hat den absoluten Wert 't2". Der einzige Unterschied bei zwei aufeinanderfolgenden Signalen besteht darin, daß das Ausgangs signal mit dem positiven Eingangssignal gleichphasig ist, während das Ausgangssignal um 180 ° phasenverschoben ist, wenn das Eingangssignal negativ ist.The arrangement of the operational amplifiers forms a two-phase amplifier a positive input signal appears at the output of the compensation filter CF going negative and controls the third operational amplifier OAll so that the second diode G2 becomes conductive. The first diode G1 becomes conductive when a negative one Input pulse appears. The base gain of the rectifying op-amp OA12 is determined by the ratio of the resistance value of the feedback resistor in both cases 4R12 to the corresponding effective resistances in the input circuit of the operational amplifier and has the absolute value 't2 ". The only difference between two consecutive Signals is that the output signal with the positive input signal is in phase, while the output signal is 180 ° out of phase when the input signal is negative.

Auf diese Weise wird also eine unipolare Signalfolge am Ausgang des gleichrichtenden Operationsverstärkers OA12 erzeugt, was durch das Zeitdiagramm G in FIG 7 gezeigt ist. In this way, a unipolar signal sequence is produced at the output of the rectifying operational amplifier OA12, which is generated by the timing diagram G is shown in FIG.

Der dritte Operationsverstärker OA11 hat weiterhin eine besondere Aufgabe in Verbindung mit einem Ausgangsstromkreis, in dem eine dritte Diode G3 geschaltet ist, der mit seiner Anode mit der Kathode der zweiten Diode G2 in Verbindung steht und dessen Kathode mit einem RC-Stromkreis in Verbindung stellt, der den Widerstand R13 und den Kondensator CII enthält. Der Kondensator CII- ist mit Erdpotential verbunden. Der RC-Stromkreis ist derart bemessen, daß mit einem ziemlich-hohen Zeitwert ein veränderliches Gleichstrom-Schwellwertsignal an der Kathode der dritten Diode G3 erzeugt wird. Die Wellentrm dieses Schwellwertsignales ist mit dem Zeitdiagramm H in FIG7 dargestellt.The third operational amplifier OA11 also has a special one Task in connection with an output circuit in which a third diode G3 is connected, which has its anode with the cathode of the second diode G2 in connection stands and its cathode with an RC circuit in connection, which the resistor R13 and the capacitor CII contains. The capacitor CII- is with Connected to earth potential. The RC circuit is rated so that with a fairly-high Zeitwert a variable direct current threshold signal at the cathode of the third Diode G3 is generated. The wave run of this threshold value signal is with the timing diagram H shown in FIG.

Das Schwellwertsignal wird dem nichtinvertierten Eingang eines Spannungsvergleichers OA13 zugeführt, dessen invertierten Eingang mit dem Ausgang der Verstärkerstufe, d.h. mit dem Ausgang des vierten Operationsverstärkers OA12 verbunden ist. Der Spannungsvergleicher OA13 bildet also eine Puls-Feststellstufe1welche mittels einer veränderlichen -Schwellwertspannung gesteuert wird, die der halben. Spitzenwertamplitude des unipolaren Pulses entnommen wird, der am Ausgang der gleichrichtenden Verstärkerstufe OA12 erscheint und mit dem Zeitdiagramm I in FIG 7 dargestellt ist. Auf diese Weise wird in einein relativ breiten Aussteuerungsbereich von etwa 20 dB vom Detektor anstelle eines Ausgangssignales, das ein Signalpegel von "1" aufweist, ein Puls mit einer Länge einer halben Bitzeit erzeugt.The threshold signal is sent to the non-inverted input of a voltage comparator OA13, whose inverted input is connected to the output of the amplifier stage, i.e. connected to the output of the fourth operational amplifier OA12. The voltage comparator OA13 thus forms a pulse detection stage 1 which by means of a variable threshold value voltage that is controlled by half. Peak amplitude of the unipolar pulse taken that appears at the output of the rectifying amplifier stage OA12 and with the timing diagram I is shown in FIG. In this way it becomes relative wide modulation range of about 20 dB from the detector instead of an output signal, which has a signal level of "1", a pulse with a length of half a bit time generated.

Es muß festgestellt werden, daß die Darstellung der Pulserzeugung zumindest über einen bestimmten Bereich von den Eigenschaften der verwendeten Dioden abhängig ist. Diese Dioden haben relativ niedrigen Sperrstrom und weisen relativ schnelle Schalteigenschaften auf. Die erste Diode G1 dient sowohl zur Rückkopplung des Operationsverstärkers OAi1 bei positiven Ausgangspulse, sondern gleicht auch den Spannungsabfall an der dritten Diode G3 aus.It must be noted that the representation of the pulse generation at least over a certain range of the properties of the diodes used is dependent. These diodes have relatively low reverse current and exhibit relatively fast switching properties. The first diode G1 is used both for feedback of the operational amplifier OAi1 with positive output pulses, but also equals the voltage drop across the third diode G3.

Der Stromkreis, der in FIG 6 gezeigt ist, ist mit dem Ausgang des Spannungsvergleichers OA13 (gezeigt in FIG 6. ) verbunden und hat im wesentlichen die Aufgabe den 192 KHz-Takt zu regenerieren und eine Ausgangsdatenpulsfolge zu erzeugen, welche mit diesem Takt synchron ist. Bevor auf die Einzelheiten der Schaltung nach FIG 6.The circuit shown in FIG. 6 is connected to the output of the Voltage comparator OA13 (shown in FIG 6.) connected and has essentially the task of regenerating the 192 KHz clock and generating an output data pulse train generate which is synchronous with this clock. Before getting to the details of the circuit according to FIG 6.

eingegangen wird, wird die Signalpulsfolge, welche am Ausgang des Spannungsvergleichers OA13 analysiert um dadurch die nachfolgende Beschreibung besser verstehen zu können.is received, the signal pulse train, which at the output of the The voltage comparator OA13 analyzes the following description better to understand.

Die Ausgangssignale der Vergleicherstufe, die in FIG 7 mit (I) gezeigt sind, sind Rechteckpulse mit einem Signalpegel "1" und zwar in einer Folge welche vorgegeben ist durch die Eingangspulse. Da, wie aus dem Zeitdiagramm I hervorgeht die "O"-Bits im Datenstrom nicht von einem Signalpegelwechsel begleitet werden, müssen die Taktpulse aus den Pulsen, welche die Datenbits mit dem Signalpegel 1 darstellen vollständig regeneriert werden. Lange Folgen von dem Signalpegel "O" sind daher schwierig in Kontrolle zu bringen und darf die Regenerierung der Taktpulse nicht beeinflussen. Zur Durchführung der Regenerierung der Taktpulse ist eine phasensynchronisierte Schleifenschaltung (PLL) vorgesehen, die zur Abtastung aufeinanderfolgender Pulse am Ausgang des fünften Operationsverstärkers OA13 und zur iuberwachung des Signalzustands und zwar bis zur Erscheinung des nächsten Pulses bestimmt ist. Dies bedeutet in einfacher Weise, daß die Informationen zwischen zwei aufeinanderfolgenden Pulsen durch den Abtaststromkreis übersprungen wird. Eine Pulsserie, welche in einer Zufallsfolge bezogen auf das Frequenzspektrum erscheint, ist eine relativ komplexe Angelegenheit. Es ist verständlich, daß bekannte Anordnungen dieser Art, die zur Lösung solcher Aufgaben herangezogen würden, leicht bei Freauenzen höher oder niedriger als 192 KMz der Pulsfolgen blockieren könnten. Die Taktfrequenz ist die wichtigste Frequenz im Spektrum einer dauernder Zeichenfolge von Bits mit dem Signalpegel "1". Bei allen anderen Bedingungen können unterschiedliche Verteilungskoeffidienten Störungen verursachen. Zur Vermeidung ist der Vergleicher, der durch den fünften Operationsverstärker 0A13 dargestellt ist,derart ausgelegt, daß die Ausgangspulse genau zur halben.Bitzeitbreite auftreten. Mit solchen Pulsen mit 50 % Pulsdauer in- Vergleich zu den Eingangspulsen ist die regenerierte Taktflanke in der Mitte des PulsesJder am Ausgangs des Operationsverstärkers OA13 entstehtJzentriert. (Vergleich Zeitdiagramm J in FIG 7) Um eine genaue Taktpulszeit zur erhalten kann deshalb ein Rechteck-Phasenvergleicher zur Auswertung der genauen Zentrierung der Pulse verwendet werden.The output signals of the comparator stage, shown in FIG. 7 with (I) are square-wave pulses with a signal level "1" in a sequence which is given by the input pulses. Since, as can be seen from the timing diagram I. the "O" bits in the data stream are not accompanied by a signal level change, the clock pulses from the pulses, which the data bits with the signal level 1 represent to be completely regenerated. Long sequences of the signal level "O" are therefore difficult to control and allow the regeneration of the clock pulses not affect. To carry out the regeneration of the clock pulses, a phase-synchronized one is required Loop circuit (PLL) is provided which is used to sample successive pulses at the output of the fifth operational amplifier OA13 and for monitoring the signal status namely until the appearance of the next pulse is determined. This means in simple way that the information between two consecutive pulses is skipped by the sensing circuit. A series of pulses in a random sequence relative to the frequency spectrum is a relatively complex matter. It is understood that known arrangements of this type, which are used to solve such Tasks would be used easily with freaks higher or lower than 192 KMz of the pulse trains could block. The clock frequency is the most important frequency in the spectrum of a continuous character string of bits with the signal level "1". Different distribution coefficients can be used for all other conditions Cause interference. To avoid this, the comparator is that by the fifth Operational amplifier 0A13 is shown designed such that the output pulses occur exactly at half the bit time width. With such pulses with 50% pulse duration In comparison to the input pulses, the regenerated clock edge is in the middle of the pulse that arises at the output of the operational amplifier OA13 is centered. (Comparison Timing diagram J in FIG. 7) In order to obtain an exact clock pulse time, a Rectangular phase comparator used to evaluate the exact centering of the pulses will.

Unter Zugrundelegung der vorstehenden Erläuterungen wird jetzt die Anordnungnach FIG 6 genauer erläutert.On the basis of the above explanations, the Arrangement according to FIG. 6 explained in more detail.

Der Ausgang der Vergleichsstufe, welche durch den Operationsverstärker OA13 dargestellt wird, ist einerseits über einen Spannungsteiler, bestehend aus den Widerständen R14 und R14" mit einer Speisespannung und andererseits mit dem informationseingang einer D-Flip-Flop-Schaltung FF11 verbunden. Die Mittelanzapfung zwischen den Widerständen R14 und R14' ist über eine weitere Kapazität C14 mit einem Eingang eines Rechteck-Phasenvergleichers PC verbunden, der einen mit 10 bezeichneten Ausgang und einen Steuereingang 16 aufweist.The output of the comparison stage, which is passed through the operational amplifier OA13 is shown on the one hand via a voltage divider, consisting of the resistors R14 and R14 "with a supply voltage and on the other hand with the information input of a D flip-flop circuit FF11 connected. The center tap between the resistors R14 and R14 'is via a further capacitance C14 with a Connected to the input of a square-wave phase comparator PC, the one designated by 10 Has output and a control input 16.

Der Ausgang ist zum invertierenden Eingang eines sechsten Operationsverstärkers 0A14 über einen Analogschalter AS und über einen Belastungswiderstand R15 verbunden. Der Analogschalter wird durch das Ausgangs signal der Hauptschwierigkeiten des fünften Operationsverstärkers OA13 gesteuert. Der sechste Operationsverstärker OA14 ist von einer Vielfach-Rückkoppelschaltung versehen, welche einen weiteren Kondensator C12 und einen weiteren Widerstand R16 enthält, die in Reihe geschaltet sind. Auf diese Weise funktioniert der fünfte Operationsverstärker OA14 und sein Rückkopplungs-Netzwerk wirkt wie ein Integrator, d.h. Geradeausverstärker oder Tiefpassfilter und zwar abhängig von der Frequenz des Eingangs. Der nichtinvertierende Eingang des fünften Operationsverstärkers OA14 ist beaufschlagt mit einem Gleichstromsignal, das durch eine interne Bezugsquelle IRS erzeugt wird. Der Ausgang des Operationsverstärkers OA14 ist durch eine weitere Reihenschaltung eines Widerstandes R18 mit einem tromgesteuerten Oszillator CCO verbunden, der auch direkt in Verbindung steht mit dem Eingang einer internen Bezugsquelle IRS. Der Ausgang des sechsten Operationsverstärkers OA14 ist weiterhin mit der Reihenschaltung eines Widerstandes R18 und einem veränderlich einstellbaren Widerstand R19 verbunden. Der Mittelanzapfpunkt zwischen den beiden Widerständen wird durch eine Schwellwertschaltung TC gesteuert, der mit dem Phasenvergleicher PC und mit der Basis eines Transistors TS11 in Verbindung steht. Der Transistor TS11 hat einen Emitter, der an Erdpotential geschaltet ist und ein Kollektor der als Ausgang geschaltet ist, über den die regenerierte Taktpulsfolge geliefert wird.The output is to the inverting input of a sixth operational amplifier 0A14 connected via an analog switch AS and a load resistor R15. The analog switch is activated by the output signal of the main trouble of fifth operational amplifier OA13 controlled. The sixth operational amplifier OA14 is provided by a multiple feedback circuit, which has a further capacitor C12 and another resistor R16 which are connected in series. on this is how the fifth operational amplifier OA14 and its feedback network work acts like an integrator, i.e. straight-ahead amplifier or low-pass filter depending on the frequency of the input. The non-inverting input of the fifth Operational amplifier OA14 is supplied with a direct current signal which is transmitted by an internal source of supply IRS is generated. The output of the operational amplifier OA14 is through another series connection of a resistor R18 with a current controlled Oscillator connected to the CCO, which is also directly connected to the input of a internal source of supply IRS. The output of the sixth operational amplifier OA14 is furthermore with the series connection of a resistor R18 and a variable adjustable resistor R19 connected. The center tap point between the two Resistances is controlled by a threshold value circuit TC, which is connected to the phase comparator PC and is connected to the base of a transistor TS11. The transistor TS11 has an emitter that is connected to ground potential and a collector of the is switched as an output via which the regenerated clock pulse sequence is delivered.

Es sei daran erinnert, daß die Bestandteile dieses Phasenregenerierungs-Stromkreises im wesentlichen aus bekannten Komponenten und integrierten Stromkreisen besteht. Der Phasenvergleicher PC, der Operationsverstärker Ob14, die interne Bezugsquelle IRS und der spannungsgesteuerte Oszillator VCO sind in einer phasensynchronisierten Schleifenschaltung integriert. Dies soll mit den dickgestrichelten Linien um die Einrichtungen PC, OA14, IRS, VCO angegeben sein.It should be remembered that the components of this phase regeneration circuit consists essentially of known components and integrated circuits. The phase comparator PC, the operational amplifier Ob14, the internal reference source IRS and the voltage controlled oscillator VCO are in a phase locked Integrated loop circuit. This is supposed to be with the thick-dashed one Lines around the facilities PC, OA14, IRS, VCO must be indicated.

Der Analogschalter AS schließt immer, wenn ein Puls ein Datenbit mit dem Signalpegel "1" am Ausgang des fünften Operationsverstärkers 0A13 erscheint. Dabei-wird der momentane Signalzustand abgetastet und das Signal wird über den Belastungswiderstand R 15 dem invertierten Eingang des Operationverstärkers OA14 zugeführt Er isiziemlich schmal, also kurz 7 weil das aktive Tiefpassfilter auf die Änderung des Signalzustandes am invertierten Eingang ziemlich schnell anzusprechen hat. Aber dieses Ansprechen darf andererseits auch nicht zu schnell sein, da sonst Geräusche und Verzerrungen des Ausgangssignales des Phasenvergleichers PC Verzerrungen am Ausgang des Stromgesteuerten Oszillators CCO verursachen würde. Beim vorliegenden AusfUhrungsbeispiel muß der Widerstandswert des- Widerstandes RIS so gewählt werden, daß -diesegegensätzlichen Forderungen erfüllt werden. Bei- der vorliegenden Signalfolge bestehend aus Pulsen in wahlfreier Folge ist das Tiefpassfilter so ausgelegt, daß sein Zeitkonstante durch die Werte des Widerstandes R16 und des Kondensators C12 bestimmt wird und relativ hoch ist, so daß die Haltefunktion dadurch eXeTatsache erzeugt wird, in der das Signal am Ausgang des Operationsverstärkers OAi4 relativ langsam erscheint.The analog switch AS always closes when a pulse includes a data bit the signal level "1" appears at the output of the fifth operational amplifier 0A13. The current signal state is scanned and the signal is transmitted via the load resistance R 15 is fed to the inverted input of the operational amplifier OA14 narrow, i.e. short 7 because the active low-pass filter reacts to the change in the signal state has to respond fairly quickly at the inverted input. But this addressing On the other hand, it must not be too fast, otherwise noises and distortions of the output signal of the phase comparator PC Distortion at the output of the current-controlled device Oscillator would cause CCO. In the present exemplary embodiment, the Resistance value of the resistor RIS can be chosen so that -these opposite Requirements are met. Both the present signal sequence consists of pulses in random order, the low-pass filter is designed so that its time constant is determined by the values of resistor R16 and capacitor C12 and is relatively high, so that the hold function is generated by eXeFactue in which the signal at the output of the operational amplifier OAi4 appears relatively slowly.

Das Ausgangssignal des sechsten Operationsverstärkers OA14 wird dem 'Jiderstandsnetzwerk einschließlich der Widerstände R18 und R19 zugeführt. Der Widerstand R19 bestimmt die Mittelpunktfrequenz der phasensynchronisierten Schleifenschaltung mittels des Spannungsabfalles am Widerstand, wobei die Spannung effektiv am Eingang der Schwellwertschalturg TC auftritt. Der in Reihe geschaltete Widerstand R18 bezeichnet dann die obere und untere Grenze oder mit anderen Worten die maximale Ab- weichung von der Mittelpunktfrequenz.The output signal of the sixth operational amplifier OA14 becomes the 'Resistor network including resistors R18 and R19 supplied. The resistance R19 determines the center frequency of the phase-locked loop circuit by means of the voltage drop across the resistor, the voltage being effective at the input the threshold switching TC occurs. The series connected resistor is called R18 then the upper and lower limit or in other words the maximum softening from the center frequency.

Das Ausgangssignal des spannungsgesteuerten Oszillators VCO wird durch die Bezeichnung J in dem Zeitdiagramm in der FIG 7 dargestellt. Dieses Signal wird dem Steuereingang des Phasenvergleichers PC zugeführt, verstärkt und insbesondere mittels des Transistors TS11 invertiert. Die Transistor-Ausgangssignale bilden die regenerierte Taktpulsfolge, die im Zeitdiagramm L in FIG 7 dargestellt ist. Diese Taktpulsfolge wird auch zur Steuerung der D-Flip-Flop-Schaltung verwendet um den Strom der Datenbits, die am Ausgang der Vergleicherstufe mit der regenerierten Taktpulsfolge erscheinen, zu synchronisieren.The output signal of the voltage controlled oscillator VCO is through the designation J is shown in the timing diagram in FIG. This signal will fed to the control input of the phase comparator PC, amplified and in particular inverted by means of transistor TS11. The transistor output signals form the regenerated clock pulse sequence, which is shown in the timing diagram L in FIG. These Clock pulse train is also used to control the D flip-flop circuit around the Current of the data bits, which at the output of the comparator stage with the regenerated clock pulse train appear to sync.

Serieller Pulsrahmen Synchronisiereinrichtung SFS (FIG 8,9) Es wurde bereits erläutert, daß die serielle Datenpulsfolge, die in der digitalen Fernsprechstation bzw. Vermittlungsstation gemäß der vorliegenden Erfindung verwendet wird,192 KBit/Sekunde ist. In Bezug auf die FIG 2 und 3 wurde beschrieben, daß jeder serielle Datenpulsrahmen drei Bytes enthält und zwar jeweils bestehend aus acht Bits. In jedem Pulsrahmenanteil dieser Bits besteht das Synchronisierungs-/Signalisierungsbyte aus sieben Synchronisierungsbits und aus einem Signalisierungsbit.Serial pulse frame synchronization device SFS (FIG. 8,9) It was already explained that the serial data pulse train in the digital telephone station or switching station according to the present invention is used, 192 Kbits / second is. With reference to FIGS. 2 and 3, it was described that each serial data pulse frame contains three bytes, each consisting of eight bits. In every pulse frame portion of these bits, the synchronization / signaling byte consists of seven synchronization bits and from a signaling bit.

Durch die Synchronisierungsbits kann der fortlaufende serielle Datenstrom durch die serielle Pulsrahmensynchronisiereinrichtung SFS festgestellt werden. Durch die Bewertung des Zeitpunktes des Erscheinens des Synchronisierungs /Können die drei Bytes eines Pulsrahmens, die erzeugt wurden und unabhängig voneinander übertragen sind, identifiziert werden. Aus diesem Grunde muß der 7-Bits-Code, der aus den Synchronisierungsbits besteht, nur eine geringfUgige Wechselbeziehung mit den codierten Dateninformationen aufweisen und zwar weder mit den normalen Dateninformationen noch mit einer freien Xanalcode. Statistische Studien haben gezeigt, daß die Bitfolgen 0011011 diese Bedingungen erfüllt. Dementsprechend besteht ein invertierter Synchronisierunsbitcode aus den Serien 1100100.The continuous serial data stream can be determined by the serial pulse frame synchronizer SFS. By the evaluation of the time of the appearance of the synchronization / ability the three bytes of a pulse frame that were generated and transmitted independently of each other are to be identified. For this reason, the 7-bit code, which is made up of the synchronization bits there is only a slight correlation with the encoded data information have neither with the normal data information nor with a free one Xanalcode. Statistical studies have shown that the bit sequences 0011011 meet these conditions Fulfills. Accordingly, an inverted synchronization bit code consists of the Series 1100100.

Die serielle Pulsrahmensynchronisiereinrichtung besteht im wesentlichen aus drei Einheiten, ein Serien-Parallel-Umsetzer zur Umsetzung der seriell empfangenen Daten in einem 8-Bit-Parallel-Format, eine logische Einheit zur fortlaufenden Bewertung des momentanen Zustandes des Seriell-Parallel-Umsetzers und ein Zeitkanalgenerator zur Erzeugung von drei Ausgangssignalen unter Steuerung eines Synchronisierpulses, wobei die drei Ausgangssignale fortlaufend mit einem der drei Bytes eines Pulsrahmens erscheinen.The serial pulse frame synchronizer essentially consists from three units, a serial-parallel converter for converting the serially received Data in an 8-bit parallel format, a logical unit for ongoing evaluation the current state of the serial-parallel converter and a time channel generator to the Generation of three output signals under the control of a synchronizing pulse, whereby the three output signals consecutively with one of the three bytes of a pulse frame appear.

In Cbereinstimmung mit der Schaltung in FIG 1 empfängt die serielle Pulsrahmensynchronisereinrichtung SFS eine 192 KHz Taktpulsfolge an einem Takteingang 200 (FIG 8)und serielle Daten an einem Dateneingang 201. Dem Serien-Parallel-Umsetzer in der seriellen Pulsrahmensynchronisiereinrichtung SFS ist ein Schieberegister SR zugeordnet.In accordance with the circuit in FIG. 1, the serial receives Pulse frame synchronizer SFS a 192 KHz clock pulse train at a clock input 200 (FIG 8) and serial data at a data input 201. The serial-parallel converter in the serial pulse frame synchronizer SFS is a shift register Assigned to SR.

Das Schieberegister SR ist als zweifach 4-Bit-Schieberegister mit zwei entsprechenden seriellen Dateneingängen DATA A und DATA B vorgesehen und zwei Gruppen von vier parallelen Ausgängen Al bis A4 und 31 bis 34 sind vorbanden. Diese zwei 4-Bit-Schieberegister sind durch Kurzschließen des wichtigsten Ausganges A4 der ersten Stufe mit dem zweiten seriellen Dateneingang DATA 5 in Kaskade geschaltet. Der erste serielle Dateneingang DATA A ist zum Dateneingang 201 der seriellen Pulsrahmensynchronisiereinrichtung SFS verbunden. Die Funktion des Schieberegisters SR wird durch Taktsignale CLE-¢esteuert, welche Signale durch einen Inverter I 21 bezüglich der Taktsignalpulsfolge CLK invertiert werden.The shift register SR is provided as a double 4-bit shift register two corresponding serial data inputs DATA A and DATA B are provided and two Groups of four parallel exits A1 to A4 and 31 to 34 are pre-banded. These two 4-bit shift registers are by short-circuiting the main output A4 of the first stage connected in cascade with the second serial data input DATA 5. The first serial data input DATA A is for data input 201 of the serial pulse frame synchronization device SFS connected. The function of the shift register SR is controlled by clock signals CLE- ¢, which signals are inverted by an inverter I 21 with respect to the clock signal pulse train CLK will.

Die Taktpulsfolge CLK wird dem Taktpulseingang 200 zugeführt. Zur Feststellung der sieben Synchronisierungsbits eines Pulsrahmens ist eine Synchronisierungsfeststellogik am Ausgang des Schieberegisters SR vorgesehen.The clock pulse sequence CLK is fed to the clock pulse input 200. To the Detection of the seven synchronization bits of a pulse frame is a synchronization detection logic provided at the output of the shift register SR.

Diese Logik enthält signifikante "parallele AusgangeA2 bis A4 und 31 bis B4 des Schieberegisters SR entweder direkt oder über einen der Inverter verbunden.This logic includes significant "parallel outputs A2 through A4 and." 31 to B4 of the shift register SR are connected either directly or via one of the inverters.

Die UND-Gatter A21 und A22 sind alle O-Detektoren und sind abwechselnd,enn der Zustand des Schieberegqsters SR das normale oder das invertierte Synchronisierungs bitmuster feststelltZwirksam.The AND gates A21 and A22 are all O-detectors and are in turn the state of the shift register SR the normal or the inverted synchronization bit pattern determines effective.

Es ist vorstehend beschrieben, daß die aufeinanderfolgende Pulsrahmen die Eigenschaft haben, daß abwechselnd ein normales und ein invertiertes Synchronisierungsbitmuster erscheint. Zur betriebssicheren Funktion wird jetzt festgestellt, daß zwei aufeinanderfolgende Pulsrahmen das normale und das invertierte Synchronisierungsbitmuster innerhalb eines vorgegebenen Abstandes, der bestimmt wird durch den Datenpulsrahmen, ausgewertet wird.It is described above that the successive pulse frames have the property that a normal and an inverted synchronization bit pattern alternate appears. For reliable function it is now established that two successive Frame the normal and the inverted sync bit pattern within of a predetermined distance, which is determined by the data pulse frame, evaluated will.

Dies wird durch Zählung der Taktpulse erreicht, die nach Feststellung eines der Synchronisierungsbitmusters erscheinen und durch Bewertung des Zustandes des Sdh-ieberegisters SR und ein Pulsrahmen später, wenn dann das invertierte Synchronisierungsbitmuster vorhanden ist.This is achieved by counting the clock pulses that are determined after one of the synchronization bit patterns appear and by evaluating the status of the SDH register SR and one pulse frame later, if then the inverted sync bit pattern is available.

Um diese Funktion durchzuführen ist ein -24-Bit-Zähler in Übereinstimmung mit dem gewählten Puls rahmen, der mittels zwei Kaskade geschalteten 16-Bit-Zähler C21 und C22 zugeführt wird, vorgesehen. Der erste Zähler C21 wird durch das 192 KHz Taktsignal CLK gesteuert, welches am Taktpulseingang 200 der seriellen Pulsrahmensynchronisiereinrichtung SFS empfangen wird. Es erzeugt ein Sbertragungsausgangssignal an seinemÜbertragungsausgang CO, wenn der maximale Zählerstand erreicht wird. Dieses Ausgangs signal wird als Zählerstartsignal einem Zählerstarteingang EP des zweiten Zählers C22 zugeführt, der durch die invertierte Taktpulse CLK-gesteuert wird.A -24-bit counter is used to perform this function with the selected pulse frame, the 16-bit counter connected by means of two cascades C21 and C22 is supplied. The first counter C21 is set by the 192 KHz clock signal CLK controlled, which at the clock pulse input 200 of the serial pulse frame synchronization device SFS is received. It generates a transmission output signal at its transmission output CO when the maximum count is reached. This output signal is called The counter start signal is fed to a counter start input EP of the second counter C22, which is CLK-controlled by the inverted clock pulses.

Beide Zähler werden normalerweise durch eine vorbestimmte Startzählereinstellung voreingestellt und zwar durch ein Voreinstellsignal, welches parallel zu ihren Belastungseingängen LD zugeführt wird. Dieses Voreinstellsignal wird am Ausgang eines ODER-Gatters OR21 erzeugt, welches ODER-Gatter zwei Eingänge hat, die jeweils mit einem entsprechenden Ausgang des ersten UND-Gatters A21 und dem t)ertragungsausgaft0 CO des zweiten Zählers C22 verbunden sind.Both counters are normally set by a predetermined start counter setting preset by a preset signal which is parallel to your load inputs LD is supplied. This preset signal is at the output of an OR gate OR21 generated which OR gate has two inputs, each with a corresponding Output of the first AND gate A21 and the t) ertragungsausgaft0 CO of the second counter C22 are connected.

Auf diese Weise erscheint ein Ausgangssignal am aber tragungsausgang CO des zweiten Zählers C22 und zwar immer dann wenn 24-Bit der 192 KHz Taktpulsfolge passiert sind. Mit anderen Worten der Signalzustand des ersten UND-Gatters A21, welches ein Synchronisierungsbitmuster feststellt, wird für die genaue Zeitdauer eines Pulsrahmens zwischengespeichert und erscheint dann am Übertragungsausgang CO des zweiten Zählers C22.In this way, an output signal appears at the but transmission output CO of the second counter C22 and always when 24-bit of the 192 KHz clock pulse sequence happened. In other words, the signal state of the first AND gate A21, which detects a synchronization bit pattern is for the exact length of time of a pulse frame and then appears at the transmission output CO of the second counter C22.

Zu diesem Zeitpunkt überträgt das zweite U1D-Gatter A22 der Synchronisierungsfeststellogik ein Signal mit dem Pegel "1", wenn das Bitmuster, das ein Pulsrahmen früher auftritt, in Wirklichkeit ein Synchronisierungsbitmuster entsprach. Die Signalesdie am Übertragungsausgang CO des zweiten Zählers C22 und des zweiten UND-Gatters A22 erscheinen, werden verständlicherweise durch ein weiteres UND-Gatter A23 gesteuert, das ein Ausgangssignal mit dem Signalpegel 1" erzeugt, welches Signal genau nach einer Serie von 48 Pulse der 192 KHz Taktpulsfolge CLK erscheint. Dieses Ausgangssignal des UND-Gatters A23 ist das Synchronisierungssignal SYNC, welches den seriellen Datenstrom zum- richtigen Pulsrahmen sperrt.At this point the second U1D gate A22 transmits the sync detection logic a signal with the level "1" if the bit pattern that occurs one pulse frame earlier, actually corresponded to a synchronization bit pattern. The signals die at the transmission output CO of the second counter C22 and the second AND gate A22 appear understandable controlled by a further AND gate A23, which has an output signal with the signal level 1 "generates which signal exactly after a series of 48 pulses of the 192 KHz clock pulse train CLK appears. This output of AND gate A23 is the synchronization signal SYNC, which blocks the serial data stream to the correct pulse frame.

Der beschriebene Stromkreis wird mit einem Mininumauwand an Hardware ausgeführt und hat eine sehr hohe Geräuschunempfindlichkeit. Wenn beide Synchronisierungsbits in Form der Ausgangssignale der UND-Gatter A21 und A22 festgestellt worden sind, bleibt der entsDrechnnde Stromkreis durch diese Synchronisierungsbits gesperrt. Das einzige Mal daß der genannte Stromkreis die Synchronisierung verliert, ist dann, wenn das Synchroni- sierungssignal zeitlich verschoben auftritt. Dem hingegen verursacht keinerlei Störsignal, daß in Verbindung mit Synchronisierungsbits auftritt einen Verlust der Synchronisierung wenn einmal der Synchronisierungszustand festgestellt worden ist.The circuit described is with a mini wall of hardware and is very insensitive to noise. If both sync bits have been determined in the form of the output signals of AND gates A21 and A22, the corresponding circuit remains blocked by these synchronization bits. The only time that said circuit loses synchronization is then when the synchronous sizing signal occurs shifted in time. On the other hand, it does not cause any interference signal in connection with synchronization bits Once the synchronization state occurs, a loss of synchronization occurs has been established.

Das Synchronisierungssignal SYNC steuert den Zeittakt r ZUT Feststellun der drei unterschiedlichen Bytes in einem Pulsrahmen mitt'els- der drei Zeitsignale t'Synchronisierung-/Signålisierung eingeschaltet" SSE "Primärkanal eingeschaltet PCE und "Sekundärkanal eingeschaltet" SCE. Jedes dieser Signale erscheint eins nach dem anderen und kennzeichnet während des Signalpegels 11 in einen Ztabschnitt, zu dem ein entsprechendes Byte der drei je Pulsrahmen vorhandenen Bytes auftritt.The synchronization signal SYNC controls the timing r ZUT Feststellun of the three different bytes in a pulse frame by means of the three time signals t'Synchronization / signaling switched on "SSE" primary channel switched on PCE and "secondary channel switched on" SCE. Each of these signals appears one after the other the other and indicates during the signal level 11 in a Ztabschnitt, zu which a corresponding byte of the three bytes present in each pulse frame occurs.

Um diese Funktion zu erhalten ist der Zeit.taktgenerator von einem weiteren 8-Bit-Zähler C23 versehen, der die invertierten Taktsignale CLK an seinem Takteingang empfängt. Der Zähler ist als ein durch acht teilender Zähler bezeichnet und erzeugt an seinem Ausgang Q3 eine 24-KHz-Pulsfolge, die durch einen weiteren Inverter I22 invertiert wird und normalerweise den Takteingängen zweier weiterer D-Flip-Flop-Schaltungen FF21 und FF22 zugeführt wird. Ein Q-Ausgang der ersten Flip-Flop-Schaltung FF21 des ZeittEktgenerators ist mit dem D-Eingang der zweiten Flip-Flop-Schaltung FF22 verbunden. Der Q-Ausgang der zweiten Flip-Flop-Schaltung FF22 ist mit dem Rückstelleingang der ersten Flip-Flop-Schaltung FF21 des Zeitkanalgenerators verbunden. Auf diese Weise wird die Zurückstellung der ersten Flip-Flop-Schaltung FF21 immer dann erreicht, wenn die zweite Flip-Flop-Schaltung FF22 gesetzt wird.To get this function the clock generator is from a another 8-bit counter C23 is provided, which receives the inverted clock signals CLK at its Clock input receives. The counter is referred to as a divide by eight counter and generates a 24 KHz pulse train at its output Q3, which is triggered by another Inverter I22 is inverted and normally the clock inputs of two more D flip-flop circuits FF21 and FF22 is supplied. A Q output of the first flip-flop circuit FF21 of the time tect generator is connected to the D input of the second flip-flop circuit FF22 connected. The Q output of the second flip-flop circuit FF22 is connected to the reset input connected to the first flip-flop circuit FF21 of the time channel generator. To this In this way, the reset of the first flip-flop circuit FF21 is always achieved when the second flip-flop FF22 is set.

Wie nachfolgend erläutert wird erzeugt die erste Flip- Flop-Schaltung FF21 irflwirksamen Zustand das Primärkanal-Einschaltesignal PCE wenn die zweite Flip-Flop-Schaltung FF22 im wirksamen Zustand das zweite Takteinschaltesignal an seinem Q-Ausgang aufweist. Beide Signale werden einem entsprechenden invertierten Eingang eines weiteren UND-Gatters A24 zugeführt. Das UND-Gatter A24 ist wirksam, wenn sowohl das Priinärkanal-Einschalte signal PCE als auch das Sekundärkanal-Einschaltesignal SCE einen Signalpegel "O" aufweisen. Auf diese Weise erzeugt das Ausgangssignal dieses weiteren UND-Gatters A24 das Synchronisierungs-/Signalisierungs-Einschaltesignal SSE.As explained below, the first flip- Flop circuit FF21 inactive state the primary channel switch-on signal PCE if the second Flip-flop circuit FF22 in the operative state, the second clock switch-on signal having its Q output. Both signals are inverted to a corresponding one The input of a further AND gate A24 is supplied. The AND gate A24 is effective, if both the primary channel switch-on signal PCE and the secondary channel switch-on signal SCE have a signal level "O". This is how the output signal is generated this further AND gate A24 the synchronization / signaling switch-on signal SSE.

Dem Zeitkanalgenerator ist eine weitere D-Flip-Flop-Schaltung FF23 zugeordnet, welche einen Dateneingang D aufweist, der mit dem geringst signifikanten Ausgang A1 des Schieberegisters SR verbunden ist und der einen Takteingang aufweist, welcher mit dem Q-Ausgang der ersten Flip-Flop-Schaltung des Zeittaktgenerators in Verbindung steht. Die D-Flip-Flop-Schaltung FF23 wirkt als Synchronisiereinrichtung zur Feststellung des Signalisierungsbits, welches am geringst signifikanten Ausgang des Schieberegisters zu dem Zeitpunkt vorhanden ist, der mit der ansteigenden Flanke des Primärkanal-Einschaltesignais PCE übereinstimmt.The time channel generator is another D flip-flop circuit FF23 assigned, which has a data input D, the one with the least significant Output A1 of the shift register SR is connected and which has a clock input, which with the Q output of the first flip-flop circuit of the timing generator communicates. The D flip-flop circuit FF23 acts as a synchronizing device to determine the signaling bit, which is the least significant output of the shift register is present at the point in time with the rising edge of the primary channel switch-on signal PCE matches.

Die Funktion der seriellen Pulsrahnensynchronisiereinrichtung, dessen Ausführungsform vorstehend beschrieben ist'wird jetzt anhand der verschiedenen Zeitdiagramme in FIG 9 beschrieben. Das erste Zeitdiagramm kennzeichnet die 192 KHz-Taktpulsfolge CLK, welche dem Takteingang 200 zur Synchronisiereinrichtung SFS zugeführt wird. Der Strom der seriell ankommenden Daten, der am Dateneingang 201 der seriellen Pulsrahmensynchronisiereinrichtung empfangen wird,ist mit dem zweiten Zeitdiagramm in FIG 9 dargestellt. An der linken Seite und an der rechten Seite dieser Pulsfolge ist beim AusfUhrwngsbeispiel vorausgesetzt, daß zwei aufeinanderfolgende Muster der Synchronisierungsbits erscheinen. Ausgehend von diesem Signalzustand, ist der Verlauf der Pulsrahmen im oberen Teil der FIG 9 angedeutet. Das dritte Zeitdiagramm in FIG 9 zeigt die Wellenform der Taktpulsfolge in invertierter Form, die als CLX bezeichnet wird.The function of the serial pulse frame synchronizer, its The embodiment described above will now be based on the various timing diagrams described in FIG. The first timing diagram marks the 192 KHz clock pulse train CLK, which is fed to the clock input 200 for the synchronization device SFS. The stream of serially arriving data at the data input 201 of the serial pulse frame synchronization device is received is shown with the second timing diagram in FIG. On the left Side and on the right-hand side of this pulse sequence is in the exemplary embodiment provided that two consecutive patterns of sync bits appear. Based on this signal state, the course of the pulse frame is in the upper part the FIG 9 indicated. The third time diagram in FIG. 9 shows the waveform of the Clock pulse train in inverted form, referred to as CLX.

Diese drei Pulsfolgen bilden die Eingangssignale für alle übrigen Wellenformen, die in FIG 9 gezeigt sind.These three pulse trains form the input signals for all the others Waveforms shown in FIG.

Das vierte Zeitdiagramm in FIG 9 stellt die Funktion des Schieberegisters SR in Abhängigkeit des Ausgangssignals dar, das am wenigst signifikanten Ausgang Al des Schieberegisters SR erscheint. The fourth timing diagram in FIG. 9 shows the function of the shift register SR represents the least significant output as a function of the output signal Al of the shift register SR appears.

Wie aus einem Vergleich mit dem Datenfluß nach dem zwei ten Zeitdiagramm ersichtlich'ist,-haben die Ausgangspulse eine Verzögerung von.einer halben Bitzeit. Dies ist die Folge der Steuerung des Schieberegisters durch die invertierten Taktpulse CLX. Im vierten Zeitdiagramm ist der Zeitverlauf der den Zählern C21 und C22 zugeführten Pulse gezeigt, die am Ausgang des ODER-Gatters OR21 erzeugt werden. Diese Signale erscheinen, wenn das Signalmuster an den meist signifikanten Ausgängen -A2 bis A4 und B1 bis B4 des Schieberegisters SR das Synchronisierungsmuster wiedergibt. Die Signale können auch mittels des 'bertraOcungsausgangssignal des zweiten Zählers C22 der seriellen Pulsrahmensynchronisiereinrichtung bestimmt werden. Diese Signale erscheinen alle 24 Bit der invertierten Taktpulsfolge CtK in synchroner Betriebsweise.As from a comparison with the data flow according to the second time diagram It can be seen that the output pulses have a delay of half a bit time. This is the result of the shift register being controlled by the inverted clock pulses CLX. The fourth timing diagram shows the timing of the counters C21 and C22 Pulse shown, which are generated at the output of the OR gate OR21. These signals appear when the signal pattern at the mostly significant outputs -A2 to A4 and B1 to B4 of the shift register SR represent the synchronization pattern. the Signals can also be sent by means of the transmission output signal of the second counter C22 of the serial pulse frame synchronizer can be determined. These signals all 24 bits of the inverted clock pulse sequence CtK appear in synchronous mode.

Das sechste Zeitdiagramm zeigt die Zeitbedingungen des Synchronisierungsbits S'2TC, welcher identisch mit dem Ausgangssignal des UND-Gatters A23 ist. Dieses Signal wird sowohl einen Rückstelleingang des dritten Zählers C23 als auch einem Eingang der ersten D-Flip-Flop-Schaltung FF21 des Zeitaktgenerators zugeführt. Auf diese Weise wird der dritte Zähler C23 nullgestellt und gibt ein Ausgangssignal an seinem Ausgang Q3 nach Ablauf von acht weiteren Taktpulsen ab. Gleichzeitig wird die dritte D-Flip-Flop-Schaltung FF21 gesetzt, wodurch an seinem Ausgang Q das Primärkanal-Einschaltesignal PCE erzeugt wird. Der nächste Übergang von "1" auf '!0'! des Ausgangssignals des dritten Zählers C23 veranlaßt die zweite Flip-Flop-Schaltung FF22 des zeittaktgenerators die Dateninformationen,die an seinem Dateneingang D zugeführt werden,aufzunehmen. Die zweite Flip-Flop-Schaltung erzeugt bei diesem Zustand das zweite Kanalfreigabesignal SCE und ein Rückstellsignal für die erste Flip-Flop-Schaltung FF21. Hierbei wird bewirkt, daß der nachfolgende Übergang vom'"l" zum "O" Pegel des Ausgangssignales des dritten Zählers 23 die erste Flip-Flop-Schaltung FF21, nicht erneut aktivieren kann, so daß der Zustand für zwei aufeinanderfolgende Taktpulsfolgen unverändert bleibt.The sixth timing diagram shows the timing conditions of the synchronization bit S'2TC, which is identical to the output signal of the AND gate A23. This Signal becomes both a reset input of the third counter C23 as well as an input of the first D flip-flop circuit FF21 of the timing generator fed. In this way, the third counter C23 is reset and inputs Output signal at its output Q3 after a further eight clock pulses have elapsed. At the same time, the third D flip-flop circuit FF21 is set, which causes his Output Q the primary channel switch-on signal PCE is generated. The next transition from "1" to '! 0'! of the output of the third counter C23 causes the second Flip-flop circuit FF22 of the timing generator receives the data information that is at his Data input D are supplied to record. The second flip-flop generated in this state the second channel release signal SCE and a reset signal for the first flip-flop circuit FF21. This causes the subsequent transition from '"1" to "O" level of the output signal of the third counter 23 the first flip-flop circuit FF21, can not activate again, so the state for two consecutive Clock pulse trains remain unchanged.

Die gleichen Taktpulse,die Uber die erste Flip-Flop-Schaltung FF21 gesperrt sind, bringen die zweite Flip-Flop-Schaltung FF2 in den Rückstellzustand. Hierbei wird das zweite Kanalfreigabesignal SCE unwirksaigeschaltet und weiterhin wird die erste Flip-Flop-Schaltung FF21 des Zeitkanalgenerators entsperrt und kann erneut mittels der folgenden Taktpulse gesetzt werden.The same clock pulses that are transmitted via the first flip-flop circuit FF21 are blocked, bring the second flip-flop circuit FF2 into the reset state. The second channel release signal SCE is deactivated and continues to do so the first flip-flop circuit FF21 of the time channel generator is unlocked and can can be set again using the following clock pulses.

Weil beide Flip-Flop-Schaltungen FF21 und FF22 also für eine Zeitspanne von acht 192 E=;z-Taktpulse zurückgesetzt sind, wird zwischen der Rückflanke des zweiten Kanalfreigabesignals SCE und der ansteigenden Flanke des Primärkanal-Freigabesignals PCE das Synchronisierungs-/Signalisierungs-Freigabesignal SSE am Ausgang des UDD-Gatters A24 erzeugt werden. Der zeitliche Ver- lauf der drei Freigabe signale PCE, SCE und SSE können den Zeitdiagrammen 8 bis 10 in FIG 9 entnommen werden.Because both flip-flops FF21 and FF22 so for a period of time of eight 192 E =; z clock pulses are reset, between the trailing edge of the second channel release signal SCE and the rising edge of the primary channel release signal PCE the synchronization / signaling release signal SSE at the output of the UDD gate A24 can be generated. The temporal run the three release signals PCE, SCE and SSE can be seen in the timing diagrams 8 to 10 in FIG.

Synchronisierungs-/Signalisierungsgenerator (rIG 10 und 11) Der Aufbau des Synchronisierungs-/Signalisierungsgenerators SSG und seine Beziehung zur digitalen Sende-/ Empfangseinrichtung DTR, zur seriellen Pulsrahmen-Synchronisiereinrichtung SFS und zum Mikrocomputer M ist in FIG 10 gezeigt. Wie vorstehend bereits beschrieben werden über die digitale Sende-/Empfangseinrichtung digitale Daten in bereits beschriebenen Pulsrahmen zur seriellen Pulsrahmen-Synchronisiereinrichtung SFS über die " serielle Dateneingabeleitung"des internen Datenübertragungsleitungsbündels übertragen.Synchronization / signaling generator (rIG 10 and 11) The structure of the synchronization / signaling generator SSG and its relationship to the digital Transmitting / receiving device DTR, for the serial pulse frame synchronization device SFS and to the microcomputer M is shown in FIG. As already described above digital data are already described via the digital transmitting / receiving device Pulse frame to the serial pulse frame synchronization device SFS via the "serial Data input line "of the internal data transmission line bundle.

Die digitale Sende-/Empfangseinrichtung SSG -empfängt also digitale Daten in diesen Pulsrahmen über die serielle Datenausgabe"-Leitung des internen Datenübertragungsleitungsbündels zwecks Übertragung über die Fernsprechleitung TL. Schließlich erzeugt die digitale Sende-/Empfangseinrichtung DTR ein 192 KHz-Taktsignal aus den Signalen, die über die Verbindungsleitung RL empfangen werden. Der 192 KHz-TaXt wird sowohl dem Synchronisierungs-/Signalisierungsgenerator SSG und der seriellen Pulsrahmen-Synchronisiereinrichtung SFS als auch anderen Bestandteilen der digitalen Fernsprechstation bzw. Vermittlungsstation (in FIG 10 nicht gezeigt) zugeführt.The digital transceiver SSG -receives digital Data in this pulse frame via the serial data output "line of the internal Data transmission line bundle for transmission over the telephone line TL. Finally, the digital transceiver DTR generates a 192 KHz clock signal from the signals that are received via the connecting line RL. The 192 KHz TaXt is used by both the synchronization / signaling generator SSG and the serial Pulse frame synchronizer SFS as well as other components of the digital Telephone station or switching station (not shown in Figure 10) supplied.

Die serielle Pulsrahmen-Synchronisiereinrichtung SS leitet ein Bit von jedem 125 Mikrosekunden-Pulsrahmen sowohl zum Eingangstor P27 als auch zum ?rograunterbrechungseingang INT- des Mikro computers s it. Dieses 3it erscheint in der B1-Bitlage des ersten Datenwortes im Pulsrahmen und kann entweder ein Startbit, ein Signalisierungsbit oder ein Stoofbit darstellen.The serial pulse frame synchronizer SS conducts one bit of every 125 microsecond pulse frame to both input port P27 and the graph interrupt input INT- of the micro computer s it. This 3it appears in the B1 bit position of the first Data word in the pulse frame and can either be a start bit or a signaling bit or represent a Stoofbit.

Wie bereits vorstehend erläutert erzeugt die serielle Pulsrahmen-Synchroni sie reinri chtung drei Freigabesignale: Das Synchronisierungs-/Signalisierungsfreigabesignal SSE, das Primärkanai-Freigabesignal PCE und das Sekundärkanal-Freigabesignal SCE. Diese Signale werden dem Synchronisierungs-/Signalisierungsgenerator SSG zugeführt. Das Signal PCE wird auch dem mit TO bezeichneten Prüfeingang des Mikrocomputers M zugeführt.As already explained above, the serial Pulse frame synch They purify three release signals: The synchronization / signaling release signal SSE, the primary channel enable signal PCE and the secondary channel enable signal SCE. These signals are fed to the synchronization / signaling generator SSG. The PCE signal is also used as the test input of the microcomputer, labeled TO M supplied.

Der Mikracomputer M erzeugt aufeinanderfolgend Start-, Signalisierungs- und Stopfbits und überträgt diese zum Synchronisierungs-/Signalisierungsgenerator über sein Ausgangstor P17 und die Leitung SO. Diese Bits werden aufeinanderfolgend in einer Flip-Flop-Schaltung FF31 zwecks nachfolgende Einschiebung in der B1-Bitlage des Schieberegisters SR über eine Eingabeleitung SSDI zwischengespeichert. , Der Synchronisierungscode 0011011, und sein inverser Wert 1100100 sind in dem Schieberegister SSR über die zwei Ausgänge einer zweiten Flip-Flop-Schaltung FF32 zugeführt. Diese zweite Flip-Flop-Schaltung FF32 wird einmal pro Pulsrahmen durch das zweite Kanalfreigabesignal SCE getaktet. Diese Flip-Flop-Schaltung ist so ausgeführt, daß die SCE-Pulse durch zwei geteilt werden, wozu diese-Flip-Flop-Schaltung#beim Empfang jedes Sekundärkanal-Freigabesignals SCE gekippt wird.The microcomputer M successively generates start, signaling and stuffing bits and transmits them to the synchronization / signaling generator via its exit gate P17 and the line SO. These bits become consecutive in a flip-flop circuit FF31 for the purpose of subsequent insertion in the B1 bit position of the shift register SR buffered via an input line SSDI. , Of the Sync code 0011011, and its inverse value 1100100 are in the shift register SSR is fed to a second flip-flop circuit FF32 via the two outputs. These second flip-flop circuit FF32 is activated once per pulse frame by the second channel enable signal SCE clocked. This flip-flop circuit is designed so that the SCE pulses through two are divided, including this flip-flop circuit # on receipt of each secondary channel enable signal SCE is tilted.

Das Schieberegister SSE empfängt. auch das Sekundarkanal-Freigabesignal SCE. Wenn dieses Freigabesignal vorhanden ist wird das Schieberegister geladen und behält den Inhalt ohne Durchlauf. Am Ende des Sekundärkanal-Frengabesignals SCE schiebt das Schieberegister seinen Inhalt mit dem 192~KHz-Takt über einen Zwischenspeicher TB, der drei .Ausgabezustände aufweist; Dieser Zwischenspeicher TB wird durch das Synchronisierungs-/ Signalisierungs-Freigabesignal SSE freigegeben um den Inhalt des Schieberegisters SR ur seriellen Datenausgabe"-Leitung des internen Datenübertragungsleitungsbundels zu geben. Der Zwischenspeicher TB mit den drei Ausgangszuständen (Tri-state) sperrt das Schieberegister bezüglich der seriellen Datenausgabe"-Leitung für die Zeitdauer, zu der das zweite Datenwort und das dritte Datenwort des Pulsrahmens übertragen werden.The shift register SSE receives. also the secondary channel enable signal SCE. When this enable signal is present, the shift register is loaded and keeps the content without going through. At the end of the secondary channel release signal SCE the shift register shifts its contents with the 192 ~ KHz clock over a buffer TB, which has three output states; This buffer TB is made possible by the Synchronization / signaling enable signal SSE released around the contents of the shift register SR ur serial data output "line of the internal data transmission line bundle admit. The buffer TB with the three output states (tri-state) blocks the shift register with respect to the serial data output "line for the duration, to which the second data word and the third data word of the pulse frame are transmitted will.

Die FIG 11 zeigt die Zeitdiagramme der Signale, die an den Leitungen in FIG 10 für eine Zeitdauer eines übergeordneten Pulsrahmens (4 Millisekunden) erscheinen.FIG. 11 shows the timing diagrams of the signals on the lines in FIG. 10 for a period of a higher-level pulse frame (4 milliseconds) appear.

Es ist gezeigt, daß der Mikrocomputer M ein Startbit an seinen Eingängen P27 und INT- gleichzeitig mit der Vorderflanke des Primärkanal-Freigabesignals PCE empfängt. In entsprechender Weise erscheint ein Startbit am Ausgang der Flip-Flop-Schaltung FF31 über die Leitung SSDI beim Auftreten der Vorderflanke der nächsten, nachfolgenden Pulse des Primärkanal-Freigabesignales PCE. Auf diese Weise werden alle Start-, Signalisierungs- und Stopfbits vom Mikrocomputer M um einen 125 Mikrosekunden Pulsrahmen eher empfangen als die Bits über die erste Flip-Flop-Schaltung FF31 zum Schieberegister gegeben werden und zwar entsprechend der einmaligen Pulsrahmenverzögerung, die durch diese Flip-Flop-Schaltung FF31 verursacht wird. Die Verwendung der Flip-Flop-Schaltung FF31 zur Speicherung eines Bits pro Pulsrahmenperiode ist erforderlich, weil der Mikrocomputer durch den Empfang. enes Bits in seiner zeitlichen Funktion festgelegt ist und nur danach ein 3it über seinen Ausgang P17 aussendet.It is shown that the microcomputer M has a start bit on its inputs P27 and INT- simultaneously with the leading edge of the primary channel enable signal PCE receives. In a corresponding manner, a start bit appears at the output of the flip-flop circuit FF31 via the SSDI line when the leading edge of the next, following one occurs Pulse of the primary channel enable signal PCE. In this way, all starting, Signaling and stuffing bits from microcomputer M around a 125 microsecond pulse frame rather than received the bits through the first flip-flop circuit FF31 to the shift register are given according to the one-time pulse frame delay, which by this flip-flop circuit FF31 is caused. The use of the flip-flop circuit FF31 for storing one bit per pulse frame period is required because of the Microcomputer through the reception. The time function of a bit is defined and only then sends a 3it via its output P17.

Der Mikrocomputer M stellt ursprünglich eine Synchronsierung mit dem übergeordneten Pulsrahmen durch Überwachung der Bits her, die an seinen 3eingängen P27 bei 23 Stopfbits und ein nachfolgendes Startbit erscheinen.The microcomputer M is originally a synchronization with the higher-level pulse frame by monitoring the bits that are sent to its 3 inputs P27 at 23 stuffing bits and a subsequent start bit appear.

Wenn einmal eine Synchronisierung erreicht ist, schaltet der Mikrocomputer sein Interrupt INT- nach Empfang acht entsprechender Signalisierungsbits bis kurz vor dem erwarteten, Empfang des nächsten Startbits ab. Auf diese Weise kann der Mikrocomputer nicht durch ein Stopfbit, welches in fehlerhafter-Weise eine "0" anstelle einer "1" ist, unterbrochen werden, so daß der Mikrocomputer seine anderen Funktionen weiterhin fortsetzt,solange die Stopfbits empfangen werden.Der Mikrocomputer funktioniert asynchron bezüglich des eigenen hohen Frequenztaktes. Die Mikrocomputer Software oder Firmware wird dazu verwendet, die erwarteten Eintreffzeiten der Pulse über die Leitung SI zu bestimmen.Once synchronization is achieved, the microcomputer switches his interrupt INT- after receiving eight corresponding signaling bits until shortly before the expected receipt of the next start bit. In this way, the Microcomputer not by a stuff bit, which incorrectly a "0" instead a "1" is interrupted so that the microcomputer can perform its other functions continues as long as the stuffing bits are received. The microcomputer works asynchronous with respect to its own high frequency clock. The microcomputer software or firmware is used to determine the expected arrival times of the pulses to determine the line SI.

Da die erfindunsgemäße Teilnehmerstation bzw. Vermittlungsstation vollkommen eigenständig arbeitet und hinsichtlich seiner Funktionen nicht von der Vermittlungsanlage-abh2ngig ist, wird eine Redundanz bezüglich der übertragenen Signalinformationen benötigt, um Probleme beim Empfang eines fehlerhaften Signalisierungsbits zu vermeiden. Ein fehlerhaftes Signalisierungsbit kann die Ursache einer Fehlfunktion der Teilnehmerstation bzw. Vermittlungsstation nicht nur während bestehender Verbindungen,sondern auch in der Zwischenzeit verursachen, da die Teilnehmer- bzw. Vermittlungsstation fortwährend auf Empfang geschaltet ist.Since the subscriber station or switching station according to the invention works completely independently and not from the Switching system-dependent, there is a redundancy with regard to the transmitted Signal information needed to avoid problems when receiving a faulty signaling bit to avoid. A faulty signaling bit can cause a malfunction the subscriber station or switching station not only during existing connections, but also cause in the meantime as the subscriber or switching station is continuously switched to receive.

Um die mögliche Fehlerquote möglichst weit herabzusetzen vergleicht der Mikrocomputer die drei Bytes 3it für Bit und beantwortet den Signalisierungsbefehl nur wenn mindestens zwew der drei Bytes gleich sind.In order to reduce the possible error rate as much as possible, compares the microcomputer reads the three bytes 3it for bit and answers the signaling command only if at least two of the three bytes are the same.

Auf diese Welse entspricht der Mikrocomputer der Mehrheit der Signalisierungsbytes.In this way, the microcomputer corresponds to the majority of the signaling bytes.

Wie vorstehend beschrieben, ist die erfindungsgernäße digitale Teilnehmerstation bzw. Vermittlungsstation für doppeltgerichteten Verkehr mit einer Fernsprechübertragungsleitung TL/RL verbunden. Diese Station enthält die digitale Sende-/Empfangseinrichtung DTR, die über die vorgenannte Verbindungsleitung TL/RL zum Senden und empfangen von digitalen Sprachinformationen, von Dateninformationen, von Signaldaten und andere Informationen über die Verbindungsleitung TL/RL und auch über die interne Datenübertragungsleitung IB verbunden ist.As described above, the digital subscriber station according to the invention is or switching station for bidirectional traffic with a telephone transmission line TL / RL connected. This station contains the digital transceiver DTR, via the aforementioned connection line TL / RL for sending and receiving digital Voice information, data information, signal data and other information via the connection line TL / RL and also via the internal data transmission line IB is connected.

Die Synchronisiereinrichtung SFS für in Pulsrahmen übertragenen seriellen Daten stellt die Synchronisierungsbits fest und steuert die exakte Zeitsteuerung der Zeitkanäle in den Datenübertragungskanälttsowohl jedes Pulsrahmens als auch für ankommende und abgehende Spra-, che und Datenübertragung.The synchronization device SFS for serial transmitted in pulse frames Data determines the synchronization bits and controls the exact timing of the time channels in the data transmission channel both in each pulse frame and for incoming and outgoing voice, voice and data transmission.

Die erfindung3gemäße Ausführungsform der digitalen Teilnehmerstation bzw. Vermittlungsstation ermöglicht in einfacher Weise ein Anschließen an vieradrigen Fernsprechleitungen, auf diese Weise kann sehr einfach und effektiv das Senden und Empfangen von synchronisierten PCM-Daten erfolgen, welche sowohl Sprachinformationen als auch andere Daten und Signale beinhalten können.The embodiment of the digital subscriber station according to the invention or switching station allows a simple connection to four-wire Telephone lines, in this way can be very easy and effective sending and Receipt of synchronized PCM data, which includes both voice information as well as other data and signals.

Ferner it entweder das P-rimärcodec/PCM-Filter PCF oder zumindest ein Sekundärcodec/PCM-Filter SCF mit der internen Datenübertragungsleitung IB verbunden und sind über Schaltmittel eines sprachgesteuerten Analogstromkreises VAC ein Mikrofon, Hörer und Lautsprecher der Teilnehmerstation bzw. Vermittlungsstation anschaltbar, so daß nur ein Kanal für PCM-Sprachübertragung notwendig ist und ferner wenigstens ein oder mehrere Kanäle zusätzlich für die gleichzeitige Ubertragung weiterer Datenwörter im PCM-Pulsrahmen vor- handen ist. Auf diese Weise ist es also möglich vollständig unabhängig voneinander zwei oder mehr Arten von Daten zu senden bzw. zu empfangen. Dies beinhaltet auch, daß die interne Datenübertragungsleitung IB mit zusätzlichen peripheren Einrichtungen für zusätzliche Funktionen verbunden werden kann.Furthermore it is either the P-rimärcodec / PCM filter PCF or at least a secondary codec / PCM filter SCF is connected to the internal data transmission line IB and are a microphone via switching means of a voice-controlled analog circuit VAC, Handset and loudspeaker of the subscriber station or switching station can be switched on, so that only one channel is necessary for PCM voice transmission and furthermore at least one or more channels in addition for the simultaneous transmission of further data words in the PCM pulse frame hand is. So that's the way it is possible to send two or more types of data completely independently of each other or to receive. This also includes the internal data transmission line IB associated with additional peripheral devices for additional functions can be.

Wenn die interne Datenübertragungsleitung IB mit einem peripheren Datenübertragungssystem verbunden ist, kann der Teilnehmer, der die Teilnehmerstation erfindungsgemäß benutzt, gleichzeitig sowohl die Sprachinformationen senden und empfangen, als auch jede andere Art von Daten, beispielsweise die Daten eines externen Rechners.If the internal data transmission line IB with a peripheral Data transmission system is connected, the subscriber who is the subscriber station used according to the invention, simultaneously send both the voice information and received as well as any other type of data, e.g. data from an external Calculator.

Die Sende-/mpfangseinrichtung DTR erzeugt Pulse in einem vorbestimmten Zeitplan mit der erforderlichen Breite und die Synchranisiereinrichtung SFS für in Pulsrahmen übertragenen seriellen Daten gibt die Datenbytes in den richtigen Zeitkanälen des Rahmens. Dieser Pulsrahmen enthält zumindest eine erste Vielzahl von Synchronisierungsbits mit zumindest ein zusätzliches Signalisierungsinformationsbit als erstes Wort und mit zumindest eine zweite Vielzahl von Sprachinformationsbits und/oder Dateninformationsbits als ein zweites Wort.- Jedes Wort hat ein I3yt e Byte Informationsinhalt. Auf diese Weise ist die Übertragung der Synchronisierungsbits, Signalisierungsbits, Sprach- und andere Datenbits PCM-compatibel und sind-in einer einfachen, programmierbaren Weise organisiert.The transmitting / receiving device DTR generates pulses in a predetermined one Schedule with the required width and the synchronization device SFS for Serial data transmitted in pulse frames puts the data bytes in the correct ones Time channels of the frame. This pulse frame contains at least a first plurality of synchronization bits with at least one additional signaling information bit as a first word and having at least a second plurality of speech information bits and / or data information bits as a second word. Each word has an I3yt e Byte information content. In this way the transmission of the synchronization bits, Signaling bits, voice and other data bits are PCM-compatible and are-in one organized in a simple, programmable way.

In kleinen Systemen7die keine periphere Einrichtungen aufweisen, kann ein Pulsrahmen in einfacher Weise gebildet werden und zwar mit nur zwei Bytes. In größeren Systemen stellt das zweite Byte in einem Pulsrahmen ein Sprachwort dar, während das dritte Byte ein anderes Sprach- oder Datenwort wiedergibt. Auf diese Weise kann der Fernsprechapparat als eineNachrichtensystem einheit für bestimmte peripheren Einrichtungen derart dienen, daß ein Datensystem über eine digitale Schnittstelle DDI verbindbar ist. Dementsprechend ermöglicht der Pulsrahmen die gleichzeitige Übertragung verschiedener Datenarten über getrennte Kanäle desselben Pulsrahmens.In small systems7 that do not have any peripheral devices a pulse frame can be formed in a simple manner with only two bytes. In larger systems sets the second byte in a pulse frame Speech word while the third byte represents another speech or data word. on In this way, the telephone set can be used as a message system unit for certain peripheral devices are used in such a way that a data system via a digital interface DDI is connectable. Accordingly, the pulse frame enables the simultaneous Transmission of different types of data via separate channels of the same pulse frame.

Leitungs- und Funktionstasten KL, Wähltasten KD, eine alphanumerische Anzeigevorrichtung AD und eine Teilnehmernachrichtendrucker SMDR sind direkt oder indirekt über logische Mittel KLO mit dem Mikrocomputer M der Teilnehmerstation bzw. Vermittlungsstation gemäß der Erfindung verbindbar um eine sehr dienstleistungsgünstige Ein- und Ausgabe zu ermöglichen. Diese Ein-und Ausgabeeinrichtungen werden mit einer geringeren Geschwindigkeit betrieben als das vorstehend beschriebene Datensystem für die Übertragung von Sprach-und andere Daten.Line and function keys KL, selection keys KD, an alphanumeric Display device AD and a subscriber message printer SMDR are direct or indirectly via logical means KLO with the microcomputer M of the subscriber station or switching station according to the invention connectable to a very low-cost Enable input and output. These input and output devices are provided with a operated at a slower speed than the data system described above for the transmission of voice and other data.

Ferner ermöglicht der sprachgesteuerte Analogstromkreis der digitalen Teilnehmerstation bzw. Vermittlungsstation, welche durch den Mikrocomputer M gesteuert wird, eine zusätzliche Übertragung von Sprachdaten über eines der beiden Codec/PCM-Filter in einem der entsprechenden Pulsrahmenwörter oder Kanäle. Diese Anordnung ermöglicht nicht nur die Übertragung von Daten eines Datensystems gleichzeitig mit der PCM-Sprache, sondern auch beispielsweise eine Rückfrageverbindung mit einem entfernten anderen Teilnehmer oder eine andere, zwischenzeitliche Verbindung mit einem anderen Teilnehmer unabhängig des ursprünglichen Anrufes. Zu diesem Zwecke werden zusätzliche Teilnehmersignale des rufenden bzw. gerufenen Teilnehmers vom Mikrocomputer M bewertet um auf diese Weise Schaltbefehle zu erzeugen, die den sprachgesteuerten Stromkreis und seine zugeordneten Mittel VAC zur Veranlassung der Verbindung unterschiedlicher peripheren Einrichtungen mit der Teilnehmerstation bzw. Vermittlungsstation zu steuern. Hierdurch ermöglicht die optimale Verbindung eines und/oder beider Codec/PCM-Filter PCF, SCF auch die Verwendung von mehr als einem Übertragungskanal sowohl getrennt als auch gleichzeitig.Furthermore, the voice-controlled analog circuit enables the digital Subscriber station or switching station, which is controlled by the microcomputer M. an additional transmission of voice data via one of the two codec / PCM filters in one of the corresponding pulse frame words or channels. This arrangement enables not only the transmission of data of a data system simultaneously with the PCM language, but also, for example, a consultation call with a distant other Participant or another interim connection with another participant regardless of the original call. to for this purpose additional subscriber signals of the calling or called subscriber from the microcomputer M evaluated in order to generate switching commands in this way, which the voice-controlled Circuit and its associated means VAC for causing the connection of different to control peripheral facilities with the subscriber station or switching station. This enables the optimal connection of one and / or both codec / PCM filters PCF, SCF also use more than one transmission channel both separately as well as at the same time.

Die Anzahl Pulsrahmenwörter bestimmen die mögliche Anzahl peripherer Einrichtungen die gleichzeitg mit der Verbindungsleitung der digitalen Fernsprechstation bzw. Vermittlungsstation verbindbar sind. Mit anderen Worten die Zahl 8-Bit-Wörter in einem Pulsrahmen bestimmen die Anzahl Funktionsmöglichkeiten die in der Fernsprechstation bzw. Vermittlungsstation integrierbar sind. Wenn drei oder mehr Wörter vorgesehen sind und dabei beispielsweise zwei oder mehr Übertragungskanäle'besteht die Möglichkeit gleichzèitg und unabhängig voneinander zwei oder mehrere analoge Fernsprechkanäle VAC, mindestens ein Datensystem DDE und auch Video-Endgeräte und/oder -Drucker usw. mit der Vierdrahtübertragungsleitung TL/RL zu verbinden. LeerseiteThe number of pulse frame words determine the possible number of peripheral words Facilities that operate simultaneously with the connection line of the digital telephone station or switching station are connectable. In other words, the number is 8-bit words in a pulse frame determine the number of possible functions in the telephone station or switching station can be integrated. If three or more words are provided and there are two or more transmission channels, for example Simultaneously and independently of one another two or more analogue telephone channels VAC, at least one data system DDE and also video terminals and / or printers, etc. to be connected to the four-wire transmission line TL / RL. Blank page

Claims (15)

Patentansprüche 0 Sende- und Empfangseinrichtung bestehend aus einem Sendeteil und einem Empfang steil für eine digitale Fernmeldeendstelle, insbesondere für eine Teilnehmerstation bzw. für eine Vermittlungsstation, welche fflSer Sende- und Empfangswicklungen eines ttbertragers mit einer Vierdrahtleitung an einer Fernmeldeanlage angeschaltet ist 2 d a d u r c h g e -k e n n z e i c h n e t , daß sowohl die Sende-, als auch die Empfangseinrichtung (DR, DT) durch eine intern neugenerierte Taktfolge gesteuert wird und der Sendeteil (FF1/AF1 -(FIG 4) der Sende- und Empfangseinrichtung (DTR) mit einem Dateneingang (100) für die Aufnahme von zu sendenden, seriellen, digitalen Datenfolgen von der Fernsprechendstelle, mit einem Taktpulseingang (101) für die Verbindung mit einem phasensynchronisierten Schaltkreis (PLL-Schaltung CL-O in FIG 6) für den Empfang interner Taktpulse (CLK) und mit einem Datenausgang (DO, FIG 4) zu der Ubertragungsleitung (TL) über Wicklungen (I, I', III) des genannten Übertragers (TR) verbunden ist und wobei der Sendeteil (FF1/ AF1, FIG 4) Mittel zur Umsetzung der Pulse der aufgenommenen Datenfolge in einer Ausgangsdatenfolge enthält, die als abwechselnd positiv und negativ codierte Signale im pseudoternären Basisbandverfahren übertragen werden und der Empfangsteil (DR, FIG 6) der Sende- und Empfangseinrichtung (DDR in FIG 1) mit den Empfangswicklungen (II, II', IV) des Ubertragers(TR) zum Empfang serieller, bipolarer Signalfolgen, bestehend aus abwechselnd positiv und negativ codierten Signalen im pseudoternärenBasisbandverfahren vorgesehen ist, wobei dieser Empfangsteil die über einen Dateneingang (D) eingegangenen Taktpulsfolgen einem Pulsformungskreis (OA13) zufuhrt, der mit einem Taktgeneratoreingang (CK) verbunden ist,- so daß eine ankommende, synchronisierte Datenfolge als Binärwerte einem Datenübertragungsleitungsbündel zugeführt werden.Claims 0 transmitting and receiving device consisting of one Transmitting part and a receiving steep for a digital telecommunication terminal, in particular for a subscriber station or for a switching station, which fflSer transmitting and receiving windings of a transmitter with a four-wire line on a telecommunications system switched on is 2 d a d u r c h g e -k e n n n z e i c h n e t, that both the transmission, as well as the receiving device (DR, DT) by an internally regenerated clock sequence is controlled and the transmitting part (FF1 / AF1 - (FIG 4) of the transmitting and receiving device (DTR) with a data input (100) for the reception of serial, digital data sequences from the telephone terminal, with a clock pulse input (101) for connection to a phase-locked circuit (PLL circuit CL-O in FIG 6) for receiving internal clock pulses (CLK) and with a data output (DO, FIG 4) to the transmission line (TL) via windings (I, I ', III) of the aforementioned Transmitter (TR) is connected and wherein the transmitting part (FF1 / AF1, FIG 4) means to convert the pulses of the recorded data sequence into an output data sequence contains, as alternately positive and negative coded signals in the pseudoternary Baseband method are transmitted and the receiving part (DR, FIG 6) the transmitting and receiving device (DDR in FIG 1) with the receiving windings (II, II ', IV) of the transmitter (TR) for receiving serial, bipolar signal sequences, consisting of alternately positive and negative coded signals in the pseudo-ternary baseband method is provided, this receiving part receiving the received via a data input (D) Clock pulse trains a pulse shaping circuit (OA13) feeds with a clock generator input (CK) is connected - so that an incoming, synchronized data sequence as Binary values are fed to a data transmission line bundle. 2. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 1, d a d u r c h g e k e n n z e i c h n e t , daß der Empfangsteil (DR) ein Kompensationsfilter (CF) zur Kompensierung von Verzerrungen der übertragenen Signale und ein Zweiweg-Gleichrichterkreis (G1, R12'/G2, R12'), der mit dem Kompensationsfilter(CF) zur Erzeugung von unipolaren Ausgangssignalen (I in FIG 7), die Binärwerte "1" durch positive Hochpegelpulse wiedergeben, enthält.2. Transmitting and receiving device for a digital telecommunication terminal according to claim 1, that the receiving part (DR) a compensation filter (CF) to compensate for distortions of the transmitted Signals and a two-way rectifier circuit (G1, R12 '/ G2, R12'), which is connected to the compensation filter (CF) to generate unipolar output signals (I in FIG. 7), the binary values "1" through reproduce positive high level pulses contains. 3. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach einem der Ansprüche 1 oder 2, d a d u r c h g e k e n n z e i c h n e t , daß der Empfangsteil ein Pulsformungskreis(OA13), der mit dem genannten Zweiweg-Gleichrichterkreis (G1, R12'/ G2, R12') zur Ableitung von Rechteckpulse aus den unipolaren Ausgangssignalen verbunden ist, wobei die Rechteckpulse (I in FIG 7) gleichphasig mit den Ausgangssignalen (K in FIG 7) sind und eine Pulsbreite von im wesentlichen einer halben Pulsbreite der unipolaren Pulse haben, enthält.3. Transmitting and receiving device for a digital telecommunication terminal according to one of claims 1 or 2, d u r c h g e n n n z e i c h n e t that the receiving part is a pulse shaping circuit (OA13) that works with said two-way rectifier circuit (G1, R12 '/ G2, R12') for deriving square-wave pulses from the unipolar output signals is connected, the square-wave pulses (I in FIG 7) in phase with the output signals (K in FIG. 7) and a pulse width of essentially half a pulse width of unipolar pulses. 4. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 3, d a d u r c h g e k e n n z e i c h n e t , daß der Empfangsteil ein phasensynchroniserter Schaltkreis (CL-O/TS11 in FIG 6), der mit dem Pulsfeststellkreis zur Neuerzeugung einer Taktpulsfolge aus den Rechteckpulsen verbunden ist, wobei der genannte phasensynchroniserte Schaltkreis (CL-O/TS11 in FIG 6) einen Ausgang hat, der die wiedererzeugten Taktpulse (ALK) liefert und eine D-Flip-Flop-Schaltung (F11) mit einem Dateneingang (D), der mit dem Pulsformungskreis (0A13) mit einem Taktgeneratoreingang (CK), der mit dem Ausgang des phasensynchronisierten Schaltkreises (CL-O/DS11) verbunden ist und mit einem Ausgang (DA-O), als Datenausgang für eine synchronisierte, ankommende Datenfolge, bestehend aus Pulse, die ein Hochpegelsignal für Binärwerte "1" und ein Niedrigpegelsignal für Binärwerte 11011 darstellen, enthält.4. Transmitting and receiving device for a digital telecommunication terminal according to claim 3, that the receiving part a phase-synchronized circuit (CL-O / TS11 in FIG 6), which is connected to the pulse detection circuit is connected to regenerate a clock pulse sequence from the square pulses, wherein said phase-synchronized circuit (CL-O / TS11 in FIG 6) has an output which supplies the regenerated clock pulses (ALK) and a D-flip-flop circuit (F11) with a data input (D), which is connected to the pulse shaping circuit (0A13) with a Clock generator input (CK), the one with the output of the phase synchronized Circuit (CL-O / DS11) and with an output (DA-O) as a data output for a synchronized, incoming data sequence, consisting of pulses that form a high level signal for binary values "1" and a low level signal for binary values 11011 contains. 5. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 2, d a d u r c h g e k e n n z e i c h n e t , daß das Kompensationsfilter (CF) ein erster und ein zweiter mit einer Wicklung (IV, FIG 6) des Übertragers und über einen Eingangswiderstand mit einem Eingang eines Operationsverstärkers verbunden ist, aufweist und ferner ein erster Operationsverstärker mit einem invertierten und einem nichtinvertierten Eingang und einen den Ausgang des Kompensationsfilters bildenden Ausgang enthält.5. Transmitting and receiving device for a digital telecommunication terminal according to claim 2, that the compensation filter (CF) a first and a second with a winding (IV, FIG 6) of the transformer and connected to an input of an operational amplifier via an input resistor is, and further a first operational amplifier with an inverted and one non-inverted input and one the output of the compensation filter educational output contains. 6. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 5, d a d u r c h g ek e n n z e i c h n e t , daß zwischen den- Eingangsleitungen des Operationsverstärkers parallel zum Operationsverstärker (OA10 in FIG -6) ein Anpassungswiderstand (R11) geschaltet ist.6. Transmitting and receiving device for a digital telecommunication terminal according to claim 5, that is between the input lines of the operational amplifier in parallel with the operational amplifier (OA10 in FIG -6) Adaptation resistor (R11) is connected. 7. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 5, d a d u r c h g e k e n n z e i c h n e t , daß ein Eingangswiderstands-/Kapazitätsnetzwerk (RC) zwischen dem nichtinvertierten Eingang und dem Ausgang des Operationsverstärkers als Rückkoppelkreis und ein weiteres Widerstands-/Kapazitätsnetzwerk RC' zwischem dem nichtinvertierten Eingang des Operationsverstärkers und einem der Anschlüsse der Wicklung (IV) des Übertragers (TR) ge- schaltet ist.7. Transmitting and receiving device for a digital telecommunication terminal according to claim 5, that is an input resistance / capacitance network (RC) between the non-inverted input and the output of the operational amplifier as a feedback circuit and a further resistance / capacitance network RC 'between the non-inverted input of the operational amplifier and one of the connections the winding (IV) of the transformer (TR) is switched. 8. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach einem der Ansprüche 2 oder 3, d a d u r c h g e k e n n z e i c h n e t , daß der Zweiweg-Gleichrichterkreis (G1, R12'/G2, R12') eingangsseitig mit dem Ausgang des Kompensationsfilters (OA10) und andererseits mit dem Ausgang eines zweiten Operationsverstärkers (0A11) verbunden ist, dessen nichtinvertierten Eingang mit Erdpotential und dessen Ausgang über parallel und entgegengesetzt geschaltete Gleichrichter, welche in Reihe mit gleichgroß dimensionierte Widerstände den Rückkopplungsweg zum invertierten Eingang des Operationsverstärkers derart bilden, daß der zweite Operationsverstärker jeweils annähernd gleich große Impedanzwerte darstellen.8. Transmitting and receiving device for a digital telecommunication terminal according to one of claims 2 or 3, d u r c h g e n n n z e i c h n e t that the two-way rectifier circuit (G1, R12 '/ G2, R12') on the input side with the output of the compensation filter (OA10) and on the other hand with the output of a second operational amplifier (0A11) whose non-inverted input is connected to ground potential and whose Output via rectifiers connected in parallel and oppositely connected in series with equally sized resistors the feedback path to the inverted Form the input of the operational amplifier in such a way that the second operational amplifier each represent approximately equal impedance values. 9. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 2.bzw. 8, d a d u r c h g e k e n n z e i c h n e t , daß der Zweiweg-Gleichrichterkreis (G1, R12'/G2, R12') ein dritter Operationsverstärker mit einem invertierten Eingang und einem nicht invertierten Eingang, der mit Erdpotential verbunden ist, aufweist und wobei zwischen der Anode dieses dritten Operationsverstärkers (OA12) und einer parallel zum zweiten Operatisnsverstärker (0A11) geschalteten Gleichrichters (G2) ein Belastungswiderstand als Rückkopplungswiderstand parallel zum dritten Operationsverstärker (OA12) und in Reihe zu diesem Belastungswiderstand zum Anschluß des Gleichrichters (G2) ein weiterer Widerstand (R12) geschaltet ist.9. Transmitting and receiving device for a digital telecommunication terminal according to claim 2.bzw. 8, it is noted that the full-wave rectifier circuit (G1, R12 '/ G2, R12') a third operational amplifier with an inverted input and a non-inverted input connected to ground potential and wherein between the anode of this third operational amplifier (OA12) and one rectifier (G2) connected in parallel to the second operational amplifier (0A11) a load resistor as a feedback resistor in parallel with the third operational amplifier (OA12) and in series with this load resistor for connecting the rectifier (G2) another resistor (R12) is connected. 10. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 9, d a d u r c h g e k e n n z e i c h n e t , daß durch Bemessung der verschiedenen Rückkopplungswiderstände (R12, R12', R12'', R12"'), zwei R12 des zweiten Operationsverstärkers (OA11) und der weiteren Rückkopplungswiderstände (4R12, 2R12, R12, R12", R12"') des dritten Operationsverstärkers (ob12), der zweite Operationsverstärker (OA11) mit der doppelten Verstärkung des dritten Operationsverstärkers (OA12) arbeitet.10. Transmitting and receiving device for a digital telecommunication terminal according to claim 9, that by design the different feedback resistors (R12, R12 ', R12' ', R12 "'), two R12 of the second operational amplifier (OA11) and the further feedback resistors (4R12, 2R12, R12, R12 ", R12" ') of the third operational amplifier (ob12), the second Operational amplifier (OA11) with twice the gain of the third operational amplifier (OA12) is working. 11. Sende- und Empfangseinrichtung fUr eine digitale Fernmeldeendstelle nach Anspruch 4, d a d u r c h g e k e nn z e i c h n e t , daß der Pulsformungskreis (OA13) ein Pulsfeststellkreis bestehend aus einem Spannungsvergleicher mit einem invertierten und nicht invertierten Eingang-und mit einem Ausgang, der den Ausgang-des Pulsformungskreis (I) bildet, enthält und wobei der invertierte Eingang dieses Spannungsvergleichers tOA13) mit dem Ausgang des dritten Operationsverstärkers (OA12) und der nichtinvertierte Eingang mit einem Widerstands-/Kapazitäts-Netzwerk (R13, C11) verbunden ist, so daß eine Schwellwertspannung von annähernd den halben Amplitudenwert der Zweiweg-Ausgangssignale als veränderliche Bezugsspannung dem nicht invertierten Eingang des Spannungsvergleichers (OA13) zugeführt wird.11. Transmitting and receiving device for a digital telecommunication terminal according to claim 4, that the pulse shaping circuit (OA13) a pulse detection circuit consisting of a voltage comparator with a inverted and non-inverted input-and with an output which is the output-of the Pulse shaping circuit (I) forms, contains and wherein the inverted input of this voltage comparator tOA13) to the output of the third operational amplifier (OA12) and the non-inverted one Input is connected to a resistance / capacitance network (R13, C11), so that a threshold voltage of approximately half the amplitude value of the two-way output signals as a variable reference voltage to the non-inverted input of the voltage comparator (OA13) is supplied. 12. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 11, d a d u r c h g e k e n n z e i c h n e t , daß zwischen dem Ausgang des zweiten Operationsverstärkers(OA11) und dem nichtinvertierten Eingang des Spannungsvergleichers (OA13) ein Gleichrichter (G3) geschaltet ist.12. Transmitting and receiving device for a digital telecommunication terminal according to claim 11, that is between the output of the second operational amplifier (OA11) and the non-inverted input of the voltage comparator (OA13) a rectifier (G3) is connected. 13. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 4, d a d u r c h g e k e n -n z e i c h n e t , daß der phasensynchroni- sierte Schaltkreis (CL-O/TS11 in FIG 6) ein Phasenvergleicher (PC) mit einem Signaleingang (2), mit einem Schleifensteuereingang (16) und einem Ausgang (10) enthält, wobei der Signaleingang mit dem Ausgang des Pulsformerkreises gekoppelt ist und ferner ein Tiefpaßfilter, bestehend aus einem weiteren Operationsverstärker (OA14) und einem Widerstands-/Kapazitätsnetzwerk als Rückkopplungskreis, sowie eine interne Bezugsspannungquelle (IRS) welche zwischen dem Ausgang des genannten Verstärkers (ob14) und dem invertierten Eingang dieses Verstärkers liegt und ferner ein spannungsgesteuerter Oszillator (VCO) als Schleifensteuerkreis, der mit dem Phasenvergleicher (Eingang 16) verbunden ist enthält.13. Transmitting and receiving device for a digital telecommunication terminal according to claim 4, d a d u r c h g e k e n z e i c h n e t that the phase-synchronous sated Circuit (CL-O / TS11 in FIG 6) a phase comparator (PC) with a signal input (2), with a loop control input (16) and an output (10), wherein the signal input is coupled to the output of the pulse shaping circuit and further a low-pass filter, consisting of a further operational amplifier (OA14) and a resistance / capacitance network as a feedback circuit, as well as an internal one Reference voltage source (IRS) which is between the output of said amplifier (ob14) and the inverted input of this amplifier and also a voltage-controlled one Oscillator (VCO) as a loop control circuit, which is connected to the phase comparator (input 16) is connected contains. 14. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 12, d a d u r c h g e k e n n z e i c h n e t , daß der Ausgang des spannungsgesteuerten Oszillators (VCO) außer eine Verbindung mit einem Eingang (16) des Phasenvergleichers (PC) auch mit einem Schalter (Transistor TS11) verbunden ist, der den Ausgang des phasensynchronisierten Schaltkreises bildet und die neugenerierten Taktpulse (CLK) für die Steuerung der internen Schaltvorgänge liefert enthält.14. Transmitting and receiving device for a digital telecommunication terminal according to claim 12, that the output of the voltage controlled oscillator (VCO) except for a connection to an input (16) of the phase comparator (PC) is also connected to a switch (transistor TS11) which forms the output of the phase-locked circuit and the newly generated Contains clock pulses (CLK) for controlling the internal switching processes. 15. Sende- und Empfangseinrichtung für eine digitale Fernmeldeendstelle nach Anspruch 13, d a d u r c h g e k e n n z e i c h n e t , daß der phasensynchronisierte Schaltkreis (CL-O/TS11 in FIG 6) ein Analogschalter (AS) enthält, dessen Eingang mit dem Phasenvergleicher (PC) verbunden ist und der durch Eingangssignale (I) gesteuert wird und über einen Belastungswiderstand (R15) mit dem weiteren Operationsverstärkers (OA14) verbunden ist, enthält und wobei dieser Operationsverstärker in Verbindung mit seinem Rückkopplungsnetzwerk einen Abtaststromkreis für die erzeugten Signale am Ausgang des Phasenvergleichers bildet.15. Transmitting and receiving device for a digital telecommunication terminal according to claim 13, that the phase-synchronized Circuit (CL-O / TS11 in FIG 6) contains an analog switch (AS) whose input is connected to the phase comparator (PC) and controlled by input signals (I) and via a load resistor (R15) to the other operational amplifier (OA14) is connected, contains and where this operational amplifier is connected with its feedback network a sensing circuit for the forms generated signals at the output of the phase comparator.
DE19823204229 1981-03-31 1982-02-08 Transceiver device for a digital telecommunications terminal, in particular for a subscriber station or switching station, of a telecommunications system Ceased DE3204229A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US24937781A 1981-03-31 1981-03-31

Publications (1)

Publication Number Publication Date
DE3204229A1 true DE3204229A1 (en) 1982-10-21

Family

ID=22943213

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19823204229 Ceased DE3204229A1 (en) 1981-03-31 1982-02-08 Transceiver device for a digital telecommunications terminal, in particular for a subscriber station or switching station, of a telecommunications system

Country Status (1)

Country Link
DE (1) DE3204229A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2603438A1 (en) * 1986-08-29 1988-03-04 Mitel Corp PHASE SERVO LOOP
DE3923631A1 (en) * 1988-07-20 1990-01-25 Abugov Gely P DIGITAL TELEPHONE SYSTEM

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2603438A1 (en) * 1986-08-29 1988-03-04 Mitel Corp PHASE SERVO LOOP
DE3923631A1 (en) * 1988-07-20 1990-01-25 Abugov Gely P DIGITAL TELEPHONE SYSTEM

Similar Documents

Publication Publication Date Title
DE3204228A1 (en) SYNCHRONIZING DEVICE FOR A DIGITAL TELECOMMUNICATION SYSTEM, ESPECIALLY FOR A TELEPHONE TERMINAL CONNECTED WITH A TELEPHONE LINE
DE3237168A1 (en) TELEPHONE SYSTEM FOR TRANSMITTING VOICE AND DATA SIGNALS
DE3204227A1 (en) DIGITAL TELECOMMUNICATION ENTRY FOR TRANSMITTING INFORMATION ABOUT A DIGITAL TELECOMMUNICATION SYSTEM, IN PARTICULAR ABOUT A TELEPHONE SYSTEM. TELEPHONE EXTENSION SYSTEM
DE1121125B (en) Circuit arrangement for connecting subscribers of different sub-offices in telephone switching systems with main and sub-offices
EP0383986B1 (en) Method and arrangement for the transmission of data between a central data station and a plurality of data terminal devices in the local area
DE3204263A1 (en) DIGITAL TELECOMMUNICATION TERMINAL AS A PARTICIPANT AND / OR SWITCHING CENTER IN A DIGITAL TELECOMMUNICATION SYSTEM, IN PARTICULAR AS A TERMINAL FOR A TELEPHONE SYSTEM, OR TELEPHONE EXTENSION SYSTEM
DE1230069B (en) Data transmission system
DE2758109A1 (en) SYSTEM FOR MULTIPLE USE OF A TWO-WIRE SUBSCRIBER CONNECTION CABLE IN THE TELEPHONE SWITCHING NETWORK
DE2346984C3 (en)
DE2346984A1 (en) METHOD FOR TRANSMISSION OF DIGITAL INFORMATION OF A TIME MULTIPLEX REMOTE NETWORK
DE2546422C2 (en) Two-wire full duplex data transmission method and apparatus for carrying out the method
DE3923631A1 (en) DIGITAL TELEPHONE SYSTEM
DE3247358C1 (en) Data communication via telephone speech wires - selectively coupling data transceivers to speech wires between PBXs
DE3204229A1 (en) Transceiver device for a digital telecommunications terminal, in particular for a subscriber station or switching station, of a telecommunications system
DE19958111A1 (en) Method for data transmission over several parallel data transmission connections
DE2917572C2 (en) Method for operating digital main lines and / or private branch exchanges at a PCM exchange
DE2418670A1 (en) DATA TRANSFER SYSTEM FOR A PCM TIME MULTIPLEX DIALING
EP0359156A2 (en) Network interface and telephone terminal
DE60311991T2 (en) COMMUNICATION SYSTEM FOR THE SUBMISSION OF UNLIKE DATA FROM A SYNCHRONOUS NETWORK
WO1997043841A1 (en) Process for transmitting data
DE2828602B1 (en) Method for transmitting data in a synchronous data network
DE3412113C2 (en) System for the time-staggered call-up of signals in a multiplexer
EP0284019B1 (en) Method for producing frequency and/or phase shifts in alternating currents, used in particular for quadrature amplitude modulation (QAM) and for taking samples
DE3306942C2 (en)
DE2514188B2 (en) CIRCUIT ARRANGEMENT FOR TRANSFERRING SWITCHING IDENTIFICATION BETWEEN TWO SWITCHING OFFICES

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8131 Rejection