[go: up one dir, main page]

DE1309919T1 - Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner - Google Patents

Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner

Info

Publication number
DE1309919T1
DE1309919T1 DE1309919T DE01965945T DE1309919T1 DE 1309919 T1 DE1309919 T1 DE 1309919T1 DE 1309919 T DE1309919 T DE 1309919T DE 01965945 T DE01965945 T DE 01965945T DE 1309919 T1 DE1309919 T1 DE 1309919T1
Authority
DE
Germany
Prior art keywords
data
host
card
cards
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE1309919T
Other languages
English (en)
Inventor
Yoram Cedar
Micky Holtzman
Yosi Pinto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SanDisk Corp
Original Assignee
SanDisk Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SanDisk Corp filed Critical SanDisk Corp
Publication of DE1309919T1 publication Critical patent/DE1309919T1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0653Configuration or reconfiguration with centralised address assignment
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0653Configuration or reconfiguration with centralised address assignment
    • G06F12/0661Configuration or reconfiguration with centralised address assignment and decentralised selection
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4239Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with asynchronous protocol
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/20Employing a main memory using a specific memory technology
    • G06F2212/202Non-volatile memory
    • G06F2212/2022Flash memory
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0052Assignment of addresses or identifiers to the modules of a bus system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Credit Cards Or The Like (AREA)
  • Information Transfer Systems (AREA)
  • Fire Alarms (AREA)
  • Stored Programmes (AREA)
  • Read Only Memory (AREA)
  • Debugging And Monitoring (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Claims (1)

  1. Patentansprüche
    15 20 25
    In einem System, das einen Host und eine Mehrzahl von Steckplätzen umfasst, in welchen elektronische Schaltungskarten mechanisch eingefügt,, und elektrisch verbunden werden können, ein Verfahren zum Betreiben des Systems, umfassend:
    Übertragen von Daten zwischen dem Host und einer Karte, die über eine Befehlsleitung adressiert wird, wenn diese mit allen der mehreren Steckplätze verbunden ist, und zwar über eine Datenleitung, die ebenfalls mit allen der mehreren Steckplätze verbunden ist; und
    normales Übertragen von Befehlen, welche den Betrieb der elektronischen Schaltungskarten steuern, von dem Host zu einer einzelnen Karte über die Befehlsleitung, wenn diese mit allen der mehreren Steckplätze verbunden ist, außer wenn eindeutige Adressen der einzelnen Karten durch Kommunikation zwischen dem Host und den Karten jedes Mal jeweils einzeln über die Befehlsleitung definiert werden, die alternativ mit einem der mehreren Steckplätze verbunden wird.
    2. Verfahren nach Anspruch 1, ferner umfassend: Speichern, in zumindest einigen der elektronischen Schaltungskarten, einer Charakteristik betreffs der
    • · · I
    Anzahl von Datenkontakten derselben, über welche Daten parallel übertragbar sind;
    Bewirken, dass der Host die gespeicherte Charakteristik von jeder der in die mehreren Steckplätze eingefügten Karten liest; und
    wobei das Übertragen von Daten zwischen dem Host und einer adressierten Karte das Übertragen von Daten über eine oder mehrere einer Mehrzahl von Datenleitungen, welche den Host mit einem jeweiligen der mehreren Steckplätze verbinden, entsprechend der in der adressierten Karte gespeicherten Charakteristik beinhaltet.
    3. Verfahren nach Anspruch 2, bei welchem der Host ein Taktsignal für jeden der mehreren Steckplätze bereitstellt, um die in diese eingefügten elektronischen Schaltungskarten mit einer gemeinsamen Taktfrequenz zu betreiben, und zwar ungeachtet der Anzahl von Leitungen, ,über welche Daten mit den einzelnen in die Steckplätze 0 eingefügten Karten gleichzeitig übertragen werden.
    4. Verfahren nach einem der Ansprüche 1-3, bei welchem die elektronischen Schaltungskarten einen wiederbeschreibbaren, nichtflüchtigen Speicher beinhalten, in welchem die übertragenen Daten gespeichert werden.
    5. In einem System, das einen Host und mindestens einen Steckplatz umfasst, in welchem zumindest eine von einer Mehrzahl elektronischer Schaltungskarten jeweils einzeln entfernbar eingefügt werden kann, um eine elektrische
    Verbindung mit Kontakten der Karte herzustellen, ein Verfahren zum Betreiben des Systems, umfassend:
    Speichern, in den jeweils einzelnen elektronischen Schaltungskarten, einer Charakteristik betreffs einer Anzahl von Datenkontakten derselben, über welche Daten parallel übertragbar sind;
    Bewirken, dass der Host die gespeicherte Charakteristik von der zumindest einen in den zumindest einen Steckplatz eingefügten Karte liest,- und Übertragen von Daten zwischen dem Host und der zumindest einen eingefügten Karte über eine oder mehrere von einer Mehrzahl von Leitungen, welche den Host mit dem zumindest einen Steckplatz verbinden, entsprechend der in der jeweiligen eingefügten Karte gespeicherten Charakteristik.
    6. Verfahren nach Anspruch 5, bei welchem der Host ein Taktsignal für die zumindest eine Mehrzahl von Steckplätzen bereitstellt, um eine eingefügte Karte mit 0 einer gemeinsamen Taktfrequenz zu betreiben, und zwar * ungeachtet der Anzahl von Leitungen, über welche Daten mit dieser gleichzeitig übertragen werden.
    7. Verfahren nach einem der Ansprüche·5 oder 6, bei welchem die elektronischen Schaltungskarten einen wiederbeschreibbaren, nichtflüchtigen Speicher beinhalten, in welchem die übertragenen Daten gespeichert werden.
    8. Verfahren nach Anspruch 7, bei welchem der Host bestimmt, ob die eine eingefügte Karte vom MMC-Typ ist, und, wenn dies der Fall ist, Daten über nur eine der mehreren
    Datenleitungen zu dem mindestens einen Steckplatz überträgt.
    9. Verfahren nach Anspruch 7, bei welchem das Übertragen von Daten zwischen dem Host und der zumindest einen eingefügten Karte beinhaltet, einzelne Bits eines seriellen Datenstroms nacheinander über eine Anzahl dieser Datenleitungen, die der in der einen eingefügten Karte gespeicherten Charakteristik entspricht, zu übertragen.
    10. Speichersystem, umfassend:
    (A) eine Mehrzahl von gekapselten Speicherkarten, die individuell enthalten:
    einen programmierbaren, nichtflüchtigen Speicher und einen Controller für den Speicher;
    eine Mehrzahl von elektrischen Kontakten an einer Außenseite der Karte, wobei zumindest einer der Kontakte Daten zu dem Speicher und von diesem überträgt, nur einer der Kontakte Befehle empfängt, um den Betrieb des Controllers und des Speichers zu steuern, und eine Antwort sendet, sowie einen Kontakt, um ein Taktsignal zu empfangen, das den Controller und den Speicher betreibt; und eine Mehrzahl von Registern, die mittels Befehlssignalen programmierbar sind, welche über den Befehls-/Antwortpin empfangen werden, und die mittels Antwortsignalen lesbar sind, welche über den Befehls-/Statuspin gesendet werden, darunter ein
    0 programmierbares Adressregister;
    (B) eine Mehrzahl von Steckplätzen, welche jeweils eine von mehreren Karten aufnehmen, wobei die Steckplätze individuell enthalten:
    zumindest einen ersten Pin, der derart angeordnet ist, dass er mit dem zumindest einen Datenkontakt einer eingefügten Karte eine Verbindung herstellt, wobei die ersten Pins der jeweiligen mehreren Steckplätze zu einer gemeinsamen, zumindest einen Datenleitung zusammengeschaltet sind; einen zweiten Pin, der derart angeordnet ist, dass er mit dem nur einen Befehls-/Antwortkontakt einer eingefügten Karte eine Verbindung herstellt, wobei die zweiten Pins der jeweiligen Steckplätze an individuelle Befehls-/Antwortleitungen angeschlossen sind;
    einen dritten Pin, der derart angeordnet ist, dass er mit dem Taktsignalkontakt einer eingefügten Karte eine Verbindung herstellt, wobei die dritten Pins der mehreren Steckplätze zu einer gemeinsamen Taktsignalleitung zusammengeschaltet sind; und
    (C) ein Hostgerät, das derart angeschlossen ist, dass es Daten auf der zumindest einen gemeinsamen Datenleitung sendet und empfängt, dass es ein Taktsignal auf der gemeinsamen Taktsignalleitung
    5 sendet, und dass es normalerweise gleichzeitig
    Betriebsbefehle an eine jeweilige der Karten sendet und Antwortsignale von dieser empfängt, und zwar über alle individuellen Befehls-/Antwortleitungen gleichzeitig, indem es eine Adresse der jeweiligen Karte einschließt, außer wenn bestimmte Adressen in den Adressregistern der mehreren Karten jedes Mal
    DE/EP 1 309 919 Tt
    jeweils einzeln über eine der individuellen Befehls-/Antwortleitungen bestätigt werden.
    11. Speichersystem nach Anspruch 10, bei welchem die
    zumindest eine gemeinsame Datenleitung zwei oder mehr Datenleitungen enthält, wobei die Speicherkarten individuell eine Antwort betreffs der Anzahl von Kontakten, die Daten zu dem Kartenspeicher und von diesem übertragen, bereitstellen, wobei diese Antwort der in die mehreren Steckplätze eingefügten Karten von dem Host über die Befehls-/Antwortleitungen lesbar ist, wobei der Host derart angeschlossen ist, dass er Daten mit den einzelnen, in einen jeweiligen der mehreren Steckplätze eingefügten Speicherkarten über eine oder mehrere der zwei oder mehr Datenleitungen überträgt, die durch die Anzahl in der Antwort bestimmt werden, welche von dem Host von den jeweiligen Karten gelesen wird.
    12. Speichersystem nach Anspruch 11, bei welchem das
    0 Taktsignal auf der gemeinsamen Taktsignalleitung eine Frequenz aufweist, die ungeachtet der Anzahl der zwei oder mehr Datenleitungen, über welche Daten mit den jeweiligen Speicherkarten übertragen werden, die gleiche bleibt.
    13. Speichersystem, umfassend:
    eine Mehrzahl von Karten, die jeweils eine individuelle Mehrzahl von externen Kontakten aufweisen, darunter zumindest ein Kontakt, über welchen Daten in einen wiederbeschreibbaren, nichtflüchtigen Speicher in der Karte und von diesem übertragen werden, nur ein Kontakt, über welchen Befehle empfangen werden, um den
    Speicher zu betreiben, sowie Antwortsignale, die von dem Speicher aus gesendet werden, sowie ein Kontakt, um ein Taktsignal zu empfangen, um den Speicher zu betreiben;
    eine Mehrzahl von Steckplätzen, in welche die Karten einzeln einfügbar sind, wobei deren Kontakte elektrisch eine Mehrzahl entsprechender Pins kontaktieren, darunter zumindest einen Datenpin, nur einen Pin für Befehls- und Antwortsignale sowie einen Taktsignalpin; ein Hostsystem, das eine einzige Befehls- und Antwortsignale übertragende Leitung aufweist, die von dem Host selektiv mit dem Befehls- und Antwortsignalpin eines beliebigen oder aller einzelnen Kartensteckplätze verbunden werden kann, wobei das Hostsystem zusätzlich zumindest eine Leitung aufweist, die mit dem zumindest einen Datenpin jedes der mehreren Steckplätze verbunden ist, um Daten zu in den eingefügten Karten und von diesen zu übertragen, wobei das Hostsystem außerdem eine Taktsignalleitung aufweist, die mit dem Taktsignalpin jedes der mehreren Steckplätze verbunden ist; wobei die mehreren Karten jeweils ein Adressregister beinhalten, in welchem eine Adresse der Karte durch den Host als eindeutig bestätigt wird, und zwar über die Befehls- und Antwortleitung, die jedes Mal mit einer einzigen Karte verbunden wird, über den Befehls- und 5 Antwortpin des Kartensteckplatzes, in welchen die einzelne Karte eingefügt ist; und
    wobei der Host über diese Befehls- und Antwortleitung zusätzliche Befehle an eine einzelne der Karten sendet und zusätzliche Antwortsignale von dieser empfängt, wenn diese mit den Befehls- und Antwortpins aller der mehreren Steckplätze verbunden ist, und zwar indem er auf der Befehls- und Antwortleitung die in dem Adressregister
    dieser individuellen Karte der Karten gespeicherte Adresse sendet.
    14. Speichersystem, umfassend:
    eine Mehrzahl von Karten, die jeweils eine individuelle Mehrzahl von externen Kontakten aufweisen, darunter ein oder mehrere Kontakte, über welche Daten in den wiederbeschreibbaren, nichtflüchtigen Speicher in der Karte und von diesem übertragen werden, ein Kontakt, über welchen Befehle empfangen werden, um den Speicher zu betreiben, sowie Antwortsignale, die von dem Speicher gesendet werden, sowie ein Kontakt, um ein Taktsignal zu empfangen, um den Speicher zu betreiben; eine Mehrzahl von Steckplätzen, in welche die Karten einzeln einfügbar sind, wobei deren Kontakte elektrisch eine Mehrzahl entsprechender Pins kontaktieren, darunter zwei oder mehr Datenpins, einen Pin für Befehls- und Antwortsignale sowie einen Pin für das Taktsignal; ein Hostsystem, das eine Leitung aufweist, welche Befehls- und Antwortsignale der Karte zwischen dieser und dem Befehls- und Antwortpin der mehreren Steckplätze überträgt, eine Leitung, die ein Taktsignal mit konstanter Frequenz über eine mit dem Taktsignalpin jedes der mehreren Steckplätze verbundene Leitung überträgt, sowie zwei oder mehr datenführende Leitungen, die mit den zwei oder mehr Datenpins jedes der mehreren Steckplätze verbunden sind;
    wobei auf den mehreren Karten individuell eine Angabe zu der Anzahl von Kontakten gespeichert ist, über welche 0 Daten gleichzeitig übertragbar sind, wobei diese gespeicherte Angabe von dem Host über die Befehls- und Antwortleitung lesbar ist; und
    wobei der Host Daten mit den jeweiligen in die mehreren Steckplätze eingefügten Karten entsprechend der auf den jeweiligen Karten gespeicherten Angaben überträgt.
    5
    15. Speichersystem nach Anspruch 14, bei welchem das Hostsystem eine einzige Befehls- und Antwortsignale übertragende Leitung aufweist, die von dem Host selektiv mit dem Befehls- und Antwortsignalpin eines beliebigen oder aller einzelnen Kartensteckplätze verbunden werden kann, wobei die mehreren Karten jeweils individuell ein Adressregister beinhalten, in welchem eine Adresse der Karte durch den Host als eindeutig bestätigt wird, und zwar über die Befehls- und Antwortleitung jedes Mal zu einer einzigen Karte, wenn diese mit dem Befehls- und Antwortpin des Kartensteckplatzes, in welchen die einzelne Karte eingefügt ist, verbunden ist, und wobei der Host über diese Befehls- und Antwortleitung zusätzliche Befehle zu einer einzelnen der Karten sendet und zusätzliche Antwortsignale von dieser empfängt, wenn diese mit den Befehls- und Antwortpins aller der mehreren Steckplätze verbunden ist, indem er auf der Befehls- und Antwortleitung die in dem Adressregister dieser individuellen Karte der Karten gespeicherte Adresse 5 sendet.
    16. Gekapselte Karte, die einen wiederbeschreibbaren, nichtflüchtigen Speicher enthält, der eine Mehrzahl von Kontakten aufweist, darunter eine erste Gruppe aus einem 0 oder mehreren Kontakten, über welche Daten zwischen dem Speicher und einem externen Host gleichzeitig übertragen werden können, eine zweite Gruppe aus einem oder mehreren
    DC I s° 10
    Kontakten, welche Befehle von einem externen Host empfangen, um den Speicher zu betreiben, und welche Signale betreffs des Status des Betriebs des Speichers zu einem externen Host senden, eine dritte Gruppe aus einem oder mehreren Kontakten, die ein Taktsignal empfangen, durch welches der Speicher betrieben wird, ein Registerfeld, das permanent eine Angabe betreffs der Anzahl von Kontakten in der ersten Gruppe speichert, sowie eine Schnittstellenschaltung, die derart angeschlossen ist, dass sie über die Anzahl von Kontakten der ersten Gruppe, die der gespeicherten Angabe entspricht, Daten aus dem Speicher liest und Daten in diesen schreibt.
    1Il. Karte nach Anspruch 16, wobei die gekapselte Karte 32 Millimeter lang, 24 Millimeter breit und entweder 1,4 oder 2,1 Millimeter dick ist.
    18. Eine Mehrzahl von Karten, jeweils nach Anspruch 16, wobei
    0 die Anzahl der in der ersten Gruppe vorhandenen Kontakte und die entsprechende gespeicherte Angabe zumindest zwei unterschiedliche Zahlenangaben beinhaltet.
    19. Mehrzahl von Karten nach Anspruch 18, wobei unter diesen zumindest zwei unterschiedlichen Zahlenangaben die Eins und die Vier enthalten ist.
    20. Gekapselte Karte, die einen wiederbeschreibbaren, nichtflüchtigen Speicher enthält, der eine Mehrzahl von 0 Kontakten aufweist, darunter eine erste Gruppe aus einem oder mehreren Kontakten, über welche Daten zwischen dem Speicher und einem externen Host gleichzeitig übertragen
    L *
    "ti
    DE/EP 1 309 319 Tl
    werden können, eine zweite Gruppe aus einem oder mehreren Kontakten, welche Befehle von einem externen Host empfangen, um den Speicher zu betreiben, und welche Signale betreffs des Status des Betriebs des Speichers zu einem externen Host senden, eine dritte Gruppe aus einem oder mehreren Kontakten, die ein Taktsignal empfangen, durch welches der Speicher betrieben wird, ein Registerfeld, das eine Adresse der Karte speichert, die von dem Host über die erste Gruppe von Kontakten lesbar ist, sowie ein Zufallsnummerngenerator, der die Kartenadresse in das Registerfeld schreibt.
    21. Verfahren zur Übertragung eines seriellen Stroms von Datenbits zwischen einer ersten und einer zweiten Vorrichtung, umfassend:
    Feststellen einer ersten Anzahl von Datenleitungen zwischen der ersten und der zweiten Vorrichtung, von einer bis zu mehreren Leitungen, mit welchen diese Vorrichtungen Datenbits parallel übermitteln können; 0 Umschalten des Datenstroms zwischen dieser ersten Anzahl von Leitungen an einer der Vorrichtungen, der ersten oder der zweiten, nach jedem Ereignis, bei dem eine zweite Anzahl aus einem oder mehreren Bits derselben zu der anderen der Vorrichtungen, der ersten oder der zweiten, weitergeleitet worden ist; und
    neues Zusammensetzen des seriellen Datenstroms an dieser anderen der Vorrichtungen, der ersten oder der zweiten, durch Umschalten zwischen der ersten Anzahl von Datenleitungen nach jedem Ereignis, bei dem die zweite Anzahl aus einem oder mehreren Bits empfangen worden ist.
    22. Verfahren nach Anspruch 21, bei welchem die erste Anzahl in einer der Vorrichtungen, der ersten oder der zweiten, gespeichert wird, und bei welchem ferner die gespeicherte erste Anzahl von der anderen der Vorrichtungen, der
    ersten oder der zweiten, gelesen wird.
    23. Verfahren nach einem der Ansprüche 21 oder 22, wobei die zweite Anzahl ein einziges Datenbit darstellt.
DE1309919T 2000-08-17 2001-08-14 Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner Pending DE1309919T1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/641,023 US6820148B1 (en) 2000-08-17 2000-08-17 Multiple removable non-volatile memory cards serially communicating with a host
PCT/US2001/025550 WO2002015020A2 (en) 2000-08-17 2001-08-14 Multiple removable non-volatile memory cards serially communicating with a host

Publications (1)

Publication Number Publication Date
DE1309919T1 true DE1309919T1 (de) 2003-11-27

Family

ID=24570622

Family Applications (2)

Application Number Title Priority Date Filing Date
DE1309919T Pending DE1309919T1 (de) 2000-08-17 2001-08-14 Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner
DE60132780T Expired - Lifetime DE60132780T2 (de) 2000-08-17 2001-08-14 Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE60132780T Expired - Lifetime DE60132780T2 (de) 2000-08-17 2001-08-14 Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner

Country Status (10)

Country Link
US (10) US6820148B1 (de)
EP (13) EP1903448B1 (de)
JP (3) JP5048203B2 (de)
KR (1) KR100932892B1 (de)
CN (1) CN1208735C (de)
AT (1) ATE386294T1 (de)
AU (1) AU2001286495A1 (de)
DE (2) DE1309919T1 (de)
TW (1) TW561346B (de)
WO (1) WO2002015020A2 (de)

Families Citing this family (136)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100566466B1 (ko) * 1995-01-31 2006-03-31 가부시끼가이샤 히다치 세이사꾸쇼 반도체 메모리 장치
US7295443B2 (en) 2000-07-06 2007-11-13 Onspec Electronic, Inc. Smartconnect universal flash media card adapters
US6438638B1 (en) * 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
US6820148B1 (en) 2000-08-17 2004-11-16 Sandisk Corporation Multiple removable non-volatile memory cards serially communicating with a host
US7107378B1 (en) 2000-09-01 2006-09-12 Sandisk Corporation Cooperative interconnection and operation of a non-volatile memory card and an input-output card
WO2002047080A2 (en) * 2000-12-07 2002-06-13 Sandisk Corporation System, method, and device for playing back recorded audio, video or other content from non-volatile memory cards, compact disks or other media
US7275112B1 (en) * 2001-08-08 2007-09-25 Pasternak Solutions Llc Efficient serialization of bursty out-of-order results
JP3552213B2 (ja) * 2001-08-31 2004-08-11 株式会社東芝 Sdメモリカードホストコントローラ及びクロック制御方法
JP4082913B2 (ja) * 2002-02-07 2008-04-30 株式会社ルネサステクノロジ メモリシステム
US7092256B1 (en) * 2002-04-26 2006-08-15 Sandisk Corporation Retractable card adapter
US7367503B2 (en) 2002-11-13 2008-05-06 Sandisk Corporation Universal non-volatile memory card used with various different standard cards containing a memory controller
US8037229B2 (en) * 2002-11-21 2011-10-11 Sandisk Technologies Inc. Combination non-volatile memory and input-output card with direct memory access
US20050055479A1 (en) * 2002-11-21 2005-03-10 Aviad Zer Multi-module circuit card with inter-module direct memory access
FI20022113A7 (fi) * 2002-11-29 2004-08-06 Nokia Corp Menetelmä ja järjestelmä väyläleveyden tunnistamiseksi, elektroniikkalaite ja oheislaite
TW556910U (en) * 2002-12-30 2003-10-01 Carry Computer Eng Co Ltd Reading device of card reader using SATA (Serial Advanced Technology Attachment)
GB2424105B (en) * 2003-01-13 2007-03-07 Rambus Inc Coded write masking
US7313639B2 (en) 2003-01-13 2007-12-25 Rambus Inc. Memory system and device with serialized data transfer
US7305535B2 (en) 2003-04-17 2007-12-04 Sandisk Corporation Memory cards including a standard security function
FI20035072A0 (fi) * 2003-05-22 2003-05-22 Nokia Corp Liitäntäväylä, elektroniikkalaite ja järjestelmä
US6973519B1 (en) * 2003-06-03 2005-12-06 Lexar Media, Inc. Card identification compatibility
KR100475125B1 (ko) * 2003-06-21 2005-03-14 삼성전자주식회사 데이터 버스 폭 변경이 자유로운 이동형 저장 장치 및이에 대한 데이터 버스 폭 설정 방법
US7036054B2 (en) * 2003-07-02 2006-04-25 Nokia Corporation Memory bus checking procedure
KR100577392B1 (ko) 2003-08-29 2006-05-10 삼성전자주식회사 차 신호를 이용하여 멀티미디어 카드의 전송속도를향상시키는 방법 및 장치
US7209995B2 (en) 2003-12-09 2007-04-24 Sandisk Corporation Efficient connection between modules of removable electronic circuit cards
JP4515793B2 (ja) * 2004-03-11 2010-08-04 株式会社東芝 メモリカード装置およびメモリカード制御方法
TWI227500B (en) * 2004-03-12 2005-02-01 Winbond Electronics Corp Operating method of read function of memory card having automatic adaptive function and card controller
US7152801B2 (en) * 2004-04-16 2006-12-26 Sandisk Corporation Memory cards having two standard sets of contacts
US7487265B2 (en) * 2004-04-16 2009-02-03 Sandisk Corporation Memory card with two standard sets of contacts and a hinged contact covering mechanism
US7269669B2 (en) * 2004-07-07 2007-09-11 Sychip Inc Sharing single host controller with multiple functional devices
US7814377B2 (en) * 2004-07-09 2010-10-12 Sandisk Corporation Non-volatile memory system with self test capability
US7427027B2 (en) * 2004-07-28 2008-09-23 Sandisk Corporation Optimized non-volatile storage systems
KR100677127B1 (ko) * 2004-07-28 2007-02-02 삼성전자주식회사 복합기에서의 메모리카드 자동 스위칭 방법 및 장치
JP4799417B2 (ja) * 2004-09-28 2011-10-26 dブロード株式会社 ホストコントローラ
US7657687B2 (en) * 2004-10-01 2010-02-02 Panasonic Corporation Memory card controller, memory card drive device, and computer program
WO2006057049A1 (ja) 2004-11-26 2006-06-01 Kabushiki Kaisha Toshiba カードおよびホスト機器
JP4817836B2 (ja) 2004-12-27 2011-11-16 株式会社東芝 カードおよびホスト機器
JP4892852B2 (ja) * 2005-03-29 2012-03-07 富士通セミコンダクター株式会社 シリアルインターフェースの制御方法
JP2007011753A (ja) * 2005-06-30 2007-01-18 Toshiba Corp 情報処理装置およびその制御方法
JP4896450B2 (ja) * 2005-06-30 2012-03-14 株式会社東芝 記憶装置
US7710736B2 (en) 2005-08-02 2010-05-04 Sandisk Corporation Memory card with latching mechanism for hinged cover
WO2007031912A1 (en) * 2005-09-14 2007-03-22 Koninklijke Philips Electronics N.V. Method and system for bus arbitration
DE102005045149A1 (de) * 2005-09-22 2007-04-05 Giesecke & Devrient Gmbh Verfahren zur Initialisierung und/oder Personalisierung eines tragbaren Datenträgers
WO2007041834A1 (en) 2005-10-07 2007-04-19 Memory Experts International Inc. Method and apparatus for secure credential entry without physical entry
US7640424B2 (en) * 2005-10-13 2009-12-29 Sandisk Corporation Initialization of flash storage via an embedded controller
US20070145135A1 (en) * 2005-12-28 2007-06-28 Fabrice Jogand-Coulomb Methods used in a nested memory system with near field communications capability
US20070145152A1 (en) * 2005-12-28 2007-06-28 Fabrice Jogand-Coulomb Nested memory system with near field communications capability
US7739487B2 (en) * 2006-01-17 2010-06-15 Nokia Corporation Method for booting a host device from an MMC/SD device, a host device bootable from an MMC/SD device and an MMC/SD device method a host device may booted from
CN101166034B (zh) * 2006-06-13 2012-10-10 中宇科技有限公司 可插卡的音频播放装置和插入卡的识别方法
US20080016312A1 (en) * 2006-07-12 2008-01-17 Tyler Thorp Method for Managing Data on Removable Storage Devices in an Electronic Library
US8661185B2 (en) * 2006-07-12 2014-02-25 Sandisk Technologies Inc. Electronic library for managing data on removable storage devices
US7646054B2 (en) * 2006-09-19 2010-01-12 Sandisk Corporation Array of non-volatile memory cells with floating gates formed of spacers in substrate trenches
US7696044B2 (en) * 2006-09-19 2010-04-13 Sandisk Corporation Method of making an array of non-volatile memory cells with floating gates formed of spacers in substrate trenches
US8763110B2 (en) 2006-11-14 2014-06-24 Sandisk Technologies Inc. Apparatuses for binding content to a separate memory device
US8079071B2 (en) 2006-11-14 2011-12-13 SanDisk Technologies, Inc. Methods for accessing content based on a session ticket
US8327454B2 (en) * 2006-11-14 2012-12-04 Sandisk Technologies Inc. Method for allowing multiple users to access preview content
US7800161B2 (en) * 2006-12-21 2010-09-21 Sandisk Corporation Flash NAND memory cell array with charge storage elements positioned in trenches
US7642160B2 (en) * 2006-12-21 2010-01-05 Sandisk Corporation Method of forming a flash NAND memory cell array with charge storage elements positioned in trenches
KR100882207B1 (ko) * 2007-04-04 2009-02-06 삼성전자주식회사 다른 메모리 장치를 호스트와 독립적으로 인터페이스시키기위한 커넥터를 포함하는 메모리 장치
US7572152B2 (en) 2007-06-27 2009-08-11 Sandisk Il Ltd. Memory interface card with SIM functions
JP4473900B2 (ja) * 2007-08-22 2010-06-02 株式会社東芝 半導体メモリ装置
WO2009027802A1 (en) * 2007-08-28 2009-03-05 Nokia Corporation Method for bus testing and addressing in mass memory components
JP2009054103A (ja) * 2007-08-29 2009-03-12 Panasonic Corp 複数のメモリカードを制御するホスト機器
US7774511B2 (en) * 2007-10-11 2010-08-10 Sandisk Il Ltd. Addressing multiple devices on a shared bus
JP5124237B2 (ja) * 2007-11-02 2013-01-23 株式会社日立製作所 ストレージシステムおよびストレージサブシステム
USD588133S1 (en) * 2007-12-17 2009-03-10 Panasonic Corporation IC memory card
USD588597S1 (en) * 2007-12-17 2009-03-17 Panasonic Corporation IC memory card
USD588134S1 (en) * 2008-01-11 2009-03-10 Panasonic Corporation IC memory card
KR101412524B1 (ko) 2008-01-31 2014-06-25 삼성전자주식회사 메모리 장치, 메모리 카드 시스템 및 그것의 카드 인식방법
JP5166922B2 (ja) * 2008-03-10 2013-03-21 キヤノン株式会社 共有バス制御装置及びその制御方法
USD588135S1 (en) * 2008-04-01 2009-03-10 Panasonic Corporation IC memory card
USD588598S1 (en) * 2008-04-01 2009-03-17 Panasonic Corporation IC memory card
USD588599S1 (en) * 2008-04-01 2009-03-17 Panasonic Corporation IC memory card
US20100017558A1 (en) 2008-04-11 2010-01-21 Richard Matthew Fruin Memory device operable in read-only and re-writable modes of operation
US8862821B2 (en) * 2008-07-08 2014-10-14 Sandisk Il Ltd. Portable device for managing memory cards
US8161219B2 (en) * 2008-09-30 2012-04-17 Qimonda Ag Distributed command and address bus architecture for a memory module having portions of bus lines separately disposed
CN102197404A (zh) * 2008-10-24 2011-09-21 松下电器产业株式会社 卡主机lsi和具有该卡主机lsi的设置机器
US8472199B2 (en) 2008-11-13 2013-06-25 Mosaid Technologies Incorporated System including a plurality of encapsulated semiconductor chips
JP5269625B2 (ja) * 2009-01-14 2013-08-21 株式会社東芝 インタフェース制御装置
JP2012515959A (ja) 2009-01-21 2012-07-12 イメイション・コーポレイション 多重認証処理機能を有する着脱可能メモリ格納装置
US20100205355A1 (en) * 2009-02-11 2010-08-12 Memory Experts International Inc. Multiplexing secure digital memory
US8566507B2 (en) * 2009-04-08 2013-10-22 Google Inc. Data storage device capable of recognizing and controlling multiple types of memory chips
KR101606880B1 (ko) * 2009-06-22 2016-03-28 삼성전자주식회사 데이터 저장 시스템 및 그것의 채널 구동 방법
US8516232B2 (en) * 2009-06-30 2013-08-20 Sandisk Technologies Inc. Method and memory device for performing an operation on data
US8392614B2 (en) 2009-07-27 2013-03-05 Sandisk Il Ltd. Device identifier selection
US8312088B2 (en) * 2009-07-27 2012-11-13 Sandisk Il Ltd. Device identifier selection
KR101585183B1 (ko) 2009-08-14 2016-01-13 샌디스크 아이엘 엘티디 백워드 및 포워드 호환성을 구비한 이중 인터페이스 카드
CN102687157B (zh) 2009-08-17 2015-09-16 克拉姆全球有限责任公司 数字内容管理和递送
JP5150591B2 (ja) 2009-09-24 2013-02-20 株式会社東芝 半導体装置及びホスト機器
US8255655B2 (en) * 2009-10-02 2012-08-28 Sandisk Technologies Inc. Authentication and securing of write-once, read-many (WORM) memory devices
USD638431S1 (en) 2009-10-20 2011-05-24 Sandisk Corporation MicroSD memory card with a semi-transparent color surface
USD628202S1 (en) 2009-10-20 2010-11-30 Sandisk Corporation MicroSD memory card with different color surfaces
US8690283B2 (en) 2009-10-20 2014-04-08 Sandisk Il Ltd. Method and system for printing graphical content onto a plurality of memory devices and for providing a visually distinguishable memory device
CN104657132B (zh) 2009-12-17 2018-08-03 东芝存储器株式会社 半导体系统、半导体装置以及电子装置初始化方法
JP2011159267A (ja) * 2010-02-03 2011-08-18 Agile Patch Solutions Inc 取替え可能な複数の不揮発メモリを装着したメモリ・システム
US7888966B1 (en) 2010-03-25 2011-02-15 Sandisk Corporation Enhancement of input/output for non source-synchronous interfaces
US8085099B2 (en) 2010-04-06 2011-12-27 Sandisk Technologies Inc. Self-calibrating relaxation oscillator based clock source
KR20110116710A (ko) * 2010-04-20 2011-10-26 삼성전자주식회사 휴대용 단말기에서 다수의 외장 메모리를 지원하기 위한 장치 및 방법
US20120066453A1 (en) * 2010-09-10 2012-03-15 Action Star Enterprise Co., Ltd. Card-reading device for multi cards
JP5728292B2 (ja) * 2011-02-04 2015-06-03 株式会社東芝 メモリデバイス及びホストシステム
US9633391B2 (en) 2011-03-30 2017-04-25 Cram Worldwide, Llc Secure pre-loaded drive management at kiosk
CN102736859A (zh) * 2011-04-08 2012-10-17 深圳富泰宏精密工业有限公司 双存储卡控制系统及方法
US8819484B2 (en) 2011-10-07 2014-08-26 International Business Machines Corporation Dynamically reconfiguring a primary processor identity within a multi-processor socket server
USD667830S1 (en) * 2011-11-29 2012-09-25 Samsung Electronics Co., Ltd. SD memory card
US20130151755A1 (en) 2011-12-12 2013-06-13 Reuven Elhamias Non-Volatile Storage Systems with Go To Sleep Adaption
JP5790532B2 (ja) * 2012-02-13 2015-10-07 セイコーエプソン株式会社 電子機器、及びメモリー制御方法
WO2013134366A1 (en) * 2012-03-06 2013-09-12 Burns Christopher J Smartcard and computer quick connect and release system
KR20140027859A (ko) 2012-08-27 2014-03-07 삼성전자주식회사 호스트 장치 및 이를 포함하는 시스템
US8904078B2 (en) 2012-10-22 2014-12-02 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. High speed serial peripheral interface system
USD758372S1 (en) * 2013-03-13 2016-06-07 Nagrastar Llc Smart card interface
USD729808S1 (en) * 2013-03-13 2015-05-19 Nagrastar Llc Smart card interface
US9888283B2 (en) 2013-03-13 2018-02-06 Nagrastar Llc Systems and methods for performing transport I/O
USD759022S1 (en) 2013-03-13 2016-06-14 Nagrastar Llc Smart card interface
US9647997B2 (en) 2013-03-13 2017-05-09 Nagrastar, Llc USB interface for performing transport I/O
US9411721B2 (en) 2013-11-15 2016-08-09 Sandisk Technologies Llc Detecting access sequences for data compression on non-volatile memory devices
US10114787B2 (en) * 2014-02-03 2018-10-30 Qualcomm Incorporated Device identification generation in electronic devices to allow external control of device identification for bus communications identification, and related systems and methods
US9177654B2 (en) 2014-03-26 2015-11-03 Burst Corporation Solid-state memory device with plurality of memory cards
USD736213S1 (en) * 2014-07-01 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD736212S1 (en) * 2014-07-01 2015-08-11 Samsung Electronics Co., Ltd. Memory card
KR102285789B1 (ko) 2014-07-01 2021-08-04 삼성전자 주식회사 외장 저장 장치, 및 이의 기준 주파수를 설정하는 방법
USD739856S1 (en) * 2014-07-30 2015-09-29 Samsung Electronics Co., Ltd. Memory card
USD736216S1 (en) * 2014-07-30 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD780763S1 (en) 2015-03-20 2017-03-07 Nagrastar Llc Smart card interface
US20160292400A1 (en) * 2015-03-30 2016-10-06 Honeywell International Inc. Sd card license mechanism
USD864968S1 (en) 2015-04-30 2019-10-29 Echostar Technologies L.L.C. Smart card interface
US10013389B2 (en) 2015-06-09 2018-07-03 Avago Technologies General Ip (Singapore) Pte. Ltd. Automatic cascaded address selection
US10127172B2 (en) * 2015-06-22 2018-11-13 Qualcomm Technologies International, Ltd. Single SDIO interface with multiple SDIO units
DE102015113491A1 (de) * 2015-08-14 2017-02-16 Ebm-Papst Mulfingen Gmbh & Co. Kg Dynamikadressierung
USD783621S1 (en) * 2015-08-25 2017-04-11 Samsung Electronics Co., Ltd. Memory card
USD783622S1 (en) * 2015-08-25 2017-04-11 Samsung Electronics Co., Ltd. Memory card
KR102528557B1 (ko) 2016-01-12 2023-05-04 삼성전자주식회사 다중 연결 포트를 갖는 반도체 장치, 메모리 시스템의 동작 방법 및 스토리지 시스템의 통신 방법
JP6512134B2 (ja) * 2016-02-26 2019-05-15 株式会社デンソー データ処理装置およびデータ処理システム
US10235312B2 (en) 2016-10-07 2019-03-19 Samsung Electronics Co., Ltd. Memory system and host device that maintain compatibility with memory devices under previous standards and/or versions of standards
CN107977233B (zh) * 2016-10-19 2021-06-01 华为技术有限公司 内核镜像文件快速加载方法和装置
KR102511948B1 (ko) * 2019-05-31 2023-03-22 애플 인크. 고용량 컴퓨터 모듈
US10971215B1 (en) * 2020-02-24 2021-04-06 Western Digital Technologies, Inc. Dynamically adjust data transfer speed for non-volatile memory die interfaces
CN114889081B (zh) * 2022-03-01 2024-05-24 苏州正田美佳电子科技有限公司 一种应用于热流道温控系统的通讯地址分配方法

Family Cites Families (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US467064A (en) * 1892-01-12 Trousers
JPS6086642A (ja) 1983-10-18 1985-05-16 Fujitsu Ltd メモリ制御情報設定方式
JPS6095649A (ja) 1983-10-28 1985-05-29 Fujitsu Ltd メモリカ−ド割付方式
US4660141A (en) * 1983-12-06 1987-04-21 Tri Sigma Corporation Self configuring computer network with automatic bus exchange of module identification numbers and processor assigned module numbers
US4674064A (en) * 1984-08-06 1987-06-16 General Electric Company Selectable bit length serial-to-parallel converter
US4773005A (en) * 1984-09-07 1988-09-20 Tektronix, Inc. Dynamic address assignment system
US4656620A (en) 1984-09-19 1987-04-07 Itt Corporation Apparatus for obtaining reduced pin count packaging and methods
US4910655A (en) 1985-08-14 1990-03-20 Apple Computer, Inc. Apparatus for transferring signals and data under the control of a host computer
US4918598A (en) 1985-08-14 1990-04-17 Apple Computer, Inc. Method for selectively activating and deactivating devices having same first address and different extended addresses
US4730251A (en) 1985-10-28 1988-03-08 International Business Machines Corporation Automatic I/O address assignment
US5038320A (en) 1987-03-13 1991-08-06 International Business Machines Corp. Computer system with automatic initialization of pluggable option cards
JP2579170B2 (ja) * 1987-09-18 1997-02-05 日立マクセル株式会社 メモリカード
JPH02178869A (ja) 1988-12-29 1990-07-11 Yokogawa Electric Corp 実装入出力カードの認識処理方法
JPH02222030A (ja) 1989-02-23 1990-09-04 Toshiba Corp パーソナルコンピュータ
JP2862177B2 (ja) 1989-07-19 1999-02-24 株式会社東芝 Icカードおよびicカードの制御方法
CA1338639C (en) * 1989-09-26 1996-10-08 Seiichi Kubo Communication control device
JPH03216776A (ja) * 1990-01-22 1991-09-24 Mitsubishi Electric Corp 集積回路装置及びそれにより構成されたマイクロプロセッサ
US5012408A (en) * 1990-03-15 1991-04-30 Digital Equipment Corporation Memory array addressing system for computer systems with multiple memory arrays
JP2547654B2 (ja) * 1990-06-29 1996-10-23 三洋電機株式会社 データ処理装置
US5357621A (en) * 1990-09-04 1994-10-18 Hewlett-Packard Company Serial architecture for memory module control
JPH056326A (ja) * 1991-06-27 1993-01-14 Fujitsu Ltd 端末アドレス設定方式
JPH0567028A (ja) 1991-09-06 1993-03-19 Toshiba Corp 情報処理装置
TW261687B (de) 1991-11-26 1995-11-01 Hitachi Seisakusyo Kk
JP3231832B2 (ja) * 1991-11-26 2001-11-26 株式会社日立製作所 フラッシュメモリを記憶媒体とした半導体ディスク
JP3310011B2 (ja) 1992-03-30 2002-07-29 株式会社東芝 半導体メモリおよびこれを使用した半導体メモリボード
JPH06195524A (ja) * 1992-09-14 1994-07-15 Toshiba Corp メモリカード装置
US5590374A (en) * 1993-09-10 1996-12-31 Fujitsu Limited Method and apparatus for employing a dummy read command to automatically assign a unique memory address to an interface card
US5696993A (en) * 1993-12-03 1997-12-09 Intel Corporation Apparatus for decoding and providing the decoded addresses to industry standard PCMCIA card through the data lines of the parallel port
WO1995034086A1 (en) 1994-06-03 1995-12-14 Motorola Inc. A dual function interface for pcmcia compatible peripheral cards and method of use therein
US5572683A (en) * 1994-06-15 1996-11-05 Intel Corporation Firmware selectable address location and size for cis byte and ability to choose between common memory mode and audio mode by using two external pins
JPH086892A (ja) 1994-06-24 1996-01-12 Toshiba Corp 記憶素子接続方法及びバス制御装置
JP3548252B2 (ja) * 1994-12-13 2004-07-28 キヤノン株式会社 外部メモリ用アドレス制御装置およびアドレス制御方法
JPH08221222A (ja) * 1995-02-16 1996-08-30 Hitachi Ltd 情報処理装置
US5636342A (en) * 1995-02-17 1997-06-03 Dell Usa, L.P. Systems and method for assigning unique addresses to agents on a system management bus
US5659741A (en) 1995-03-29 1997-08-19 Stuart S. Bowie Computer system and method for storing medical histories using a carrying size card
JPH08305814A (ja) * 1995-04-27 1996-11-22 Mitsubishi Electric Corp Pcカード
US5696928A (en) 1995-05-22 1997-12-09 Lucent Technologies Memory chip architecture for digital storage of prerecorded audio data wherein each of the memory cells are individually addressable
DE19614238C1 (de) * 1996-04-10 1997-12-11 Siemens Ag Kommunikationssystem mit einer Meisterstation und mindestens einer Sklavenstation
US5761732A (en) * 1996-06-28 1998-06-02 Intel Corporation Interleaving for memory cards
US5854891A (en) 1996-08-09 1998-12-29 Tritheim Technologies, Inc. Smart card reader having multiple data enabling storage compartments
JPH10302030A (ja) * 1997-02-28 1998-11-13 Toshiba Corp 接続装置、および情報処理装置
DE19713240C2 (de) * 1997-03-29 1999-01-28 Endress Hauser Gmbh Co Verfahren zur automatischen Adressenvergabe in einem CAN-Netz
US5953515A (en) * 1997-04-11 1999-09-14 International Business Machines Corporation Pluggable electronic card presence detect scheme for use in parallel and serial vital detect product data (VPD) collection systems
US6128681A (en) * 1997-08-07 2000-10-03 Avid Technology, Inc. Serial to parallel and parallel to serial, converter for a digital audio workstation
US6304930B1 (en) * 1998-01-20 2001-10-16 Matsushita Electric Industrial Co., Ltd. Signal transmission system having multiple transmission modes
US6233640B1 (en) * 1999-03-19 2001-05-15 In-System Design, Inc. Universal serial bus peripheral bridge with sequencer
US6101499A (en) * 1998-04-08 2000-08-08 Microsoft Corporation Method and computer program product for automatically generating an internet protocol (IP) address
US6040622A (en) 1998-06-11 2000-03-21 Sandisk Corporation Semiconductor package using terminals formed on a conductive layer of a circuit board
US6166653A (en) * 1998-08-13 2000-12-26 Motorola Inc System for address initialization of generic nodes in a distributed command and control system and method therefor
WO2000025431A1 (en) * 1998-10-23 2000-05-04 Octave Communications, Inc. Serial-to-parallel/parallel-to-serial conversion engine
US6240478B1 (en) * 1998-10-30 2001-05-29 Eaton Corporation Apparatus and method for addressing electronic modules
US6901457B1 (en) 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
US6279114B1 (en) 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
JP2000207137A (ja) * 1999-01-12 2000-07-28 Kowa Co 情報記憶装置
US6634561B1 (en) 1999-06-24 2003-10-21 Sandisk Corporation Memory card electrical contact structure
US6438625B1 (en) * 1999-10-21 2002-08-20 Centigram Communications Corporation System and method for automatically identifying slots in a backplane
US6587942B1 (en) * 2000-01-03 2003-07-01 Oak Technology, Inc. Circuit for converting input serial data in a plurality of possible formats into output data in parallel format by interpreting input data format indication information
JP3815936B2 (ja) 2000-01-25 2006-08-30 株式会社ルネサステクノロジ Icカード
JP4649009B2 (ja) * 2000-03-08 2011-03-09 株式会社東芝 カードインタフェースを備えた情報処理装置、同装置に装着可能なカード型電子機器、及び同装置におけ動作モード設定方法
US6438638B1 (en) * 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
US6820148B1 (en) * 2000-08-17 2004-11-16 Sandisk Corporation Multiple removable non-volatile memory cards serially communicating with a host
KR100577392B1 (ko) * 2003-08-29 2006-05-10 삼성전자주식회사 차 신호를 이용하여 멀티미디어 카드의 전송속도를향상시키는 방법 및 장치

Also Published As

Publication number Publication date
EP2278476B1 (de) 2012-11-07
DE60132780T2 (de) 2009-02-05
EP2278481A3 (de) 2011-03-09
CN1208735C (zh) 2005-06-29
US8700833B2 (en) 2014-04-15
US20110113158A1 (en) 2011-05-12
EP1903448A3 (de) 2010-09-08
EP2278481B1 (de) 2012-11-07
US7590782B2 (en) 2009-09-15
US7895377B2 (en) 2011-02-22
EP2278482B1 (de) 2014-04-30
EP2278475A3 (de) 2011-03-02
US20080077719A1 (en) 2008-03-27
US20040215862A1 (en) 2004-10-28
EP2278479A3 (de) 2011-03-02
KR100932892B1 (ko) 2009-12-21
US20100199032A1 (en) 2010-08-05
EP2278478A2 (de) 2011-01-26
EP2278482A3 (de) 2011-03-09
EP2278476A3 (de) 2011-03-09
JP5200155B2 (ja) 2013-05-15
TW561346B (en) 2003-11-11
US20060026324A1 (en) 2006-02-02
AU2001286495A1 (en) 2002-02-25
ATE386294T1 (de) 2008-03-15
WO2002015020A2 (en) 2002-02-21
US6820148B1 (en) 2004-11-16
EP2278477A3 (de) 2011-03-09
EP2278482A2 (de) 2011-01-26
US7177964B2 (en) 2007-02-13
EP2278483A2 (de) 2011-01-26
EP2278483A3 (de) 2011-03-09
JP2004514962A (ja) 2004-05-20
US8386678B2 (en) 2013-02-26
HK1057935A1 (en) 2004-04-23
EP1309919B1 (de) 2008-02-13
JP2012168979A (ja) 2012-09-06
US8015340B2 (en) 2011-09-06
EP2278478A3 (de) 2011-03-09
EP2312449A1 (de) 2011-04-20
US6948016B2 (en) 2005-09-20
EP2278478B1 (de) 2014-09-24
EP2278479B1 (de) 2014-03-05
US20090240854A1 (en) 2009-09-24
EP2278479A2 (de) 2011-01-26
JP2012094165A (ja) 2012-05-17
DE60132780D1 (de) 2008-03-27
EP1309919A2 (de) 2003-05-14
EP2278475B1 (de) 2014-04-30
US20130138846A1 (en) 2013-05-30
WO2002015020A3 (en) 2003-01-09
EP1903448A2 (de) 2008-03-26
US6941403B2 (en) 2005-09-06
US20040215863A1 (en) 2004-10-28
EP2278480B1 (de) 2013-07-17
EP2278480A3 (de) 2011-03-09
EP2278481A2 (de) 2011-01-26
US20070130405A1 (en) 2007-06-07
EP2278476A2 (de) 2011-01-26
CN1455897A (zh) 2003-11-12
EP2306326A1 (de) 2011-04-06
EP2278480A2 (de) 2011-01-26
EP2312449B1 (de) 2013-04-24
EP1903448B1 (de) 2012-11-21
US7305505B2 (en) 2007-12-04
EP2278477A2 (de) 2011-01-26
KR20030033029A (ko) 2003-04-26
JP5048203B2 (ja) 2012-10-17
EP2278475A2 (de) 2011-01-26

Similar Documents

Publication Publication Date Title
DE1309919T1 (de) Mehrere ausnehmbare nichtflüchtige speicherkarten mit serieller verbindung zu einem zentralrechner
DE3689241T2 (de) Verfahren und Vorrichtung zum Protokollieren von Systemkonfigurationen.
DE4121446C2 (de) Terminal-Server-Architektur
DE69024111T2 (de) Einrichtung und Verfahren zur Adresszuweisung an SCSI-unterstützte Peripheriegeräte
DE3586678T2 (de) Flexibel anwendbares serielles interface-system fuer eine verbindung zwischen einer und mehreren einheiten.
DE69123952T2 (de) Rechneradressierungseinrichtung
DE3852420T2 (de) Elektrische Kodierung für ersetzbare Module.
EP0224802B1 (de) Planungsgerät
DE19614237C1 (de) Kommunikationssystem mit einer Meisterstation und mindestens einer Sklavenstation
EP1533770B1 (de) Anschlussmodul zum Anschliessen eines Sensors an einen Feldbus
CH622367A5 (de)
DE4135830A1 (de) Parallelinterface
DE4106193A1 (de) Eingabe-/ausgabe-signalwandlerschaltung einer programmierbaren steuereinrichtung
DE112006001208B4 (de) Identische Chips mit verschiedenen Operationen in einem System
DE69921866T2 (de) System und Verfahren zur drahtlosen Kommunikation mit einer IC-Karte
EP0069829A2 (de) Bussystem
DE3780336T2 (de) Automatische schleifenumschaltung fuer verkaufsstellen.
EP1139609B1 (de) Bussystem
DE4017533A1 (de) Steuer/ueberwachungssignal-uebertragungssystem
DE69821853T2 (de) System und Verfahren zum Verarbeiten von Chipkarten
DE102020200931A1 (de) Steuerungssystem mit mehreren funktionsmodulen und adressierungsverfahren für dessen funktionsmodule
DE19701508C2 (de) Selbstkonfigurierendes modulares Elektroniksystem, insbesondere Computersystem
DE4100018A1 (de) Verfahren und anordnung zur bedienungsbedarfsmitteilung zwischen zwei stationen eines computerbusses
EP0726683A2 (de) Verfahren zur Initialisierung von peripheren Einrichtungen durch eine programmgesteuerte Zentraleinrichtung eines Kommunikationssystems
DE69315785T2 (de) Modulare Vorrichtung zum Koppeln und zum Multiplexen von unterschiedlichen Bussen