[go: up one dir, main page]

DE1119563B - Arrangement for controlling information - Google Patents

Arrangement for controlling information

Info

Publication number
DE1119563B
DE1119563B DEC17267A DEC0017267A DE1119563B DE 1119563 B DE1119563 B DE 1119563B DE C17267 A DEC17267 A DE C17267A DE C0017267 A DEC0017267 A DE C0017267A DE 1119563 B DE1119563 B DE 1119563B
Authority
DE
Germany
Prior art keywords
information
address
memory
transmission
length
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DEC17267A
Other languages
German (de)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Compagnie des Machines Bull SA
Original Assignee
Compagnie des Machines Bull SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Compagnie des Machines Bull SA filed Critical Compagnie des Machines Bull SA
Publication of DE1119563B publication Critical patent/DE1119563B/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30032Movement instructions, e.g. MOVE, SHIFT, ROTATE, SHUFFLE

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

Die Erfindung betrifft eine Anordnung zum Steuern von Informationsübermittlungen in datenverarbeitenden Maschinen, und zwar einer Folge von Informationen unter der Kontrolle eines einzigen Befehls in solchen Maschinen, worin die Informationen aufeinanderfolgend aus Speicheradressen entnommen oder in solche übertragen werden, die aus der Entnahme- oder Bestimmungsadresse der vorhergehenden Information berechnet werden. Die Anordnung nach der Erfindung ist gekennzeichnet durch einen Verteiler zur Übertragung eines die Adresse der ersten Information der Folge und die durch die Anzahl der Informationen ausgedrückte Länge der Informationsfolge enthaltenden Befehls, einen einem Zähler zugeordneten ersten Sonderspeicher, der die Adresse aufnimmt und sie während jeder Übertragung einer Information abwandelt, und einen einem Abzugszähler zugeordneten zweiten Sonderspeicher, der die Informationslänge aufnimmt und sie während jeder Übertragung einer Information um eine Einheit verringert.The invention relates to an arrangement for controlling the transmission of information in data processing Machines, a sequence of information under the control of a single command in such machines where the information is sequentially extracted from memory addresses or to be transferred to those from the removal or destination address of the preceding Information to be calculated. The arrangement according to the invention is characterized by a Distributor to transmit one the address of the first information of the sequence and that by the number of Instruction containing information expressed length of the information sequence, associated with a counter first special memory that takes the address and stores it during each transmission of information modifies, and a deduction counter assigned to a second special memory that the information length absorbs and reduces it by one unit during each transmission of information.

Die datenverarbeitende Maschine kann vorzugsweise — muß aber nicht notwendig — von der in der Patentanmeldung C17266 IX/42 m beschriebenen Art sein.The data processing machine can preferably - but need not necessarily - be supported by the in the type described in patent application C17266 IX / 42 m.

Die Erfindung ermöglicht unter anderem, mit einfacheren Mitteln als bisher Programme abzuwickeln, bei denen aufeinanderfolgende identische Operationen unter verschiedenen Adressen durchgeführt werden sollen. Ein bekanntes Verfahren besteht darin, die wiederholte Durchführung einer Operation durch eine Folge von Sonderbefehlen zu veranlassen, wobei nach jeder Operation die in dem Übermittlungsbefehl enthaltene Adresse fortschreitend geändert wird, auf die sich die Operation beziehen soll. Jene Sonderbefehle steuern besondere Zwischenoperationen zur Änderung der Adresse und Kontrolle des Ablaufs der Hauptoperationen. Durch diese Einschaltung von Zwischenoperationen wird die Durchführung des Programms verzögert, das in einer sehr großen Zahl von Stufen abgewickelt werden muß.The invention makes it possible, among other things, to process programs with simpler means than before, where consecutive identical operations should be carried out at different addresses. One known technique is to use the to initiate repeated execution of an operation by means of a sequence of special commands, whereby after each operation the address contained in the transmission command is progressively changed which the operation is intended to relate to. Those special commands control special intermediate operations Change of address and control of the flow of main operations. This involvement of Intermediate operations will delay the execution of the program in a very large number of Stages must be handled.

Mit der Anordnung nach der Erfindung können solche Operationen durchgeführt werden, ohne daß Zwischenoperationen zur Adressenänderung und Ablaufkontrolle eingeschaltet werden müssen. Bei der erfindungsgemäßen Anordnung erscheinen die Adresse des ersten zu behandelnden Informationselements und die durch die Anzahl der Informationen ausgedrückte Länge der Informationsfolge in einem einzigen Befehl, dessen wesentliche Teile von den erwähnten Sonderspeichern aufgenommen werden, die nach jedem Informationsübertrag selbsttätig ihren Inhalt schrittweise abwandeln.With the arrangement according to the invention, such operations can be carried out without Intermediate operations for changing addresses and process control must be switched on. In the inventive Arrangement appear the address of the first information element to be treated and the length of the information string expressed by the number of information in a single one Command, the essential parts of which are taken up by the special memories mentioned, the change their content step by step automatically after each transfer of information.

Anordnung zum Steuern von InformationenArrangement for controlling information

Anmelder:
Compagnie des Machines Bull, Paris
Applicant:
Compagnie des Machines Bull, Paris

Vertreter:
Dipl.-Ing. H. Seiler, Berlin-Grunewald, Lynarstr. 1,
Representative:
Dipl.-Ing. H. Seiler, Berlin-Grunewald, Lynarstr. 1,

Dipl.-Ing. H. Stehmann
und Dipl.-Ing. B. Richter, Nürnberg 2, Patentanwälte
Dipl.-Ing. H. Stehmann
and Dipl.-Ing. B. Richter, Nürnberg 2, patent attorneys

Beanspruchte Priorität:
Frankreich vom 31. Juli 1957 (Nr. 744 568)
Claimed priority:
France of July 31, 1957 (No. 744 568)

Vorzugsweise enthält jeder in einem Generalspeicher gespeicherte Befehl mindestens eine Adresse und die Gesamtlänge der zu übermittelnden Information sowie den Richtungssinn der Übermittlung in verschlüsselter Form die nachstehenden Angaben enthalten: die Nummer des von der Übermittlung betroffenen Funktionselementes, die Adresse in dem Generalschnellspeicher, die Adresse in dem betroffenen Funktionselement, falls dieses Element adressierbar ist, die Länge der zu übermittelnden Information, sowie den Richtungssinn der Übermittlung (entweder gegen den Generalspeicher oder gegen ein Funktionselement). Es sei daran erinnert, daß eine »Adresse« eine jeder Kapazitätseinheit eines Speichers zugeordnete Zahl ist. Die am häufigsten verwendete Kapazitätseinheit ist der auch als »catene« bezeichnete Umfang eines Informationselementes von konstanter Stellenanzahl.Each instruction stored in a general memory preferably contains at least one address and the total length of the information to be transmitted as well as the direction of the transmission contain the following information in encrypted form: the number of the transmission affected functional element, the address in the general high-speed memory, the address in the affected Function element, if this element is addressable, the length of the information to be transmitted, as well as the direction of the transmission (either against the general memory or against a Functional element). Recall that an "address" is one of every unit of capacity in a memory assigned number is. The most frequently used unit of capacity is also known as the »catene« Designated scope of an information element with a constant number of digits.

Die Adresse im Schnellspeicher, gegebenenfalls die Adresse im Funktionselement, und die Länge der Information werden je in einem Speicher von solcher Anordnung festgehalten, daß der Inhalt dieser Speicher nach jedem Übertrag eines Informationselementes geändert wird, um eine neue Adresse und eine neue Informationslänge entsprechend dem noch zu übermittelnden Informationsteil zu liefern.The address in the quick memory, if applicable the The address in the functional element and the length of the information are each stored in a memory of such Arrangement recorded that the content of this memory after each transfer of an information element is changed to a new address and a new information length according to the yet to be to deliver the transmitted information part.

Jeder ein Funktionselement betreffende Befehl kann ein den Übertrag einleitendes Signal hervorrufen, das ein Übertragauslösesignal erzeugt, welches einer-Every command concerning a functional element can cause a signal to initiate the carry, which generates a carry trigger signal which

109 749/290109 749/290

seits die Freigabe eines der beiden Kanäle veranlaßt, aus willkürlichen Bedingungen. Es wird also in demsince the release of one of the two channels caused by arbitrary conditions. So it will be in that

die mit dem Hilfsspeicher für das durch den Über- als Beispiel gewählten Fall angenommen, daß ein daswith the auxiliary memory for the case selected by the over- as an example that a das

trag betroffene Funktionselement verbunden sind, und Funktionselement 3 betreffender bestimmter Befehlcarry affected functional element are connected, and functional element 3 related specific command

andererseits die Übermittlung der Adresse in Wähl- durch den Programmverteiler ausgewählt worden sei.on the other hand, the transmission of the address in dialing had been selected by the program distributor.

Stromkreise des Generalschnellspeichers befiehlt. 5 Dieses Signal wird in ein Signal für die Übertrag-General high-speed storage circuits commands. 5 This signal is converted into a signal for the transfer

Zum besseren Verständnis der Erfindung wird auf auslösung umgeformt und dem Eingang des Kipp-For a better understanding of the invention is formed on tripping and the input of the tilting

die folgende Beschreibung und die Zeichnung Bezug schalters 3 α zugeführt. Wenn, wie angenommen, dasthe following description and drawing reference switch 3 α supplied. If, as assumed, that

genommen, die ein Schaltbild einer Übertragsteuer- Funktionselement 3 ausgewählt wurde, wird ein vomtaken, which has selected a circuit diagram of a carry control function element 3, a from

anordnung für ein bestimmtes Funktionselement dar- Kippschalter 3 b geliefertes Auslösesignal für denarrangement for a certain functional element dar- toggle switch 3 b supplied trigger signal for the

stellt. ίο Übertrag gleichzeitig den Elementen 19, 28, 27, 29,represents. ίο Carry over elements 19, 28, 27, 29,

Diejenigen Teile, die auch in den Zeichnungs- 30 durch die Leitungen 39 und 40 zugeführt. DiesesThose parts that are also shown in the drawing 30 are fed through lines 39 and 40. This

figuren der erwähnten Patentanmeldung vorkommen, Signal gibt die Koinzidenzschaltungen 28 und 27Figures of the aforementioned patent application occur, the signal is provided by the coincidence circuits 28 and 27

tragen dieselben Bezeichnungen wie dort. frei, so daß die im Speicher 20 gespeicherte Adressehave the same names as there. free, so that the address stored in memory 20

In der Zeichnung ist der Generalschnellspeicher über den Leiter 38 in die Schaltung 26 übertragen bei 1 dargestellt. Diesem sind Schaltungen für Ein- 15 wird, während die Additions-Subtraktions-Zähler 24 gäbe und Ablesung 25 (auch Z-Schaltgung genannt) und 23 diese Adresse abwandeln und die gespeisowie für Auswahl 26 (auch Ζ-Γ-Schaltung genannt) cherte Länge so abnehmen lassen, daß für den folgenbeigeordnet. Ein Funktionselement 3 ist mit einem den Übertrag brauchbare Adressen und Längen ge-Hilfsspeicher3' verbunden. Zur Vereinfachung wurde liefert werden. Ein solcher Additionsvorgang ist an angenommen, daß die von den Übermittlungen be- 20 sich bekannt. Es ist zu bemerken, daß ein Übertroffenen Elemente nicht adressierbar sind, so daß die trag durch aufeinanderfolgende Informationselemente Befehle nur eine einzige Adresse, nämlich die des (catenes) vollzogen wird, wie in der oben angeführten Schnellspeichers, enthalten. Ein Hauptprogrammver- Patentanmeldung auseinandergesetzt ist. Wenn ein teiler 2 speist verschiedene Speicher oder Schaltungen Informationselement übertragen worden ist, muß die und insbesondere einen Adressenspeicher 20, einen 25 Informationslänge um eine Einheit abnehmen und Speicher21 für die Informationslänge und eine Steuer- die Adresse beispielsweise um eine Einheit zunehmen, schaltung 19 für das Funktionselement 3. Die Befehls- Die aufeinanderfolgenden Elemente oder Einheiten Stromkreise von 19 steuern im besonderen die in- einer Information werden systematisch eine neben ternen Übermittlungen zwischen dem Funktions- der anderen in den Generalschnellspeicher oder aus element und seinem oder semen Hilfsspeichern. Die 30 diesem übertragen. Ist dieser Speicher beispielsweise Schaltung enthält außerdem Additions- und Subtrak- eine Matrize aus Magnetkernen und hat die erste tionszähler 23 und 24, einen Vergleicher 22, logische Stelle des ersten Elementes einer Information die UND-Kreise oder Koinzidenzschaltungen 27, 28, 29, Koordinaten Z0, Y0, so wird die zweite Stelle des 30, Kippschalter 3 α und 3 b sowie Vorrangstrom- zweiten Elementes z. B. die Koordinaten Z0 +1, kreise 18, deren Prinzip und Arbeitsweise in der 35 T0, die dritte Z0 + 2, Y0 haben usw. Die Freigabe obengenannten Patentanmeldung erläutert sind. Die der Koinzidenzschaltungen 27 und 28 ruft diese Verteil- und Sammelkanäle — bzw. Ein- und Aus- automatische Änderung des Inhalts der Speicher 24 gangskanäle — sind bei 6 bzw. 6' wiedergegeben. und 23 hervor. Das am Ausgang des KippschaltersIn the drawing, the general high-speed memory is shown at 1 transferred to the circuit 26 via the conductor 38. These are circuits for input 15, while the addition-subtraction counter 24 would give and reading 25 (also called Z circuit) and 23 modify this address and the length fed and for selection 26 (also called Ζ-Γ circuit) have it removed so that it is arranged for the following. A functional element 3 is connected to an auxiliary memory 3 'which can be used for the transfer. For the sake of simplicity, supplies have been made. Such an addition process is assumed to be known from the transmissions. It should be noted that a surpassed element is not addressable, so that the commands carried out by successive information elements contain only a single address, namely that of the (catenes), as in the high-speed memory mentioned above. A main program patent application is dealt with. If a divider 2 feeds various memories or circuits information element has been transmitted, the and in particular an address memory 20, a 25 information length must decrease by one unit and memory 21 for the information length and a control address, for example, increase by one unit, circuit 19 for the Functional element 3. The command- The successive elements or units circuits of 19 in particular control the in one information systematically a side-by-side transmissions between the function- the other in the general high-speed memory or from element and his or her auxiliary memory. The 30 this transferred. If this memory, for example, circuit also contains addition and subtraction a matrix of magnetic cores and has the first tion counter 23 and 24, a comparator 22, logical position of the first element of information, the AND circles or coincidence circuits 27, 28, 29, coordinates Z 0 , Y 0 , the second digit of the 30, toggle switch 3 α and 3 b and priority flow second element z. B. the coordinates Z 0 +1, circles 18, the principle and mode of operation in the 35 T 0 , the third Z 0 + 2, Y 0 etc. The release of the above patent application are explained. The coincidence circuits 27 and 28 call these distribution and collection channels - or automatic on and off change of the content of the memory 24 output channels - are shown at 6 and 6 ', respectively. and 23. The one at the output of the toggle switch

Es ist zu beachten, daß jedes der Elemente 20, 21, 3 b ausgesandte Übertragauslösesignal wird durch 27, 28, 29, 30, 19, 3 α und 3 b sooft mal vorhanden 40 den Leiter 39 auch der Schaltung 19 zugeführt, die ist, wie es Funktionselemente, wie 3, gibt. Die daher ein den Richtungssinn anzeigendes Signal auf Schaltung der gesamten Maschine enthält also so einen der Leiter 33 und 34 gibt. Es sei z. B. angeviele der Zeichnung analoge Schaltungen wie Funk- nommen, daß dieses Richtungssignal dem mit der tionselemente. Es ist am bequemsten, sich diese Koinzidenzschaltung 29 verbundenen Leiter 33 zuSchaltungen in zueinander parallelen Ebenen über- 45 geführt wird. Da auch das Übertragauslösesignal am einander zu denken. Wie in der obenerwähnten Ausgang von 3 6 mittels des Leiters 49 der Schaltung Patentanmeldung erläutert wurde, liefert die Ver- 29 zugeführt wird, wird diese Koinzidenzschaltung 29 bindung der Kippschalter 3 a und 3 b untereinander freigegeben und die Schaltung 25 mittels der Leiter 6, bei gleichzeitigen Übertragbefehlen ein einziges, den 43, 44 mit 3' verbunden. Es wird dann zwischen Übertrag gestattendes Signal für ein bestimmtes be- 50 dem Speicher 1 und dem Speicher 3 & in der Richtung troffenes Funktionselement. Beispielsweise sei an- von 1 nach 3' ein Übertrag eines Informationselemengenommen, daß das fragliche Funktionselement das tes an die im Generalspeicher 1 ausgewählte Adresse in der Zeichnung bei 3 dargestellte Element ist. bewirkt, indem diese durch die die fragliche AdresseIt should be noted that each of the elements 20, 21, 3 b transmitted carry trigger signal is fed through 27, 28, 29, 30, 19, 3 α and 3 b as often as 40 the conductor 39 also to the circuit 19, which is how there are functional elements like 3. The signal on the circuit of the entire machine that indicates the sense of direction therefore contains one of the conductors 33 and 34 there. Let it be B. many analog circuits in the drawing, such as radio, assume that this directional signal corresponds to that of the tion elements. It is most convenient to lead this coincidence circuit 29 connected conductors 33 to circuits in planes 45 parallel to one another. Because also the carry trigger signal to think of each other. As was explained in the above-mentioned output of 3 6 by means of the conductor 49 of the circuit patent application, the supply 29 is supplied, this coincidence circuit 29 binding the toggle switches 3 a and 3 b with each other is released and the circuit 25 by means of the conductor 6, at simultaneous carry commands a single one, the 43, 44 connected with 3 '. It is then between the carry-permitting signal for a specific function element affected 50 the memory 1 and the memory 3 & in the direction. For example, it is assumed that an information element is transferred from 1 to 3 ′ that the functional element in question is the element shown at 3 in the drawing at the address selected in general memory 1. effected by doing this through the the address in question

Die Wirkungsweise der Steueranordnung ist nun enthaltende Schaltung 26 befohlen wird. Gleichzeitig folgende: Der Programmverteiler 2 sendet einen 55 erzeugt das der Schaltung 19 zugeführte Übertragaus-Adreßbefehl in den Speicher 20 und einen Längen- lösesignal ein Signal auf einem der Leiter 31 oder 32, befehl in den Speicher 21. Er sendet auch durch den das die Aufgabe hat, die inneren Übermittlungen Leiter 36 ein der Schaltung 19 zugeführtes, das Funk- zwischen dem Funktionselement 3 und dem Hilfstionselement 3 betreffendes Signal. Es ist wohl zu be- speicher 3' zu regeln. Außerdem wird der Kippschalachten, daß diese Befehlssignale, welche die Zwischen- 60 ter 36 nach jedem Übertrag eines Informationskreise 19, 20, 21 speisen, selbst Rangordnungen elementes durch ein einer nicht dargestellten Schalunterworfen werden, und zwar mit Hilfe von in den rung zugeführtes Impulssignal auf Null zurückgestellt. Programmverteiler eingegliederten Vorrangschaltun- Wenn die Länge gleich Null wird, liefert der durch gen. Diese nicht beschriebenen Schaltungen sind den Leiter 42 und den Additions-Subtraktions-Zähler durchaus ähnlich den entsprechenden in der obener- 65 23 gespeiste Nullvergleicher 23 ein das Übermittwähnten Patentanmeldung beschriebenen und die Vor- lungsende anzeigendes Signal auf den Leiter 35, der gänge der eigentlichen Überträge betreffenden Schal- mittels der Schaltung 19 ein Signal erzeugt, welches tungen. Jedenfalls gehorchen diese Vorränge durch- durch den Leiter 37 dem Programmverteiler 2 zu-The operation of the control arrangement is now including circuit 26 is commanded. Simultaneously the following: The program distributor 2 sends a 55 generates the carry out address command supplied to the circuit 19 in the memory 20 and a length release signal a signal on one of the conductors 31 or 32, command into memory 21. It also sends the internal communications through which it has the task Conductor 36 is one of the circuit 19 supplied, the radio between the functional element 3 and the auxiliary station element 3 relevant signal. It is to be regulated to store 3 '. In addition, the Kippschalachten, that these command signals, which feed the intermediate 60 ter 36 after each transfer of an information circuit 19, 20, 21, are themselves subject to ranking elements by a not shown switching are reset to zero with the aid of the pulse signal supplied in the tion. Program distributor integrated priority circuit- If the length equals zero, the delivers through These circuits not described are the conductor 42 and the add-subtract counter quite similar to the corresponding zero comparator 23 fed in the above-mentioned 65 23 Patent application described and the end of the lecture indicating signal on conductor 35, the outputs of the actual transmissions related switching by means of the circuit 19 generates a signal which services. In any case, these priorities obey - through the head 37 to the program distributor 2 -

geführt wird. Dieses Signal beendet die Tätigkeit des Verteilers 2 für die betrachtete Übermittlung und löscht mittels der Schaltung 19 das dem Kippschalter a zugeführte Übertragbefehlssignal.to be led. This signal ends the activity of distributor 2 for the transmission under consideration and by means of the circuit 19 cancels the carry command signal supplied to the toggle switch a.

Claims (2)

5 PATENTANSPRÜCHE:5 PATENT CLAIMS: 1. Anordnung zum Steuern der Übermittlung einer Folge von Informationen unter der Kontrolle eines einzigen Befehls in einer datenverarbeitenden Maschine, worin die Informationen aufeinanderfolgend aus Speicheradressen entnommen oder in solche übertragen werden, die aus der Entnahme- bzw. Bestimmungsadresse der vorhergehenden Information berechnet werden, gekennzeichnet durch einen Verteiler (2) zur Übertragung eines die Adresse der ersten Information der Folge und die durch die Anzahl der Informationen ausgedrückte Länge der Informationsfolge enthaltenden Befehls, einen einem Zähler (24) zugeordneten ersten Sonderspeicher (20), der die Adresse aufnimmt und sie während jeder Übertragung einer Information abwandelt, und einen einem Abzugszähler (23) zugeordneten zweiten Sonderspeicher (21), der die Informationslänge aufnimmt und sie während jeder Übertragung einer Information um eine Einheit verringert. 1. An arrangement for controlling the transmission of a sequence of information under the control of a single command in a data processing machine, wherein the information is sequentially extracted from or transferred to memory addresses calculated from the extraction or destination address of the preceding information through a distributor (2) for transmitting an instruction containing the address of the first information of the sequence and the length of the information sequence expressed by the number of information, a first special memory (20) assigned to a counter (24) which records the address and uses it during modifies each transmission of information, and a second special memory (21) assigned to a deduction counter (23) which takes up the information length and reduces it by one unit during each transmission of information. 2. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß dem Abzugszähler (23) ein NuUvergleicher (22) zugeordnet ist, der ein Signal des Übertragungsendes der Information liefert, wenn die durch den Abzugszähler verringerte Informationslänge gleich Null ist.2. Arrangement according to claim 1, characterized in that that the deduction counter (23) is assigned a NuUvergleicher (22) to which a signal the end of transmission of the information when the information length reduced by the deduction counter equals zero. In Betracht gezogene Druckschriften:
Instruments and Automation, April 1957, S. 671 bis 676.
Considered publications:
Instruments and Automation, April 1957, pp. 671-676.
Hierzu 1 Blatt Zeichnungen1 sheet of drawings 109 749/290 12.61109 749/290 12.61
DEC17267A 1957-07-31 1958-07-28 Arrangement for controlling information Pending DE1119563B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1119563X 1957-07-31

Publications (1)

Publication Number Publication Date
DE1119563B true DE1119563B (en) 1961-12-14

Family

ID=9631068

Family Applications (1)

Application Number Title Priority Date Filing Date
DEC17267A Pending DE1119563B (en) 1957-07-31 1958-07-28 Arrangement for controlling information

Country Status (3)

Country Link
BE (1) BE569048A (en)
DE (1) DE1119563B (en)
FR (1) FR1180400A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1190706B (en) * 1963-07-17 1965-04-08 Telefunken Patent Program-controlled electronic digital calculating machine working in two alternating cycles
DE2849382A1 (en) * 1978-11-14 1980-06-04 Raytheon Co Computer director for flow between processors with switching logic - has addressing modules with generator and counter producing parts of address
DE3124763A1 (en) * 1978-12-18 1983-01-13 Stuart R. 10467 New York N.Y. Meyers Therapeutic shoe

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
None *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1190706B (en) * 1963-07-17 1965-04-08 Telefunken Patent Program-controlled electronic digital calculating machine working in two alternating cycles
DE2849382A1 (en) * 1978-11-14 1980-06-04 Raytheon Co Computer director for flow between processors with switching logic - has addressing modules with generator and counter producing parts of address
DE3124763A1 (en) * 1978-12-18 1983-01-13 Stuart R. 10467 New York N.Y. Meyers Therapeutic shoe
DE3124763C2 (en) * 1978-12-18 1995-05-18 Stuart R Meyers Sole for a shoe

Also Published As

Publication number Publication date
FR1180400A (en) 1959-06-03
BE569048A (en)

Similar Documents

Publication Publication Date Title
DE3004827C2 (en) Data processing system
DE1942005B2 (en) DATA PROCESSING SYSTEM FOR RECEIVING AND SENDING DIGITAL DATA AND PERFORMING OPERATIONS ON THE DATA
DE1218761B (en) Data storage device
DE1181461B (en) Address adder of a program-controlled calculating machine
DE3137627C1 (en) Arrangement for fast message transfer between computers
DE1424732B2 (en) Device for the mutual exchange of information words between a directly accessible main memory of a numerical calculating machine and a secondary memory connected to this with a comparatively longer access time
DE1929010B2 (en) MODULAR DATA PROCESSING SYSTEM
DE1774052B1 (en) COMPUTER
DE2335991C3 (en) Circuit for routing a signal requesting the interruption of one of several command processing units
DE2363846A1 (en) PROCEDURE FOR CONTROLLING THE TRANSFER OF DATA BETWEEN A MEMORY AND ONE OR MORE PERIPHERAL DEVICES AND A DATA PROCESSING SYSTEM WORKING IN ACCORDANCE WITH THIS PROCESS
DE1925427A1 (en) Data transmission device for transmitting data between information stores
DE2522343C3 (en) Arrangement for the control of process flows
CH653155A5 (en) CIRCUIT ARRANGEMENT FOR ENTERING CONTROL COMMANDS IN A MICROCOMPUTER SYSTEM.
CH625895A5 (en)
DE1119563B (en) Arrangement for controlling information
DE1524127B2 (en) MULTIPLE COMPUTER SYSTEM WITH INTERNAL CONNECTION LINES BETWEEN THE DATA PROCESSING DEVICES
DE2404887C2 (en) Circuit arrangement for exchanging information with a computer
DE2853138B1 (en) Method and circuit arrangement for the transmission of signals in memory-programmed switching systems
DE2343501B2 (en) Control circuit for at least one computer system with several registers intended for the implementation of EuWAusgabe programs
DE1960278A1 (en) Buffering of control word and data word system memory transfers in a transmission system control memory
DE3149678C2 (en) Arrangement for the intermediate storage of information to be transmitted between two functional units in both directions in a buffer memory
DE3151937C1 (en) Channel control for multiplex channels of an input / output unit of a data processing system
DE1524211B2 (en) Data processing system
DE2037506C3 (en) Programmable data processing system with a controllable main control
DE2517553C3 (en) Data processing system made up of several subsystems