[go: up one dir, main page]

DE102005050828A1 - Fractional divider for phase locked loop, has counter counting preset number of periods of signal selected by multiplexer to output counter signal, where desired fractional denominator is not provided by averaging counter signal - Google Patents

Fractional divider for phase locked loop, has counter counting preset number of periods of signal selected by multiplexer to output counter signal, where desired fractional denominator is not provided by averaging counter signal Download PDF

Info

Publication number
DE102005050828A1
DE102005050828A1 DE102005050828A DE102005050828A DE102005050828A1 DE 102005050828 A1 DE102005050828 A1 DE 102005050828A1 DE 102005050828 A DE102005050828 A DE 102005050828A DE 102005050828 A DE102005050828 A DE 102005050828A DE 102005050828 A1 DE102005050828 A1 DE 102005050828A1
Authority
DE
Germany
Prior art keywords
signal
phase
shifted
ref
multiplexer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE102005050828A
Other languages
German (de)
Other versions
DE102005050828B4 (en
Inventor
Markus Dietl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Deutschland GmbH
Original Assignee
Texas Instruments Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Deutschland GmbH filed Critical Texas Instruments Deutschland GmbH
Priority to DE102005050828A priority Critical patent/DE102005050828B4/en
Publication of DE102005050828A1 publication Critical patent/DE102005050828A1/en
Application granted granted Critical
Publication of DE102005050828B4 publication Critical patent/DE102005050828B4/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • H03L7/0996Selecting a signal among the plurality of phase-shifted signals produced by the ring oscillator

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

The divider has a multiplexer (211) selecting a signal from a set of signals, where the selected signal is phase shifted based on a previously selected signal. A counter counts a preset number of periods of the selected signal to output a counter signal (230) that has a period equal to the preset periods plus the phase shift, where a desired fractional denominator is not provided by averaging the counter signal. Independent claims are also included for the following: (A) a fractional phase locked loop comprising a fractional divider (B) a method of dividing a frequency of an output signal by a specific value.

Description

Die Erfindung bezieht sich auf ein Verfahren zur Teilung einer Frequenz durch einen Fraktionalteiler n = X + M/N, wobei N, M und N ganze Zahlen sind, und auf eine Fraktional-n-PLL-Schaltung.The The invention relates to a method for dividing a frequency by a fractional divisor n = X + M / N, where N, M and N are integers Are numbers, and on a fractional-n PLL circuit.

Fraktional-n-Teiler sind hilfreich bei der Bereitstellung eines nicht ganzzahligen Frequenzverhältnisses. Quarze mit bestimmten Frequenzen werden zum Beispiel in hohen Stückzahlen hergestellt und sind daher problemlos zu niedrigen Kosten verfügbar. Ein Fraktional-n-Teiler ermöglicht die Verwendung dieser billigen Quarze in diversen Anwendungen, die unterschiedliche oder sogar variable Frequenzbasen erfordern.Fractional-n divider are helpful in providing a non-integer frequency ratio. For example, quartz with certain frequencies will be in high volumes manufactured and are therefore easily available at low cost. One Fractional-n divider allows the use of these cheap quartzes in various applications that require different or even variable frequency bases.

Bekannte Implementierungen von Fraktional-n-Teilern verwenden einen ganzzahligen Teiler mit einem schaltbaren Skalierungsfaktor. Das Textbuch „Theorie und Anwendungen des Phase Locked Loops" (Roland Best, VDE Verlag 1993, S. 146 ff.) zeigt eine PLL-Schaltung einschließlich eines solchen Fraktional-n-Teilers. Der Fraktional-n-Teiler mit schaltbarem Skalierungsfaktor kann von einem ersten Teiler 5 auf einen zweiten Teiler 6 geschaltet werden. In einer Gruppe von zehn folgenden Zyklen des Ausgangssignals wird das Eingangssignal sieben Zyklen lang durch fünf geteilt und dann drei Zyklen lang durch sechs, woraus sich ein durchschnittlicher Teiler von 5,3 ergibt. Das Umschalten des Teilers führt jedoch zu einer Phasenverschiebung, die am Ausgang der PLL Jitter verursacht. Zur Unterdrückung dieses Jitters muss die Bandbreite der Schleife begrenzt werden, oder es werden, wie in dem oben genannten Textbuch vorgeschlagen wird, andere komplexe Schaltungen zur Kompensierung des Phasenfehlers in jedem Zyklus benötigt.Known Implementations of fractional-n dividers use an integer Divider with a switchable scaling factor. The textbook "Theory and Applications of the Phase Locked Loops "(Roland Best, VDE Verlag 1993, p. 146 ff.) shows a PLL circuit including such a fractional-n divider. The fractional n divisor with switchable scaling factor can be derived from a first divider 5 are switched to a second divider 6. In a group of ten subsequent cycles of the output signal becomes the input signal divided by five for seven cycles and then three cycles long through six, resulting in an average divisor of 5.3. Switching the divider, however, leads to a phase shift, which causes jitter at the output of the PLL. To suppress this jitter the bandwidth of the loop must be limited, or it will, as suggested in the textbook above, other complex circuits needed to compensate for the phase error in each cycle.

Die Erfindung stellt ein Verfahren zur jitterlosen Fraktionalteilung einer Frequenz bereit.The The invention provides a method for jitterless fractional division a frequency ready.

Die Erfindung stellt ein Verfahren zur Teilung einer Frequenz durch einen Fraktionalteiler n = X + M/N, wobei X, M und N ganze Zahlen sind, bereit, um ein geteiltes Signal bereitzustellen. Das Verfahren umfasst die Bereitstellung einer Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung, die die zu teilende Frequenz aufweisen, und das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen, so dass, beginnend mit einem bestimmten, anfänglich ausgewählten phasenverschobenen Signal, in jeder von aufeinander folgenden Perioden des geteilten Signals eine Folge von unterschiedlichen phasenverschobenen Signalen nacheinander bis zu einem (M + 1)-ten phasenverschobenen Signal ausgewählt wird. Das Verfahren umfasst ferner die Teilung des aktuell ausgewählten phasenverschobenen Signals durch einen ganzzahligen Teiler X zur Bereitstellung des geteilten Signals. Das bedeutet, dass die Auswahl des einen phasenverschobenen Signals dadurch getroffen wird, dass in jeder von aufeinander folgenden Perioden des geteilten Signals die Auswahl durch eine Anzahl von phasenverschobenen Signalen verschoben wird. Mit jedem solchen Verschiebungsschritt wird die Phase des Signals für den ganzzahligen Teiler verschoben, bis eine Phasenverschiebung von M·2 π/N bezogen auf das anfänglich ausgewählte phasenverschobene Signal erreicht wird. Im Gegensatz zu bekannten Verfahren, in denen eine komplette Periode des zu teilenden Signals immer mal wieder fallen gelassen wird, um den Fraktionalteiler zu erreichen, enthält mit dem vorgeschlagenen Verfahren jede Periode des geteilten Signals den Bruchteil der Teilung. Deshalb hat jede Periode des geteilten Signals dieselbe Länge, und es wird in dem geteilten Signal kein Jitter erzeugt.The The invention provides a method of dividing a frequency a fractional divisor n = X + M / N, where X, M and N are integers are ready to provide a split signal. The method comprises the provision of a series of N signals equidistant to each other Phase shift, which have the frequency to be divided, and the sequential selection a particular signal from the series of N phase shifted Signals, so that, starting with a specific, initially selected phase-shifted Signal, in each of consecutive periods of the split Signal a sequence of different phase-shifted signals successively to a (M + 1) th phase-shifted signal selected becomes. The method further includes dividing the currently selected phase-shifted one Signal through an integer divider X to provide the shared signal. This means that the selection of the one out of phase Signal is taken in that in each of successive Periods of the divided signal the selection by a number of phase shifted signals is shifted. With every such shift step becomes the phase of the signal for shifted the integer divider until a phase shift of M · 2 π / N to the initially selected phase-shifted Signal is reached. In contrast to known methods in which a complete period of the signal to be divided over and over again is dropped to reach the fractional divider contains with the proposed methods each period of the divided signal the Fraction of the division. Therefore every period of the divided signal has the same length, and jitter is not generated in the divided signal.

In einer bestimmten Ausführungsform der Erfindung wird das sequentielle Auswählen des bestimmten Signals aus der Reihe von N phasenverschobenen Signalen so durchgeführt, dass M + 1 verschiedene aufeinander folgende phasenverschobene Signale nacheinander in jeder von aufeinander folgenden Perioden des geteilten Signals ausgewählt werden. Das sukzessive Auswählen aufeinander folgender phasenverschobener Signale garantiert, dass in dem Signal für den ganzzahligen Teiler kein Störimpuls auftritt.In a particular embodiment The invention will be the sequential selection of the particular signal from the series of N phase-shifted signals carried out such that M + 1 different consecutive phase-shifted signals successively in each of consecutive periods of the split Signals are selected. The successive selection successive phase-shifted signals guarantees that in the signal for the integer divider no glitch occurs.

In einer anderen Ausführungsform des Verfahrens gemäß der Erfindung wird das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen mit jeder Periode des aktuell ausgewählten phasenverschobenen Signals durchgeführt. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei M < X ist, ohne dass Phasenjitter auftritt.In another embodiment of the method according to the invention becomes the sequential selection a particular signal from the series of N phase shifted Signals with each period of the currently selected phase-shifted signal carried out. With this method, a frequency can be divided by a divisor n = X + M / N, where M <X is without phase jitter occurring.

In einer anderen Ausführungsform des Verfahrens gemäß der Erfindung wird die Auswahl so durchgeführt, dass in jeder von aufeinander folgenden Perioden des geteilten Signals mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals N-mal das L-nächste phasenverschobene Signal ausgewählt wird. L ist der Ganzzahlanteil des Bruchs M/N. Dann wird einmal das (M – (L·N))-nächste phasenverschobene Signal ausgewählt. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei M > X ist, ohne dass Phasenjitter auftritt.In another embodiment of the method according to the invention the selection is made that in each of consecutive periods of the divided signal with each period of the particular currently selected phase-shifted signal N times the L-next Phase-shifted signal selected becomes. L is the integer part of the fraction M / N. Then once will the (M - (L * N)) - next phase shifted Signal selected. With this method, a frequency can be divided by a divisor n = X + M / N, where M> X is without phase jitter occurring.

In einer weiteren Ausführungsform der Erfindung umfasst das Verfahren, dass an Stelle der Teilung des aktuell ausgewählten phasenverschobenen Signals durch einen ganzzahligen Teiler X zur Bereitstellung des geteilten Signals das aktuell ausgewählte phasenverschobene Signal zunächst durch einen ganzzahligen Teiler P geteilt wird, wobei P gleich X/M ist, um ein Zwischensignal bereitzustellen. Das Zwischensignal wird durch einen ganzzahligen Teiler X geteilt, um das geteilte Signal bereitzustellen. Das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen wird mit jeder Periode des Zwischensignals durchgeführt. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei X ein ganzzahliges Vielfaches von M ist, ohne dass Phasenjitter auftritt.In a further embodiment of the invention, the method comprises replacing Tei the currently selected phase-shifted signal is first divided by an integer divider P, where P equals X / M, to provide an intermediate signal. The intermediate signal is divided by an integer divider X to provide the divided signal. The sequential selection of a particular one of the series of N phase shifted signals is performed with each period of the intermediate signal. With this method, a frequency can be divided by a divisor n = X + M / N, where X is an integer multiple of M, without phase jitter occurring.

In einer weiteren Ausführungsform der Erfindung wird das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen mit jeder Periode des einen, aktuell ausgewählten phasenverschobenen Signals durchgeführt. Somit wird die Auswahl mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals auf das nächste, nachfolgende phasenverschobene Signal verschoben. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei M = X ist, ohne dass Phasenjitter auftritt.In a further embodiment The invention will be the sequential selection of a particular signal from the series of N phase shifted signals with each period one, currently selected phase-shifted signal. Thus, the selection becomes with each period of the particular currently selected phase-shifted signal to the next, subsequent phase-shifted signal shifted. With this procedure a frequency can be divided by a divisor n = X + M / N, where M = X without phase jitter occurring.

Gemäß einer weiteren Ausführungsform der Erfindung wird das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signale mit jeder Periode des geteilten Signals durchgeführt. Hier wird die Auswahl, angefangen von dem aktuell ausgewählten phasenverschobenen Signal, mit jeder Periode des geteilten Signals einmal auf das nächste, nachfolgende phasenverschobene Signal verschoben. Mit diesem Verfahren kann die gewünschte Bruchteilung für einen Teiler n = X + M/N, wobei M=1 ist, unkompliziert erreicht werden.According to one another embodiment The invention will be the sequential selection of a particular signal from the series of N phase shifted signals at each period of the divided signal. Here is the selection, starting from the currently selected phase-shifted Signal, with each period of the divided signal once to the next, subsequent shifted phase shifted signal. With this method, the desired Fraction for a divisor n = X + M / N, where M = 1, can be achieved easily.

Gemäß einer weiteren Ausführungsform der Erfindung wird das aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X + 1 geteilt, um das geteilte Signal bereitzustellen, und das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen wird so durchgeführt, dass M + 1 verschiedene, aufeinander folgende phasenverschobene Signale in jeder von aufeinander folgenden Perioden des geteilten Signals nacheinander in umgekehrter Reihenfolge ausgewählt werden. Das bedeutet, dass die Auswahl, beginnend bei dem aktuell ausgewählten phasenverschobenen Signal, auf das vorhergehende phasenverschobene Signal verschoben wird. Deshalb wird die Phase des Signals für den ganzzahligen Teiler verschoben, um die Periode zu verkürzen. Mit diesem Verfahren kann die gewünschte Bruchteilung für einen Teiler von n = (X + 1) – 1/N, was gleich ist wie X + M/N, wobei M gleich N – 1 ist, unkompliziert erreicht werden.According to one another embodiment of the invention becomes the currently selected phase shifted signal divided by an integer divider X + 1 to the split signal and sequentially selecting a particular signal from the series of N phase-shifted signals is performed so that M + 1 different consecutive out-of-phase signals in each of consecutive periods of the divided signal be selected one after the other in reverse order. It means that the selection, starting with the currently selected phase-shifted signal, is shifted to the previous phase-shifted signal. Therefore, the phase of the signal for the integer divider is shifted, to shorten the period. With this method, the desired fractional division for a Splitter of n = (X + 1) -1 / N, what is equal to X + M / N, where M is equal to N - 1, achieved in a straightforward manner become.

Das Ziel der Erfindung wird auch durch eine Fraktional-n-PLL-Schaltung erreicht, umfassend einen Phasenfrequenzdetektor, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt, und umfassend einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal bereitstellt. Der VCO stellt ferner eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereit. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Referenzsignal bereitzustellen. Der Multiplexer wird durch das bestimmte, aktuell ausgewählte phasenverschobene Signal gesteuert, um mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals ein nächstes, darauf folgendes phasenverschobenes Signal auszuwählen. Die vorgeschlagene PLL-Schaltung stellt ein Ausgangssignal mit einer Frequenz bereit, die für M = X ein (X + M/N)-faches der Frequenz des Eingangssignals darstellt. Indem durch die Reihe von Signalen mit zueinander äquidistanter Phasenverschiebung verschoben wird, wird ein Fraktionalteiler erreicht. Da die Verschiebung für den Bruchteil M/N des Teilers innerhalb jeder Periode des Referenzsignals ausgeführt wird, gibt es keinen Phasensprung in dem Referenzsignal an dem Ausgang des ganzzahligen Teilers. Deshalb „sieht" der Phasenfrequenzdetektor nicht die Verschiebung von Phasen, und das Referenzsignal ist jitterfrei. Somit kann die Bandbreite der PLL-Schaltung erweitert werden, da das Phasendifferenzsignal nicht so eng gefiltert werden muss, wie im Fachgebiet notwendig ist. Folglich ist eine PLL-Schaltung gemäß der Erfindung schnell und kann in Hochgeschwindigkeits- und Hochfrequenzanwendungen verwendet werden.The The aim of the invention is also achieved by a fractional-n PLL circuit achieved, comprising a phase frequency detector in response to a phase difference between an input signal and a Reference signal provides a phase difference signal, and comprising a VCO, which receives an output signal of a frequency in response to provides the phase difference signal. The VCO also provides one Series of N signals with mutually equidistant phase shift and at the same frequency as the output signal. The PLL circuit further comprises a multiplexer for sequentially selecting one certain signal from the series of N phase shifted signals and an integer divider that contains the particular currently selected phase shifted signal divided by an integer divider X to provide the reference signal. The multiplexer is driven by the particular currently selected phase-shifted one Signal controlled to coincide with each period of the particular, currently selected phase-shifted Signal next, to select the following phase-shifted signal. The proposed PLL circuit provides an output signal with a Ready for the frequency M = X represents (X + M / N) times the frequency of the input signal. By being equidistant through the series of signals Phase shift is shifted, a fractional divider is achieved. Because the shift for the fraction M / N of the divider within each period of the reference signal accomplished If there is no phase shift in the reference signal at the output of the integer divider. Therefore, the phase frequency detector does not "see" the Phase shift, and the reference signal is jitter free. Thus, the bandwidth of the PLL circuit can be extended because the phase difference signal does not have to be filtered as closely as is necessary in the field. Consequently, a PLL circuit according to the invention fast and can be used in high speed and high frequency applications be used.

In einer bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Signal bereitzustellen. Der Multiplexer wird durch das Referenzsignal gesteuert, um die Auswahl mit jeder Periode des Referenzsignals auf das nächste, darauf folgende phasenverschobene Signal zu verschieben. Diese PLL-Schaltung stellt ein jitterloses Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Eingangsfrequenz, wobei M = 1 ist, darstellt.In a particular embodiment, a fractional-n PLL circuit is proposed that includes a phase frequency detector that provides a phase difference signal in response to a phase difference between an input signal and a reference signal. The PLL further includes a VCO providing an output of frequency in response to the phase difference signal and a series of N equidistant phase shift signals at the same frequency as the output signal. The PLL circuit further comprises a multiplexer for sequentially selecting a particular one of the series of N phase shifted signals and ei an integer divider that divides the particular currently selected phase shifted signal by an integer divider X to provide the signal. The multiplexer is controlled by the reference signal to shift the selection with each period of the reference signal to the next following phase-shifted signal. This PLL circuit provides a jitterless output signal having a frequency that is one (X + M / N) times the input frequency, where M = 1.

In einer weiteren bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X + 1 teilt, um das Referenzsignal bereitzustellen. Der Multiplexer wird durch das Referenzsignal von dem ganzzahligen Teiler gesteuert, um mit jeder Periode des Referenzsignals ein vorhergehendes, fortlaufendes phasenverschobenes Signal auszuwählen. Diese PLL-Schaltung stellt ein jitterloses Ausgangssignal mit einer Frequenz bereit, die ein ((X + 1) – 1/N)-faches der Eingangsfrequenz darstellt. Diese Konfiguration stellt eine vereinfachte Implementierung eines Teilers n = X + M/N bereit, wenn M = N – 1, da der Teiler n auch in der Form (X + 1) – 1/N dargestellt werden kann, was gleich ist wie X + M/N.In another specific embodiment becomes a fractional-n PLL circuit proposed, which comprises a phase frequency detector, as Response to a phase difference between an input signal and providing a phase difference signal to a reference signal. The PLL further includes a VCO which is an output of a frequency in response to the phase difference signal and a series of N Signals equidistant to each other Phase shift and at the same frequency as the output signal provides. The PLL circuit further includes a multiplexer for the sequential selection a particular signal from the series of N phase shifted Signals and an integer divider, the specific, current selected phase-shifted signal is divided by an integer divider X + 1, to provide the reference signal. The multiplexer is going through the reference signal from the integer divider controlled to each period of the reference signal a previous, continuous phase-shifted signal. This PLL circuit provides a jitterless output with a Frequency ready, one ((X + 1) - 1 / N) times the input frequency represents. This configuration provides a simplified implementation of a divisor n = X + M / N ready, if M = N - 1, since the divisor n is also in of the form (X + 1) - 1 / N can be represented, which is the same as X + M / N.

In einer weiteren bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen. Des Weiteren wird ein ganzzahliger Teiler mit einer ersten ganzzahligen Teilerstufe, die das ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler M teilt, um ein Zwischensignal bereitzustellen, und einer zweiten ganzzahligen Teilerstufe bereitgestellt, die das Zwischensignal durch einen ganzzahligen Teiler P = N/M teilt, um das Referenzsignal bereitzustellen. Der Multiplexer wird durch das Zwischensignal von dem ersten ganzzahligen Teiler gesteuert, um die Auswahl mit jeder Periode des Zwischensignals auf das nächste nachfolgende phasenverschobene Signal zu verschieben. Diese vorgeschlagene PLL-Schaltung stellt ein Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Frequenz des Eingangssignals darstellt, wobei N ein ganzzahliges Vielfaches von M ist.In another specific embodiment becomes a fractional-n PLL circuit proposed, which comprises a phase frequency detector, as Response to a phase difference between an input signal and providing a phase difference signal to a reference signal. The PLL further includes a VCO which is an output of a frequency in response to the phase difference signal and a series of N Signals equidistant to each other Phase shift and at the same frequency as the output signal provides. The PLL circuit further includes a multiplexer for the sequential selection a particular signal from the series of N phase shifted Signals. Furthermore, an integer divider with a first integer divider stage, which is the selected phase-shifted signal divided by an integer divisor M to provide an intermediate signal, and a second integer divisor stage that provides the Intermediate signal through an integer divider P = N / M divides to to provide the reference signal. The multiplexer is by the Intermediate signal controlled by the first integer divider to the selection with each period of the intermediate signal to the next following phase shifted signal to move. This proposed PLL circuit presents provides an output signal with a frequency that is one (X + M / N) -fold represents the frequency of the input signal, where N is an integer Multiple of M is.

In einer weiteren bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Referenzsignal bereitzustellen. Die PLL-Schaltung umfasst ferner eine Verschiebungssteuerung, die mit dem ganzzahligen Teiler und dem Multiplexer verbunden ist. Die Verschiebungssteuerung steuert den Multiplexer als Reaktion auf das geteilte Signal und auf das aktuell ausgewählte phasenverschobene Signal, um sequentiell ein bestimmtes Signal aus der Reihe von N phasenverschobenen Signalen so auszuwählen, dass in jeder von aufeinander folgenden Perioden des geteilten Signals, beginnend mit einem bestimmten, anfänglich ausgewählten phasenverschobenen Signal, eine Anzahl von aufeinander folgenden phasenverschobenen Signalen nacheinander bis zu einem (M + 1)-nächsten phasenverschobenen Signal ausgewählt wird. Mit einer solchen Konfiguration kann jeder sinnvolle Fraktionalteiler in der Form von n = X + M/N implementiert werden. Die Verschiebungssteuerung garantiert, dass jede Periode des geteilten Signals den Bruchteil der Teilung enthält. Deshalb hat jede Periode des geteilten Signals dieselbe Länge, und es wird kein Jitter in dem geteilten Signal erzeugt.In another specific embodiment becomes a fractional-n PLL circuit proposed, which comprises a phase frequency detector, as Response to a phase difference between an input signal and providing a phase difference signal to a reference signal. The PLL further includes a VCO which is an output of a frequency in response to the phase difference signal and a series of N Signals equidistant to each other Phase shift and at the same frequency as the output signal provides. The PLL circuit further comprises a multiplexer for the sequential Choose a particular signal from the series of N phase shifted Signals and an integer divider, the specific, current selected phase-shifted signal is divided by an integer divisor X, to provide the reference signal. The PLL circuit includes Furthermore, a shift control, with the integer divider and the multiplexer is connected. The shift control controls the multiplexer in response to the divided signal and to the currently selected phase-shifted signal to sequentially select a particular signal to select the series of N phase shifted signals such that in each of consecutive periods of the divided signal, starting with a particular, initially selected phase-shifted Signal, a number of consecutive phase-shifted Signals in succession up to a (M + 1) -nearest phase-shifted signal selected becomes. With such a configuration, every meaningful fractional divider can be implemented in the form of n = X + M / N. The shift control ensures that each period of the split signal is the fraction of the Division contains. Therefore, each period of the divided signal has the same length, and no jitter is generated in the divided signal.

In einer weiter entwickelten Ausführungsform der Erfindung umfasst die Verschiebungssteuerung einen Triggereingang für den Empfang des bestimmten, aktuell ausgewählten phasenverschobenen Signals von dem Multiplexer, einen Rückstelleingang für den Empfang des geteilten Signals von dem ganzzahligen Teiler und einen Steuerausgang, der ein Steuersignal für den Multiplexer bereitstellt. Die Verschiebungssteuerung umfasst ferner einen M-Zähler, der durch das bestimmte, aktuell ausgewählte phasenverschobene Signal getriggert wird. Der M-Zähler aktiviert die Ausgabe des bestimmten, aktuell ausgewählten phasenverschobenen Signals an dem Steuerausgang bis der M-Zähler einen Wert M erreicht hat und durch das geteilte Signal von dem ganzzahligen Teiler zurückgestellt wird. Die Grundidee dieser Konfiguration besteht darin, die Phase des an dem Eingang des ganzzahligen Teilers empfangenen Signals in Schritten zu verschieben, die größer sind als die Phasenverschiebung zwischen zwei aufeinander folgenden phasenverschobenen Signalen. Somit wird die Phase des an dem Eingang des ganzzahligen Teilers empfangenen Signals um M·2 π/N verschoben, obwohl in dem bestimmten, aktuell ausgewählten phasenverschobenen Signal, das für die Steuerung des Multiplexers verwendet wird, lediglich X Perioden innerhalb einer Periode des Referenzsignals verfügbar sind. Diese PLL-Schaltung stellt ein jitterloses Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Frequenz des Eingangssignals beträgt, wobei X < M ist.In a more advanced embodiment of the invention, the shift control comprises a trigger input for receiving the particular currently selected phase-shifted signal from the multiplexer, a reset input for receiving the divided signal from the integer divider, and a control output provides a control signal to the multiplexer. The shift control further includes an M counter triggered by the determined currently selected phase shifted signal. The M counter activates the output of the particular currently selected phase shifted signal at the control output until the M counter has reached a value M and is reset by the divided signal from the integer divider. The basic idea of this configuration is to shift the phase of the signal received at the input of the integer divider in steps that are greater than the phase shift between two consecutive phase-shifted signals. Thus, the phase of the signal received at the input of the integer divider is shifted by M * 2π / N, although in the particular currently selected phase-shifted signal used for the control of the multiplexer, only X periods become available within a period of the reference signal are. This PLL circuit provides a jitterless output signal having a frequency that is one (X + M / N) times the frequency of the input signal, where X <M.

In einer weiteren weiter entwickelten Ausführungsform umfasst die Verschiebungssteuerung einen Triggereingang für den Empfang des bestimmten, aktuell ausgewählten phasenverschobenen Signals von dem Multiplexer, einen Rückstelleingang, der das geteilte Signal von dem ganzzahligen Teiler empfängt, und einen ersten Steuerausgang, der ein erstes Steuersignal für den Multiplexer bereitstellt. Die Verschiebungssteuerung umfasst ferner einen M-Zähler, der durch das bestimmte, aktuell ausgewählte phasenverschobene Signal getriggert wird. Der M-Zähler aktiviert die Ausgabe des bestimmten, aktuell ausgewählten phasenverschobenen Signals an dem ersten Steuerausgang bis der M-Zähler einen Wert M erreicht hat und durch das geteilte Signal von dem ganzzahligen Teiler zurückgestellt wird. Die Verschiebungssteuerung umfasst einen zweiten Steuerausgang, der ein zweites Steuersignal für den Multiplexer bereitstellt, wenn der M-Zähler den Wert M erreicht hat. Das erste Steuersignal steuert den Multiplexer so, dass dieser ein übernächstes aufeinander folgendes phasenverschobenes Signal auswählt, und das zweite Steuersignal steuert den Multiplexer so, dass dieser ein nächstes aufeinander folgendes phasenverschobenes Signal auswählt. Deshalb stellt diese PLL-Schaltung ein Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Frequenz des Eingangssignals beträgt, wobei X > M ist.In Another more developed embodiment includes the shift control a trigger input for receiving the particular currently selected phase-shifted signal from the multiplexer, a reset input, the receives the divided signal from the integer divider, and a first control output, which is a first control signal for the multiplexer provides. The shift control further comprises an M counter which through the particular currently selected phase-shifted signal is triggered. The M counter enables the output of the particular, currently selected phase-shifted Signal at the first control output until the M counter reaches a value M. and reset by the divided signal from the integer divider becomes. The shift control comprises a second control output, the second control signal for provides the multiplexer when the M counter has reached the value M. The first control signal controls the multiplexer to be one next over the other phase-shifted signal selects, and the second control signal controls the multiplexer so that it a next one successive phase-shifted signal is selected. Therefore This PLL circuit provides an output signal with a frequency ready one (X + M / N) times the frequency of the input signal is, where X> M.

Weitere Vorteile und Merkmale der Erfindung ergeben sich aus der folgenden Beschreibung von bevorzugten Ausführungsformen unter Bezugnahme auf die beigefügten Zeichnungen. Es zeigen:Further Advantages and features of the invention will become apparent from the following Description of preferred embodiments with reference to the attached Drawings. Show it:

1 eine PLL-Schaltung gemäß einer ersten Ausführungsform der Erfindung; 1 a PLL circuit according to a first embodiment of the invention;

2 eine PLL-Schaltung gemäß einer zweiten Ausführungsform der Erfindung; 2 a PLL circuit according to a second embodiment of the invention;

3 eine PLL-Schaltung gemäß einer dritten Ausführungsform der Erfindung; 3 a PLL circuit according to a third embodiment of the invention;

4 eine PLL-Schaltung gemäß einer vierten Ausführungsform der Erfindung; 4 a PLL circuit according to a fourth embodiment of the invention;

5 eine PLL-Schaltung gemäß einer fünften Ausführungsform der Erfindung. 5 a PLL circuit according to a fifth embodiment of the invention.

Die in der in einem Blockdiagramm in 1 gezeigte PLL-Schaltung 100 umfasst einen Phasenfrequenzdetektor (PFD) 102, ein Schleifenfilter 104, einen spannungsgesteuerten Oszillator (VCO) 106, einen Multiplexer (MUX) 108 und einen ganzzahligen Teiler 110.The in the in a block diagram in 1 shown PLL circuit 100 includes a phase frequency detector (PFD) 102 , a loop filter 104 , a voltage controlled oscillator (VCO) 106 , a multiplexer (MUX) 108 and an integer divider 110 ,

Der PFD 102 weist einen Signaleingang 112 für den Empfang eines Eingangssignals fin mit einer Eingangsfrequenz und einen Referenzeingang 114 für den Empfang eines Referenzsignals fref auf. Der PFD weist ferner einen Ausgang 116 für die Bereitstellung eines Phasendifferenzsignals diff0 als Reaktion auf eine Differenz in Phasen des Eingangssignals fin und des Referenzsignals fref auf.The PFD 102 has a signal input 112 for receiving an input signal f in with an input frequency and a reference input 114 for the reception of a reference signal f ref . The PFD also has an output 116 for providing a phase difference signal diff 0 in response to a difference in phases of the input signal f in and the reference signal f ref .

Das Schleifenfilter 104 weist einen Eingang 118 für den Empfang des Phasendifferenzsignals diff0 und einen Ausgang 120 für die Bereitstellung eines tiefpassgefilterten Phasendifferenzsignals diff1 auf.The loop filter 104 has an entrance 118 for receiving the phase difference signal diff 0 and an output 120 for the provision of a low-pass filtered phase difference signal diff 1 .

Der VCO 106 umfasst einen Eingang 122, der mit dem Ausgang 120 des Schleifenfilters 104 verbunden ist, um das tiefpassgefilterte Phasendifferenzsignal diff1 zu empfangen, und einen Ausgang 124 für die Bereitstellung eines Ausgangssignals fout mit einer Frequenz als Reaktion auf das gefilterte Phasendifferenzsignal diff1. Der VCO 106 umfasst ferner eine Reihe von N Ausgängen 126 für die Bereitstellung einer Reihe von N phasenverschobenen Signalen φn, wobei n = 1 bis N ist. Die phasenverschobenen Signale φn weisen dieselbe Frequenz auf wie das Ausgangssignal fout, haben aber eine zueinander äquidistante Phasenverschiebung. Das bedeutet, dass die Phase von zwei aufeinander folgenden phasenverschobenen Signalen φn und φn+1 um 2π/N zueinander verschoben ist. Eine solche Konfiguration kann leicht erreicht werden, indem man zum Beispiel den VCO als Ringoszillator implementiert, wobei jeder Abgriff eins der Signale bereitstellt.The VCO 106 includes an entrance 122 that with the exit 120 of the loop filter 104 is connected to receive the low-pass filtered phase difference signal diff 1 , and an output 124 for providing an output signal f out having a frequency in response to the filtered phase difference signal diff 1 . The VCO 106 also includes a series of N outputs 126 for providing a series of N phase shifted signals φ n , where n = 1 to N. The phase-shifted signals φ n have the same frequency as the output signal f out , but have a mutually equidistant phase shift. This means that the phase of two successive phase-shifted signals φ n and φ n + 1 is shifted by 2π / N relative to one another. Such a configuration can be easily achieved by, for example, implementing the VCO as a ring oscillator, each tap providing one of the signals.

Der MUX 108 umfasst eine Reihe von N Eingängen 128 für den Empfang der N phasenverschobenen Signale φn von dem VCO und einen Ausgang 130 für die Bereitstellung eines bestimmten, aus den phasenverschobenen Signalen φn ausgewählten Signals. Auf das bestimmte, aktuell ausgewählte phasenverschobene Signal wird im Folgenden durch φi verwiesen. Der MUX 108 umfasst ferner einen Steuereingang 132 zur Steuerung der Auswahl der phasenverschobenen Signale φn, die an den Ausgang 130 durchzuschalten sind.The MUX 108 includes a number of N inputs 128 for receiving the N phase shifted signals φ n from the VCO and an output 130 for providing a particular signal selected from the phase-shifted signals φ n . The particular currently selected phase-shifted signal is referred to below by φ i . The MUX 108 further includes a control input 132 for controlling the selection of the phase-shifted signals φ n which are applied to the output 130 are to be switched through.

Der ganzzahlige Teiler 110 umfasst einen Eingang 140 für den Empfang des aktuell ausgewählten Signals φi und einen Ausgang 142 für die Bereitstellung des Referenzsignals fref, das man durch Teilung des bestimmten, ausgewählten phasenverschobenen Signals φi durch einen ganzzahligen Teiler X erhält.The integer divider 110 includes an entrance 140 for receiving the currently selected signal φ i and an output 142 for the provision of the reference signal f ref obtained by dividing the determined, selected phase-shifted signal φ i by an integer divider X.

Die PLL-Schaltung 100 umfasst ferner eine Verschiebungssteuerung 150 für die Steuerung des MUX 108. Die Steuerung 150 besteht aus einem Zähler 152, einem Speicher-Flipflop 154 und einem UND-Gatter 156. Der Zähler 152 umfasst einen Takteingang 158, der mit dem Ausgang 130 des MUX 108 verbunden ist, einen Rückstelleingang 160, der mit dem Ausgang 142 des ganzzahligen Teilers 110 verbunden ist, und einen Ausgang 162. Das Speicher-Flipflop 154 umfasst einen Eingang 164, der mit dem Ausgang 162 des Zählers 152 verbunden ist, einen Rückstelleingang 166, der mit dem Ausgang 142 des ganzzahligen Teilers 110 verbunden ist, und einen invertierten Ausgang 168, der aktiv ist, wenn das Speicher-Flipflop 154 zurückgestellt wird. Das UND-Gatter 156 umfasst einen ersten Eingang, der mit dem Ausgang 130 des MUX 108 verbunden ist, einen zweiten Eingang, der mit dem Ausgang 168 des Speicher-Flipflops 154 verbunden ist, und einen Ausgang 170, der mit dem Steuereingang 132 des MUX 108 verbunden ist.The PLL circuit 100 further comprises a shift control 150 for the control of the MUX 108 , The control 150 consists of a counter 152 , a memory flip-flop 154 and an AND gate 156 , The counter 152 includes a clock input 158 that with the exit 130 of the MUX 108 is connected, a reset input 160 that with the exit 142 of the integer divider 110 connected, and an output 162 , The memory flip-flop 154 includes an entrance 164 that with the exit 162 of the meter 152 is connected, a reset input 166 that with the exit 142 of the integer divider 110 connected, and an inverted output 168 which is active when the memory flip flop 154 is reset. The AND gate 156 includes a first input connected to the output 130 of the MUX 108 connected to a second input connected to the output 168 the memory flip-flop 154 connected, and an output 170 that with the control input 132 of the MUX 108 connected is.

Es sei bemerkt dass die Schaltung des PLL in den Figuren lediglich schematisch gezeigt wird, um das Verfahren und den grundsätzlichen Aufbau einer PLL gemäß der Erfindung darzustellen. Typischerweise kann die implementierte Schaltung so aufgebaut sein, dass sie zum Beispiel mit differentiellen Signalen arbeitet.It be noted that the circuit of the PLL in the figures only is shown schematically to the method and the fundamental Structure of a PLL according to the invention display. Typically, the implemented circuit can do so be constructed, for example, with differential signals is working.

Die allgemeine Funktion einer PLL-Schaltung ist im Fachgebiet bekannt. Deshalb konzentriert sich die folgende Beschreibung auf die Einzelheiten, die die Bruchteilung in dem Rückkopplungspfad betreffen.The general function of a PLL circuit is known in the art. Therefore, the following description focuses on the details that the fractional split in the feedback path affect.

Der MUX 108 wird über seinen Steuereingang 132 gesteuert, um ein bestimmtes Signal aus der Reihe von N phasenverschobenen Signalen φn auszuwählen, das an den Ausgang 130 durchgeschaltet werden soll. Es wird zunächst angenommen, dass ein phasenverschobenes Signal φi ausgewählt und an dem Ausgang 130 bereitgestellt wird. Es wird weiter angenommen, dass der Zähler 152 auf Null gestellt und das Speicher-Flipflop 154 zurückgestellt ist. Der Ausgang 168 des Speicher-Flipflops 154 ist daher aktiviert, so dass das bestimmte, aktuell ausgewählte phasenverschobene Signal φi, das am anderen Eingang des UND-Gatters 156 empfangen wird, an den Ausgang 170 durchgeschaltet wird.The MUX 108 is via its control input 132 in order to select a particular one of the series of N phase shifted signals φ n which is applied to the output 130 should be switched through. It is first assumed that a phase-shifted signal φ i is selected and at the output 130 provided. It is further assumed that the counter 152 set to zero and the memory flip flop 154 is reset. The exit 168 the memory flip-flop 154 is therefore activated so that the particular currently selected phase-shifted signal φ i at the other input of the AND gate 156 is received, to the output 170 is switched through.

Der MUX 108 empfängt das ausgewählte phasenverschobene Signal φi als ein Steuersignal an seinem Steuereingang 132 und wird somit gesteuert, um mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals φi das nächste, darauf folgende phasenverschobene Signal φi+1 auszuwählen. Auf diese Weise wird die Auswahl während jeder Periode des Referenzsignals durch M aufeinander folgende Phasensprünge verschoben. Ein Phasensprung, d.h. die Verschiebung auf das nächste phasenverschobene Signal, bedeutet, dass das aktuell ausgewählte phasenverschobene Signal φi abgewählt und das eine phasenverschobene Signal φi+1, das eine um 2π/N höhere Phasenverschiebung aufweist, ausgewählt wird, d.h. φi+1 liegt in Bezug auf das Signal φi um 2π/N zurück.The MUX 108 receives the selected phase-shifted signal φ i as a control signal at its control input 132 and is thus controlled to select the next following phase shifted signal φ i + 1 with each period of the particular currently selected phase shifted signal φ i . In this way, the selection is shifted by M successive phase jumps during each period of the reference signal. A phase shift, ie the shift to the next phase-shifted signal, means that the currently selected phase-shifted signal φ i is deselected and the one phase-shifted signal φ i + 1 having a phase shift higher by 2π / N is selected, ie φ i + 1 is 2π / N back with respect to the signal φ i .

Das ausgewählte phasenverschobene Signal φi triggert auch den Zähler 152, der in dieser Ausführungsform konfiguriert ist, um bis zu der Zahl M zu zählen. Somit wird nach M Perioden des phasenverschobenen Signals φi (das natürlich in der Zwischenzeit M-mal verschoben wurde, so dass das aktuell ausgewählte Signal φi+M ist) der Ausgang 162 des Zählers 152 aktiviert und triggert das Speicher-Flipflop 154. Folglich wird der Ausgang 168 des Speicher-Flipflops 154 deaktiviert, wodurch eine weitere Weiterleitung des ausgewählten Signals an den Steuereingang 132 des MUX 108 blockiert wird.The selected phase-shifted signal φ i also triggers the counter 152 which is configured to count up to the number M in this embodiment. Thus, after M periods of the phase shifted signal φ i (which, of course, has been shifted M times in the meantime, so that the currently selected signal φ i + M ) will be the output 162 of the meter 152 Enables and triggers the memory flip-flop 154 , Consequently, the output becomes 168 the memory flip-flop 154 disables, thereby further forwarding the selected signal to the control input 132 of the MUX 108 is blocked.

Dieser Zustand ändert sich nicht, bis der Zähler 152 und das Speicher-Flipflop 154 zurückgestellt werden. Da der Rückstelleingang 160 des Zählers 152 und der Rückstelleingang 166 des Speicher-Flipflops 154 mit dem Ausgang 142 des ganzzahligen Teilers 110 verbunden sind, findet die Rückstellung nach einer Periode des Referenzsignals fref statt, das man durch Teilung des bestimmten, aktuell ausgewählten phasenverschobenen Signals φi durch einen ganzzahligen Teiler N in dem ganzzahligen Teiler 110 erhält.This state does not change until the counter 152 and the memory flip-flop 154 be reset. Since the reset input 160 of the meter 152 and the reset input 166 the memory flip-flop 154 with the exit 142 of the integer divider 110 the reset takes place after a period of the reference signal f ref , which is obtained by dividing the determined, currently selected phase-shifted signal φ i by an integer divisor N in the integer divider 110 receives.

Folglich hat der MUX 108 in jeder von aufeinander folgenden Perioden des geteilten Signals fref seine Auswahl M-mal von einem phasenverschobenen Signal zu einem nächsten, darauf folgenden phasenverschobenen Signal verschoben. Somit ist der sich ergebende Teiler zwischen dem Ausgangssignal fout des VCO 106 und dem Eingangssignal fin gleich X + M/N. Die PLL-Schaltung 100 ist somit offensichtlich geeignet, um jede beliebige Bruchteilung mit einem Teiler X + M/N zu erreichen, wobei M < N ist.Consequently, the MUX has 108 in each of consecutive periods of the divided signal f ref, its selection is shifted M times from a phase shifted signal to a next, following phase shifted signal. Thus, the resulting divider is between the output signal f out of the VCO 106 and the input signal f in equal to X + M / N. The PLL circuit 100 is thus obviously suitable for achieving any fractional division with a divisor X + M / N, where M <N.

Gemäß einer weiter entwickelten Ausführungsform der Erfindung gestattet eine PLL-Schaltung, die in 2 dargestellt ist, einen Fraktionalteiler X + M/N, wobei M > N ist.According to a further developed embodiment of the invention, a PLL circuit, which in 2 is a fractional divisor X + M / N, where M> N.

In 2 werden für bereits in 1 gezeigte Komponenten gleiche, um 100 erhöhte Referenzzahlen verwendet. Unter Bezugnahme auf die oben beschriebene PLL-Schaltung gemäß 1 umfasst die PLL-Schaltung 200 ein paar Modifikationen in dem MUX 208 und der Verschiebungssteuerung 250.In 2 be in for already 1 shown components same, used by 100 increased reference numbers. With reference to the above-described PLL circuit according to 1 includes the PLL circuit 200 a few modifications in the mux 208 and the shift control 250 ,

Die Verschiebungssteuerung 250 umfasst ein zusätzliches Speicher-Flipflop 272 mit einem Eingang 274, der mit dem Ausgang 262 des Zählers 252 verbunden ist, einen Rückstelleingang 276, der mit dem Ausgang 242 des ganzzahligen Teilers 210 verbunden ist, und einen Ausgang 278, der mit dem Steuereingang 232 des MUX 208 verbunden ist. Der Ausgang 270 des UND-Gatters 256 ist mit einem zweiten Steuereingang 280 des MUX 208 verbunden.The shift control 250 includes an additional memory flip-flop 272 with an entrance 274 that with the exit 262 of the meter 252 is connected, a reset input 276 that with the exit 242 of the integer divider 210 connected, and an output 278 that with the control input 232 of the MUX 208 connected is. The exit 270 of the AND gate 256 is with a second control input 280 of the MUX 208 connected.

Der zweite Steuereingang 280 des MUX 208 ist so konfiguriert, dass er den MUX 208 steuert, um dessen Auswahl von einem bestimmten, aktuell ausgewählten phasenverschobenen Signal φi nicht auf das nächste, sondern auf das übernächste phasenverschobene Signal φi+2 zu verschieben.The second control input 280 of the MUX 208 is configured to be the mux 208 controls to shift its selection from a particular, currently selected phase-shifted signal φ i not to the next, but to the next-phase phase-shifted signal φ i + 2 .

In der Ausführungsform gemäß 2 wird der MUX 208 gesteuert, um seine Auswahl mit jeder Periode des aktuell ausgewählten phasenverschobenen Signals von dem bestimmten, aktuell ausgewählten phasenverschobenen Signal φi auf das übernächste phasenverschobene Signal φi+1 zu verschieben, bis der Zähler 252 den Wert M erreicht hat. Dann wird in einem verbleibenden Schritt das zweite Speicher-Flipflop 272 eingestellt, und dessen Ausgang 278 steuert den MUX 208 über dessen ersten Steuereingang 232, um noch einmal von dem aktuell ausgewählten phasenverschobenen Signal φi auf das nächste, darauf folgende phasenverschobene Signal φi+1 zu verschieben.In the embodiment according to 2 becomes the mux 208 to shift its selection with each period of the currently selected phase-shifted signal from the determined currently selected phase-shifted signal φ i to the next-but-one phase-shifted signal φ i + 1 until the counter 252 has reached the value M. Then, in a remaining step, the second memory flip-flop becomes 272 set, and its output 278 controls the mux 208 via its first control input 232 to shift once more from the currently selected phase-shifted signal φ i to the next following phase-shifted signal φ i + 1 .

Somit kann mit dieser Konfiguration ein Fraktionalteiler X + M/N mit M < 2·N erreicht werden. Für größere Werte von M kann die Schrittweite für die Auswahl in dem MUX 208 vergrößert werden, so dass der MUX 208 über dessen zweiten Steuereingang 280 gesteuert werden kann, um nicht nur ein phasenverschobenes Signal zu überspringen, sondern auch in Schritten von L aufeinander folgenden phasenverschobenen Signalen mit jeder Periode des aktuell ausgewählten Signals zu verschieben, wobei L der Ganzzahlanteil des Quotienten M/N ist. In diesem Fall muss ein verbleibender Schritt einen Phasensprung von (M – (N·L))·2π/N = 2π(M/N – L) umfassen.Thus, with this configuration, a fractional divider X + M / N with M <2 * N can be achieved. For larger values of M, the step size for the selection in the MUX 208 be enlarged so that the mux 208 via its second control input 280 can be controlled to not only skip a phase-shifted signal but also to shift in steps of L successive phase-shifted signals with each period of the currently selected signal, where L is the integer part of the quotient M / N. In this case, a remaining step must include a phase jump of (M - (N * L)) * 2π / N = 2π (M / N-L).

Mit diesem Verfahren und der PLL gemäß der Erfindung kann so gut wie jeder nutzbare Fraktionalteiler implementiert werden. Für einige bestimmte Verhältnisse zwischen M und N kann die Schaltung der PLL erheblich vereinfacht werden. Im Folgenden wird eine Reihe von Ausführungsformen für bestimmte Fälle gezeigt.With this method and the PLL according to the invention can be implemented as well as any usable fractional divider. For some certain relationships between M and N, the circuit of the PLL can be considerably simplified become. The following is a set of specific embodiments Cases shown.

3 zeigt eine Ausführungsform einer PLL-Schaltung 300 für einen Fraktionalteiler X + M/N, wobei X ein ganzzahliges Vielfaches von M ist. In 3 werden für bereits beschriebene Komponenten gleiche, um 200 erhöhte Referenzzahlen verwendet. 3 shows an embodiment of a PLL circuit 300 for a fractional divider X + M / N, where X is an integer multiple of M. In 3 are the same for components already described, used by 200 increased reference numbers.

In der PLL-Schaltung 300 besteht der ganzzahlige Teiler 310 aus einer ersten ganzzahligen Teilerstufe 310a und einer zweiten ganzzahligen Teilerstufe 310b. Die erste ganzzahlige Teilerstufe 310a umfasst einen Eingang 340, der mit dem Ausgang 330 des MUX 308 verbunden ist, und einen Ausgang 390 für die Bereitstellung eines Zwischensignals fm, das man durch Teilung des bestimmten, aktuell ausgewählten phasenverschobenen Signals φi durch einen ganzzahligen Teiler M erhält. Die zweite ganzzahlige Teilerstufe 310b umfasst einen Eingang 392, der mit dem Ausgang 390 der ersten ganzzahligen Teilerstufe 310a verbunden ist, und einen Ausgang 342 für die Bereitstellung des geteilten Referenzsignals fref, das man durch Teilung des Zwischensignals fm durch einen ganzzahligen Teiler P = X/M erhält.In the PLL circuit 300 consists of the integer divisor 310 from a first integer divisor 310a and a second integer divisor 310b , The first integer divisor 310a includes an entrance 340 that with the exit 330 of the MUX 308 connected, and an output 390 for the provision of an intermediate signal f m , which is obtained by dividing the determined, currently selected phase-shifted signal φ i by an integer divider M. The second integer divisor 310b includes an entrance 392 that with the exit 390 the first integer divisor 310a connected, and an output 342 for the provision of the divided reference signal f ref obtained by dividing the intermediate signal f m by an integer divider P = X / M.

Der Ausgang 390 der ersten ganzzahligen Teilerstufe 310a ist mit dem Steuereingang 332 des MUX 308 verbunden. Mit dieser Konfiguration wird der MUX 308 durch das Zwischensignal fm gesteuert, um die Auswahl in jeder von aufeinander folgenden Perioden des Zwischensignals fm, ausgehend von dem aktuell ausgewählten phasenverschobenen Signal φi auf das nächste, darauf folgende phasenverschobene Signal φi+1 zu verschieben. In dieser Konfiguration gibt es keinen Bedarf für einen zusätzlichen Zähler oder eine zusätzliche Teilerstufe für die Verschiebungssteuerung. Da der ganzzahlige Teiler 310 in zwei Teilerstufen geteilt ist, und die erste Stufe 310a das Zwischensignal fm bereitstellt, das für die Steuerung des MUX 308 verwendet werden kann, erfüllt die erste Teilerstufe 310a einen doppelten Zweck.The exit 390 the first integer divisor 310a is with the control input 332 of the MUX 308 connected. This configuration becomes the MUX 308 by the intermediate signal f m controlled to the selection in each of successive periods of the intermediate signal f m, starting from the currently selected phase shifted signal i φ φ to the next, subsequent phase-shifted signal i + shift. 1 In this configuration, there is no need for an additional counter or divider for the displacement control. As the integer divider 310 divided into two divisors, and the first stage 310a provides the intermediate signal f m , which is for the control of the MUX 308 can be used satisfies the first divisor stage 310a a dual purpose.

Die Ausführungsform in 4 zeigt eine PLL-Schaltung 400, die für das Erreichen eines Fraktional-n-Teilers von X + M/N konfiguriert ist, wobei N = M ist. In der Schaltung gemäß 4 ist der Ausgang 430 des MUX 408 mit dem Steuereingang 432 des MUX 408 verbunden. Mit dieser Konfiguration wird der MUX 408 gesteuert, um die Auswahl mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals φi auf das nächste, darauf folgende phasenverschobene Signal φi+1 zu verschieben. Diese Ausführungsform weist eine sehr raffinierte und schlanke Konfiguration auf. Die Verschiebungssteuerung ist im Wesentlichen auf eine Verbindung zwischen dem Ausgang 430 und dem Steuereingang 432 des MUX 408 reduziert.The embodiment in 4 shows a PLL circuit 400 which is configured to achieve a fractional-n divisor of X + M / N, where N = M. In the circuit according to 4 is the exit 430 of the MUX 408 with the control input 432 of the MUX 408 connected. This configuration becomes the MUX 408 to control the selection with each period of the particular currently-selected phase-shifted signal φ i to the next following phase-shifted signal φ i + 1 move. This embodiment has a very sophisticated and slim configuration. The shift control is essentially a connection between the output 430 and the control input 432 of the MUX 408 reduced.

Noch eine weitere, sehr unkomplizierte Ausführungsform wird in 5 gezeigt. Die PLL-Schaltung 500 gemäß 5 stellt einen Fraktionalteiler X + M/N bereit, wobei M = 1 ist. In dieser Schaltung ist der Ausgang 542 des ganzzahligen Teilers 510 mit dem Eingang 532 des MUX 508 verbunden. Mit dieser Konfiguration wird der MUX 508 gesteuert, um die Auswahl in jeder von aufeinander folgenden Perioden des geteilten Referenzsignals fref von dem bestimmten, aktuell ausgewählten phasenverschobenen Signal φi einmal auf das nächste, darauf folgende phasenverschobene Signal φi+1 zu verschieben. Somit wird der ganzzahlige Teiler 510 sowohl für die Funktionen der Teilung des ausgewählten phasenverschobenen Signals als auch zur Bereitstellung der Verschiebungssteuerung für den MUX 508 verwendet.Yet another, very straightforward embodiment will be in 5 shown. The PLL circuit 500 according to 5 provides a fractional divider X + M / N, where M = 1. In this circuit is the output 542 of the integer divider 510 with the entrance 532 of the MUX 508 connected. This configuration becomes the MUX 508 in order to shift the selection in each of consecutive periods of the divided reference signal f ref from the determined, currently selected phase-shifted signal φ i once to the next following phase-shifted signal φ i + 1 . Thus, the integer divisor becomes 510 both for the functions of the division of the selected phase-shifted signal and for providing the shift control for the MUX 508 used.

Das Verfahren und die PLL gemäß der Erfindung können nicht nur für die Implementierung einer Fraktionalteilung mit Teilern einer Form X + M/N angewendet werden, sondern auch für Teiler einer Form X – M/N. In diesem Fall wird der MUX gesteuert, um die Auswahl in Richtung „früherer" phasenverschobener Signale zu verschieben, d.h. angefangen von dem bestimmten, aktuell ausgewählten phasenverschobenen Signal φi wird nicht das nächste (oder übernächste) darauf folgende phasenverschobene Signal φi+1 ausgewählt, sondern es wird das vorhergehende phasenverschobene Signal φi-1 ausgewählt. Da X + M/N = ((X + 1) – (N – M))/N ist, kann eine Konfiguration, die den Teiler mit einem negativen Bruchteil implementiert, äußerst nützlich sein, um die Schaltung für einen gewünschten Teiler zu vereinfachen.The method and the PLL according to the invention can be applied not only to the implementation of a fractional division with dividers of a form X + M / N but also to dividers of a form X - M / N. In this case, the MUX is controlled to shift the selection toward "prior" phase shifted signals, ie, starting from the determined, currently selected phase shifted signal φ i , the next (or next but one) following phase shifted signal φ i + 1 is not selected but the preceding phase-shifted signal φ i-1 is selected, since X + M / N = ((X + 1) - (N-M)) / N, a configuration implementing the negative fractional divider can be used , be extremely useful to simplify the circuit for a desired divider.

In einer alternativen Variante der Konfiguration gemäß 5 ist der MUX 508 zum Beispiel konfiguriert, um die Auswahl unter Steuerung durch seinen Steuereingang 532 nicht auf das nächste, darauf folgende phasenverschobene Signal φi+1 zu verschieben, sondern auf das vorhergehende phasenverschobene Signal φi-1. Somit wird die Auswahl in jeder von aufeinander folgenden Perioden des geteilten Referenzsignals fref verschoben, angefangen von dem aktuell ausgewählten phasenverschobenen Signal φi einmal auf das vorhergehende phasenverschobene Signal φi-1. Diese Konfiguration stellt einen Fraktionalteiler von (X + 1) – 1/N bereit, was das Gleiche ist wie X + M/N, wobei M gleich N – 1 ist. Eine solche Konfiguration ist äußerst nützlich, da Fraktionalteiler mit diesen Verhältnissen recht gewöhnlich sind. So ist zum Beispiel ein Teiler von 3 + 3/4 gleich wie ein Teiler von 4 – 1/4, was mit der Konfiguration gemäß 5 äußerst einfach implementiert werden kann.In an alternative variant of the configuration according to 5 is the mux 508 for example, configured to make the selection under control of its control input 532 not to the next, following phase-shifted signal φ i + 1 to move, but to the previous phase-shifted signal φ i-1 . Thus, the selection is shifted in each of consecutive periods of the divided reference signal f ref , starting from the currently selected phase-shifted signal φ i once to the preceding phase-shifted signal φ i-1 . This configuration provides a fractional divisor of (X + 1) -1 / N, which is the same as X + M / N, where M is equal to N-1. Such a configuration is extremely useful since fractional divisors with these ratios are quite common. For example, a divisor of 3 + 3/4 is the same as a divider of 4 - 1/4, which corresponds to the configuration of 5 extremely easy to implement.

Claims (15)

Verfahren zur Teilung einer Frequenz durch einen Fraktionalteiler n, n = X + M/N, wobei X, M und N ganze Zahlen sind, um ein geteiltes Signal (fref) bereitzustellen, wobei das Verfahren die folgenden Schritte umfasst: – die Bereitstellung einer Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn) und mit der zu teilenden Frequenz; – das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn), so dass, beginnend mit einem bestimmten, anfänglich ausgewählten phasenverschobenen Signal (φi), in jeder von aufeinander folgenden Perioden des geteilten Signals (fref) eine Folge von unterschiedlichen phasenverschobenen Signalen nacheinander bis zu einem (M + 1)-ten phasenverschobenen Signal (φi+M+1) ausgewählt wird; und – die Teilung des aktuell ausgewählten phasenverschobenen Signals (φi) durch einen ganzzahligen Teiler X zur Bereitstellung des geteilten Signals (fref).A method of dividing a frequency by a fractional divisor n, n = X + M / N, where X, M and N are integers to provide a split signal (f ref ), the method comprising the steps of: providing a Series of N signals with mutually equidistant phase shift (φ n ) and with the frequency to be divided; Sequentially selecting a particular one of the series of N phase shifted signals (φ n ) such that, beginning with a particular initially selected phase shifted signal (φ i ), one in each of consecutive periods of the divided signal (f ref ) Sequence of different phase-shifted signals is successively selected up to a (M + 1) th phase-shifted signal (φ i + M + 1 ); and - the division of the currently selected phase-shifted signal (φ i ) by an integer divider X to provide the divided signal (f ref ). Verfahren gemäß Anspruch 1, bei dem das sequentielle Auswählen des bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn) so durchgeführt wird, dass M + 1 verschiedene nächste phasenverschobene Signale nacheinander in jeder von aufeinander folgenden Perioden des geteilten Signals (fref) ausgewählt werden.A method according to claim 1, wherein the sequential selection of the particular one of the series of N phase-shifted signals (φ n ) is performed such that M + 1 different next phase-shifted signals are successively received in each of consecutive periods of the divided signal (f ref ). to be selected. Verfahren gemäß Anspruch 2, bei dem M < X ist und bei dem das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn) mit jeder Periode des aktuell ausgewählten Signals (φi) durchgeführt wird.The method of claim 2, wherein M <X, and wherein the sequential selection of a particular one of the series of N phase shifted signals (φ n ) is performed on each period of the currently selected signal (φ i ). Verfahren gemäß Anspruch 2, bei dem die Auswahl so durchgeführt, dass in jeder von aufeinander folgenden Perioden des geteilten Signals (fref) – mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals (φi) N mal das L-t-nächste phasenverschobene Signal (φi+L) ausgewählt wird, wobei L der Ganzzahlanteil des Bruchs M/N ist; – und dann einmal das M – (L·N)-te nächste phasenverschobene Signal (φi+L) ausgewählt wird.Method according to claim 2, wherein the selection is made such that in each of consecutive periods of the divided signal (f ref ) - with each period of the particular currently selected phase-shifted signal (φ i ) N times the Lt-next phase-shifted signal ( φ i + L ), where L is the integer part of the fraction M / N; And then once the M - (L * N) th next phase-shifted signal (φ i + L ) is selected. Verfahren gemäß Anspruch 2, bei dem X ein ganzzahliges Vielfaches von M ist und bei dem an Stelle der Teilung des aktuell ausgewählten phasenverschobenen Signals (φi) durch einen ganzzahligen Teiler X zur Bereitstellung des geteilten Signals (fref); – das aktuell ausgewählte phasenverschobene Signal (φi) durch M geteilt wird, um ein Zwischensignal (fm) bereitzustellen; und – das Zwischensignal (fm) durch einen ganzzahligen Teiler P geteilt wird, wobei P gleich X/M ist, um ein Zwischensignal (fref) bereitzustellen; und – bei dem das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn) mit jeder Periode des Zwischensignals (fm) durchgeführt wird.The method of claim 2, wherein X is an integer multiple of M, and wherein instead of dividing the currently selected phase-shifted signal (φ i ) by an integer divider X to provide the divided signal (f ref ); - the currently selected phase-shifted signal (φ i ) is divided by M to provide an intermediate signal (f m ); and - the intermediate signal (f m ) by an integer Splitter P, where P equals X / M to provide an intermediate signal (f ref ); and - in which the sequential selection of a particular one of the series of N phase-shifted signals (φ n ) is performed with each period of the intermediate signal (f m ). Verfahren gemäß Anspruch 2, bei dem N = M ist und bei dem das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn) mit jeder Periode des aktuell ausgewählten Signals (φi) durchgeführt wird.The method of claim 2, wherein N = M, and wherein the sequential selection of a particular one of the series of N phase shifted signals (φ n ) is performed on each period of the currently selected signal (φ i ). Verfahren gemäß Anspruch 2, bei dem M = 1 ist und bei dem das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn) mit jeder Periode des geteilten Signals (fref) durchgeführt wird.A method according to claim 2, wherein M = 1, and wherein the sequential selection of a particular one of the series of N phase-shifted signals (φ n ) is performed on each period of the divided signal (f ref ). Verfahren zur Teilung einer Frequenz durch einen Fraktionalteiler n, n = X + M/N, wobei X, M und N ganze Zahlen sind und M = N – 1 ist, um ein geteiltes Signal (fref) bereitzustellen, wobei das Verfahren die folgenden Schritte umfasst: – die Bereitstellung einer Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn) und mit der zu teilenden Frequenz; – das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn), so dass in jeder von aufeinander folgenden Perioden des geteilten Signals (fref) M + 1 verschiedene aufeinander folgende phasenverschobene Signale nacheinander in umgekehrter Reihenfolge ausgewählt werden; und – die Teilung des aktuell ausgewählten phasenverschobenen Signals (φ;) durch einen ganzzahligen Teiler X + 1 zur Bereitstellung des geteilten Signals (fref).A method of dividing a frequency by a fractional divisor n, n = X + M / N, where X, M and N are integers and M = N-1 to provide a split signal (f ref ), the method being as follows Steps comprises: - providing a series of N signals with mutually equidistant phase shift (φ n ) and with the frequency to be divided; - sequentially selecting a particular one of the series of N phase shifted signals (φ n ) such that in each of consecutive periods of the divided signal (f ref ) M + 1 different consecutive phase shifted signals are successively selected in reverse order; and - dividing the currently selected phase-shifted signal (φ;) by an integer divider X + 1 to provide the divided signal (f ref ). Fraktional-n-PLL-Schaltung (400), umfassend: – einen Phasenfrequenzdetektor (402), der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal (fin) und einem Referenzsignal (fref) ein Phasendifferenzsignal (diff) bereitstellt; – einen spannungsgesteuerten Oszillator (406), der als Reaktion auf das Phasendifferenzsignal (diff) eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn), mit derselben Frequenz und ein Ausgangssignal (fout) umfassend bereitstellt; – einen Multiplexer (408) für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn), – und einen ganzzahligen Teiler (410), der das aktuell ausgewählte Signal (φi) durch einen ganzzahligen Teiler X teilt, um das Referenzsignal (fref) bereitzustellen; – wobei der Multiplexer (408) durch das aktuell ausgewählte Signal (φi) gesteuert wird, um mit jeder Periode des aktuell ausgewählten Signals (φi) ein nächstes, darauf folgendes phasenverschobenes Signal (φi+1) auszuwählen.Fractional-n PLL circuit ( 400 ), comprising: - a phase frequency detector ( 402 ) providing a phase difference signal (diff) in response to a phase difference between an input signal (f in ) and a reference signal (f ref ); A voltage controlled oscillator ( 406 ) providing, in response to the phase difference signal (diff), a series of N signals having mutually equidistant phase shift (φ n ), the same frequency and an output signal (f out ); A multiplexer ( 408 ) for the sequential selection of a particular signal from the series of N phase-shifted signals (φ n ), - and an integer divisor ( 410 ) dividing the currently selected signal (φ i ) by an integer divider X to provide the reference signal (f ref ); - where the multiplexer ( 408 ) is controlled by the currently selected signal (φ i ) to select a next following phase-shifted signal (φ i + 1 ) with each period of the currently selected signal (φ i ). Fraktional-n-PLL-Schaltung (500), umfassend: – einen Phasenfrequenzdetektor (502), der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal (fin) und einem Referenzsignal (fref) ein Phasendifferenzsignal (diff) bereitstellt; – einen spannungsgesteuerten Oszillator (506), der als Reaktion auf das Phasendifferenzsignal (diff) eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn), mit derselben Frequenz und ein Ausgangssignal (fout) umfassend bereitstellt; – einen Multiplexer (508) für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn), – einen ganzzahligen Teiler (510), der das bestimmte, aktuell ausgewählte phasenverschobene Signal (φi) durch einen ganzzahligen Teiler X teilt, um das Referenzsignal (fref) bereitzustellen; – wobei der Multiplexer (508) durch das Referenzsignal (fref) gesteuert wird, um mit jeder Periode des Referenzsignals (fref) ein nächstes, darauf folgendes phasenverschobenes Signal (φi+1) auszuwählen.Fractional-n PLL circuit ( 500 ), comprising: - a phase frequency detector ( 502 ) providing a phase difference signal (diff) in response to a phase difference between an input signal (f in ) and a reference signal (f ref ); A voltage controlled oscillator ( 506 ) providing, in response to the phase difference signal (diff), a series of N signals having mutually equidistant phase shift (φ n ), the same frequency and an output signal (f out ); A multiplexer ( 508 ) for the sequential selection of a certain signal from the series of N phase-shifted signals (φ n ), - an integer divider ( 510 ) which divides the determined currently selected phase-shifted signal (φ i ) by an integer divider X to provide the reference signal (f ref ); - where the multiplexer ( 508 ) is controlled by the reference signal (f ref ) to select a next following phase-shifted signal (φ i + 1 ) with each period of the reference signal (f ref ). Fraktional-n-PLL-Schaltung (500), umfassend: – einen Phasenfrequenzdetektor (502), der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal (fin) und einem Referenzsignal (fref) ein Phasendifferenzsignal (diff) bereitstellt; – einen spannungsgesteuerten Oszillator (506), der als Reaktion auf das Phasendifferenzsignal (diff) eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn), mit derselben Frequenz und ein Ausgangssignal (fout) umfassend bereitstellt; – einen Multiplexer (508) für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn), – einen ganzzahligen Teiler (510), der das bestimmte, aktuell ausgewählte phasenverschobene Signal (φi) durch einen ganzzahligen Teiler X + 1 teilt, um das Referenzsignal (fref) bereitzustellen; – wobei der Multiplexer (508) durch das Referenzsignal (fref) gesteuert wird, um mit jeder Periode des Referenzsignals (fref) ein unmittelbar vorhergehendes phasenverschobenes Signal (φi+1) auszuwählen.Fractional-n PLL circuit ( 500 ), comprising: - a phase frequency detector ( 502 ) providing a phase difference signal (diff) in response to a phase difference between an input signal (f in ) and a reference signal (f ref ); A voltage controlled oscillator ( 506 ) providing, in response to the phase difference signal (diff), a series of N signals having mutually equidistant phase shift (φ n ), the same frequency and an output signal (f out ); A multiplexer ( 508 ) for the sequential selection of a certain signal from the series of N phase-shifted signals (φ n ), - an integer divider ( 510 ) dividing the determined currently selected phase shifted signal (φ i ) by an integer divider X + 1 to provide the reference signal (f ref ); - where the multiplexer ( 508 ) is controlled by the reference signal (f ref ) to select an immediately preceding phase-shifted signal (φ i + 1 ) with each period of the reference signal (f ref ). Fraktional-n-PLL-Schaltung (300), umfassend: – einen Phasenfrequenzdetektor (302), der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal (fin) und einem Referenzsignal (fref) ein Phasendifferenzsignal (diff) bereitstellt; – einen spannungsgesteuerten Oszillator (306), der als Reaktion auf das Phasendifferenzsignal (diff) eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn), mit derselben Frequenz und ein Ausgangssignal (fout) umfassend bereitstellt; – einen Multiplexer (308) für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn), – einen ganzzahligen Teiler (310), umfassend – eine erste ganzzahlige Teilerstufe (310a), die das aktuell ausgewählte Signal (φi) durch einen ganzzahligen Teiler M teilt, um ein Zwischensignal (fm) bereitzustellen; und – eine zweite ganzzahlige Teilerstufe (310b), die das Zwischensignal (fm) durch einen ganzzahligen Teiler P = X/M teilt, um das Referenzsignal (fref) bereitzustellen; – wobei der Multiplexer (308) durch ein Zwischensignal (fm) von der ersten ganzzahligen Teilerstufe (310a) gesteuert wird, um mit jeder Periode des Zwischensignals (fm) ein nächstes, darauf folgendes phasenverschobenes Signal (φi+1) auszuwählen.Fractional-n PLL circuit ( 300 ), comprising: - a phase frequency detector ( 302 ) providing a phase difference signal (diff) in response to a phase difference between an input signal (f in ) and a reference signal (f ref ); A voltage controlled oscillator ( 306 ) providing, in response to the phase difference signal (diff), a series of N signals having mutually equidistant phase shift (φ n ), the same frequency and an output signal (f out ); A multiplexer ( 308 ) for the sequential off select a specific signal from the series of N phase-shifted signals (φ n ), - an integer divider ( 310 ), comprising - a first integer divisor ( 310a ) dividing the currently selected signal (φ i ) by an integer divider M to provide an intermediate signal (f m ); and a second integer divisor ( 310b ) dividing the intermediate signal (f m ) by an integer divider P = X / M to provide the reference signal (f ref ); - where the multiplexer ( 308 ) by an intermediate signal (f m ) from the first integer divider stage ( 310a ) is controlled to select a next subsequent phase-shifted signal (φ i + 1 ) with each period of the intermediate signal (f m ). Fraktional-n-PLL-Schaltung (100; 200), umfassend: – einen Phasenfrequenzdetektor (102; 202), der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal (fin) und einem Referenzsignal (fref) ein Phasendifferenzsignal (diff) bereitstellt; – einen spannungsgesteuerten Oszillator (106; 206), der als Reaktion auf das Phasendifferenzsignal (diff) eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung (φn), mit derselben Frequenz und ein Ausgangssignal (fout) umfassend bereitstellt; – einen Multiplexer (108; 208) für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen (φn); – einen ganzzahligen Teiler (110; 210), der das bestimmte, ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Referenzsignal bereitzustellen; – eine Verschiebungssteuerung (150; 250), die mit dem ganzzahligen Teiler (110; 210) und mit dem Multiplexer (108; 208) verbunden ist und den Multiplexer (108; 208) als Reaktion auf das geteilte Signal (fref) und das aktuell ausgewählte Signal (φi) steuert; wobei die Verschiebungssteuerung (150; 250) den Multiplexer (108; 208) steuert, um sequentiell ein bestimmtes Signal aus der Reihe von N phasenverschobenen Signalen (φn) so auszuwählen, dass in jeder von aufeinander folgenden Perioden des geteilten Signals (fref), beginnend mit einem bestimmten, anfänglich ausgewählten phasenverschobenen Signal (φi), eine Anzahl von aufeinander folgenden phasenverschobenen Signalen nacheinander bis zu einem (M + 1)-ten phasenverschobenen Signal (φi+m+1) ausgewählt werden.Fractional-n PLL circuit ( 100 ; 200 ), comprising: - a phase frequency detector ( 102 ; 202 ) providing a phase difference signal (diff) in response to a phase difference between an input signal (f in ) and a reference signal (f ref ); A voltage controlled oscillator ( 106 ; 206 ) providing, in response to the phase difference signal (diff), a series of N signals having mutually equidistant phase shift (φ n ), the same frequency and an output signal (f out ); A multiplexer ( 108 ; 208 ) for sequentially selecting a particular one of the series of N phase shifted signals (φ n ); - an integer divider ( 110 ; 210 ) which divides the particular selected phase-shifted signal by an integer divider X to provide the reference signal; A displacement control ( 150 ; 250 ) with the integer divider ( 110 ; 210 ) and with the multiplexer ( 108 ; 208 ) and the multiplexer ( 108 ; 208 ) in response to the divided signal (f ref ) and the currently selected signal (φ i ); the displacement control ( 150 ; 250 ) the multiplexer ( 108 ; 208 ) to sequentially select a particular one of the series of N phase shifted signals (φ n ) such that in each of consecutive periods of the divided signal (f ref ) beginning with a particular initially selected phase shifted signal (φ i ) , a number of successive phase-shifted signals are sequentially selected up to a (M + 1) th phase-shifted signal (φ i + m + 1 ). Fraktional-n-PLL-Schaltung gemäß Anspruch 13, bei dem die Verschiebungssteuerung (150) Folgendes umfasst: – einen Triggereingang (158) für den Empfang des bestimmten, aktuell ausgewählten phasenverschobenen Signals (φi) von dem Multiplexer (108); – einen Rückstelleingang (160, 166) für den Empfang des geteilten Signals (fref) von dem ganzzahligen Teiler (110); – einen Steuerausgang (170), der ein Steuersignal für den Multiplexer bereitstellt; – einen M-Zähler (152), der durch das aktuell ausgewählte Signal (φi) getriggert wird, wobei der M-Zähler (152) die Ausgabe des aktuell ausgewählten Signals (φi) an dem Steuerausgang (170) aktiviert bis der M-Zähler (152) einen Wert M erreicht hat, und der M-Zähler (152) durch das geteilte Signal (fref) von dem ganzzahligen Teiler (110) zurückgestellt wird.Fractional-n PLL circuit according to claim 13, wherein the shift control ( 150 ) Comprises: - a trigger input ( 158 ) for receiving the determined, currently selected phase-shifted signal (φ i ) from the multiplexer ( 108 ); - a reset input ( 160 . 166 ) for receiving the divided signal (f ref ) from the integer divider ( 110 ); A control output ( 170 ) providing a control signal to the multiplexer; An M counter ( 152 ) which is triggered by the currently selected signal (φ i ), the M counter ( 152 ) the output of the currently selected signal (φ i ) at the control output ( 170 ) until the M counter ( 152 ) has reached a value M, and the M counter ( 152 ) by the divided signal (f ref ) from the integer divider ( 110 ) is reset. Fraktional-n-PLL-Schaltung gemäß Anspruch 13, bei dem die Verschiebungssteuerung (250) Folgendes umfasst: – einen Triggereingang (258) für den Empfang des aktuell ausgewählten Signals (φi) von dem Multiplexer (208); – einen Rückstelleingang (260, 266, 276) für den Empfang des geteilten Signals (fref) von dem ganzzahligen Teiler (210); – einen ersten Steuerausgang (270), der ein erstes Steuersignal für den Multiplexer (208) bereitstellt, wobei das erste Steuersignal den Multiplexer (208) steuert, um sequentiell ein übernächstes, darauf folgendes phasenverschobenes Signal (φi+2) auszuwählen; – einen M-Zähler (252), der durch das aktuell ausgewählte Signal (φi) getriggert wird, wobei der M-Zähler (152) die Ausgabe des aktuell ausgewählten Signals (φi) an dem ersten Steuerausgang (270) aktiviert bis der M-Zähler (252) einen Wert M erreicht hat, und der M-Zähler (152) durch das geteilte Signal (fref) von dem ganzzahligen Teiler (210) zurückgestellt wird; – einen zweiten Steuerausgang (278), der ein zweites Steuersignal für den Multiplexer (208) bereitstellt, wenn der M-Zähler (252) einen Wert M erreicht hat, wobei das zweite Steuersignal den Multiplexer (208) so steuert, dass dieser sequentiell ein nächstes, darauf folgendes phasenverschobenes Signal (φi+1) auswählt.Fractional-n PLL circuit according to claim 13, wherein the shift control ( 250 ) Comprises: - a trigger input ( 258 ) for receiving the currently selected signal (φ i ) from the multiplexer ( 208 ); - a reset input ( 260 . 266 . 276 ) for receiving the divided signal (f ref ) from the integer divider ( 210 ); A first control output ( 270 ), which provides a first control signal for the multiplexer ( 208 ), wherein the first control signal is the multiplexer ( 208 ) to sequentially select an over-next, subsequent phase-shifted signal (φ i + 2 ); An M counter ( 252 ) which is triggered by the currently selected signal (φ i ), the M counter ( 152 ) the output of the currently selected signal (φ i ) at the first control output ( 270 ) until the M counter ( 252 ) has reached a value M, and the M counter ( 152 ) by the divided signal (f ref ) from the integer divider ( 210 ) is reset; A second control output ( 278 ), which receives a second control signal for the multiplexer ( 208 ) when the M counter ( 252 ) has reached a value M, wherein the second control signal is the multiplexer ( 208 ) so as to sequentially select a next following phase-shifted signal (φ i + 1 ).
DE102005050828A 2004-12-22 2005-10-24 Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL Expired - Fee Related DE102005050828B4 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE102005050828A DE102005050828B4 (en) 2004-12-22 2005-10-24 Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102004061920.4 2004-12-22
DE102004061920 2004-12-22
DE102005050828A DE102005050828B4 (en) 2004-12-22 2005-10-24 Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL

Publications (2)

Publication Number Publication Date
DE102005050828A1 true DE102005050828A1 (en) 2006-07-13
DE102005050828B4 DE102005050828B4 (en) 2011-08-18

Family

ID=36599525

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102005050828A Expired - Fee Related DE102005050828B4 (en) 2004-12-22 2005-10-24 Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL

Country Status (1)

Country Link
DE (1) DE102005050828B4 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102007042070B3 (en) * 2007-09-05 2009-01-15 Texas Instruments Deutschland Gmbh Spread-spectrum-fractional-phase locked loop circuit for use as frequency generator, has interface circuit combining signals, where single signal is not guided, when stages require phase-step in same clock period and in different directions

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19840241C1 (en) * 1998-09-03 2000-03-23 Siemens Ag Digital PLL (Phase Locked Loop) frequency synthesizer
US6526374B1 (en) * 1999-12-13 2003-02-25 Agere Systems Inc. Fractional PLL employing a phase-selection feedback counter
US6542013B1 (en) * 2002-01-02 2003-04-01 Intel Corporation Fractional divisors for multiple-phase PLL systems
US6642800B2 (en) * 2002-04-04 2003-11-04 Ati Technologies, Inc. Spurious-free fractional-N frequency synthesizer with multi-phase network circuit
DE10257181B3 (en) * 2002-12-06 2004-07-15 Infineon Technologies Ag Phase locked loop with modulator

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102007042070B3 (en) * 2007-09-05 2009-01-15 Texas Instruments Deutschland Gmbh Spread-spectrum-fractional-phase locked loop circuit for use as frequency generator, has interface circuit combining signals, where single signal is not guided, when stages require phase-step in same clock period and in different directions
US7737791B2 (en) 2007-09-05 2010-06-15 Texas Instruments Deutschland Gmbh Spread spectrum clocking in fractional-N PLL

Also Published As

Publication number Publication date
DE102005050828B4 (en) 2011-08-18

Similar Documents

Publication Publication Date Title
EP1145437B1 (en) Digital phase locked loop frequency synthesizer
DE69202531T2 (en) Phase locked loop.
EP1222740B1 (en) Phase-locking loop
DE60031688T2 (en) STABLE PHASE RULE LOOP WITH A SEPARATED POL
DE19753473C2 (en) frequency multiplier
DE69624855T2 (en) Synthesizer with fast frequency switching
DE60008203T2 (en) Phase locked loop with digitally controlled frequency multiplying oscillator
DE102009052053B4 (en) Circuit with polyphase oscillator
DE3232155A1 (en) PHASE DETECTING CIRCUIT
DE1964912C3 (en) Frequency synthesizer
DE2541163A1 (en) PHASE AND / OR FREQUENCY COMPARATOR
EP0044493A1 (en) Frequency/phase locked loop and its use as part of a television or colour-television circuit
DE60202057T2 (en) PHASE RULE LOOP WITH LINEAR PHASE DETECTOR
DE60225426T2 (en) FRACTIONAL N-FREQUENCY SYNTHESIZER WITH FRACTIONAL COMPENSATION PROCESS
DE2515969C3 (en) Multi-channel generator with a frequency synthesis arrangement
DE102005032229B4 (en) quadrature divider
DE69309838T2 (en) Local oscillator and frequency switching method
DE69803625T2 (en) Frequency dividing device consisting of a pre-counter followed by a programmable counter and application in a frequency synthesizer
DE69300291T2 (en) Frequency control loop.
EP0520590A1 (en) Circuit for frequency synthesis
WO2004042928A1 (en) Circuit arrangement for frequency division and phase locked loop with said circuit arrangement
DE3906094C2 (en) Digital phase / frequency detector circuit
DE69002224T2 (en) Microwave synthesizer with a fractional divider.
DE60314384T2 (en) Filter for a phase locked loop
DE60125764T2 (en) LINEAR DIGITAL PHASE DETECTION WITHOUT DEAD AREA

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
R018 Grant decision by examination section/examining division
R020 Patent grant now final

Effective date: 20111119

R082 Change of representative

Representative=s name: ZELLER, ANDREAS, DE

R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee