DE102005050828A1 - Fractional divider for phase locked loop, has counter counting preset number of periods of signal selected by multiplexer to output counter signal, where desired fractional denominator is not provided by averaging counter signal - Google Patents
Fractional divider for phase locked loop, has counter counting preset number of periods of signal selected by multiplexer to output counter signal, where desired fractional denominator is not provided by averaging counter signal Download PDFInfo
- Publication number
- DE102005050828A1 DE102005050828A1 DE102005050828A DE102005050828A DE102005050828A1 DE 102005050828 A1 DE102005050828 A1 DE 102005050828A1 DE 102005050828 A DE102005050828 A DE 102005050828A DE 102005050828 A DE102005050828 A DE 102005050828A DE 102005050828 A1 DE102005050828 A1 DE 102005050828A1
- Authority
- DE
- Germany
- Prior art keywords
- signal
- phase
- shifted
- ref
- multiplexer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012935 Averaging Methods 0.000 title abstract 2
- 238000000034 method Methods 0.000 claims abstract description 30
- 230000010363 phase shift Effects 0.000 claims abstract description 23
- 230000004044 response Effects 0.000 claims description 24
- 230000001960 triggered effect Effects 0.000 claims description 4
- 238000006073 displacement reaction Methods 0.000 claims description 3
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000008571 general function Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
- H03L7/0996—Selecting a signal among the plurality of phase-shifted signals produced by the ring oscillator
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
Die Erfindung bezieht sich auf ein Verfahren zur Teilung einer Frequenz durch einen Fraktionalteiler n = X + M/N, wobei N, M und N ganze Zahlen sind, und auf eine Fraktional-n-PLL-Schaltung.The The invention relates to a method for dividing a frequency by a fractional divisor n = X + M / N, where N, M and N are integers Are numbers, and on a fractional-n PLL circuit.
Fraktional-n-Teiler sind hilfreich bei der Bereitstellung eines nicht ganzzahligen Frequenzverhältnisses. Quarze mit bestimmten Frequenzen werden zum Beispiel in hohen Stückzahlen hergestellt und sind daher problemlos zu niedrigen Kosten verfügbar. Ein Fraktional-n-Teiler ermöglicht die Verwendung dieser billigen Quarze in diversen Anwendungen, die unterschiedliche oder sogar variable Frequenzbasen erfordern.Fractional-n divider are helpful in providing a non-integer frequency ratio. For example, quartz with certain frequencies will be in high volumes manufactured and are therefore easily available at low cost. One Fractional-n divider allows the use of these cheap quartzes in various applications that require different or even variable frequency bases.
Bekannte Implementierungen von Fraktional-n-Teilern verwenden einen ganzzahligen Teiler mit einem schaltbaren Skalierungsfaktor. Das Textbuch „Theorie und Anwendungen des Phase Locked Loops" (Roland Best, VDE Verlag 1993, S. 146 ff.) zeigt eine PLL-Schaltung einschließlich eines solchen Fraktional-n-Teilers. Der Fraktional-n-Teiler mit schaltbarem Skalierungsfaktor kann von einem ersten Teiler 5 auf einen zweiten Teiler 6 geschaltet werden. In einer Gruppe von zehn folgenden Zyklen des Ausgangssignals wird das Eingangssignal sieben Zyklen lang durch fünf geteilt und dann drei Zyklen lang durch sechs, woraus sich ein durchschnittlicher Teiler von 5,3 ergibt. Das Umschalten des Teilers führt jedoch zu einer Phasenverschiebung, die am Ausgang der PLL Jitter verursacht. Zur Unterdrückung dieses Jitters muss die Bandbreite der Schleife begrenzt werden, oder es werden, wie in dem oben genannten Textbuch vorgeschlagen wird, andere komplexe Schaltungen zur Kompensierung des Phasenfehlers in jedem Zyklus benötigt.Known Implementations of fractional-n dividers use an integer Divider with a switchable scaling factor. The textbook "Theory and Applications of the Phase Locked Loops "(Roland Best, VDE Verlag 1993, p. 146 ff.) shows a PLL circuit including such a fractional-n divider. The fractional n divisor with switchable scaling factor can be derived from a first divider 5 are switched to a second divider 6. In a group of ten subsequent cycles of the output signal becomes the input signal divided by five for seven cycles and then three cycles long through six, resulting in an average divisor of 5.3. Switching the divider, however, leads to a phase shift, which causes jitter at the output of the PLL. To suppress this jitter the bandwidth of the loop must be limited, or it will, as suggested in the textbook above, other complex circuits needed to compensate for the phase error in each cycle.
Die Erfindung stellt ein Verfahren zur jitterlosen Fraktionalteilung einer Frequenz bereit.The The invention provides a method for jitterless fractional division a frequency ready.
Die Erfindung stellt ein Verfahren zur Teilung einer Frequenz durch einen Fraktionalteiler n = X + M/N, wobei X, M und N ganze Zahlen sind, bereit, um ein geteiltes Signal bereitzustellen. Das Verfahren umfasst die Bereitstellung einer Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung, die die zu teilende Frequenz aufweisen, und das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen, so dass, beginnend mit einem bestimmten, anfänglich ausgewählten phasenverschobenen Signal, in jeder von aufeinander folgenden Perioden des geteilten Signals eine Folge von unterschiedlichen phasenverschobenen Signalen nacheinander bis zu einem (M + 1)-ten phasenverschobenen Signal ausgewählt wird. Das Verfahren umfasst ferner die Teilung des aktuell ausgewählten phasenverschobenen Signals durch einen ganzzahligen Teiler X zur Bereitstellung des geteilten Signals. Das bedeutet, dass die Auswahl des einen phasenverschobenen Signals dadurch getroffen wird, dass in jeder von aufeinander folgenden Perioden des geteilten Signals die Auswahl durch eine Anzahl von phasenverschobenen Signalen verschoben wird. Mit jedem solchen Verschiebungsschritt wird die Phase des Signals für den ganzzahligen Teiler verschoben, bis eine Phasenverschiebung von M·2 π/N bezogen auf das anfänglich ausgewählte phasenverschobene Signal erreicht wird. Im Gegensatz zu bekannten Verfahren, in denen eine komplette Periode des zu teilenden Signals immer mal wieder fallen gelassen wird, um den Fraktionalteiler zu erreichen, enthält mit dem vorgeschlagenen Verfahren jede Periode des geteilten Signals den Bruchteil der Teilung. Deshalb hat jede Periode des geteilten Signals dieselbe Länge, und es wird in dem geteilten Signal kein Jitter erzeugt.The The invention provides a method of dividing a frequency a fractional divisor n = X + M / N, where X, M and N are integers are ready to provide a split signal. The method comprises the provision of a series of N signals equidistant to each other Phase shift, which have the frequency to be divided, and the sequential selection a particular signal from the series of N phase shifted Signals, so that, starting with a specific, initially selected phase-shifted Signal, in each of consecutive periods of the split Signal a sequence of different phase-shifted signals successively to a (M + 1) th phase-shifted signal selected becomes. The method further includes dividing the currently selected phase-shifted one Signal through an integer divider X to provide the shared signal. This means that the selection of the one out of phase Signal is taken in that in each of successive Periods of the divided signal the selection by a number of phase shifted signals is shifted. With every such shift step becomes the phase of the signal for shifted the integer divider until a phase shift of M · 2 π / N to the initially selected phase-shifted Signal is reached. In contrast to known methods in which a complete period of the signal to be divided over and over again is dropped to reach the fractional divider contains with the proposed methods each period of the divided signal the Fraction of the division. Therefore every period of the divided signal has the same length, and jitter is not generated in the divided signal.
In einer bestimmten Ausführungsform der Erfindung wird das sequentielle Auswählen des bestimmten Signals aus der Reihe von N phasenverschobenen Signalen so durchgeführt, dass M + 1 verschiedene aufeinander folgende phasenverschobene Signale nacheinander in jeder von aufeinander folgenden Perioden des geteilten Signals ausgewählt werden. Das sukzessive Auswählen aufeinander folgender phasenverschobener Signale garantiert, dass in dem Signal für den ganzzahligen Teiler kein Störimpuls auftritt.In a particular embodiment The invention will be the sequential selection of the particular signal from the series of N phase-shifted signals carried out such that M + 1 different consecutive phase-shifted signals successively in each of consecutive periods of the split Signals are selected. The successive selection successive phase-shifted signals guarantees that in the signal for the integer divider no glitch occurs.
In einer anderen Ausführungsform des Verfahrens gemäß der Erfindung wird das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen mit jeder Periode des aktuell ausgewählten phasenverschobenen Signals durchgeführt. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei M < X ist, ohne dass Phasenjitter auftritt.In another embodiment of the method according to the invention becomes the sequential selection a particular signal from the series of N phase shifted Signals with each period of the currently selected phase-shifted signal carried out. With this method, a frequency can be divided by a divisor n = X + M / N, where M <X is without phase jitter occurring.
In einer anderen Ausführungsform des Verfahrens gemäß der Erfindung wird die Auswahl so durchgeführt, dass in jeder von aufeinander folgenden Perioden des geteilten Signals mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals N-mal das L-nächste phasenverschobene Signal ausgewählt wird. L ist der Ganzzahlanteil des Bruchs M/N. Dann wird einmal das (M – (L·N))-nächste phasenverschobene Signal ausgewählt. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei M > X ist, ohne dass Phasenjitter auftritt.In another embodiment of the method according to the invention the selection is made that in each of consecutive periods of the divided signal with each period of the particular currently selected phase-shifted signal N times the L-next Phase-shifted signal selected becomes. L is the integer part of the fraction M / N. Then once will the (M - (L * N)) - next phase shifted Signal selected. With this method, a frequency can be divided by a divisor n = X + M / N, where M> X is without phase jitter occurring.
In einer weiteren Ausführungsform der Erfindung umfasst das Verfahren, dass an Stelle der Teilung des aktuell ausgewählten phasenverschobenen Signals durch einen ganzzahligen Teiler X zur Bereitstellung des geteilten Signals das aktuell ausgewählte phasenverschobene Signal zunächst durch einen ganzzahligen Teiler P geteilt wird, wobei P gleich X/M ist, um ein Zwischensignal bereitzustellen. Das Zwischensignal wird durch einen ganzzahligen Teiler X geteilt, um das geteilte Signal bereitzustellen. Das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen wird mit jeder Periode des Zwischensignals durchgeführt. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei X ein ganzzahliges Vielfaches von M ist, ohne dass Phasenjitter auftritt.In a further embodiment of the invention, the method comprises replacing Tei the currently selected phase-shifted signal is first divided by an integer divider P, where P equals X / M, to provide an intermediate signal. The intermediate signal is divided by an integer divider X to provide the divided signal. The sequential selection of a particular one of the series of N phase shifted signals is performed with each period of the intermediate signal. With this method, a frequency can be divided by a divisor n = X + M / N, where X is an integer multiple of M, without phase jitter occurring.
In einer weiteren Ausführungsform der Erfindung wird das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen mit jeder Periode des einen, aktuell ausgewählten phasenverschobenen Signals durchgeführt. Somit wird die Auswahl mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals auf das nächste, nachfolgende phasenverschobene Signal verschoben. Mit diesem Verfahren kann eine Frequenz durch einen Teiler n = X + M/N geteilt werden, wobei M = X ist, ohne dass Phasenjitter auftritt.In a further embodiment The invention will be the sequential selection of a particular signal from the series of N phase shifted signals with each period one, currently selected phase-shifted signal. Thus, the selection becomes with each period of the particular currently selected phase-shifted signal to the next, subsequent phase-shifted signal shifted. With this procedure a frequency can be divided by a divisor n = X + M / N, where M = X without phase jitter occurring.
Gemäß einer weiteren Ausführungsform der Erfindung wird das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signale mit jeder Periode des geteilten Signals durchgeführt. Hier wird die Auswahl, angefangen von dem aktuell ausgewählten phasenverschobenen Signal, mit jeder Periode des geteilten Signals einmal auf das nächste, nachfolgende phasenverschobene Signal verschoben. Mit diesem Verfahren kann die gewünschte Bruchteilung für einen Teiler n = X + M/N, wobei M=1 ist, unkompliziert erreicht werden.According to one another embodiment The invention will be the sequential selection of a particular signal from the series of N phase shifted signals at each period of the divided signal. Here is the selection, starting from the currently selected phase-shifted Signal, with each period of the divided signal once to the next, subsequent shifted phase shifted signal. With this method, the desired Fraction for a divisor n = X + M / N, where M = 1, can be achieved easily.
Gemäß einer weiteren Ausführungsform der Erfindung wird das aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X + 1 geteilt, um das geteilte Signal bereitzustellen, und das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen wird so durchgeführt, dass M + 1 verschiedene, aufeinander folgende phasenverschobene Signale in jeder von aufeinander folgenden Perioden des geteilten Signals nacheinander in umgekehrter Reihenfolge ausgewählt werden. Das bedeutet, dass die Auswahl, beginnend bei dem aktuell ausgewählten phasenverschobenen Signal, auf das vorhergehende phasenverschobene Signal verschoben wird. Deshalb wird die Phase des Signals für den ganzzahligen Teiler verschoben, um die Periode zu verkürzen. Mit diesem Verfahren kann die gewünschte Bruchteilung für einen Teiler von n = (X + 1) – 1/N, was gleich ist wie X + M/N, wobei M gleich N – 1 ist, unkompliziert erreicht werden.According to one another embodiment of the invention becomes the currently selected phase shifted signal divided by an integer divider X + 1 to the split signal and sequentially selecting a particular signal from the series of N phase-shifted signals is performed so that M + 1 different consecutive out-of-phase signals in each of consecutive periods of the divided signal be selected one after the other in reverse order. It means that the selection, starting with the currently selected phase-shifted signal, is shifted to the previous phase-shifted signal. Therefore, the phase of the signal for the integer divider is shifted, to shorten the period. With this method, the desired fractional division for a Splitter of n = (X + 1) -1 / N, what is equal to X + M / N, where M is equal to N - 1, achieved in a straightforward manner become.
Das Ziel der Erfindung wird auch durch eine Fraktional-n-PLL-Schaltung erreicht, umfassend einen Phasenfrequenzdetektor, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt, und umfassend einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal bereitstellt. Der VCO stellt ferner eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereit. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Referenzsignal bereitzustellen. Der Multiplexer wird durch das bestimmte, aktuell ausgewählte phasenverschobene Signal gesteuert, um mit jeder Periode des bestimmten, aktuell ausgewählten phasenverschobenen Signals ein nächstes, darauf folgendes phasenverschobenes Signal auszuwählen. Die vorgeschlagene PLL-Schaltung stellt ein Ausgangssignal mit einer Frequenz bereit, die für M = X ein (X + M/N)-faches der Frequenz des Eingangssignals darstellt. Indem durch die Reihe von Signalen mit zueinander äquidistanter Phasenverschiebung verschoben wird, wird ein Fraktionalteiler erreicht. Da die Verschiebung für den Bruchteil M/N des Teilers innerhalb jeder Periode des Referenzsignals ausgeführt wird, gibt es keinen Phasensprung in dem Referenzsignal an dem Ausgang des ganzzahligen Teilers. Deshalb „sieht" der Phasenfrequenzdetektor nicht die Verschiebung von Phasen, und das Referenzsignal ist jitterfrei. Somit kann die Bandbreite der PLL-Schaltung erweitert werden, da das Phasendifferenzsignal nicht so eng gefiltert werden muss, wie im Fachgebiet notwendig ist. Folglich ist eine PLL-Schaltung gemäß der Erfindung schnell und kann in Hochgeschwindigkeits- und Hochfrequenzanwendungen verwendet werden.The The aim of the invention is also achieved by a fractional-n PLL circuit achieved, comprising a phase frequency detector in response to a phase difference between an input signal and a Reference signal provides a phase difference signal, and comprising a VCO, which receives an output signal of a frequency in response to provides the phase difference signal. The VCO also provides one Series of N signals with mutually equidistant phase shift and at the same frequency as the output signal. The PLL circuit further comprises a multiplexer for sequentially selecting one certain signal from the series of N phase shifted signals and an integer divider that contains the particular currently selected phase shifted signal divided by an integer divider X to provide the reference signal. The multiplexer is driven by the particular currently selected phase-shifted one Signal controlled to coincide with each period of the particular, currently selected phase-shifted Signal next, to select the following phase-shifted signal. The proposed PLL circuit provides an output signal with a Ready for the frequency M = X represents (X + M / N) times the frequency of the input signal. By being equidistant through the series of signals Phase shift is shifted, a fractional divider is achieved. Because the shift for the fraction M / N of the divider within each period of the reference signal accomplished If there is no phase shift in the reference signal at the output of the integer divider. Therefore, the phase frequency detector does not "see" the Phase shift, and the reference signal is jitter free. Thus, the bandwidth of the PLL circuit can be extended because the phase difference signal does not have to be filtered as closely as is necessary in the field. Consequently, a PLL circuit according to the invention fast and can be used in high speed and high frequency applications be used.
In einer bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Signal bereitzustellen. Der Multiplexer wird durch das Referenzsignal gesteuert, um die Auswahl mit jeder Periode des Referenzsignals auf das nächste, darauf folgende phasenverschobene Signal zu verschieben. Diese PLL-Schaltung stellt ein jitterloses Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Eingangsfrequenz, wobei M = 1 ist, darstellt.In a particular embodiment, a fractional-n PLL circuit is proposed that includes a phase frequency detector that provides a phase difference signal in response to a phase difference between an input signal and a reference signal. The PLL further includes a VCO providing an output of frequency in response to the phase difference signal and a series of N equidistant phase shift signals at the same frequency as the output signal. The PLL circuit further comprises a multiplexer for sequentially selecting a particular one of the series of N phase shifted signals and ei an integer divider that divides the particular currently selected phase shifted signal by an integer divider X to provide the signal. The multiplexer is controlled by the reference signal to shift the selection with each period of the reference signal to the next following phase-shifted signal. This PLL circuit provides a jitterless output signal having a frequency that is one (X + M / N) times the input frequency, where M = 1.
In einer weiteren bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X + 1 teilt, um das Referenzsignal bereitzustellen. Der Multiplexer wird durch das Referenzsignal von dem ganzzahligen Teiler gesteuert, um mit jeder Periode des Referenzsignals ein vorhergehendes, fortlaufendes phasenverschobenes Signal auszuwählen. Diese PLL-Schaltung stellt ein jitterloses Ausgangssignal mit einer Frequenz bereit, die ein ((X + 1) – 1/N)-faches der Eingangsfrequenz darstellt. Diese Konfiguration stellt eine vereinfachte Implementierung eines Teilers n = X + M/N bereit, wenn M = N – 1, da der Teiler n auch in der Form (X + 1) – 1/N dargestellt werden kann, was gleich ist wie X + M/N.In another specific embodiment becomes a fractional-n PLL circuit proposed, which comprises a phase frequency detector, as Response to a phase difference between an input signal and providing a phase difference signal to a reference signal. The PLL further includes a VCO which is an output of a frequency in response to the phase difference signal and a series of N Signals equidistant to each other Phase shift and at the same frequency as the output signal provides. The PLL circuit further includes a multiplexer for the sequential selection a particular signal from the series of N phase shifted Signals and an integer divider, the specific, current selected phase-shifted signal is divided by an integer divider X + 1, to provide the reference signal. The multiplexer is going through the reference signal from the integer divider controlled to each period of the reference signal a previous, continuous phase-shifted signal. This PLL circuit provides a jitterless output with a Frequency ready, one ((X + 1) - 1 / N) times the input frequency represents. This configuration provides a simplified implementation of a divisor n = X + M / N ready, if M = N - 1, since the divisor n is also in of the form (X + 1) - 1 / N can be represented, which is the same as X + M / N.
In einer weiteren bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen. Des Weiteren wird ein ganzzahliger Teiler mit einer ersten ganzzahligen Teilerstufe, die das ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler M teilt, um ein Zwischensignal bereitzustellen, und einer zweiten ganzzahligen Teilerstufe bereitgestellt, die das Zwischensignal durch einen ganzzahligen Teiler P = N/M teilt, um das Referenzsignal bereitzustellen. Der Multiplexer wird durch das Zwischensignal von dem ersten ganzzahligen Teiler gesteuert, um die Auswahl mit jeder Periode des Zwischensignals auf das nächste nachfolgende phasenverschobene Signal zu verschieben. Diese vorgeschlagene PLL-Schaltung stellt ein Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Frequenz des Eingangssignals darstellt, wobei N ein ganzzahliges Vielfaches von M ist.In another specific embodiment becomes a fractional-n PLL circuit proposed, which comprises a phase frequency detector, as Response to a phase difference between an input signal and providing a phase difference signal to a reference signal. The PLL further includes a VCO which is an output of a frequency in response to the phase difference signal and a series of N Signals equidistant to each other Phase shift and at the same frequency as the output signal provides. The PLL circuit further includes a multiplexer for the sequential selection a particular signal from the series of N phase shifted Signals. Furthermore, an integer divider with a first integer divider stage, which is the selected phase-shifted signal divided by an integer divisor M to provide an intermediate signal, and a second integer divisor stage that provides the Intermediate signal through an integer divider P = N / M divides to to provide the reference signal. The multiplexer is by the Intermediate signal controlled by the first integer divider to the selection with each period of the intermediate signal to the next following phase shifted signal to move. This proposed PLL circuit presents provides an output signal with a frequency that is one (X + M / N) -fold represents the frequency of the input signal, where N is an integer Multiple of M is.
In einer weiteren bestimmten Ausführungsform wird eine Fraktional-n-PLL-Schaltung vorgeschlagen, die einen Phasenfrequenzdetektor umfasst, der als Reaktion auf eine Phasendifferenz zwischen einem Eingangssignal und einem Referenzsignal ein Phasendifferenzsignal bereitstellt. Die PLL umfasst ferner einen VCO, der ein Ausgangssignal einer Frequenz als Reaktion auf das Phasendifferenzsignal und eine Reihe von N Signalen mit zueinander äquidistanter Phasenverschiebung und mit derselben Frequenz wie das Ausgangssignal bereitstellt. Die PLL-Schaltung umfasst ferner einen Multiplexer für das sequentielle Auswählen eines bestimmten Signals aus der Reihe von N phasenverschobenen Signalen und einen ganzzahligen Teiler, der das bestimmte, aktuell ausgewählte phasenverschobene Signal durch einen ganzzahligen Teiler X teilt, um das Referenzsignal bereitzustellen. Die PLL-Schaltung umfasst ferner eine Verschiebungssteuerung, die mit dem ganzzahligen Teiler und dem Multiplexer verbunden ist. Die Verschiebungssteuerung steuert den Multiplexer als Reaktion auf das geteilte Signal und auf das aktuell ausgewählte phasenverschobene Signal, um sequentiell ein bestimmtes Signal aus der Reihe von N phasenverschobenen Signalen so auszuwählen, dass in jeder von aufeinander folgenden Perioden des geteilten Signals, beginnend mit einem bestimmten, anfänglich ausgewählten phasenverschobenen Signal, eine Anzahl von aufeinander folgenden phasenverschobenen Signalen nacheinander bis zu einem (M + 1)-nächsten phasenverschobenen Signal ausgewählt wird. Mit einer solchen Konfiguration kann jeder sinnvolle Fraktionalteiler in der Form von n = X + M/N implementiert werden. Die Verschiebungssteuerung garantiert, dass jede Periode des geteilten Signals den Bruchteil der Teilung enthält. Deshalb hat jede Periode des geteilten Signals dieselbe Länge, und es wird kein Jitter in dem geteilten Signal erzeugt.In another specific embodiment becomes a fractional-n PLL circuit proposed, which comprises a phase frequency detector, as Response to a phase difference between an input signal and providing a phase difference signal to a reference signal. The PLL further includes a VCO which is an output of a frequency in response to the phase difference signal and a series of N Signals equidistant to each other Phase shift and at the same frequency as the output signal provides. The PLL circuit further comprises a multiplexer for the sequential Choose a particular signal from the series of N phase shifted Signals and an integer divider, the specific, current selected phase-shifted signal is divided by an integer divisor X, to provide the reference signal. The PLL circuit includes Furthermore, a shift control, with the integer divider and the multiplexer is connected. The shift control controls the multiplexer in response to the divided signal and to the currently selected phase-shifted signal to sequentially select a particular signal to select the series of N phase shifted signals such that in each of consecutive periods of the divided signal, starting with a particular, initially selected phase-shifted Signal, a number of consecutive phase-shifted Signals in succession up to a (M + 1) -nearest phase-shifted signal selected becomes. With such a configuration, every meaningful fractional divider can be implemented in the form of n = X + M / N. The shift control ensures that each period of the split signal is the fraction of the Division contains. Therefore, each period of the divided signal has the same length, and no jitter is generated in the divided signal.
In einer weiter entwickelten Ausführungsform der Erfindung umfasst die Verschiebungssteuerung einen Triggereingang für den Empfang des bestimmten, aktuell ausgewählten phasenverschobenen Signals von dem Multiplexer, einen Rückstelleingang für den Empfang des geteilten Signals von dem ganzzahligen Teiler und einen Steuerausgang, der ein Steuersignal für den Multiplexer bereitstellt. Die Verschiebungssteuerung umfasst ferner einen M-Zähler, der durch das bestimmte, aktuell ausgewählte phasenverschobene Signal getriggert wird. Der M-Zähler aktiviert die Ausgabe des bestimmten, aktuell ausgewählten phasenverschobenen Signals an dem Steuerausgang bis der M-Zähler einen Wert M erreicht hat und durch das geteilte Signal von dem ganzzahligen Teiler zurückgestellt wird. Die Grundidee dieser Konfiguration besteht darin, die Phase des an dem Eingang des ganzzahligen Teilers empfangenen Signals in Schritten zu verschieben, die größer sind als die Phasenverschiebung zwischen zwei aufeinander folgenden phasenverschobenen Signalen. Somit wird die Phase des an dem Eingang des ganzzahligen Teilers empfangenen Signals um M·2 π/N verschoben, obwohl in dem bestimmten, aktuell ausgewählten phasenverschobenen Signal, das für die Steuerung des Multiplexers verwendet wird, lediglich X Perioden innerhalb einer Periode des Referenzsignals verfügbar sind. Diese PLL-Schaltung stellt ein jitterloses Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Frequenz des Eingangssignals beträgt, wobei X < M ist.In a more advanced embodiment of the invention, the shift control comprises a trigger input for receiving the particular currently selected phase-shifted signal from the multiplexer, a reset input for receiving the divided signal from the integer divider, and a control output provides a control signal to the multiplexer. The shift control further includes an M counter triggered by the determined currently selected phase shifted signal. The M counter activates the output of the particular currently selected phase shifted signal at the control output until the M counter has reached a value M and is reset by the divided signal from the integer divider. The basic idea of this configuration is to shift the phase of the signal received at the input of the integer divider in steps that are greater than the phase shift between two consecutive phase-shifted signals. Thus, the phase of the signal received at the input of the integer divider is shifted by M * 2π / N, although in the particular currently selected phase-shifted signal used for the control of the multiplexer, only X periods become available within a period of the reference signal are. This PLL circuit provides a jitterless output signal having a frequency that is one (X + M / N) times the frequency of the input signal, where X <M.
In einer weiteren weiter entwickelten Ausführungsform umfasst die Verschiebungssteuerung einen Triggereingang für den Empfang des bestimmten, aktuell ausgewählten phasenverschobenen Signals von dem Multiplexer, einen Rückstelleingang, der das geteilte Signal von dem ganzzahligen Teiler empfängt, und einen ersten Steuerausgang, der ein erstes Steuersignal für den Multiplexer bereitstellt. Die Verschiebungssteuerung umfasst ferner einen M-Zähler, der durch das bestimmte, aktuell ausgewählte phasenverschobene Signal getriggert wird. Der M-Zähler aktiviert die Ausgabe des bestimmten, aktuell ausgewählten phasenverschobenen Signals an dem ersten Steuerausgang bis der M-Zähler einen Wert M erreicht hat und durch das geteilte Signal von dem ganzzahligen Teiler zurückgestellt wird. Die Verschiebungssteuerung umfasst einen zweiten Steuerausgang, der ein zweites Steuersignal für den Multiplexer bereitstellt, wenn der M-Zähler den Wert M erreicht hat. Das erste Steuersignal steuert den Multiplexer so, dass dieser ein übernächstes aufeinander folgendes phasenverschobenes Signal auswählt, und das zweite Steuersignal steuert den Multiplexer so, dass dieser ein nächstes aufeinander folgendes phasenverschobenes Signal auswählt. Deshalb stellt diese PLL-Schaltung ein Ausgangssignal mit einer Frequenz bereit, die ein (X + M/N)-faches der Frequenz des Eingangssignals beträgt, wobei X > M ist.In Another more developed embodiment includes the shift control a trigger input for receiving the particular currently selected phase-shifted signal from the multiplexer, a reset input, the receives the divided signal from the integer divider, and a first control output, which is a first control signal for the multiplexer provides. The shift control further comprises an M counter which through the particular currently selected phase-shifted signal is triggered. The M counter enables the output of the particular, currently selected phase-shifted Signal at the first control output until the M counter reaches a value M. and reset by the divided signal from the integer divider becomes. The shift control comprises a second control output, the second control signal for provides the multiplexer when the M counter has reached the value M. The first control signal controls the multiplexer to be one next over the other phase-shifted signal selects, and the second control signal controls the multiplexer so that it a next one successive phase-shifted signal is selected. Therefore This PLL circuit provides an output signal with a frequency ready one (X + M / N) times the frequency of the input signal is, where X> M.
Weitere Vorteile und Merkmale der Erfindung ergeben sich aus der folgenden Beschreibung von bevorzugten Ausführungsformen unter Bezugnahme auf die beigefügten Zeichnungen. Es zeigen:Further Advantages and features of the invention will become apparent from the following Description of preferred embodiments with reference to the attached Drawings. Show it:
Die
in der in einem Blockdiagramm in
Der
PFD
Das
Schleifenfilter
Der
VCO
Der
MUX
Der
ganzzahlige Teiler
Die
PLL-Schaltung
Es sei bemerkt dass die Schaltung des PLL in den Figuren lediglich schematisch gezeigt wird, um das Verfahren und den grundsätzlichen Aufbau einer PLL gemäß der Erfindung darzustellen. Typischerweise kann die implementierte Schaltung so aufgebaut sein, dass sie zum Beispiel mit differentiellen Signalen arbeitet.It be noted that the circuit of the PLL in the figures only is shown schematically to the method and the fundamental Structure of a PLL according to the invention display. Typically, the implemented circuit can do so be constructed, for example, with differential signals is working.
Die allgemeine Funktion einer PLL-Schaltung ist im Fachgebiet bekannt. Deshalb konzentriert sich die folgende Beschreibung auf die Einzelheiten, die die Bruchteilung in dem Rückkopplungspfad betreffen.The general function of a PLL circuit is known in the art. Therefore, the following description focuses on the details that the fractional split in the feedback path affect.
Der
MUX
Der
MUX
Das
ausgewählte
phasenverschobene Signal φi triggert auch den Zähler
Dieser
Zustand ändert
sich nicht, bis der Zähler
Folglich
hat der MUX
Gemäß einer
weiter entwickelten Ausführungsform
der Erfindung gestattet eine PLL-Schaltung, die in
In
Die
Verschiebungssteuerung
Der
zweite Steuereingang
In
der Ausführungsform
gemäß
Somit
kann mit dieser Konfiguration ein Fraktionalteiler X + M/N mit M < 2·N erreicht
werden. Für größere Werte
von M kann die Schrittweite für
die Auswahl in dem MUX
Mit diesem Verfahren und der PLL gemäß der Erfindung kann so gut wie jeder nutzbare Fraktionalteiler implementiert werden. Für einige bestimmte Verhältnisse zwischen M und N kann die Schaltung der PLL erheblich vereinfacht werden. Im Folgenden wird eine Reihe von Ausführungsformen für bestimmte Fälle gezeigt.With this method and the PLL according to the invention can be implemented as well as any usable fractional divider. For some certain relationships between M and N, the circuit of the PLL can be considerably simplified become. The following is a set of specific embodiments Cases shown.
In
der PLL-Schaltung
Der
Ausgang
Die
Ausführungsform
in
Noch
eine weitere, sehr unkomplizierte Ausführungsform wird in
Das Verfahren und die PLL gemäß der Erfindung können nicht nur für die Implementierung einer Fraktionalteilung mit Teilern einer Form X + M/N angewendet werden, sondern auch für Teiler einer Form X – M/N. In diesem Fall wird der MUX gesteuert, um die Auswahl in Richtung „früherer" phasenverschobener Signale zu verschieben, d.h. angefangen von dem bestimmten, aktuell ausgewählten phasenverschobenen Signal φi wird nicht das nächste (oder übernächste) darauf folgende phasenverschobene Signal φi+1 ausgewählt, sondern es wird das vorhergehende phasenverschobene Signal φi-1 ausgewählt. Da X + M/N = ((X + 1) – (N – M))/N ist, kann eine Konfiguration, die den Teiler mit einem negativen Bruchteil implementiert, äußerst nützlich sein, um die Schaltung für einen gewünschten Teiler zu vereinfachen.The method and the PLL according to the invention can be applied not only to the implementation of a fractional division with dividers of a form X + M / N but also to dividers of a form X - M / N. In this case, the MUX is controlled to shift the selection toward "prior" phase shifted signals, ie, starting from the determined, currently selected phase shifted signal φ i , the next (or next but one) following phase shifted signal φ i + 1 is not selected but the preceding phase-shifted signal φ i-1 is selected, since X + M / N = ((X + 1) - (N-M)) / N, a configuration implementing the negative fractional divider can be used , be extremely useful to simplify the circuit for a desired divider.
In
einer alternativen Variante der Konfiguration gemäß
Claims (15)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE102005050828A DE102005050828B4 (en) | 2004-12-22 | 2005-10-24 | Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE102004061920.4 | 2004-12-22 | ||
| DE102004061920 | 2004-12-22 | ||
| DE102005050828A DE102005050828B4 (en) | 2004-12-22 | 2005-10-24 | Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE102005050828A1 true DE102005050828A1 (en) | 2006-07-13 |
| DE102005050828B4 DE102005050828B4 (en) | 2011-08-18 |
Family
ID=36599525
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE102005050828A Expired - Fee Related DE102005050828B4 (en) | 2004-12-22 | 2005-10-24 | Method and apparatus for dividing a frequency by a fractional divider and fractional-n PLL |
Country Status (1)
| Country | Link |
|---|---|
| DE (1) | DE102005050828B4 (en) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102007042070B3 (en) * | 2007-09-05 | 2009-01-15 | Texas Instruments Deutschland Gmbh | Spread-spectrum-fractional-phase locked loop circuit for use as frequency generator, has interface circuit combining signals, where single signal is not guided, when stages require phase-step in same clock period and in different directions |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19840241C1 (en) * | 1998-09-03 | 2000-03-23 | Siemens Ag | Digital PLL (Phase Locked Loop) frequency synthesizer |
| US6526374B1 (en) * | 1999-12-13 | 2003-02-25 | Agere Systems Inc. | Fractional PLL employing a phase-selection feedback counter |
| US6542013B1 (en) * | 2002-01-02 | 2003-04-01 | Intel Corporation | Fractional divisors for multiple-phase PLL systems |
| US6642800B2 (en) * | 2002-04-04 | 2003-11-04 | Ati Technologies, Inc. | Spurious-free fractional-N frequency synthesizer with multi-phase network circuit |
| DE10257181B3 (en) * | 2002-12-06 | 2004-07-15 | Infineon Technologies Ag | Phase locked loop with modulator |
-
2005
- 2005-10-24 DE DE102005050828A patent/DE102005050828B4/en not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102007042070B3 (en) * | 2007-09-05 | 2009-01-15 | Texas Instruments Deutschland Gmbh | Spread-spectrum-fractional-phase locked loop circuit for use as frequency generator, has interface circuit combining signals, where single signal is not guided, when stages require phase-step in same clock period and in different directions |
| US7737791B2 (en) | 2007-09-05 | 2010-06-15 | Texas Instruments Deutschland Gmbh | Spread spectrum clocking in fractional-N PLL |
Also Published As
| Publication number | Publication date |
|---|---|
| DE102005050828B4 (en) | 2011-08-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP1145437B1 (en) | Digital phase locked loop frequency synthesizer | |
| DE69202531T2 (en) | Phase locked loop. | |
| EP1222740B1 (en) | Phase-locking loop | |
| DE60031688T2 (en) | STABLE PHASE RULE LOOP WITH A SEPARATED POL | |
| DE19753473C2 (en) | frequency multiplier | |
| DE69624855T2 (en) | Synthesizer with fast frequency switching | |
| DE60008203T2 (en) | Phase locked loop with digitally controlled frequency multiplying oscillator | |
| DE102009052053B4 (en) | Circuit with polyphase oscillator | |
| DE3232155A1 (en) | PHASE DETECTING CIRCUIT | |
| DE1964912C3 (en) | Frequency synthesizer | |
| DE2541163A1 (en) | PHASE AND / OR FREQUENCY COMPARATOR | |
| EP0044493A1 (en) | Frequency/phase locked loop and its use as part of a television or colour-television circuit | |
| DE60202057T2 (en) | PHASE RULE LOOP WITH LINEAR PHASE DETECTOR | |
| DE60225426T2 (en) | FRACTIONAL N-FREQUENCY SYNTHESIZER WITH FRACTIONAL COMPENSATION PROCESS | |
| DE2515969C3 (en) | Multi-channel generator with a frequency synthesis arrangement | |
| DE102005032229B4 (en) | quadrature divider | |
| DE69309838T2 (en) | Local oscillator and frequency switching method | |
| DE69803625T2 (en) | Frequency dividing device consisting of a pre-counter followed by a programmable counter and application in a frequency synthesizer | |
| DE69300291T2 (en) | Frequency control loop. | |
| EP0520590A1 (en) | Circuit for frequency synthesis | |
| WO2004042928A1 (en) | Circuit arrangement for frequency division and phase locked loop with said circuit arrangement | |
| DE3906094C2 (en) | Digital phase / frequency detector circuit | |
| DE69002224T2 (en) | Microwave synthesizer with a fractional divider. | |
| DE60314384T2 (en) | Filter for a phase locked loop | |
| DE60125764T2 (en) | LINEAR DIGITAL PHASE DETECTION WITHOUT DEAD AREA |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OP8 | Request for examination as to paragraph 44 patent law | ||
| R018 | Grant decision by examination section/examining division | ||
| R020 | Patent grant now final |
Effective date: 20111119 |
|
| R082 | Change of representative |
Representative=s name: ZELLER, ANDREAS, DE |
|
| R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |