[go: up one dir, main page]

DE10731T1 - Method and device for quaternary modulation of the digital type (PSK) - Google Patents

Method and device for quaternary modulation of the digital type (PSK)

Info

Publication number
DE10731T1
DE10731T1 DE1979104126 DE79104126T DE10731T1 DE 10731 T1 DE10731 T1 DE 10731T1 DE 1979104126 DE1979104126 DE 1979104126 DE 79104126 T DE79104126 T DE 79104126T DE 10731 T1 DE10731 T1 DE 10731T1
Authority
DE
Germany
Prior art keywords
component
delay cell
amplitude
level
binary signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE1979104126
Other languages
German (de)
Inventor
Pietro Turin Porzio Giusto (Italien)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telecom Italia SpA
Original Assignee
CSELT Centro Studi e Laboratori Telecomunicazioni SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSELT Centro Studi e Laboratori Telecomunicazioni SpA filed Critical CSELT Centro Studi e Laboratori Telecomunicazioni SpA
Publication of DE10731T1 publication Critical patent/DE10731T1/en
Pending legal-status Critical Current

Links

Claims (5)

1. Verfahren zur quaternären Modulation digitaler Art (PSK), bei dem man das zu sendende Signal in einen ersten und einen zweiten binären Signalzug aufteilt, die gegeneinander zeitlich um eine halbe Symbolperiode phasenverschoben sind; wobei eine erste Komponente des Trägers, die man in Abhängigkeit von den Symbolen des ersten binären Signalzugs phasenmoduliert, während einer einzelnen Symbolperiode einen von zwei entgegengesetzten Phasenzuständen annehmen und aufrechterhalten kann und eine zweite Komponente des Trägers, die man in Abhängigkeit von den Symbolen des zweiten binären Signalzugs phasenmoduliert, ebenfalls während einer einzigen Symbolperiode einen von zwei entgegengesetzten Phasenzuständen, die stets in Quadratur zu denen der ersten Phasenkomponente sind, annehmen und aufrechterhalten kann und man zum Erhalten des quaternären Signals die erste und die zweite Trägerkomponente miteinander1. Method for quaternary modulation of the digital type (PSK), in which the signal to be transmitted is divided into a first and a second divides binary signal train which are mutually phase-shifted by half a symbol period; being a first component of the carrier, which is phase modulated as a function of the symbols of the first binary signal train, while a single symbol period can assume and maintain one of two opposite phase states and a second component of the carrier which is phase modulated as a function of the symbols of the second binary signal train, also during a single symbol period one of two opposite phase states, which are always in quadrature to those of the first phase component are, can be assumed and maintained and one to obtain the quaternary Signal the first and the second carrier component to each other 030559/001 **■ 030559/001 ** ■ ■{ addiert, dadurch gekennzeichnet, daß man die erste Komponente ■ { added, characterized in that the first component in Abhängigkeit von der Folge der Symbole des zweiten binären Signalzugs amplitudenmoduliert und die zweite Komponente in Abhängigkeit von der Folge der Symbole des ersten binären Signalzugs amplitudenmoduliert.depending on the sequence of symbols of the second binary Signal train amplitude-modulated and the second component as a function of the sequence of symbols of the first binary signal train amplitude modulated. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß man die Phasen- und die Amplitudenmodulation Jeder Komponente, also der ersten Komponente und der zweiten Komponente, des quaternären Trägers in Übereinstimmung mit den Symbolperioden des ersten und des zweiten binären Signalzugs gleichzeitig durchführt. 2. The method according to claim 1, characterized in that the Phase and amplitude modulation of each component, i.e. the first component and the second component, the quaternary Carrier in accordance with the symbol periods of the first and second binary waveforms simultaneously. 3. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß man die Amplitudenmodulation jeder Komponente, also der ersten Komponente und der zweiten Komponente, des quaternären Trägers un-3. The method according to claim 1, characterized in that the amplitude modulation of each component, so the first component and the second component, the quaternary carrier un- , abhängig und getrennt von der Bewirkung der Phasenmodulation , dependent and separate from the effect of the phase modulation Jeder dieser Komponenten durchführt.Each of these components performs. 4. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß man für die an der ersten Komponente durchgeführte Amplitudenmodulation einen ersten (LLl) und einen zweiten (LL2) Amplitudenpegel vorsieht, von denen man den ersten Amplitudenpegel (LLl) dem Auftreten einer booleschen Pegeländerung zwischen einem Symbol und dem nächsten des zweiten binären Signalzugs zuordnet und den zweiten Amplitudenpegel (LL2) dem Andauern des booleschen Pegels von einem Symbol zum nächsten des zweiten binären Signalzugs zuordnet.4. The method according to claim 1, characterized in that for the amplitude modulation performed on the first component has a first (LLl) and a second (LL2) amplitude level provides, of which the first amplitude level (LLl) the occurrence of a Boolean level change between a Symbol and the next of the second binary signal train and the second amplitude level (LL2) to the duration of the Boolean level from one symbol to the next of the second binary signal train. 5. Verfahren nadh Anspruch 1, dadurch gekennzeichnet, daß man für die an der zweiten Komponente durchgeführte Amplitudenmodulation einen ersten (LLl) und einen zweiten (LL2) Amplitudenpegel vorsieht, von denen man den ersten Amplitudenpegel (LLl) dem Auftreten einer booleschen Pegeländerung zwischen einem Symbol und dem nächsten des ersten binären Signalzugs zuord-5. The method nadh claim 1, characterized in that for the amplitude modulation performed on the second component has a first (LLl) and a second (LL2) amplitude level provides, of which the first amplitude level (LLl) the occurrence of a Boolean level change between a Symbol and the next one of the first binary signal train. ' net und den zweiten Amplitudenpegel (LL2) dem Andauern des' net and the second amplitude level (LL2) the duration of the 030 559/00 14030 559/00 14 booleschen Pegels von einem Symbol zum nächsten des ersten ) Boolean level from one symbol to the next of the first ) binären Signalzugs zuordnet. ( assigned to a binary signal train. ( Vorrichtung zur Durchführung des Verfahrens nach den Ansprüchen 1, 2, JJ und 5» dadurch gekennzeichnet, daß die folgenden Einrichtungen zur Durchführung der gleichzeitigen Amplituden- und Phasenmodulationen an der ersten und an der zweiten Komponente dienen:Device for carrying out the method according to claims 1, 2, JJ and 5 »characterized in that the following Means for performing the simultaneous amplitude and phase modulations on the first and on the second component serve: - eine erste Verzögerungszelle (Dl), die den ersten Binärsignalzug um eine Symbolperiode (T) verzögert;- A first delay cell (Dl), which the first binary signal train delayed by one symbol period (T); - eine zweite Verzögerungszelle (D2), die den zweiten Binärsignalzug um eine Symbolperiode (T) verzögert;- a second delay cell (D2) which contains the second binary signal train delayed by one symbol period (T); - eine erste Verknüpfungsschaltung (E2) in Form eines Exklusiv-ODER-Glieds und eine dritte Verzögerungszelle (D4), die in Kaskade an die zweite Verzögerungszelle (D2) angeschlos- * sen sind und mit ihr so zusammenwirken, daß ausgangsseitig von der dritten Verzögerungszelle (D1J) ein Signal (Z) auf- i tritt, dessen boolescher Wert den Änderungen oder dem Andauern des booleschen Pegels im zweiten Binärsignalzug zugeordnet ist;- A first logic circuit (E2) in the form of an exclusive-OR element and a third delay cell (D4), which are connected in cascade to the second delay cell (D2) and interact with it in such a way that the output of the third delay cell (D 1 J) a signal (Z) i up occurs, the boolean value associated with the changes or the persistence of the Boolean level in the second Binärsignalzug; - ein erster Pegelgenerator (Gl), der eingangsseitig den von der ersten Verzögerungszelle (Dl) verzögerten Binärsignalzug und das ausgangsseitig von der dritten Verzögerungszelle (D4) auftretende Signal (Z) empfängt und an seinem Ausgang ein vierpegeliges Signal (+^ Ll, _+ L2) erzeugt, das einen auf die erste Komponente bezogenen Amplitudenmodulator (MP) treibt;- A first level generator (Gl), the input side of the delayed by the first delay cell (Dl) binary signal train and the signal (Z) occurring on the output side of the third delay cell (D4) receives and at his Output generates a four-level signal (+ ^ Ll, _ + L2) that drives an amplitude modulator (MP) related to the first component; - eine zweite Verknüpfungsschaltung (El) in Form eines Exklusiv-ODER-Glieds und eine vierte Verzögerungszelle (D3), die in Kaskade an die erste Verzögerungszelle (Dl) angeschlossen sind und mit ihr so zusammenwirken, daß ausgangsseitig von der vierten Verzögerungszelle (D3) ein Signal (W) auftritt, dessen boolescher Pegel den Änderungen oder dem An- dauern des booleschen Pegels im ersten Binärsignalzug zugeordnet ist; - A second logic circuit (El) in the form of an exclusive-OR element and a fourth delay cell (D3), which are connected in cascade to the first delay cell (Dl) and interact with it in such a way that the output of the fourth delay cell (D3) a signal (W) occurs, the Boolean level of which is assigned to the changes or the persistence of the Boolean level in the first binary signal train ; 030559/0014030559/0014 - ein zweiter Pegelgenerator (G2), der eingangsseitig den von der zweiten Verzögerungszelle (D2) verzögerten Binärsignalzug und das ausgangsseitig an der vierten Verzögerungszelle (D3) auftretende Signal (W) empfängt und an seinem Ausgang ein vierpegeliges Signal (_+ Ll, _+ L2) erzeugt, das einen auf die zweite Komponente bezogenen Amplitudenmodulator (MQ) treibt.- A second level generator (G2), the input side of the delayed by the second delay cell (D2) binary signal train and receives the signal (W) occurring on the output side at the fourth delay cell (D3) and at its output generates a four-level signal (_ + Ll, _ + L2) that has a the second component-related amplitude modulator (MQ) drives. Vorrichtung zur Durchführung des Verfahrens nach den Ansprüchen 1, 3, 4 und 5, dadurch gekennzeichnet, daß die folgenden Einrichtungen zum unabhängigen und getrennten Bewirken der Amplituden- und Phasenmodulationen der ersten und der zweiten Komponente dienen:Device for carrying out the method according to claims 1, 3, 4 and 5, characterized in that the following Means for independently and separately effecting the amplitude and phase modulations of the first and second Component serve: - eine fünfte Verzögerungszelle (Dl1), die den ersten Binärsignalzug um eine Symbolperiode (T) verzögert und als Ausgangssignal ein Signal erzeugt, das einen auf diese erste Komponente bezogenen Phasenmodulator (M2) treibt;- A fifth delay cell (Dl 1 ) which delays the first binary signal train by a symbol period (T) and generates as an output signal a signal which drives a phase modulator (M2) related to this first component; - eine sechste Verzögerungszelle (D21), die den zweiten Binärsignalzug um eine Symbolperiode (T) verzögert und als Ausgangssignal ein Signal erzeugt, das einen auf die zweite Komponente bezogenen Phasenmodulator (Ml) treibt;- A sixth delay cell (D2 1 ) which delays the second binary signal train by a symbol period (T) and generates as an output signal a signal which drives a phase modulator (Ml) related to the second component; - eine dritte Verknüpfungsschaltung (E21) in Form eines Exklusiv-ODER-Glieds und eine siebte Verzögerungszelle (D1J'), die in Kaskade an die sechste Verzögerungszelle (D21) angeschlossen sind und mit ihr so zusammenwirken, daß ein Signal erzeugt wird, das einen auf die erste Komponente bezogenen Amplitudenmodulator (AT2) treibt;- A third logic circuit (E2 1 ) in the form of an exclusive OR element and a seventh delay cell (D 1 J '), which are connected in cascade to the sixth delay cell (D2 1 ) and interact with it in such a way that a signal is generated which drives an amplitude modulator (AT2) related to the first component; - eine vierte Verknüpfungsschaltung (El1) in Form eines Exklusiv-ODER-Glieds und eine achte Verzögerungszelle (D31), die in Kaskade an die fünfte Verzögerungszelle (Dl') angeschlossen sind und in Verbindung mit ihr so wirken, daß ein Signal erzeugt wird, das einen auf die zweite Komponente bezogenen Amplitudenmodulator (ATl) treibt. - A fourth logic circuit (El 1 ) in the form of an exclusive OR element and an eighth delay cell (D3 1 ), which are connected in cascade to the fifth delay cell (Dl ') and act in conjunction with it so that a signal is generated which drives an amplitude modulator (ATl) related to the second component. 030559/00 14030559/00 14
DE1979104126 1978-10-27 1979-10-25 Method and device for quaternary modulation of the digital type (PSK) Pending DE10731T1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT6947178 1978-10-27

Publications (1)

Publication Number Publication Date
DE10731T1 true DE10731T1 (en) 1980-10-30

Family

ID=

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USD362587S (en) 1993-04-08 1995-09-26 Braun Aktiengesellschaft Motor housing of a hand-held kitchen machine

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USD362587S (en) 1993-04-08 1995-09-26 Braun Aktiengesellschaft Motor housing of a hand-held kitchen machine

Similar Documents

Publication Publication Date Title
EP0019755B1 (en) Method and circuit arrangement for cross-talk-suppression during data transmission over a two-wire line
DE79576T1 (en) CIRCUIT FOR RECOVERY OF THE CARRIER OF A SIGNAL AMPLITUDE AND PHASER MODULATED WITH DIGITAL SIGNALS.
DE2824497A1 (en) DIGITALLY MODELING KEYBOARD TONE AUDIO SIGNAL GENERATOR
EP0225396A1 (en) Digital phase measuring circuit
DE69524712T2 (en) Digital signal recording apparatus
DE3917020A1 (en) DIGITAL-ANALOG CONVERTER
DE102006006083B4 (en) Apparatus and method for pulse width modulation
DE10731T1 (en) Method and device for quaternary modulation of the digital type (PSK)
DE3625155A1 (en) DIFFERENTIAL PULSE LAYER MODULATOR
DE69124952T2 (en) Device for estimating the carrier frequency of a digital signal
DE102009024947A1 (en) Digital modulator, digital modulation method, digital transceiver system and tester
DE3046803A1 (en) DATA TRANSFER
DE69107637T2 (en) Signal detector circuit for detecting a signal specified in a designated frequency.
DE2504154A1 (en) Continuous oscillation generation method - is from an irregular digital signal train whose level changes follow a rigid hase pattern
DE2756252A1 (en) ARRANGEMENT FOR COMBINING DATA SYMBOLS ACCORDING TO A PRE-DETERMINED WEIGHT FUNCTION
DE2249257A1 (en) PROCEDURE FOR CHANGING THE FREQUENCIES OF A MESSAGE SIGNAL
DE2748154A1 (en) DATA TRANSFER SYSTEM WITH PULSE POSITION MODULATION
DE2208293A1 (en) SIMULATOR
EP0898390A3 (en) Method and apparatus for generating an optical output signal
DE3310713A1 (en) Method for decoding a CMI signal
DD284396A7 (en) METHOD AND ARRANGEMENT FOR SERIAL DATA TRANSMISSION THROUGH A POTENTIAL SCORE
DE1537980C3 (en) Data transmission system based on the phase shift principle for the transmission of a two-valued information signal
DE2536268C3 (en) Simulator to simulate the characteristic transit time and / or phase fluctuations (grid) of digital information flows on transmission paths
DE29519716U1 (en) Circuit for generating a resolver output signal
DE2236961C3 (en) Arrangement for eliminating interfering components during data transmission