[go: up one dir, main page]

CN203910229U - 一种集成电路板及显示装置 - Google Patents

一种集成电路板及显示装置 Download PDF

Info

Publication number
CN203910229U
CN203910229U CN201420330231.4U CN201420330231U CN203910229U CN 203910229 U CN203910229 U CN 203910229U CN 201420330231 U CN201420330231 U CN 201420330231U CN 203910229 U CN203910229 U CN 203910229U
Authority
CN
China
Prior art keywords
end data
data processing
integrated circuit
processing chip
data process
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN201420330231.4U
Other languages
English (en)
Inventor
于淑环
张晓�
张丽杰
马希通
程鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Vision Electronic Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Vision Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Vision Electronic Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201420330231.4U priority Critical patent/CN203910229U/zh
Priority to PCT/CN2014/087915 priority patent/WO2015192541A1/zh
Priority to US14/761,753 priority patent/US10311827B2/en
Application granted granted Critical
Publication of CN203910229U publication Critical patent/CN203910229U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/06Use of more than one graphics processor to process data before displaying to one or more screens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本实用新型公开了一种集成电路板及显示装置,在后端数据处理芯片对应的内部接口与前端数据处理芯片之间增加了切换部件,或在后端数据处理芯片对应的内部接口与除自身之外的后端数据处理芯片之间增加了切换部件,该切换部件可以在内部接口未接入外部检测信号,即集成电路板正常工作时,保证后端数据处理芯片与前端处理芯片之间或后端数据处理芯片之间的信号正常传输;在内部接口接入外部检测信号时,断开后端数据处理芯片与前端处理芯片之间或后端数据处理芯片之间的信号传输,使外部测试时后端数据处理芯片中信号传输通路阻抗保持一致,避免外部测试信号以及正常工作的信号出现传输异常的问题。

Description

一种集成电路板及显示装置
技术领域
本实用新型涉及电路设计领域,尤其涉及一种集成电路板及显示装置。
背景技术
目前在诸如液晶电视的显示装置中,均会采用集成电路板处理显示信号,在集成电路板上集成了各种数据处理芯片,各数据处理芯片之间会通过内部接口连接。以如图1所示的集成电路板为例,集成电路板具体包括:前端数据处理芯片U1,后端数据处理芯片U2和U3,与前端数据处理芯片U1连接的外接接口CN1,以及连接于前端数据处理芯片U1与后端数据处理芯片U2和U3之间的内部接口J1、J2……Jn和j1、j2……jn。在集成电路板正常工作时,外接接口CN1接收外部信号源发出的各种输入信号,该输入信号经过前端数据处理芯片U1处理后转换为另一种后端数据处理芯片U2和U3可使用的信号后,通过内部接口J1、J2……Jn和j1、j2……jn将转换后的信号传输到后端数据处理芯片U2和U3进行处理。
在实际应用时,往往需要对集成电路板中的某个模块进行测试,例如需要对图1所示的集成电路板中的后端数据处理芯片U2和U3进行测试,这时,会将内部接口J1、J2……Jn和j1、j2……jn与外接测试电路插合,通过内部接口J1、J2……Jn和j1、j2……jn对后端数据处理芯片U2和U3进行外部测试信号的输入或获取,而此时,由于后端数据处理芯片U2和U3会同时通过内部接口J1、J2……Jn和j1、j2……jn接收前端数据处理芯片U1发送的信号,而造成在后端数据处理芯片U2和U3中信号传输通路阻抗增加,从而会使外部测试信号以及正常工作的信号均出现传输异常的问题。
实用新型内容
有鉴于此,本实用新型实施例提供了一种集成电路板及显示装置,用以解决现有的集成电路板在测试时信号传输异常的问题。
因此,本实用新型实施例提供了一种集成电路板,包括:至少一个前端数据处理芯片,至少一个后端数据处理芯片,与各所述前端数据处理芯片对应连接的至少一个外接接口,以及与各所述后端数据处理芯片对应连接的至少一个内部接口,还包括:与至少一个所述后端数据处理芯片的所有内部接口对应连接的至少一个切换部件;
在所述内部接口未接入外部检测信号时,所述后端数据处理芯片通过与对应的内部接口连接的切换部件与所述前端数据处理芯片连接,或与除自身之外的所述后端数据处理芯片连接;
在所述内部接口接入外部检测信号时,与接入外部检测信号的内部接口连接的切换部件断开与该内部接口对应的后端数据处理芯片与所述前端数据处理芯片的连接,或断开与该内部接口对应的后端数据处理芯片与除自身之外的所述后端数据处理芯片的连接。
本实用新型实施例提供的上述集成电路板,在后端数据处理芯片对应的内部接口与前端数据处理芯片之间增加了切换部件,或在后端数据处理芯片对应的内部接口与除自身之外的后端数据处理芯片之间增加了切换部件,该切换部件可以在内部接口未接入外部检测信号,即集成电路板正常工作时,保证后端数据处理芯片与前端处理芯片之间或后端数据处理芯片之间的信号正常传输;在内部接口接入外部检测信号时,断开后端数据处理芯片与前端处理芯片之间或后端数据处理芯片之间的信号传输,使外部测试时后端数据处理芯片中信号传输通路阻抗保持一致,避免外部测试信号以及正常工作的信号出现传输异常的问题。
在一种可能的实现方式中,本实用新型实施例提供的上述集成电路板中,所述后端数据处理芯片至少为两个,每个所述后端数据处理芯片的所有内部接口均与至少一个切换部件连接。
在一种可能的实现方式中,本实用新型实施例提供的上述集成电路板中,所述切换部件具体为开关器件。
在一种可能的实现方式中,本实用新型实施例提供的上述集成电路板中,所述切换部件具体为继电器。
在一种可能的实现方式中,本实用新型实施例提供的上述集成电路板中,所述切换部件具体为金属氧化物半导体场效应MOS晶体管。
在一种可能的实现方式中,本实用新型实施例提供的上述集成电路板中,所述外接接口为高清晰度多媒体接口HDMI,所述切换部件具体为PMOS晶体管,所述PMOS晶体管的源极用于与外接检测信号相连,栅极与所述HDMI的热拔插脚HTPDN相连,漏极与所述后端数据处理芯片相连。
在一种可能的实现方式中,本实用新型实施例提供的上述集成电路板中,所述集成电路板为显示驱动电路板。
本实用新型实施例还提供了一种显示装置,包括本实用新型实施例提供的上述集成电路板。
附图说明
图1为现有技术中集成电路板的的结构示意图;
图2a和图2b分别为本实用新型实施例提供的集成电路板的结构示意图;
图3为本实用新型实施例提供的集成电路板的具体结构图之一;
图4为本实用新型实施例提供的集成电路板的具体结构图之二。
具体实施方式
下面结合附图,对本实用新型实施例提供的集成电路板及显示装置的具体实施方式进行详细地说明。
附图中集成电路板中各模块的形状和大小不反映真实比例,目的只是示意说明本实用新型内容。
本实用新型实施例提供的一种集成电路板,如图2a和图2b所示,包括:至少一个前端数据处理芯片U1,至少一个后端数据处理芯片U2和U3,与各前端数据处理芯片对应连接的至少一个外接接口CN1,以及与各后端数据处理芯片U2和U3对应连接的至少一个内部接口J1、J2……Jn和j1、j2……jn,还包括:与至少一个后端数据处理芯片U2和U3的所有内部接口J1、J2……Jn和j1、j2……jn对应连接的至少一个切换部件01和02;
其中,图2a以两个后端数据处理芯片U2和U3分别通过内部接口J1、J2……Jn和j1、j2……jn与前端数据处理芯片U1连接为例进行说明,图2b以后端数据处理芯片U2通过内部接口J1、J2……Jn与前端数据处理芯片U1连接,后端数据处理芯片U3通过内部接口j1、j2……jn与后端数据处理芯片U2连接为例说明;
在内部接口j1、j2……jn未接入外部检测信号时,后端数据处理芯片U3通过与对应的内部接口j1、j2……jn连接的切换部件02与前端数据处理芯片U1连接(图2a所示),或与除自身之外的后端数据处理芯片U2连接(图2b所示);
在内部接口j1、j2……jn接入外部检测信号时,与接入外部检测信号的内部接口j1、j2……jn连接的切换部件02断开与该内部接口j1、j2……jn对应的后端数据处理芯片U3与前端数据处理芯片U1的连接(图2a所示),或断开与该内部接口j1、j2……jn对应的后端数据处理芯片U3与除自身之外的后端数据处理芯片U2的连接(图2b所示)。
图2a和图2b仅是以一个前端数据处理芯片U1和两个后端数据处理芯片U2和U3为例进行说明本实用新型的集成电路板,在实际应用时,集成电路板中可能包含多个前端数据处理芯片以及多个后端数据处理芯片,后端数据处理芯片之间可能存在信号传输关系,前端数据处理芯片和后端数据处理芯片之间也可能存在信号传输关系,都可以按照本实用新型实施例提供的上述连接关系设置集成电路板中各部件相连,在此不作赘述。
并且,图2a和图2b是以后端数据处理芯片U2和U3的所有内部接口均通过切换部件01和02与对应的除自身之外的前端(后端)数据处理芯片连接为例说明的,即在具体实施时,后端数据处理芯片至少为两个,每个后端数据处理芯片的所有内部接口均与至少一个切换部件连接。而在实际操作时,还可以根据后端数据处理芯片的测试需要,设置对应的切换部件,在不需要进行外部测试的后端数据处理芯片处不设置切换部件,在需要进行外部测试的后端数据处理芯片处对应设置切换部件,在此不做限定。
本实用新型实施例提供的上述集成电路板,如图2a在后端数据处理芯片U3对应的内部接口j1、j2……jn与前端数据处理芯片U1之间增加了切换部件03,或如图2b所示在后端数据处理芯片U3对应的内部接口j1、j2……jn与除自身之外的后端数据处理芯片U2之间增加了切换部件03,该切换部件03可以在内部接口j1、j2……jn未接入外部检测信号,即集成电路板正常工作时,保证后端数据处理芯片U3与前端处理芯片U1之间或后端数据处理芯片U3和U2之间的信号正常传输;在内部接口j1、j2……jn接入外部检测信号时,断开后端数据处理芯片U3与前端处理芯片U1之间或后端数据处理芯片U3和U2之间的信号传输,使外部测试时后端数据处理芯片U3中信号传输通路阻抗保持一致,避免外部测试信号以及正常工作的信号出现传输异常的问题。
在具体实施时,本实用新型实施例提供的上述集成电路板中,切换部件01和02具体可以是如图3所示的开关器件SW1和SW2、继电器或如图4所示的金属氧化物半导体场效应(MOS)晶体管Q1、Q2……Qn,q1、q2……qn,在此不做限定。
在具体实施时,切换部件01和02如图3所示为开关器件SW1和SW2时,在集成电路板正常工作时,内部接口J1、J2……Jn和j1、j2……jn不接外部测试电路,开关器件SW1和SW2闭合,外接接口U1接收外部信号源发出的输入信号后,该输入信号经过前端数据处理芯片U1处理后转换为另一种后端数据处理芯片U2和U3可使用的信号后,通过闭合的开关器件SW1和SW2以及内部接口J1、J2……Jn和j1、j2……jn传输到对应的后端数据处理芯片U2和U3进行数据处理。当需要测试后端数据处理芯片U3时,可以将内部接口j1、j2……jn与外部测试电路插合,通过内部接口j1、j2……jn对后端数据处理芯片U3进行外部测试信号的输入或获取,此时需断开开关器件SW2,截断前端数据处理芯片U1向后端数据处理芯片U3传输的信号,使外部测试信号在向后端数据处理芯片的传输通路中无干扰。
在具体实施时,在集成电路板中的外接接口CN1为高清晰度多媒体接口(HDMI)时,如图4所示,可以将切换部件01和02具体设置为PMOS晶体管,并将PMOS晶体管的源极用于与外接检测信号相连,栅极与HDMI的热拔插脚(HTPDN)相连,漏极与后端数据处理芯片U3相连。
在集成电路板正常工作时,内部接口J1、J2……Jn和j1、j2……jn不接外部测试电路,外部接口CN1接收HDMI信号,此时作为判断信号的HTPDN为低电平,使各PMOS晶体管导通,外接接口U1接收的HDMI信号经过前端数据处理芯片U1处理后转换为另一种后端数据处理芯片U2和U3可使用的信号后,通过导通的PMOS晶体管以及内部接口J1、J2……Jn和j1、j2……jn传输到对应的后端数据处理芯片U2和U3进行数据处理。
当需要测试后端数据处理芯片U3时,可以将内部接口j1、j2……jn与外部测试电路插合,通过内部接口j1、j2……jn对后端数据处理芯片U3进行外部测试信号的输入或获取,此时外接接口CN1无HDMI信号接入,HTPDN为高阻态,即PMOS晶体管截止,截断前端数据处理芯片U1向后端数据处理芯片U3传输的信号,使外部测试信号在向后端数据处理芯片的传输通路中无干扰。
本实用新型实施例提供的上述集成电路板在具体实施时,可以应用于显示面板中,即该集成电路板具体可以是显示驱动电路板。具体地,可以应用在液晶显示面板的显示驱动电路板,也可以应用在有机电致发光显示面板的显示驱动电路板,在此不做限定。
基于同一实用新型构思,本实用新型实施例还提供了一种显示装置,包括本实用新型实施例提供的上述集成电路板,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述集成电路板的实施例,重复之处不再赘述。
本实用新型实施例提供的上述集成电路板及显示装置,在后端数据处理芯片对应的内部接口与前端数据处理芯片之间增加了切换部件,或在后端数据处理芯片对应的内部接口与除自身之外的后端数据处理芯片之间增加了切换部件,该切换部件可以在内部接口未接入外部检测信号,即集成电路板正常工作时,保证后端数据处理芯片与前端处理芯片之间或后端数据处理芯片之间的信号正常传输;在内部接口接入外部检测信号时,断开后端数据处理芯片与前端处理芯片之间或后端数据处理芯片之间的信号传输,使外部测试时后端数据处理芯片中信号传输通路阻抗保持一致,避免外部测试信号以及正常工作的信号出现传输异常的问题。
显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。

Claims (8)

1.一种集成电路板,包括:至少一个前端数据处理芯片,至少一个后端数据处理芯片,与各所述前端数据处理芯片对应连接的至少一个外接接口,以及与各所述后端数据处理芯片对应连接的至少一个内部接口,其特征在于,还包括:与至少一个所述后端数据处理芯片的所有内部接口对应连接的至少一个切换部件;
在所述内部接口未接入外部检测信号时,所述后端数据处理芯片通过与对应的内部接口连接的切换部件与所述前端数据处理芯片连接,或与除自身之外的所述后端数据处理芯片连接;
在所述内部接口接入外部检测信号时,与接入外部检测信号的内部接口连接的切换部件断开与该内部接口对应的后端数据处理芯片与所述前端数据处理芯片的连接,或断开与该内部接口对应的后端数据处理芯片与除自身之外的所述后端数据处理芯片的连接。
2.如权利要求1所述的集成电路板,其特征在于,所述后端数据处理芯片至少为两个,每个所述后端数据处理芯片的所有内部接口均与至少一个切换部件连接。
3.如权利要求1所述的集成电路板,其特征在于,所述切换部件具体为开关器件。
4.如权利要求1所述的集成电路板,其特征在于,所述切换部件具体为继电器。
5.如权利要求1所述的集成电路板,其特征在于,所述切换部件具体为金属氧化物半导体场效应MOS晶体管。
6.如权利要求5所述的集成电路板,其特征在于,所述外接接口为高清晰度多媒体接口HDMI,所述切换部件具体为PMOS晶体管,所述PMOS晶体管的源极用于与外接检测信号相连,栅极与所述HDMI的热拔插脚HTPDN相连,漏极与所述后端数据处理芯片相连。
7.如权利要求1-6任一项所述的集成电路板,其特征在于,所述集成电路板为显示驱动电路板。
8.一种显示装置,其特征在于,包括如权利要求1-7任一项所述的集成电路板。
CN201420330231.4U 2014-06-19 2014-06-19 一种集成电路板及显示装置 Expired - Lifetime CN203910229U (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201420330231.4U CN203910229U (zh) 2014-06-19 2014-06-19 一种集成电路板及显示装置
PCT/CN2014/087915 WO2015192541A1 (zh) 2014-06-19 2014-09-30 集成电路板及显示装置
US14/761,753 US10311827B2 (en) 2014-06-19 2014-09-30 Integrated circuit board and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420330231.4U CN203910229U (zh) 2014-06-19 2014-06-19 一种集成电路板及显示装置

Publications (1)

Publication Number Publication Date
CN203910229U true CN203910229U (zh) 2014-10-29

Family

ID=51784486

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420330231.4U Expired - Lifetime CN203910229U (zh) 2014-06-19 2014-06-19 一种集成电路板及显示装置

Country Status (3)

Country Link
US (1) US10311827B2 (zh)
CN (1) CN203910229U (zh)
WO (1) WO2015192541A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015192541A1 (zh) * 2014-06-19 2015-12-23 京东方科技集团股份有限公司 集成电路板及显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030131127A1 (en) * 2002-01-05 2003-07-10 King Randy J. KVM video & OSD switch
US7340659B2 (en) * 2002-05-15 2008-03-04 Infineon Technologies, A.G. Method of testing multiple modules on an integrated circuit
JP2007147352A (ja) 2005-11-25 2007-06-14 Sony Corp 無線インターフェースモジュール及び電子機器
TWM298123U (en) 2006-01-27 2006-09-21 Askey Computer Corp Peripherals connecting devices with boundary scanning and testing functions
TWI322569B (en) * 2006-09-26 2010-03-21 Optoma Corp Reset circuit and method for high definition multimedia interface
US8272023B2 (en) * 2006-11-02 2012-09-18 Redmere Technology Ltd. Startup circuit and high speed cable using the same
US8675138B2 (en) * 2010-07-15 2014-03-18 Broadcom Corporation Method and apparatus for fast source switching and/or automatic source switching
CN202495998U (zh) 2011-12-02 2012-10-17 深圳市同洲电子股份有限公司 一种利用mini USB接口实现串口通信的数字电视及系统
CN102685431A (zh) 2012-04-26 2012-09-19 华为技术有限公司 一种vga在位检测方法、电路及数字硬盘录像机
EP2902871A4 (en) * 2012-09-25 2016-06-22 Nec Display Solutions Ltd ELECTRONIC DEVICE, COMMUNICATION SYSTEM, AND HOT CONNECTION CONTROL METHOD
WO2014049686A1 (ja) * 2012-09-25 2014-04-03 Necディスプレイソリューションズ株式会社 Hdmi装置、通信システムおよびホットプラグ制御方法
CN203910229U (zh) 2014-06-19 2014-10-29 北京京东方视讯科技有限公司 一种集成电路板及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015192541A1 (zh) * 2014-06-19 2015-12-23 京东方科技集团股份有限公司 集成电路板及显示装置
US10311827B2 (en) 2014-06-19 2019-06-04 Boe Technology Group Co., Ltd. Integrated circuit board and display apparatus

Also Published As

Publication number Publication date
WO2015192541A1 (zh) 2015-12-23
US10311827B2 (en) 2019-06-04
US20160253978A1 (en) 2016-09-01

Similar Documents

Publication Publication Date Title
US10380963B2 (en) Display driving circuit, driving method thereof, and display device
US7849244B2 (en) Apparatus for resolving conflicts happened between two I2C slave devices with the same addressed address in computer system
CN105336291B (zh) 移位寄存器单元及其驱动方法与显示装置
US20170300441A1 (en) Hdmi and dp compatible interface circuit
US9070199B2 (en) Sharing a graphics-processing-unit display port
US9235542B2 (en) Signal switching circuit and peripheral component interconnect express connector assembly having the signal switching circuit
US20150339959A1 (en) Panel function test circuit, display panel, and methods for function test and electrostatic protection
WO2018010412A1 (zh) I2c传输电路及显示装置
CN106292845A (zh) 组合式电子设备
US9448616B2 (en) Anti-leakage supply circuit
TW201545053A (zh) 電子裝置及其視頻資料接收方法
CN106782250B (zh) 一种显示面板、其检测方法及显示装置
US20110249409A1 (en) Computer motherboard
CN203910229U (zh) 一种集成电路板及显示装置
CN203117618U (zh) 具有静电保护功能的面板内电路系统
US11069314B2 (en) Circuit board with inter-integrated circuit encryption and display including the same
CN106997249B (zh) 一种具有触控功能的显示面板及其故障测试方法
US9779049B2 (en) Data transfer system and method of controlling the same
US20130002299A1 (en) Logic level translator and electronic system
CN103970190A (zh) 具有两个显示接口的主板
CN102810054B (zh) 显示装置及显示装置的控制方法
CN203849977U (zh) 面板功能测试电路和显示面板
CN103425561A (zh) Vga接口测试装置
CN104714320A (zh) 液晶显示面板及液晶显示装置
US20120124267A1 (en) Video graphics array interface switch apparatus

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20141029