[go: up one dir, main page]

CN203311817U - 一种led拼接器 - Google Patents

一种led拼接器 Download PDF

Info

Publication number
CN203311817U
CN203311817U CN2013204037082U CN201320403708U CN203311817U CN 203311817 U CN203311817 U CN 203311817U CN 2013204037082 U CN2013204037082 U CN 2013204037082U CN 201320403708 U CN201320403708 U CN 201320403708U CN 203311817 U CN203311817 U CN 203311817U
Authority
CN
China
Prior art keywords
input interface
led
splicer
input
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2013204037082U
Other languages
English (en)
Inventor
许建忠
邱枫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BEIJING JSEE TECHNOLOGY Co Ltd
Original Assignee
BEIJING JSEE TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BEIJING JSEE TECHNOLOGY Co Ltd filed Critical BEIJING JSEE TECHNOLOGY Co Ltd
Priority to CN2013204037082U priority Critical patent/CN203311817U/zh
Application granted granted Critical
Publication of CN203311817U publication Critical patent/CN203311817U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本实用新型提供一种LED拼接器,所述LED拼接器包括输入接口、输入解码器、按键面板、微控制器、数字视频处理器、输出编码器、输出接口、EEPROM芯片和存储器;所述输入接口连接所述输入解码器,所述输入解码器连接所述数字视频处理器,所述按键面板连接所述微控制器,所述微控制器连接所述数字视频处理器,所述数字视频处理器连接所述输出编码器,所述输出编码器连接所述输出接口,所述EEPROM芯片与所述微控制器连接,所述存储器与所述数字视频处理器连接。本实用新型所述LED拼接器的优越效果在于,所述拼接器能够接收多种通用格式的图像信号,实时动态输出视频,具有广泛的适用性,并且结构简单,操作简便,实用性强。

Description

一种LED拼接器
技术领域
本实用新型属于大屏幕显示领域,具体涉及一种LED拼接器。
背景技术
大屏幕显示系统广泛应用于通信、电力、军事领域,在提供共享信息、决策支持、态势方面发挥着重要作用。大屏幕显示系统主要由视频输入装置、拼接器和显示墙组成,拼接器是实现大屏幕显示的关键设备。
公开号为CN20288948U的实用新型专利,公开了一种输入输出均为HDMI信号的数字拼接器,其通过信号扩展转换,汇集到汇集差分数据信号线和汇集时钟信号线,信号被任意抽取叠加输出,实现了信号传输率和画面质量的提高。
公开号为CN201523431U的实用新型专利,公开了一种FPGA数据处理模块连接多组帧缓存FIFO的视频拼接器。基于同步控制信号,FPGA数据处理模块控制各帧缓存FIFO从相应的视频信号源接收数字化图像信息和输出缓存的数字化图像信息,实现各路子视频之间的时序控制,进而实现视频拼接。
现有大屏幕显示墙都是固定分辨率的显示设备,如果输入视频和显示屏幕分辨率的规格不同,容易造成屏幕缝隙的出现,从而影响图像显示的整体性和一致性。而且现有液晶显示器和等离子显示器都有一个物理边框,由其组成的拼接墙,均存在不同程度的拼接缝隙,无法达到完美的视觉效果。
实用新型内容
本实用新型提供一种LED拼接器,以解决现有技术在输入视频和显示屏幕分辨率规格不同的情况下,容易造成屏幕缝隙出现,进而影响图像显示的整体性和一致性的技术问题。
为了解决以上技术问题,本实用新型采取的技术方案是:
一种LED拼接器,所述LED拼接器包括输入接口、输入解码器、按键面板、微控制器、数字视频处理器、输出编码器、输出接口、EEPROM芯片和存储器;所述输入接口连接所述输入解码器,所述输入解码器连接所述数字视频处理器,所述按键面板连接所述微控制器,所述微控制器连接所述数字视频处理器,所述数字视频处理器连接所述输出编码器,所述输出编码器连接所述输出接口,所述EEPROM芯片与所述微控制器连接,所述存储器与所述数字视频处理器连接。
优选为,所述输入接口包括DVI输入接口、HDMI输入接口、SDI输入接口、YCbCr输入接口、YPbPr输入接口和VGA输入接口。
优选为,所述输出编码器包括DVI编码器和HDMI编码器。
优选为,所述输出接口包括DVI输出接口和HDMI输出接口。
优选为,所述输入解码器包括视频接收器、视频解码器和模数转换器;所述视频接收器连接所述DVI输入接口和所述HDMI输入接口;所述视频解码器连接所述SDI输入接口和所述YCbCr输入接口;所述模数转换器连接所述YPbPr输入接口和所述VGA输入接口。
优选为,所述DVI编码器连接所述DVI输出接口;所述HDMI编码器连接所述HDMI输出接口。
优选为,所述存储器由两个DDR2芯片组成。
采用上述技术方案后,本实用新型所述的LED拼接器突破了视频图像、发射芯片在分辨率上必须一致的局限性,从而实现了图像显示的无缝拼接,LED拼接器能够接收多种通用格式的信号,从而能够实时输出视频,具有广泛的适用性,并且LED拼接器具有结构简单,操作简便,实用性强的优点。
附图说明
图1是本实用新型所述LED拼接器的结构框图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述。
如图1所示,LED拼接器由输入接口1、输入解码器2、按键面板3、微控制器4、数字视频处理器5、输出编码器6、输出接口7、EEPROM(Electrically ErasableProgrammable Read-Only Memory电可擦可编程只读存储器)芯片8和存储器9构成;存储器9是由两个相同型号的DDR2芯片构成,其中DDR2芯片是SDRAM存储器(Synchronous Dynamic Random Access Memory,同步动态随机存储器),并且两个相同型号的DDR2芯片共同存储一帧图像。输入接口1包括DVI输入接口11、HDMI输入接口12、SDI输入接口13、YCbCr输入接口14、YPbPr输入接口15和VGA输入接口16,输出编码器6包括DVI编码器61和HDMI编码器62,输出接口7包括DVI输出接口71和HDMI输出接口72,其中所述输入接口1连接所述输入解码器2,所述输入解码器2连接所述数字视频处理器5,所述按键面板3连接所述微控制器4,所述微控制器4连接所述数字视频处理器5,所述数字视频处理器5连接所述输出编码器6,所述输出编码器6连接所述输出接口7;所述数字视频处理器5与所述存储器9连接;所述微控制器4连接所述EEPROM芯片8;所述输入解码器2包括视频接收器21、视频解码器22和模数转换器23;其中所述视频接收器21连接DVI输入接口11和HDMI输入接口12;所述视频解码器22连接SDI输入接口13和YCbCr输入接口14,所述模数转换器23连接YPbPr输入接口15和VGA输入接口16;所述输出编码器6由6个相同的编码器组构成,每一个编码器组包括一个DVI编码器61和一个HDMI编码器62;其中每个DVI编码器61连接一个DVI输出接口71,每个HDMI编码器62连接一个HDMI输出接口72;每一组编码器对应一个输出接口组,一个输出接口组包括一个DVI输出接口71和一个HDMI输出接口72;输出接口组按顺序排列,共有6个输出接口组。
输入接口1用于接收输入的视频信号,并将视频信号传送至输入解码器2;输入解码器2对视频信号进行格式转换,生成RGB视频数据,并将RGB视频数据送至数字视频处理器5。
依据发射芯片控制区域在显示屏的位置,按照先行后列给出顺序,将顺序编号赋予每个发射芯片。因为输出接口7在拼接器上是按照顺序排列的,给发射芯片赋予顺序编号是方便描述发射芯片插接在匹配的输出接口7上。给发射芯片赋予顺序编号也是方便在按键面板3上按照顺序输入发射芯片分辨率,不同的发射芯片本身是并行工作的。
按键面板3接收用户设定的按键控制信息,按键控制信息包括拼接方式,依顺序的发射芯片分辨率。
微控制器4接收按键面板3的按键控制信息,并将按键控制信息送至数字视频处理器5。
数字视频处理器5包括按键控制信息处理电路、视频分割电路、子视频放大电路。
数字视频处理器5的按键控制信息处理电路依据拼接方式和发射芯片的分辨率,计算出大显示屏的实际显示分辨率、从而计算出比例表示的分割线段。
依据比例表示的分割线段,数字视频处理器5的视频分割电路对视频图像进行分割,得到分割后多路完整的子视频图像,并控制各路子视频之间的时序关系。
依据大显示屏实际显示分辨率与图像分辨率的比例,数字视频处理器5计算出各路子视频在水平方向和垂直方向上放大的倍数M和N;数字视频处理器5的子视频放大电路对分割后的子视频图像进行M×N倍插值放大处理,并进行边缘处理,得到放大后各路子视频的图像信息。
数字视频处理器5将处理后的RGB子视频图像信息输入至输出编码器6。
经过上述处理后,子视频图像和大显示屏中对应发射芯片控制区域一致,实现无缝拼接。
输出编码器6对视频信息进一步编码,并通过相应的输出接口7将编码后的视频信息输出至外部的发射芯片。
外部的发射芯片将视频信号输出至显示屏上。
微控制器4接收按键控制信息,并将按键控制信息传送至数字视频处理器5,同时将按键控制信息保存到EEPROM芯片8存储。当拼接方式和依顺序的发射芯片分辨率不发生变化时,重新启动LED拼接器,微控制器4将EEPROM芯片8中存储器中按键控制信息传送至数字视频处理器5,按键控制信息就不必重新设定。
数字视频处理器5将处理后的每路RGB子视频图像信息输入到一个对应的编码器组。编码器组中DVI编码器61将RGB格式信号转换为DVI信号,并将DVI信号传输到对应的DVI输出接口71;编码器组中HDMI编码器62将RGB格式信号转换为HDMI信号,并将HDMI信号传输到对应的HDMI输出接口72。
LED拼接器以外的每一个发射芯片依据所述顺序连接在一个输出接口组上,择一地连接在DVI输出接口71或者HDMI输出接口72上。
本实用新型实施例所述LED拼接器通过输出接口7连接外部的发射芯片,外部的发射芯片将视频信号输出至显示屏上。
本实用新型实施例按键面板3提供拼接方式可选项,有水平1分2、水平1分3、水平1分4、水平1分6、2*2拼接、3*2拼接、上半水平1分6、左半垂直1分6、右半垂直1分6、垂直1分2、垂直1分3、垂直1分4、垂直1分6、2*3拼接、下半水平1分6、左半水平1分6、右半水平1分6。
下面提供本实用新型实施例所述LED拼接器的使用方法。
本实用新型实施例连接的LED大显示屏拼接方式是水平1分3,三个DVI发射卡的像素依次是1280*768、1280*768,800*768。输入图像是分辨率为1024*768的HDMI图像。
将本实用新型实施例所述LED拼接器连接在大屏幕显示系统中。输入图像接入HDMI输入接口12。将三个像素分别为1280*768、1280*768,800*768的DVI发射卡分别接入本实用新型实施例三个输出接口组的DVI输出接口71。利用按键面板3,选择水平1分3拼接方式,依次输入1280*768、1280*768、800*768。
以下是本实用新型实施例所述所述LED拼接器处理图像的过程。
按键面板3接收用户设定的按键控制信息:拼接方式是水平1分3,依顺序的发射芯片分辨率是1280*768、1280*768,800*768。
数字视频处理器5的按键控制信息处理电路依据拼接方式和顺序的发射芯片分辨率,计算出大显示屏实际显示分辨率3360*768。分割线段用起始端点和终止端点表示,每个点用水平坐标和垂直坐标表示,水平坐标用端点左面图像像素与端点右面图像像素比例表示,垂直点坐标用端点上面图像像素与端点下面图像像素比例表示。计算出用比例表示的两条分割线分别为(1280:1280+800,0:768;1280:1280+800,768:0)=(8:13,0:1;8:13,1:0)、(1280+1280,800,0:768;1280+1280,800,768:0)=(16:5,0:1;16:5,1:0)。
数字视频处理器5对视频图像进行分割,得到分割后三路完整的子视频图像,其分辨率为390*768、390*768,244*768。
依据计算出的大显示屏实际显示分辨率与图像分辨率在水平、垂直方向的比例3360:1024、768:768,数字视频处理器5计算出各路子视频在水平方向和垂直方向上放大的倍数为3.28和1;数字视频处理器5的子视频放大电路对分割后的子视频图像进行3.28×1倍插值放大处理、边缘处理,得到放大后各路子视频图像信息1280*768、1280*768、800*768。
数字视频处理器5将处理后的各路子视频图像信息传输至DVI编码器61。
DVI编码器61对视频信息进一步编码,并通过相应的DVI输出接口71将编码后的视频信息输出至外部的发射芯片。
本实用新型所述LED拼接器可以级联,例如将六个本实用新型所述的LED拼接器的输入接口1和一个本实用新型所述LED拼接器的输出接口7连接,可以实现一路输入图像36路输出图像的LED拼接器,由于这七个LED拼接器是相同的,因此不用考虑连接带来的信号同步问题。
最后应说明的是:以上实施例仅说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的精神和范围。

Claims (7)

1.一种LED拼接器,其特征在于,所述LED拼接器包括输入接口、输入解码器、按键面板、微控制器、数字视频处理器、输出编码器、输出接口、EEPROM芯片和存储器;所述输入接口连接所述输入解码器,所述输入解码器连接所述数字视频处理器,所述按键面板连接所述微控制器,所述微控制器连接所述数字视频处理器,所述数字视频处理器连接所述输出编码器,所述输出编码器连接所述输出接口,所述EEPROM芯片与所述微控制器连接,所述存储器与所述数字视频处理器连接。 
2.根据权利要求1所述的LED拼接器,其特征在于,所述输入接口包括DVI输入接口、HDMI输入接口、SDI输入接口、YCbCr输入接口、YPbPr输入接口和VGA输入接口。 
3.根据权利要求2所述的LED拼接器,其特征在于,所述输出编码器包括DVI编码器和HDMI编码器。 
4.根据权利要求3所述的LED拼接器,其特征在于,所述输出接口包括DVI输出接口和HDMI输出接口。 
5.根据权利要求4所述的LED拼接器,其特征在于,所述输入解码器包括视频接收器、视频解码器和模数转换器;所述视频接收器连接所述DVI输入接口和所述HDMI输入接口;所述视频解码器连接所述SDI输入接口和所述YCbCr输入接口;所述模数转换器连接所述YPbPr输入接口和所述VGA输入接口。 
6.根据权利要求5所述的LED拼接器,其特征在于,所述DVI编码器连接所述DVI输出接口;所述HDMI编码器连接所述HDMI输出接口。 
7.根据权利要求1-6任一所述的LED拼接器,其特征在于,所述存储器由两个DDR2芯片组成。 
CN2013204037082U 2013-07-08 2013-07-08 一种led拼接器 Expired - Fee Related CN203311817U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2013204037082U CN203311817U (zh) 2013-07-08 2013-07-08 一种led拼接器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2013204037082U CN203311817U (zh) 2013-07-08 2013-07-08 一种led拼接器

Publications (1)

Publication Number Publication Date
CN203311817U true CN203311817U (zh) 2013-11-27

Family

ID=49618008

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2013204037082U Expired - Fee Related CN203311817U (zh) 2013-07-08 2013-07-08 一种led拼接器

Country Status (1)

Country Link
CN (1) CN203311817U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103971660A (zh) * 2014-05-20 2014-08-06 河北科技大学 一种多路信号多屏拼接处理系统
CN106448550A (zh) * 2016-12-27 2017-02-22 福州海天微电子科技有限公司 一种led屏幕参数自动识别方法及装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103971660A (zh) * 2014-05-20 2014-08-06 河北科技大学 一种多路信号多屏拼接处理系统
CN106448550A (zh) * 2016-12-27 2017-02-22 福州海天微电子科技有限公司 一种led屏幕参数自动识别方法及装置

Similar Documents

Publication Publication Date Title
CN203691512U (zh) 一种带视频存储功能的拼接器
CN201869295U (zh) 一种多观测区域的液晶电视系统
CN102103826A (zh) 一种led显示屏拼接控制系统及led显示屏
EP1746538A3 (en) Multi-graphics processor system, graphics processor and rendering method
CN211184115U (zh) 一种具有多路视频显示功能的车载显控终端
CN104333739B (zh) 拼墙系统回显装置和方法
CN104125434A (zh) 一种长距离高清传输的系统
CN104104893A (zh) 将混合信号同时通过单根光纤远程传输的设备及传输方法
JP2017520939A (ja) Ledテレビ用のデータ処理方法、装置及びledテレビ
CN104469212B (zh) 拼接显示墙osd显示方法和系统
CN104065999A (zh) 可实现图像旋转的图像处理组件及方法
WO2017143663A1 (zh) 电子交互系统及其设置方法
CN104914580A (zh) 一种头戴式显示器
CN203311817U (zh) 一种led拼接器
TWI600312B (zh) 顯示介面帶寬調制
CN201655249U (zh) 用于led显示屏的一体化音视频控制器
CN101944006A (zh) 一种拼接大屏幕信息显示技术
CN104320563A (zh) 图像处理方法和系统
CN104363433A (zh) 一种无需外接分配器的多路光端机
CN104182193B (zh) 一种高清大屏幕显示方法、系统及大屏工作站
CN104601910A (zh) 一种基于fpga的四路全高清视频处理电路
CN102970490A (zh) 基于pc的多路混合视频处理装置
CN104156188A (zh) 一种高帧频红外场景生成与输出系统及方法
CN204272298U (zh) 多路扩展式多屏幕拼接器
CN203368614U (zh) 将混合信号同时通过单根光纤远程传输的设备

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20131127

Termination date: 20150708

EXPY Termination of patent right or utility model