[go: up one dir, main page]

CN203206586U - 用于生产印制电路板的半成品 - Google Patents

用于生产印制电路板的半成品 Download PDF

Info

Publication number
CN203206586U
CN203206586U CN2013200904793U CN201320090479U CN203206586U CN 203206586 U CN203206586 U CN 203206586U CN 2013200904793 U CN2013200904793 U CN 2013200904793U CN 201320090479 U CN201320090479 U CN 201320090479U CN 203206586 U CN203206586 U CN 203206586U
Authority
CN
China
Prior art keywords
semi
conductive film
anisotropic conductive
electronic component
finished product
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2013200904793U
Other languages
English (en)
Inventor
童鸣凯
琼妮斯·史塔尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&S China Co Ltd
Original Assignee
AT&S China Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AT&S China Co Ltd filed Critical AT&S China Co Ltd
Priority to CN2013200904793U priority Critical patent/CN203206586U/zh
Application granted granted Critical
Publication of CN203206586U publication Critical patent/CN203206586U/zh
Priority to CN201480011016.0A priority patent/CN105247969B/zh
Priority to US14/771,182 priority patent/US9781845B2/en
Priority to PCT/AT2014/050044 priority patent/WO2014131071A2/en
Priority to EP14710783.3A priority patent/EP2974564B1/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/188Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or attaching to a structure having a conductive layer, e.g. a metal foil, such that the terminals of the component are connected to or adjacent to the conductive layer before embedding, and by using the conductive layer, which is patterned after embedding, at least partially for connecting the component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/032Materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/068Features of the lamination press or of the lamination process, e.g. using special separator sheets

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

在用于生产印制电路板的半成品(1)中,该半成品(1)包含多个以半固化物料制成的绝缘层(3)和以导电物料制成的导电层(2、2‘),并进一步包含至少一个嵌入到至少一个绝缘层(3)中的电子元件(4),该至少一个电子元件(4)通过借助各向异性导电膜(6)而附接至相应的导电层(2),而该各向异性导电膜(6)以及该半固化物料均处于未处理状态。用于生产印制电路板的方法,其包含以下步骤:提供至少一个导电层(2)、在该导电层(2)上施加各向异性导电膜(6)、将至少一个电子元件(4)固定在该各向异性导电膜(6)上、将该电子元件(4)嵌入到至少一个以半固化物料制成的绝缘层(3)中,以取得半成品(1)、层压该半成品(1),以处理该半固化物料和该各向异性导电膜(6)。

Description

用于生产印制电路板的半成品
技术领域
本实用新型涉及用于生产印制电路板的半成品,该半成品包含多个以半固化物料制成的绝缘层和以导电物料制成的导电层,并进一步包含至少一个嵌入到至少一个绝缘层中的电子元件,其中该至少一个电子元件通过借助各向异性导电膜(Anisotropic Conductive Film)而附接至相应的导电层。 
本实用新型进一步涉及用于生产印制电路板的方法。 
背景技术
印制电路板亦被称为印制线路板,为带有如晶体管和类似者的电子部件和将彼等电连接的面板,并因此形成电子产品的重要部分。印制电路板的结构视乎具体的应用而或多或少地复杂。一般而言,印制电路板带有多个交替地设置的导电层和绝缘层,通过硬化以有机树脂浸渍的玻璃纤维面板而结合起来,所述面板形成绝缘层。这种在生产印制电路板中使用的面板在业内泛称为“半固化片”(预浸渍纤维),在有机树脂未固化并以因而为粘稠的状态下交付和处理。在该有机树脂固化后就会产生印制电路板的实际的绝缘层。该些绝缘层带有通常以铜箔形成的导电层,该些导电层被适当地结构化以形成线路,以电连接该些电子部件。现代的印制电路板允许电子组件和其相应的接线可高度集成一体。 
从传统的在其顶部装有电子元件的印制电路板,到现今,电子元件所达到的微型化程度已可让其容纳在印制电路板的内层之内。多种将电子元件连接至其相应导电层的方法已被提出,其中焊接、引线键合以及近期的通过使用各向异性导电膜(ACF)来接触最为常用。各向异性导电膜为以聚合物制成的膜,以塑料物料制成的小珠或小球散布在其中。该些珠或球以至少一层导电物料覆盖,特别是如镍和金。该各向异性导电膜被用作与电子元件接触,通过在相应的导电层上,并特别是在这样的相应导电层的连接器焊盘上,施加各向异性导电膜并将电子元件黏到该膜上。在这情况下,由于该些以导电物料覆盖的球不会在膜内彼此接触,因而不会提供从该电子元件的焊盘 或引脚至底下的导电层的导电作用,并故此该各向异性导电膜并不导电。仅在施加压力和热力后,该各向异性导电膜会被压缩,使得在该电子元件的焊盘或引脚压缩该膜和该些已涂覆的珠或球的区域中,该些珠或球被压缩得彼此接触,从而形成从该电子元件的焊盘或引脚至底下的相应导电层的导电桥。该各向异性导电膜的设计仅在该膜的被压缩区域中提供导电作用,而未经压缩的区域则仍为电绝缘的,使仅取得从该电子元件的焊盘或引脚至底下的结构的导电性,而焊盘或引脚之间不会有短路发生。 
然而,当嵌入电子元件时使用各向异性导电膜,不切实际的是,各向异性导电膜从初始的未处理状态(其中该各向异性导电膜并非处于其导电状态)至已处理状态(其中通过该膜提供从该电子元件的焊盘或引脚至底下的相应导电层的导电作用)的处理过程通常须有另外一步骤,其中该电子元件会经受热力和压力,以加热和压缩在该电子元件和该相应导电层之间的各向异性导电膜,而这生产步骤当然既不理想又繁琐,并因此增加由此生产的印制电路板的生产成本。因此,省略使该电子元件和该各向异性导电膜经受热力和压力的这个步骤并同时通过借助各向异性导电膜而享有接触电子元件的好处是理想的,亦因而为本实用新型的一目的。 
实用新型内容
本实用新型提供了用于生产印制电路板的半成品,该半成品包含多个以半固化物料制成的绝缘层和以导电物料制成的导电层,并进一步包含至少一个嵌入到至少一个绝缘层中的电子元件,其中该至少一个电子元件通过借助各向异性导电膜而附接至相应的导电层。 
根据本实用新型的一个方面,该至少一个嵌有该电子元件的绝缘层带有用于容纳该至少一个电子元件的间隙。 
根据本实用新型的另一个方面,该各向异性导电膜和该电子元件的总厚度大于该至少一个嵌有该电子元件的绝缘层的厚度。 
为了解决这个问题,本实用新型提供了文首提及的该种半成品,其特征在于该各向异性导电膜以及该半固化物料均处于未处理状态。因此,如本实用新型所述的半成品为在印制电路板生产中的中间体,其中用于连接该些电子元件的各向异性导电膜以及该半固化物料均非处于已处理状态,使得处理该各向异性导电膜以提供导电作用和处理该半固化物料以向将被生产出来的印制电路板提供机械稳定性,可在一个单一步 骤中进行。事实上,半固化物料的处理,即硬化或固化,一般是通过在至少一个层压步骤期间施加热力和压力而进行的。本实用新型的发明人发现,在该层压步骤中所施加的热力和压力亦可用于处理该各向异性导电膜,使如本实用新型所述的半成品可被用作生产带有已嵌入元件的印制电路板,该些已嵌入的元件通过各向异性导电膜的方式而连接至并与其相应的导电层接触,而无须采用仅用于处理该各向异性导电膜的专属加热和加压步骤,即压缩、熔融和硬化。因此,该些经由本创新的半成品的途径而生产出来的印制电路板因生产成本低并同时具有高品质而脱颖而出。 
一般而言,与一般半固化物料层的厚度相比,电子元件和用于将该电子元件连接至相应导电层的各向异性导电膜的那部分的总厚度相对较高。因此,本创新的半成品优选被设计成使得该至少一个嵌有该电子元件的绝缘层带有用于容纳该至少一个电子元件的间隙。该容纳该电子元件的间隙有助在处理期间,即在本创新的半成品的层压步骤期间,将该元件保持在适当的位置上,并有助在层压期间缓解该元件所受的机械应力。然而,当电子元件非常薄时,不提供用于容纳该电子元件的间隙也可能是可行的。 
如上文所述,本创新的半成品容许在一个单一步骤中处理该各向异性导电膜和该半固化物料。处理该各向异性导电膜须压缩该各向异性导电膜,并从而使至少在被该电子元件的焊盘、凸块或引脚按压的区域中的厚度减少。这样的厚度减少在层压期间,该些半固化物料层被压缩,并因此定型至较小的厚度时得以实现。在这定型现象期间,该电子元件的厚度自然保持不变,使得该电子元件的焊盘、凸块或引脚被按压到该各向异性导电膜中,从而对其进行压缩,并因此使在该各向异性导电膜内的导电珠或导电球汇集在一起。然而,对于本实用新型的一些实施方案而言,或须进一步增加对该各向异性导电膜的电子元件的压力,以确保通过该各向异性导电膜的与该电子元件的接触是可靠的,特别是在本创新的半成品或由其产生的印制电路板带有的导电层和绝缘层数量增加,使得在层压期间施加的压力可能无法可靠地下达至嵌入到该半成品或由其产生的印制电路板内层中的该或该些已嵌入的元件。因此,根据本实用新型的优选实施例,可设想到该各向异性导电膜和该电子元件的总厚度大于该至少一个嵌有该电子元件的绝缘层的厚度。这意味着该电子元件和用于将其连接的各向异性导电膜比周围的该或该些绝缘层厚,使得在层压期间,在该半固化物料的定型现象发生前,该电子元件已经在该各向异性导电膜上施加压力。下文将举例说明在如本实用新型所述 的半成品的半固化物料层的厚度在层压期间减少前,已可完成该电子元件通过该各向异性导电膜的方式进行接触。然而,其可被进行得使得该定型现象和因而该些半固化物料层的厚度减少,会提高该电子元件和该相应导电层之间的连接的可靠度。 
用于生产如本实用新型所述的印制电路板的创新的方法,其特征在于以下步骤: 
-提供至少一个导电层 
-在该导电层上施加各向异性导电膜 
-将至少一个电子元件固定在该各向异性导电膜上 
-将该电子元件嵌入到至少一个以半固化物料制成的绝缘层中,以取得半成品 
-层压该半成品,以处理该半固化物料和该各向异性导电膜。 
因此,如本实用新型所述的方法是经由在印制电路板生产中的中间体而进行的,其中用于连接该些电子元件的各向异性导电膜以及该半固化物料均非处于已处理状态,使得处理该各向异性导电膜以提供导电作用和处理该半固化物料以向将被生产出来的印制电路板提供机械稳定性,可在一个单一步骤中进行。事实上,半固化物料的处理,即硬化或固化,一般是通过在至少一个层压步骤期间施加热力和压力而进行的。本实用新型的发明人发现,在该层压步骤中所施加的热力和压力亦可用于处理该各向异性导电膜,使得如本实用新型所述的方法可被用作生产带有已嵌入元件的印制电路板,该些已嵌入元件通过各向异性导电膜的方式而连接至并与其相应的导电层接触,而无须采用仅用于处理该各向异性导电膜的专属加热和加压步骤,即压缩、熔融和硬化。因此,该些通过本创新的方法生产的印制电路板因生产成本低并同时具有高品质而脱颖而出。 
一般而言,与一般半固化物料层的厚度相比,电子元件和用于将该电子元件连接至相应导电层的各向异性导电膜的那部分的总厚度相对较高。因此,本创新的方法优选被进行得使得该至少一个嵌有该电子元件的绝缘层设有用于容纳该至少一个电子元件的间隙。该容纳该电子元件的间隙有助在处理期间,即在本创新的半成品的层压步骤期间,将该元件保持在适当位置上,并有助在层压期间缓解该元件所受的机械应力。然而,当电子元件非常薄时,不提供用于容纳该电子元件的间隙也可能是可行的。 
如上文所述,本创新的半成品容许在一个单一步骤中处理该各向异性导电膜和该半固化物料。处理该各向异性导电膜须压缩该各向异性导电膜,并从而使至少在被该电子元件的焊盘、凸块或引脚按压的区域中的厚度减少。这样的厚度减少在层压期间, 该些半固化物料层被压缩,并因此定型至较少的厚度时得以实现。在这定型现象期间,该电子元件的厚度自然保持不变,使得该电子元件的焊盘、凸块或引脚被按压到该各向异性导电膜中,从而对其进行压缩,并因此使在该各向异性导电膜内的导电珠或导电球汇集在一起。然而,对于本实用新型的一些实施方案而言,或须进一步增加该各向异性导电膜的电子元件的压力,以确保通过该各向异性导电膜与该电子元件的接触是可靠的,特别是在本创新的方法被用作生产带有数量增加的导电层和绝缘层的印制电路板,使得在层压期间施加的压力可能无法可靠地下达至嵌入到该半成品或由其产生的印制电路板内层中的该或该些已嵌入元件。因此,根据本实用新型的优选实施例,可设想到在层压步骤前,该各向异性导电膜和该电子元件被构成的总厚度大于该至少一个嵌有该电子元件的绝缘层的厚度。这意味着该电子元件和用于将其连接的各向异性导电膜比周围的该或该些绝缘层厚,使得在层压期间,在该半固化物料的定型现象发生前,该电子元件已经在该各向异性导电膜上施加了压力。下文将举例说明在如本实用新型所述的半成品的半固化物料层的厚度在层压期间减少前,已可完成该电子元件通过该各向异性导电膜的方式进行接触。然而,其可被进行得使得该定型现象和因而该些半固化物料层的厚度减少,会提高该电子元件和该相应导电层之间的连接的可靠度。 
附图说明
下文将参照附图对本实用新型进行更详细的描述,其中 
图1显示了在层压前的本创新的半成品的第一实施例, 
图2显示了在层压后的本创新的半成品的第一实施例, 
图3显示了在层压前的本创新的半成品的第二实施例, 
图4显示了在层压后的本创新的半成品的第二实施例,以及 
图5a至图5e显示了用于生产印制电路板的本创新的方法。 
具体实施方式
在图1中,本创新的半成品概括地以1做标记,并包含多个导电层2、2’和绝缘层3,该些导电层2、2’以如铜箔的导电物料形成,而该些绝缘层3通常以如FR4的半固化物料形成。该半成品1包含电子元件4,其嵌入在数个绝缘层3中。在本实用新 型的文义中,“嵌入”指该些电子元件4被包含在该半成品1内,与在本领域中已知的安装在表面的元件相对。该些电子元件4带有焊盘、凸块或引脚5,其被松散地连接至各向异性导电膜6。以半固化物料制成的该些绝缘层3的状态和该各向异性导电膜6的状态为未处理状态。在本实用新型的文义中,“未处理”指该些绝缘层3的半固化物料和该各向异性导电膜6的聚合物均非处于已硬化或已固化的状态,而另外,在该各向异性导电膜6的情况下,术语“未处理”指该些包含在该各向异性导电膜6内的、以导电物料涂覆的珠或球并无彼此接触,并因此并无通过该各向异性导电膜6而提供导电作用。该些电子元件4被容纳在间隙7中,其在包围该些电子元件4的该些绝缘层3中形成。 
在图1所示的本创新的半成品中,该各向异性导电膜6和该些绝缘层3的半固化物料均非处于其最终的可操作状态,并将在一个施加热力和压力的单一步骤中处理,即无论如何均须采用以固化该些绝缘层的半固化物料的层压处理过程。因此,通过使用如本实用新型所述的半成品,可省去用于处理该各向异性导电膜6的额外加热和加压步骤,而本实用新型寻求的优点亦得以实现。 
图2显示了从层压图1的本创新的半成品所得的印制电路板,且可看出,以半固化物料制成的绝缘层3以及该各向异性导电膜6都被压缩,从而使该些电子元件的焊盘、凸块或引脚5与相应的导电层2接触。 
图3显示了本实用新型的替代实施例,其中该各向异性导电膜6和该电子元件4的总厚度a大于该些包围着或嵌有该些电子元件的绝缘层3的厚度b。因此,当层压这创新的半成品时,在该些绝缘层3的定型现象发生前,该各向异性导电膜6已经受压,使得在各情形下均无须对该些绝缘层3进行定型以确保该些电子元件4和该导电层2之间的电接触。然而,层压本创新的半成品以生产该印制电路板,致使该些电子元件4至该相应导电层2的连接更为可靠。 
为了进行本创新的方法和为了生产本创新的半成品,将如在图5a-图5e中所示的进行。如图5a所示,在绝缘层3上设有该导电层2。在此之后,在该导电层2上以两个部分的方式施加各向异性导电膜6,从而提供在该导电层2上连接两个电子元件4的可能性。然后,该些电子元件4被固定在该各向异性导电膜6上,从而享有该各向异性导电膜6的特性好处,即该各向异性导电膜处于该未处理状态时会有粘性。在此之后,该些电子元件4被嵌入到多个以半固化物料制成绝缘层3中,其中该些中央导 电层2被切割,以提供用于该些电子元件的间隙7。层压该半成品的最终步骤为处理该半固化物料和该各向异性导电膜6,致使如图5e所示的印制电路板。 

Claims (3)

1.用于生产印制电路板的半成品(1),该半成品(1)包含多个以半固化物料制成的绝缘层(3)和以导电物料制成的导电层(2、2‘),并进一步包含至少一个嵌入到至少一个绝缘层(3)中的电子元件(4),其中该至少一个电子元件(4)通过借助各向异性导电膜(6)而附接至相应的导电层(2)。 
2.如权利要求1所述用于生产印制电路板的半成品(1),其特征在于该至少一个嵌有该电子元件(4)的绝缘层(3)带有用于容纳该至少一个电子元件(4)的间隙(7)。 
3.如权利要求1或2所述用于生产印制电路板的半成品(1),其特征在于该各向异性导电膜(6)和该电子元件(4)的总厚度(a)大于该至少一个嵌有该电子元件(4)的绝缘层(3)的厚度(b)。 
CN2013200904793U 2013-02-27 2013-02-27 用于生产印制电路板的半成品 Expired - Lifetime CN203206586U (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN2013200904793U CN203206586U (zh) 2013-02-27 2013-02-27 用于生产印制电路板的半成品
CN201480011016.0A CN105247969B (zh) 2013-02-27 2014-02-27 用于生产印制电路板的半成品及其制造方法
US14/771,182 US9781845B2 (en) 2013-02-27 2014-02-27 Semi-finished product for the production of a printed circuit board and method for producing the same
PCT/AT2014/050044 WO2014131071A2 (en) 2013-02-27 2014-02-27 Semi-finished product for the production of a printed circuit board and method for producing the same
EP14710783.3A EP2974564B1 (en) 2013-02-27 2014-02-27 Semi-finished product for the production of a printed circuit board and method for producing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2013200904793U CN203206586U (zh) 2013-02-27 2013-02-27 用于生产印制电路板的半成品

Publications (1)

Publication Number Publication Date
CN203206586U true CN203206586U (zh) 2013-09-18

Family

ID=49150635

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2013200904793U Expired - Lifetime CN203206586U (zh) 2013-02-27 2013-02-27 用于生产印制电路板的半成品
CN201480011016.0A Active CN105247969B (zh) 2013-02-27 2014-02-27 用于生产印制电路板的半成品及其制造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201480011016.0A Active CN105247969B (zh) 2013-02-27 2014-02-27 用于生产印制电路板的半成品及其制造方法

Country Status (4)

Country Link
US (1) US9781845B2 (zh)
EP (1) EP2974564B1 (zh)
CN (2) CN203206586U (zh)
WO (1) WO2014131071A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105247969A (zh) * 2013-02-27 2016-01-13 At&S奥地利科技与系统技术股份公司 用于生产印制电路板的半成品及其制造方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015077808A1 (de) 2013-11-27 2015-06-04 At&S Austria Technologie & Systemtechnik Aktiengesellschaft Leiterplattenstruktur
AT515101B1 (de) 2013-12-12 2015-06-15 Austria Tech & System Tech Verfahren zum Einbetten einer Komponente in eine Leiterplatte
US11523520B2 (en) 2014-02-27 2022-12-06 At&S Austria Technologie & Systemtechnik Aktiengesellschaft Method for making contact with a component embedded in a printed circuit board
AT515447B1 (de) 2014-02-27 2019-10-15 At & S Austria Tech & Systemtechnik Ag Verfahren zum Kontaktieren eines in eine Leiterplatte eingebetteten Bauelements sowie Leiterplatte
EP2914071A1 (en) * 2014-02-28 2015-09-02 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Heat spreader in multilayer build ups
US10647289B2 (en) * 2016-11-15 2020-05-12 Ford Global Technologies, Llc Vehicle driver locator
EP3340753B1 (en) * 2016-12-22 2025-04-30 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Method of integrating a connector member with component carrier
CN108347820B (zh) * 2017-01-25 2020-09-15 奥特斯(中国)有限公司 容纳部件的基底结构上的高导热涂层
EP3481161B1 (en) * 2017-11-02 2025-09-10 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Component carrier with transistor components arranged side by side
DE102019215000A1 (de) * 2019-09-30 2021-04-01 Robert Bosch Gmbh Mikroschweißverfahren flexibler und dünner Folien, bspw. für den Einsatz in elektrischen und elektronischen Vorrichtungen
CN120076191A (zh) * 2023-11-30 2025-05-30 宏启胜精密电子(秦皇岛)有限公司 电路板组件及其制造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW511415B (en) 2001-01-19 2002-11-21 Matsushita Electric Industrial Co Ltd Component built-in module and its manufacturing method
TW550997B (en) 2001-10-18 2003-09-01 Matsushita Electric Industrial Co Ltd Module with built-in components and the manufacturing method thereof
FI20031201A7 (fi) * 2003-08-26 2005-02-27 Imbera Electronics Oy Menetelmä elektroniikkamoduulin valmistamiseksi ja elektroniikkamoduuli
JP2006237517A (ja) * 2005-02-28 2006-09-07 Sanyo Electric Co Ltd 回路装置およびその製造方法
US8186042B2 (en) * 2009-05-06 2012-05-29 Bae Systems Information And Electronic Systems Integration Inc. Manufacturing method of a printed board assembly
AT13055U1 (de) * 2011-01-26 2013-05-15 Austria Tech & System Tech Verfahren zur integration eines elektronischen bauteils in eine leiterplatte oder ein leiterplatten-zwischenprodukt sowie leiterplatte oder leiterplatten-zwischenprodukt
US9040837B2 (en) * 2011-12-14 2015-05-26 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
CN203206586U (zh) 2013-02-27 2013-09-18 奥特斯(中国)有限公司 用于生产印制电路板的半成品
KR20140110553A (ko) * 2013-03-08 2014-09-17 삼성디스플레이 주식회사 이방성 도전 필름, 표시 장치, 및 표시 장치의 제조 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105247969A (zh) * 2013-02-27 2016-01-13 At&S奥地利科技与系统技术股份公司 用于生产印制电路板的半成品及其制造方法
CN105247969B (zh) * 2013-02-27 2018-11-23 At&S奥地利科技与系统技术股份公司 用于生产印制电路板的半成品及其制造方法

Also Published As

Publication number Publication date
CN105247969B (zh) 2018-11-23
US20160021763A1 (en) 2016-01-21
WO2014131071A3 (en) 2014-10-23
EP2974564B1 (en) 2019-06-19
CN105247969A (zh) 2016-01-13
WO2014131071A2 (en) 2014-09-04
US9781845B2 (en) 2017-10-03
EP2974564A2 (en) 2016-01-20

Similar Documents

Publication Publication Date Title
CN203206586U (zh) 用于生产印制电路板的半成品
CN102933032B (zh) 印制线路板层压埋铜块方法
US8609991B2 (en) Flex-rigid wiring board and method for manufacturing the same
CN102090159B (zh) 刚挠性电路板以及其电子设备
US20080121416A1 (en) Multilayer Printed Wiring Board And Manufacturing Method For Same
WO2008155957A1 (ja) 部品内蔵基板の製造方法および部品内蔵基板
KR20140033245A (ko) 부품 내장 배선판, 부품 내장 배선판의 제조 방법
KR101791285B1 (ko) 이방성 도전막 및 그 제조 방법
JP2009200113A (ja) シールド配線回路基板
US7943001B2 (en) Process for producing multilayer board
US20020066961A1 (en) Circuit Substrate and manufacturing method thereof
EP1404167A4 (en) METHOD FOR PRODUCING A MULTILAYER CONDUCTOR PLATE
CN112385024A (zh) 扇出封装方法及扇出封装板
CN102427679A (zh) 具有嵌入式凸块互连结构的柔性印刷电路板及其制作方法
JP4684454B2 (ja) プリント配線基板の製造方法及びプリント配線基板
WO2015049770A1 (ja) 層間接続基板およびその製造方法
CN202335070U (zh) 具有嵌入式凸块互连结构的柔性印刷电路板
CN106507584A (zh) 一种复合式电路板及其制作方法
TW201349956A (zh) 軟硬複合線路板及其製作方法
JP2005217173A (ja) プリント配線板、プリント配線板の接続方法及びプリント配線板の製造方法
KR101392730B1 (ko) 부품내장형 인쇄회로기판 제조방법
JP4529594B2 (ja) 配線基板の製造方法
JP2008016651A (ja) 部品内蔵配線板、部品内蔵配線板の製造方法。
JP2007266165A (ja) 多層配線基板の製造方法
JP2003218526A (ja) 第一配線基材と第二配線基材間における配線層の接続方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20130918

CX01 Expiry of patent term