CN208888803U - 防止电脑端的无线网卡掉卡的电路 - Google Patents
防止电脑端的无线网卡掉卡的电路 Download PDFInfo
- Publication number
- CN208888803U CN208888803U CN201821338480.2U CN201821338480U CN208888803U CN 208888803 U CN208888803 U CN 208888803U CN 201821338480 U CN201821338480 U CN 201821338480U CN 208888803 U CN208888803 U CN 208888803U
- Authority
- CN
- China
- Prior art keywords
- capacitor
- electrically connected
- pin
- card
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Transceivers (AREA)
- Telephone Function (AREA)
Abstract
本实用新型公开一种防止电脑端的无线网卡掉卡的电路,包括中央控制器、延时单元、滤波单元及WIFI模组,延时单元包括第二电阻R2和第三电容C3,第二电阻R2的第一端与中央控制器的第一管脚电连接,第二电阻R2的第二端与第三电容C3的第一端电连接,第三电容C3的第二端接地,第二电阻R2的第二端还与WIFI模组的一管脚电连接。本实用新型在网卡的复位脚与CPU之间增加一个RC延时电路,电路连接简单,成本降低,通过调节RC延时电路中电阻R与电容C的大小产生不同的时间延时,从而使得复位脚上拉的时间延后于CPU的时钟信号到达时间,最终,能够防止出现无线网卡掉卡或者不识别的问题。
Description
技术领域
本实用新型涉及无线网卡领域,特别是涉及一种防止电脑端的无线网卡掉卡的电路。
背景技术
目前,市面上的笔记本内置无线网卡接口类型有两种,一种是Mini-PCI,另一种是PCI-E。但无论是PCIE还是mini-PCI接口网卡,来自CPU的时序必先直接影响网卡的识别。其中,影响最大的是时序部分Reset和时钟信号引脚的时序。目前,市面上的PC主板在布线或者设计时,针对该两引脚与CPU通信都是采用“直拉式设计”,所谓“直拉式设计”即为直接用导线直拉至CPU对应的引脚。这样的设计好处就是简单又低成本,缺点也显而易见,PCIE或mini-PCI的时序来源直接依赖CPU的能力,一旦CPU给出的时序有异常,网卡部分完全无能为力,直接造成无线网卡不识别或者掉卡。
实用新型内容
本实用新型的目的是克服现有技术中的不足之处,提供一种防止电脑端的无线网卡掉卡的电路,在网卡的复位脚与CPU之间增加一个RC延时电路,电路连接简单,成本降低,通过调节RC延时电路中电阻R与电容C的大小产生不同的时间延时,从而使得复位脚上拉的时间延后于CPU的时钟信号到达时间,最终,能够防止出现无线网卡掉卡或者不识别的问题。
本实用新型的目的是通过以下技术方案来实现的:
一种防止电脑端的无线网卡掉卡的电路,包括:中央控制器、延时单元、滤波单元及WIFI模组,
所述中央控制器的第一管脚与所述滤波单元的第一端电连接,所述滤波单元的第二端接地,所述中央控制器的第一管脚还与所述延时单元的输入端电连接,所述延时单元的输出端与所述WIFI模组的一管脚电连接;
所述延时单元包括第二电阻R2和第三电容C3,所述第二电阻R2的第一端与所述中央控制器的第一管脚电连接,所述第二电阻R2的第二端与所述第三电容C3的第一端电连接,所述第三电容C3的第二端接地,所述第二电阻R2的第二端还与所述WIFI模组的一管脚电连接。
在其中一个实施例中,所述滤波单元包括第四电容C4,所述第四电容C4的一端与所述中央控制器的第一管脚电连接,所述第四电容C4的另一端接地。
在其中一个实施例中,还包括第一电阻R1,所述第一电阻R1的第一端与VCC供电端电连接,所述第一电阻R1的第二端与所述中央控制器的第二管脚电连接。
在其中一个实施例中,还包括第三电阻R3,所述第三电阻R3的第一端与所述WIFI模组的另一管脚电连接,所述第三电阻R3的第二端接地。
在其中一个实施例中,还包括第一电容C1,所述第一电容C1的第一端与所述中央控制器的第三管脚电连接,所述第一电容C1的第二端与所述WIFI模组电连接。
在其中一个实施例中,还包括第二电容C2,所述第二电容C2的第一端与所述中央控制器的第三管脚电连接,所述第二电容C2的第二端与所述WIFI模组电连接。
在其中一个实施例中,所述第二电阻R2的阻值为1KΩ~10KΩ,所述第三电容C3的电容值为0.5uF~1.5uF。
在其中一个实施例中,所述第三电容C3的电容值为1uF。
在其中一个实施例中,所述中央控制器还通过PCI-E接口或者Mini-PCI接口与所述WIFI模组电连接。
在其中一个实施例中,所述中央控制器为电脑的CPU。
本实用新型相比于现有技术的优点及有益效果如下:
本实用新型为一种防止电脑端的无线网卡掉卡的电路,通过设置延时单元,调整实现时序的延时,有效的弥补CPU处理能力的不足,从而解决低成本方案时序的难题,有效的降低成本。在网卡的复位脚与CPU之间增加一个RC延时电路,电路连接简单,成本降低,通过调节RC延时电路中电阻R与电容C的大小产生不同的时间延时,从而使得复位脚上拉的时间延后于CPU的时钟信号到达时间,最终,能够防止出现无线网卡掉卡或者不识别的问题。
附图说明
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本实用新型的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本实用新型一实施方式的防止电脑端的无线网卡掉卡的电路的电路图。
具体实施方式
为了便于理解本实用新型,下面将参照相关附图对本实用新型进行更全面的描述。附图中给出了本实用新型的较佳实施方式。但是,本实用新型可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本实用新型的公开内容理解的更加透彻全面。
需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。
除非另有定义,本文所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中在本实用新型的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本实用新型。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
请参阅图1,一种防止电脑端的无线网卡掉卡的电路,包括:中央控制器100、延时单元200、滤波单元300及WIFI模组400。需要说明的是,所述中央控制器100和所述WIFI模组400电连接,且所述中央控制器还通过PCI-E接口或者Mini-PCI接口与所述WIFI模组电连接。所述中央控制器为电脑的CPU。所述延时单元200用于使得Reset脚上拉的时间延后于CPU的时钟信号到达时间,同时该思路也同样适用于时钟信号引脚和其他脚时序延时;所述滤波单元300滤除线路中出现的波纹。
需要说明的是,所述中央控制器为电脑主机的CPU,可以是INTEL公司的、型号为I78700的CPU,当然,其他能够满足本申请的技术方案的且是本领域技术人员能够自由选择的CPU,均在本申请的保护范围内。还需要说明的是,所述CPU为市面上常售的常规的现有技术的CPU,本申请只要求保护所述CPU与其他电路/单元/模块的结构关系、连接关系和位置关系,具体关于所述CPU与其他电路/单元/模块配合的工作原理请参考现有技术实现,其中可能存在的含有方法的技术特征不是本实用新型要求保护的客体,在此不在赘述。
还需要说明的是,所述WIFI模组中包含了一个WIFI芯片,并且,所述WIFI芯片可以采用MTK公司型号为MT7662的WIFI芯片。当然,其他能够满足本申请的技术方案的且是本领域技术人员能够自由选择的WIFI芯片,均在本申请的保护范围内。还需要说明的是,所述WIFI芯片为市面上常售的常规的现有技术的WIFI芯片,本申请只要求保护所述WIFI芯片与其他电路/单元/模块的结构关系、连接关系和位置关系,具体关于所述WIFI芯片与其他电路/单元/模块配合的工作原理请参考现有技术实现,其中可能存在的含有方法的技术特征不是本实用新型要求保护的客体,在此不在赘述。
具体地,所述中央控制器的第一管脚与所述滤波单元的第一端电连接,所述滤波单元的第二端接地,所述中央控制器的第一管脚还与所述延时单元的输入端电连接,所述延时单元的输出端与所述WIFI模组的一管脚电连接。需要说明的是,所述中央控制器的第一管脚为中央控制器的Reset脚。
请参阅图1,所述延时单元包括第二电阻R2和第三电容C3,所述第二电阻R2的第一端与所述中央控制器的第一管脚电连接,所述第二电阻R2的第二端与所述第三电容C3的第一端电连接,所述第三电容C3的第二端接地,所述第二电阻R2的第二端还与所述WIFI模组的一管脚电连接。
在本实施例中,所述第二电阻R2的阻值为1KΩ~10KΩ,所述第三电容C3的电容值为0.5uF~1.5uF。优选的,所述第三电容C3的电容值为1uF。如此,通过在无线网卡和电脑端的Reset脚之间增加一个RC延时,通过调节第二电阻R2和第三电容C3的大小,实现Reset脚的时序延时。当R2=1K,C3=1uF时,Reset时序延时10ms以内,当R2=10K,C3=1uF时,Reset时序延时10~20ms。
在进行延时的过程中,Reset的纹波都会较高,为此,为了降低Reset的纹波,进而提高延时的有效性,例如,所述滤波单元包括第四电容C4,所述第四电容C4的一端与所述中央控制器的第一管脚电连接,所述第四电容C4的另一端接地。如此,通过增加接地电容C4,降低了Reset的纹波干扰,在一定程度上可以降低无线网卡掉卡的几率。同时,优选地,第四电容C4=22uF。
还需要说明的是,当电脑端的CPU开始给出的Reset和时钟信号的时序就符合要求时,增加一个RC电路就能预防进入其他模式引起的掉卡和不识别。比如:windows10系统等其他操作系统的睡眠,待机等模式;当电脑端的CPU开始给出的Reset和时钟信号的时序就不符合要求时,可以通过调节RC电路从而计算出需要延时的时间,从而避免网卡掉卡或者不识别。
本实用新型可以通过硬件调整实现时序的时延,有效的弥补CPU处理能力的不足,从而解决低成本方案时序的难题,有效的降低成本,进而衍生出一种新的PC方案,同时该思路也适用于其他无线网卡应用领域,例如智能家居领域和电视领域等。此外还能有效的预防由于其他因素的干扰CPU输出时序而出现的无线网卡掉线问题。
需要说明的是,电路还包括第一电阻R1,所述第一电阻R1的第一端与VCC供电端电连接,所述第一电阻R1的第二端与所述中央控制器的第二管脚电连接。其中,所述中央控制器的第二管脚为PCIE_CLK_REQ#。
需要说明的是,电路还包括第三电阻R3,所述第三电阻R3的第一端与所述WIFI模组的另一管脚电连接,所述第三电阻R3的第二端接地。
需要说明的是,电路还包括第一电容C1,所述第一电容C1的第一端与所述中央控制器的第三管脚电连接,所述第一电容C1的第二端与所述WIFI模组电连接。其中,所述中央控制器的第三管脚为PCIE_TX_N管脚。
需要说明的是,电路还包括第二电容C2,所述第二电容C2的第一端与所述中央控制器的第三管脚电连接,所述第二电容C2的第二端与所述WIFI模组电连接。其中,所述中央控制器的第四管脚为PCIE_TX_N管脚PCIE_TX_P管脚
为解决无线网卡掉卡的问题,本实用新型可以通过对PCI-E的PCIE_RX_N管脚和PCIE_RX_P管脚,PCIE_TX_N管脚和PCIE_TX_P管脚,PCIE_CLK_N管脚和PCIE_CLK_P管脚进行差分阻抗控制,在布线时做100欧姆阻抗处理来有效缓解这个问题,从而可以有效地解决网卡掉卡的问题。具体地,所述中央控制器100上设置有PCIE_RX_N管脚、PCIE_RX_P管脚,PCIE_TX_N管脚、PCIE_TX_P管脚、PCIE_CLK_N管脚和PCIE_CLK_P管脚,其分别与所述WIFI模组400上的PETNO管脚、PETPO管脚、HSIN管脚、HSIP管脚、REFCLK-管脚和REFCLK+管脚电连接。
并且,所述中央控制器100上的PCI-E_CLK_REQ#管脚和PCI-E_RST管脚分别与所述WIFI模组400上的CLKREON#管脚和PERSTN管脚电连接。
本实用新型相比于现有技术的优点及有益效果如下:
本实用新型为一种防止电脑端的无线网卡掉卡的电路,通过设置延时单元,调整实现时序的延时,有效的弥补CPU处理能力的不足,从而解决低成本方案时序的难题,有效的降低成本。在网卡的复位脚与CPU之间增加一个RC延时电路,电路连接简单,成本降低,通过调节RC延时电路中电阻R与电容C的大小产生不同的时间延时,从而使得复位脚上拉的时间延后于CPU的时钟信号到达时间,最终,能够防止出现无线网卡掉卡或者不识别的问题。
以上所述实施方式仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种防止电脑端的无线网卡掉卡的电路,其特征在于,包括:中央控制器、延时单元、滤波单元及WIFI模组,
所述中央控制器的第一管脚与所述滤波单元的第一端电连接,所述滤波单元的第二端接地,所述中央控制器的第一管脚还与所述延时单元的输入端电连接,所述延时单元的输出端与所述WIFI模组的一管脚电连接;
所述延时单元包括第二电阻R2和第三电容C3,所述第二电阻R2的第一端与所述中央控制器的第一管脚电连接,所述第二电阻R2的第二端与所述第三电容C3的第一端电连接,所述第三电容C3的第二端接地,所述第二电阻R2的第二端还与所述WIFI模组的一管脚电连接。
2.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,所述滤波单元包括第四电容C4,所述第四电容C4的一端与所述中央控制器的第一管脚电连接,所述第四电容C4的另一端接地。
3.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,还包括第一电阻R1,所述第一电阻R1的第一端与VCC供电端电连接,所述第一电阻R1的第二端与所述中央控制器的第二管脚电连接。
4.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,还包括第三电阻R3,所述第三电阻R3的第一端与所述WIFI模组的另一管脚电连接,所述第三电阻R3的第二端接地。
5.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,还包括第一电容C1,所述第一电容C1的第一端与所述中央控制器的第三管脚电连接,所述第一电容C1的第二端与所述WIFI模组电连接。
6.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,还包括第二电容C2,所述第二电容C2的第一端与所述中央控制器的第三管脚电连接,所述第二电容C2的第二端与所述WIFI模组电连接。
7.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,所述第二电阻R2的阻值为1KΩ~10KΩ,所述第三电容C3的电容值为0.5uF~1.5uF。
8.根据权利要求7所述的防止电脑端的无线网卡掉卡的电路,其特征在于,所述第三电容C3的电容值为1uF。
9.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,所述中央控制器还通过PCI-E接口或者Mini-PCI接口与所述WIFI模组电连接。
10.根据权利要求1所述的防止电脑端的无线网卡掉卡的电路,其特征在于,所述中央控制器为电脑的CPU。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201821338480.2U CN208888803U (zh) | 2018-08-17 | 2018-08-17 | 防止电脑端的无线网卡掉卡的电路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201821338480.2U CN208888803U (zh) | 2018-08-17 | 2018-08-17 | 防止电脑端的无线网卡掉卡的电路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN208888803U true CN208888803U (zh) | 2019-05-21 |
Family
ID=66509223
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201821338480.2U Expired - Fee Related CN208888803U (zh) | 2018-08-17 | 2018-08-17 | 防止电脑端的无线网卡掉卡的电路 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN208888803U (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119336668A (zh) * | 2024-12-19 | 2025-01-21 | 苏州元脑智能科技有限公司 | 网卡的管理方法及装置 |
-
2018
- 2018-08-17 CN CN201821338480.2U patent/CN208888803U/zh not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119336668A (zh) * | 2024-12-19 | 2025-01-21 | 苏州元脑智能科技有限公司 | 网卡的管理方法及装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9043528B2 (en) | Bridge between a peripheral component interconnect express interface and a universal serial bus 3.0 device | |
| CN108134599B (zh) | 一种i3c总线控制接口电路 | |
| CN101855874A (zh) | 以太网控制器 | |
| KR20220154681A (ko) | 고주파 송신 라인들을 위한 종단 | |
| CN107534548A (zh) | 用于基于脉冲的多线链路的时钟和数据恢复 | |
| CN104991880B (zh) | 一种基于pci‑e接口的fc‑ae‑asm通讯板卡 | |
| CN102768648A (zh) | 低延迟中断收集器、具有该收集器的系统和相关方法 | |
| CN208888803U (zh) | 防止电脑端的无线网卡掉卡的电路 | |
| CN204480239U (zh) | 一种usb转串口控制电路 | |
| CN203368438U (zh) | 双向通信电平转换装置和智能电视 | |
| CN206282265U (zh) | 一种热插拔保护系统 | |
| CN107436856B (zh) | 具有直接控制的通信装置及相关方法 | |
| CN104967526A (zh) | 串口通讯服务器 | |
| CN210111685U (zh) | 一种电源切换的快速反应电路 | |
| CN107070547B (zh) | 一种具有故障监控能力的cpci型千兆以太网装置 | |
| CN216249232U (zh) | 一种视频高速采集与处理电路结构 | |
| CN212933294U (zh) | 一种高集成的数据处理板卡 | |
| CN210924562U (zh) | 一种背板通讯装置 | |
| CN210119679U (zh) | 一种双网口材料试验机联网控制器 | |
| CN106855849B (zh) | 一种用于iic总线和can总线之间的数据交换装置 | |
| CN206892854U (zh) | 一种提高pcie数据通道使用率的主板 | |
| CN106533419B (zh) | Esd保护电路以及mipi接口的时钟通路 | |
| CN216145108U (zh) | 基于cb200的多功能核心控制装置 | |
| CN217643403U (zh) | Rs485数据收发电路和以太网交换机 | |
| CN212933293U (zh) | 一种嵌入式数据处理核心板 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| GR01 | Patent grant | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20190521 Termination date: 20210817 |