CN206116378U - 半导体封装构造 - Google Patents
半导体封装构造 Download PDFInfo
- Publication number
- CN206116378U CN206116378U CN201621146500.7U CN201621146500U CN206116378U CN 206116378 U CN206116378 U CN 206116378U CN 201621146500 U CN201621146500 U CN 201621146500U CN 206116378 U CN206116378 U CN 206116378U
- Authority
- CN
- China
- Prior art keywords
- encapsulant
- semiconductor package
- electronic component
- package structure
- lead frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Classifications
-
- H10W72/0198—
-
- H10W72/884—
-
- H10W74/00—
-
- H10W90/724—
Landscapes
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本实用新型是关于半导体封装构造。根据本实用新型一实施例的半导体封装构造包括:封装基板,其具有第一表面和第二表面,该第一表面与该第二表面相对,该第二表面设置有第一焊垫;第一电子组件,其设置于该第一表面;第二电子组件,其设置于该第二表面;引线框架,其包括第一承座和第二承座,其中第二承座具有连接部;以及连接材料,其包覆该连接部且连接该第一焊垫。该半导体封装构造还包括第一封装胶体,其至少包覆该封装基板、该第一电子组件、该第二电子组件。本实用新型提供的半导体封装构造能够改善双面封装模块中的热消散问题,还具有成本低,防止封装模块发生曲翘的优点。
Description
技术领域
本实用新型涉及半导体封装领域,特别是涉及半导体封装构造。
背景技术
半导体产业致力于制造轻薄短小的产品,各种电子组件需要被高度集成在有限面积的半导体封装构造中,通常使用锡球或锡球与基板的组合结构作为引脚而与主板(Mainboard)电性连接。然而,锡球在进行回焊(Reflow)结合期间容易产生脱落或塌陷的问题,从而导致半导体封装构造产生缺球或高度不一致的缺陷。并且,由于锡球是以圆形的形式设置在主板上,锡球与下方主板因接触面积小会造成散热不佳的问题,特别是对于高功率的电子组件。此外,由于在注塑半导体封装构造的过程中需要较高的温度,因此将无可避免地导致基板发生曲翘。
因此,有必要提供一种半导体封装构造,以解决现有技术所存在的问题。
实用新型内容
本实用新型的目的之一在于提供半导体封装构造,其可以简单的制程和工艺实现低成本高质量的半导体封装构造。
本实用新型的一实施例提供一半导体封装构造,其包括:封装基板,其具有第一表面和第二表面,该第一表面与该第二表面相对,该第二表面设置有第一焊垫;第一电子组件,其设置于该第一表面;第二电子组件,其设置于该第二表面;引线框架,其包括第一承座和第二承座,其中第二承座具有连接部;连接材料,其包覆该连接部且连接该第一焊垫;以及第一封装胶体,其至少包覆该封装基板、该第一电子组件及该第二电子组件。
在本实用新型的另一实施例中,该第一电子组件包括第一芯片和第二封装胶体,该第一芯片承载于该第一表面且经配置经过连接材料和连接部以电连接至引线框架,该第二封装胶体包覆该第一芯片。在本实用新型的又一实施例中,该第二电子组件包括第二芯片,该第二芯片承载于第二表面且经配置经过连接材料和连接部以电连接至引线框架。在本实用新型的另一实施例中,引线框架的材料为除锡之外的金属材料。在本实用新型的又一实施例中,该半导体封装构造还包括第三封装胶体,该第三封装胶体被注塑填充在第一承座和第二承座的空隙中。在本实用新型的另一实施例中,该封装基板包括孔洞。在本实用新型的又一实施例中,连接部具有粗糙表面。在本实用新型的另一实施例中,该半导体封装构造进一步包括屏蔽层,其经配置以至少覆盖第一封装胶体。在本实用新型的又一实施例中,该连接部突出该第二承座的表面。
本实用新型实施例提供的半导体封装构造不仅能够改善双面封装模块中的热消散问题,还具有成本低,防止封装模块发生曲翘的优点。
附图说明
图1是根据本实用新型一实施例的半导体封装构造的纵向截面示意图。
图2a-2f是根据本实用新型一实施例制造半导体封装构造的流程示意图,其可制造图1所示的半导体封装构造。
具体实施方式
为更好的理解本实用新型的精神,以下结合本实用新型的部分优选实施例对其作进一步说明。
图1是根据本实用新型一实施例的半导体封装构造100的纵向截面示意图。
如图1所示,根据本实用新型一实施例的半导体封装构造100包括:封装基板10、第一电子组件12、第二电子组件14、引线框架16、连接材料18及第一封装胶体20。
本实施例中,该封装基板10具有相对的第一表面102和第二表面104,第二表面104设置有第一焊垫(图中未示出)。
该第一电子组件12设置于该封装基板10的第一表面102。该第一电子组件12包括第一芯片122和第二封装胶体124。该第一芯片122可通过常规的晶片接合(Die Bond)工艺承载于该封装基板10的第一表面102,通过打线接合(Wire Bond)工艺连接至该第一表面102且经过连接材料18和连接部166以电连接至引线框架16。第二封装胶体124经注塑以包覆该第一芯片122以起到保护该第一芯片122的作用。第二封装胶体124的材料可以是树脂等其他本领域常用的复合物材料。该第一电子组件12也可为其他封装元件,通过表面贴装(Surface Mount Technology,SMT)技术设置于该封装基板10的第一表面102上。
该第二电子组件14设置于该封装基板10的第二表面104。该第二电子组件14包括第二芯片142,该第二芯片142可通过常规的倒装固晶(Flip Chip)的方式承载于该第二表面104且经配置经过连接材料18和连接部166以电连接至引线框架16。该第二芯片142与该封装基板10的第二表面104之间形成有共晶层(图中未示出)。
该引线框架16包括第一承座162和第二承座164。该第二承座164具有连接部166。该连接部166自该第二承座164的表面向上突出且该连接部166具有粗糙表面。该第一承座162和第二承座164可由压印工艺压印该引线框架16的上表面或者采用蚀刻工艺蚀刻该引线框架16的上表面而形成。该引线框架16还包括注塑填充在该第一承座162和该第二承座164的空隙中的第三封装胶体168,且包含该第三封装胶体168的引线框架16与第一封装胶体20具有相似的热膨胀系数(Coefficient of thermal expansion,CTE)。该引线框架16的材料为除锡之外的金属材料,例如,钢、铁、铝、镍和锌等。
该连接材料18包覆该连接部166,并且连接第二表面104的第一焊垫(图中未示出)和第二承座164的连接部166。在本实施例中,所述连接部166突出所述第二承座164的表面。必要时,所述连接部166可具有粗糙的表面。连接材料18与该封装基板10的第二表面104上的第一焊垫之间形成有共晶层(图中未示出)。
该第一封装胶体20至少包覆该封装基板10、该第一电子组件12及该第二电子组件14。
在本实施例中,该封装基板10还包括多个孔洞106,该孔洞106贯穿该封装基板10的第一表面102和第二表面104。当第一封装胶体20注塑该封装基板10、该第一电子组件12及该第二电子组件14时,该孔洞106可以拉近模流平衡(Mold-Flow Balance)。具体地,当注塑第一封装胶体20时,在流速快的一方的第一封装胶体20会透过孔洞106流动到流速慢的一方从而拉近半导体封装构造100的模流平衡。该孔洞106的位置及大小的设计可以根据具体的电子组件的设计而进行调整,此处不详述。
该半导体封装构造100还包括屏蔽层108,该屏蔽层108经配置以覆盖该第一封装胶体20和该第三封装胶体168。该半导体封装构造100还包括贴装元件或其他附件109,例如本实施例中,其可进一步包括通过SMT技术设置于该封装基板10的第一表面102的无源元件109。
本实用新型实施例中的第一封装胶体20、第二封装胶体124、第三封装胶体168的材料可以根据半导体封装构造的具体情况而选择,上述三种材料可以相同或不同。另外,可以根据半导体封装构造的具体情况,选择具有相似的CTE的第一封装胶体20、第二封装胶体124、第三封装胶体168的材料。
在本实用新型的实施例中,封装基板10通过连接材料18连接至下方的引线框架16,进而与外部部件电性连接。如图1所示,连接材料18包覆连接部166,并且接触第二承座164的表面,因此形成内锁结构(interlock structure),增强连接材料18与连接部166之间的连接,亦即增强该封装基板10与该引线框架16之间的连接。必要时,可通过工艺(例如,蚀刻方法)使该连接部166具有粗糙的表面,进而增加连接材料18与连接部166之间的接触面积,由此增强连接材料18与连接部166之间的连接。因此,这样的连接方式相较于传统的锡球作为与下方主板连接的方式相比,具有更好的连接强度。此外,连接材料18与第二承座164组成的导通路径被第一封装胶体20以及第三封装胶体168包覆。第一封装胶体20以及第三封装胶体168可有效地将半导体封装构造100中的热量向外传导,从而降低半导体封装构造100的温度。再者,包含第三封装胶体168的引线框架16具有与注塑半导体封装构造100时所使用的第一封装胶体20相似的热膨胀系数。因此,当半导体封装构造100的温度升高,例如注塑第一封装胶体20或当半导体封装构造100在使用的过程中产生热量时,由于引线框架16具有与第一封装胶体20相似的热膨胀系数,因此半导体封装构造100并不易发生曲翘。此外,本实用新型无需特殊制程和反复加工的过程,具有制造工艺简单,制造成本低,且容易与形成屏蔽层的制程接合的优点。
此外,本实用新型实施例还提供了用于制造半导体封装构造100的方法。
图2a-2f是根据本实用新型的另一实施例制造半导体封装构造的流程示意图,其可制造图1所示的半导体封装构造100。
如图2a所示,提供封装基板10,该封装基板10具有相对的第一表面102和第二表面104,第二表面104设置有第一焊垫(图中未示出)。该封装基板10还包括多个孔洞106,该孔洞106贯穿该封装基板10的第一表面102和第二表面104。
接着提供第一电子组件12,该第一电子组件12包括第一芯片122和第二封装胶体124。可通过常规的晶片接合工艺将第一芯片122设置于该封装基板10的第一表面102,然后通过打线接合工艺将该第一芯片122连接至该第一表面102。接着,注塑第二封装胶体124使其包覆该第一芯片122以起到保护该第一芯片122的作用。至此完成将第一电子组件12设置于该封装基板10的第一表面102的步骤。在其它实施例中,可预先形成包含第二封装胶体124与第一芯片122的第一电子组件12,然后再将该第一电子组件12设置于封装基板10的第一表面102。第二封装胶体124的材料可以是树脂等其他本领域常用的复合物材料。贴装元件或其他附件109可通过SMT技术连接至封装基板10的第一表面102。
如图2b所示,于该封装基板10的第二表面104的第一焊垫上浸渍助焊剂110,然后将锡球112设置于该第一焊垫上。接着将第二电子组件14设置于该封装基板10的第二表面104。该第二电子组件14包括第二芯片142。该第二芯片142可通过传统的倒装固晶的方式设置于该第二表面104且随后经配置经过连接材料18和连接部166以电连接至引线框架16,容后叙。
如图2c所示,提供引线框架16。该引线框架16包括第一承座162和第二承座164。该第二承座164具有连接部166。该连接部166自该第二承座164的表面突出。该引线框架16可由压印工艺压印该引线框架16的上表面或者采用蚀刻工艺蚀刻该引线框架16的上表面而形成。该引线框架16还包括注塑填充在该第一承座162和该第二承座164的空隙中的第三封装胶体168,且包含该第三封装胶体168的引线框架16与第一封装胶体20具有相似的热膨胀系数以防止在注塑半导体封装构造100的过程中发生曲翘。该引线框架16的材料为除锡之外的金属材料,例如,钢、铁、铝、镍和锌等引线框架材料。必要时,可通过工艺(例如,蚀刻方法)使该连接部166具有粗糙的表面。
接着,在连接部166的表面上浸渍助焊剂170。
如图2d所示,压合该封装基板10和该引线框架16,使得连接部166与锡球112对接,且进行回焊处理。经过回焊处理后,使图2b中的锡球112形成连接材料18包覆该连接部166且连接至该封装基板10的第二表面104的第一焊垫,其中助焊剂110和170在回焊过程中挥发,连接材料18与该封装基板10的第二表面104上的第一焊垫之间形成有共晶层(图中未示出)。
如图2e所示,注塑形成第一封装胶体20,该第一封装胶体20至少包覆该封装基板10、该第一电子组件12及该第二电子组件14。当第一封装胶体20注塑该封装基板10、该第一电子组件12及该第二电子组件14时,孔洞106可以拉近模流平衡(Mold-Flow Balance)。具体地,在流速快的一方的第一封装胶体20会透过孔洞106流动到流速慢的一方从而拉近半导体封装构造100的模流平衡。该孔洞106的位置及大小的设计可以根据具体的电子组件的设计而进行调整,此处不详述。
最后,如图2f所示,切割不同的半导体封装构造100的第一封装胶体20以对不同的半导体封装构造100进行分割。随后可采用表面涂镀工艺或表面溅镀工艺等常用的形成屏蔽层工艺形成屏蔽层108以覆盖第一封装胶体20,从而得到如图1所示的半导体封装构造100。
本实用新型提供的半导体封装构造采用了引线框架与连接材料结合的结构来改善现有锡球连接结构的缺点,增强了封装基板与引线框架的连接强度。此外,由于第一和第三封装胶体包覆连接部,其也为半导体封装构造提供了导热路径。并且,由于包含第三封装胶体的引线框架与注塑半导体封装构造所使用的第一封装胶体具有相似的热膨胀系数,也可以有效地改善半导体封装构造曲翘的问题。
本实用新型的技术内容及技术特点已揭示如上,然而熟悉本领域的技术人员仍可能基于本实用新型的教示及揭示而作种种不背离本实用新型精神的替换及修饰。因此,本实用新型的保护范围应不限于实施例所揭示的内容,而应包括各种不背离本实用新型的替换及修饰,并为本专利申请权利要求书所涵盖。
Claims (9)
1.一种半导体封装构造,其特征在于包括:
封装基板,其具有第一表面和第二表面,所述第一表面与所述第二表面相对,所述第二表面设置有第一焊垫;
第一电子组件,其设置于所述第一表面;
第二电子组件,其设置于所述第二表面;
引线框架,其包括:
第一承座和第二承座,其中所述第二承座具有连接部;
连接材料,其包覆所述连接部且连接所述第一焊垫;及
第一封装胶体,其至少包覆所述封装基板、所述第一电子组件及所述第二电子组件。
2.根据权利要求1所述的半导体封装构造,其特征在于其中所述第一电子组件包括第一芯片和第二封装胶体,所述第一芯片承载于所述第一表面且经配置经过所述连接材料和所述连接部以电连接至所述引线框架,所述第二封装胶体包覆所述第一芯片。
3.根据权利要求1所述的半导体封装构造,其特征在于其中所述第二电子组件包括第二芯片,所述第二芯片承载于所述第二表面且经配置经过所述连接材料和所述连接部以电连接至所述引线框架。
4.根据权利要求1所述的半导体封装构造,其特征在于其中所述引线框架的材料为除锡之外的金属材料。
5.根据权利要求1所述的半导体封装构造,其特征在于其中所述半导体封装构造还包括第三封装胶体,所述第三封装胶体被注塑填充在所述第一承座和所述第二承座的空隙中。
6.根据权利要求1所述的半导体封装构造,其特征在于其中所述封装基板包括孔洞。
7.根据权利要求1所述的半导体封装构造,其特征在于其中所述连接部具有粗糙表面。
8.根据权利要求1所述的半导体封装构造,其特征在于进一步包括屏蔽层,其经配置以至少覆盖所述第一封装胶体。
9.根据权利要求1所述的半导体封装构造,其特征在于其中所述连接部突出所述第二承座的表面。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201621146500.7U CN206116378U (zh) | 2016-10-21 | 2016-10-21 | 半导体封装构造 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201621146500.7U CN206116378U (zh) | 2016-10-21 | 2016-10-21 | 半导体封装构造 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN206116378U true CN206116378U (zh) | 2017-04-19 |
Family
ID=58528028
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201621146500.7U Withdrawn - After Issue CN206116378U (zh) | 2016-10-21 | 2016-10-21 | 半导体封装构造 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN206116378U (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106328611A (zh) * | 2016-10-21 | 2017-01-11 | 苏州日月新半导体有限公司 | 半导体封装构造及其制造方法 |
| CN107731715A (zh) * | 2017-10-12 | 2018-02-23 | 苏州日月新半导体有限公司 | 封装料带的堆叠方法及其防翘曲治具 |
-
2016
- 2016-10-21 CN CN201621146500.7U patent/CN206116378U/zh not_active Withdrawn - After Issue
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106328611A (zh) * | 2016-10-21 | 2017-01-11 | 苏州日月新半导体有限公司 | 半导体封装构造及其制造方法 |
| CN106328611B (zh) * | 2016-10-21 | 2019-03-12 | 苏州日月新半导体有限公司 | 半导体封装构造及其制造方法 |
| CN107731715A (zh) * | 2017-10-12 | 2018-02-23 | 苏州日月新半导体有限公司 | 封装料带的堆叠方法及其防翘曲治具 |
| CN107731715B (zh) * | 2017-10-12 | 2024-01-30 | 日月新半导体(苏州)有限公司 | 封装料带的堆叠方法及其防翘曲治具 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN202352647U (zh) | 一种微电子封装 | |
| US9418940B2 (en) | Structures and methods for stack type semiconductor packaging | |
| CN104779217B (zh) | 具有翘曲控制结构的半导体器件封装件 | |
| CN105281706B (zh) | 一种声表面波滤波器封装结构及制造方法 | |
| KR101590453B1 (ko) | 휨 개선을 위한 반도체 칩 다이 구조 및 방법 | |
| CN101877339A (zh) | 导线架 | |
| CN111128912A (zh) | 封装结构及其制备方法 | |
| JP7473156B2 (ja) | 半導体パッケージ | |
| CN112271170B (zh) | 封装基板、倒装芯片封装结构及其制作方法 | |
| WO2018126545A1 (zh) | 一种高可靠性电子封装结构、电路板及设备 | |
| CN104064532A (zh) | 一种带有散热结构的器件封装结构及制造方法 | |
| CN206116378U (zh) | 半导体封装构造 | |
| TW201640596A (zh) | 晶片封裝結構及其製作方法 | |
| US20130048351A1 (en) | Electronic package structure and method for manufacturing same | |
| CN106328611A (zh) | 半导体封装构造及其制造方法 | |
| CN107591378A (zh) | 散热型封装结构 | |
| CN103050449A (zh) | 封装件及其制法 | |
| US20170309548A1 (en) | Semiconductor device and corresponding method | |
| CN111554584A (zh) | 基板双面封装芯片的方法和基板双面封装芯片的结构 | |
| CN217485436U (zh) | 一种芯片封装结构 | |
| JP2009099816A (ja) | 半導体装置とその製造方法および半導体装置の実装方法 | |
| CN100533721C (zh) | 芯片封装结构及其制造方法 | |
| CN100552927C (zh) | 具有加固件的覆晶封装结构及其封装方法 | |
| CN102549741A (zh) | 半导体装置及其制造方法 | |
| TWI628756B (zh) | 封裝結構及其製作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| GR01 | Patent grant | ||
| GR01 | Patent grant | ||
| AV01 | Patent right actively abandoned |
Granted publication date: 20170419 Effective date of abandoning: 20190312 |
|
| AV01 | Patent right actively abandoned |
Granted publication date: 20170419 Effective date of abandoning: 20190312 |
|
| AV01 | Patent right actively abandoned | ||
| AV01 | Patent right actively abandoned |