CN1708845A - 铜扩散阻挡层的形成 - Google Patents
铜扩散阻挡层的形成 Download PDFInfo
- Publication number
- CN1708845A CN1708845A CNA2003801023227A CN200380102322A CN1708845A CN 1708845 A CN1708845 A CN 1708845A CN A2003801023227 A CNA2003801023227 A CN A2003801023227A CN 200380102322 A CN200380102322 A CN 200380102322A CN 1708845 A CN1708845 A CN 1708845A
- Authority
- CN
- China
- Prior art keywords
- layer
- noble metal
- diffusion impervious
- impervious layer
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W20/01—
-
- H10W20/033—
-
- H10P14/42—
-
- H10P14/432—
-
- H10P14/46—
-
- H10W20/037—
-
- H10W20/425—
Landscapes
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
贵金属可以被用作非氧化扩散阻挡层(20,32)以阻止铜线路(22a,22b)的扩散。扩散阻挡层可以由形成在附着增进层(18)上的贵金属或通过在可氧化扩散阻挡层上的贵金属盖覆(30)形成。铜线路也可以用贵金属覆盖。
Description
背景技术
本发明一般涉及用于制造半导体集成电路的方法。
在所谓的镶嵌(damascene)方法中,可以在层间电介质材料内的沟槽中形成铜层。在某些情形中,铜材料最终形成用于传导信号的金属线路。但是,铜材料易于扩散,可能对附近的部件产生不利的影响。
因此,希望提供一种扩散阻挡层来阻止铜原子的扩散。目前,使用的是钽基或钛基扩散阻挡层。但是,钽和钛形成了天然氧化物,它妨碍以可接受的附着性和晶片内的均匀性在钽或钛表面上直接电镀铜。
因此,有必要在原位(in situ)(在用于沉积钽基或钛基扩散阻挡层的同一个腔室中)形成铜籽晶沉积。但是,要求提供物理气相沉积的铜籽晶层是麻烦的。而且,在一些情形中,上覆的(overlying)阻挡层材料和下面的(underlying)电介质之间的附着性是不可接受的。
因此,需要更好的办法来在铜层下提供扩散阻挡层。
附图说明
图1是根据本发明一个实施方案的部分晶片的放大横截面视图;
图2是根据本发明一个实施方案进一步处理之后的晶片的放大横截面视图;
图3是根据本发明一个实施方案进一步处理之后的晶片的放大横截面视图;
图4是根据本发明一个实施方案进一步处理之后的晶片的放大横截面视图;
图5是根据本发明一个实施方案进一步处理之后的晶片的放大横截面视图;
图6是根据本发明一个实施方案进一步处理之后的晶片的放大横截面视图;
图7是根据本发明另一个实施方案的晶片的放大横截面视图;
图8是根据本发明一个实施方案进一步处理之后的图7所示晶片的放大横截面视图;
图9是根据本发明一个实施方案进一步处理之后的图8的晶片的放大横截面视图;
图10是根据本发明一个实施方案的图6所示的晶片在进一步处理之后根据本发明另一个实施方案的放大横截面视图;
图11是根据本发明一个实施方案进一步处理之后的图10所示晶片的放大横截面视图。
具体实施方法
请参考图1,半导体衬底10可以由电介质材料12覆盖,所述电介质材料比如为二氧化硅、氮化物或其他电介质材料。形成电介质分隔14,以形成界定铜线路的相对区域。
传统的光刻和蚀刻方法可以用来在电介质层12中形成沟槽或通路(via)16,如图2所示。在一个实施方案中,这些特征可以根据镶嵌方法来确定。尽管图示了使用沟槽优先方法的实施方案,但是其他方法可以涉及通路优先方法或其他技术。
然后,在一个实施方案中,如图3所示,可以沉积附着增进层18,比如钛、氮化钛、氧化钌、钽、或氮化钽,且举几个实施例。层18在电介质材料12和上覆层之间提供附着作用。在另一个实施方案中,在通路16的底部可以没有附着增进层18。
如图4所示,在原位脱气和/或预清洗之后,可以沉积下面的非氧化贵金属扩散阻挡层20。贵金属扩散阻挡层20阻挡铜原子的扩散。用于该目的适当贵金属包括:铂、金、钯、锇、钌、铑、钼、铱、RuN、RuO和MoN,且举几个实施例。
沉积该贵金属可以使用物理气相沉积、化学气相沉积、原子层沉积、任何上述方法的混合或任何其他可以使用的技术。当使用化学气相沉积或原子层沉积时,在某些实施方案中,可以通过改变输入反应物气体来生长薄的氮化物或氧化物层以增进对周围电介质材料的附着性。然后纯本体(bulk)阻挡材料可以被生长到精确厚度,以增进能与化学机械平面化(CMP)相容的阻挡层。与物理气相沉积相比,化学气相沉积和/或原子层沉积方法还可以导致更大的阶梯覆盖范围(step coverage)、对称性和晶片内的均匀性。
如图5所示,完成对沟槽和通路的填充,整个结构采用铜22填充。在一些实施方案中,可以使用双镶嵌镀覆方法。这可以使用电镀或其他填充技术来进行。
铜22可以通过使用化学机械平面化或任何其他平面化技术从晶片范围内去除,以得到如图6所示的平坦表面。于是,在电介质分隔14的两侧可以形成一对铜金属线路22a和22b。对于任意数目的层,这些步骤可以重复。
在本发明的一些实施方案中,通过使用贵金属减少了扩散阻挡层的氧化。这不需要提供原位籽晶层就可以完成。在一些实施方案中,不需要铜籽晶,贵金属扩散阻挡层的导电性就足以使得在阻挡层上能够直接进行镀覆。在一些应用中,使用铜镀覆工具时,非氧化的贵金属扩散阻挡层不使用中间附着层就可以增进镀覆的铜和下面的本体阻挡层材料之间的附着性,而且可以降低从阻挡层去除天然金属氧化物层的需要。贵金属扩散阻挡层的厚度可以足够薄,从而能够使用化学机械平面化或低压化学机械平面化从晶片范围内去除阻挡层材料。
通过使用单一阻挡层材料方法,在一些实施方案中,工具产率可得到增加,集成(integration)方面的顾虑可以减少。此外,在一些实施方案中,可降低在铜镀覆之前首先蚀刻阻挡层材料以改善附着性的需要。而且,在一些实施方案中,可降低化学活化阻挡层表面的需要,从而节省了工艺步骤,降低了工艺成本,并减轻了对回收和/或环境方面的考虑。
使用物理气相沉积、化学气相沉积、原子层沉积来沉积贵金属是已知的。例如,Y.Matsui等人在Electro.And Solid-State Letters(电学和固态通讯),5,C18(2002)公开了使用Ru(EtCp)2来沉积钌。K.C.Smith等人在Thin Solid Films(固体薄膜),v376,p.73(Nov.2000)公开了使用[RuC5H5(CO)2]2,3来沉积钌。在
http://thinfilm.snu.ac.kr/research/electrode.htm中公开了使用四甲基庚二酮酸钌(Ru-tetramethylhentane dionate)和Ru(CO)6来沉积钌。A.Etspuler和H.Suhr在Appl.Phys.(应用物理)A,vA48,p.373(1989)公开了使用二羰基(2,4-戊二酮酸)钌(I)[dicarbonyl(2,4-pentanedionato)rhodium(I)]来沉积铑。
KA.Gesheva和V.Abrosimova在Bulg.J.of Phys.,v19,p.78(1992)公开了使用Mo(Co)6来沉积钼。D.W.Woodruff和R.A.Sanchez Martinez在Proc.of the 1986 Workshopof the Mater.Res.Soc.(材料研究学会1986年研讨会论文集),p.207(1987)公开了使用MoF6来沉积钼。Y.Senzaki等人在Proc.ofthe 14th Inter.Conf.and EUROCVD-11,p.933(1997)公开了使用Os(六氟-2-丁炔)(CO)4来沉积锇。V.Bhaskaran在Chem.Vap.Dep.,v3,p.85(1997)公开了使用1,1,1,5,5,5-六氟-2,4-戊二酮酸钯(II)来沉积钯,以及E.Feurer和H.Suhr在Tin Solid Films,v157,p.81(1988)公开了使用烯丙基环戊二烯基钯(allylcyclopentadienylpalladium)络合物来沉积钯。
M.J.Rand在J.Electro.Soc.,v122,p.811(1975),以及J.M.Morabito和M.J.Rand在Thin Solid Films(固体薄膜),v22,p.293(1974)公开了使用Pt(PF3)4来沉积铂;在Journalof the Korean Physical Society(韩国物理学会杂志),Vol.33,November 1998,pp.S148-S151公开了使用((MeCp)PtMe3),以及Z.Xue,H.Thridandam,H.D.Kaesz和R.F.Hicks在Chem.Mater.1992,4,162公开了使用((MeCp)PtMe3)来沉积铂。
H.Uchida等人在Gas Phase and Surf.Chem.of Electro.Mater.Proc.Symp.(电化学材料的气相和表面化学研讨会论文集),p.293(1994),以及H.Sugawara等人在Nucl.Instrum.andMethod in Physics Res.(物理研究中的核仪器和方法),Section A,v228,p.549(1985)公开了使用二甲基(1,1,1,5,5,5-六氟氨基戊烯-2-酮酸)金(III)[dimethyl(1,1,1,5,5,5-hexafluoroaminopenten-2-onato)Au(III)]来沉积金。已经公开了使用(环辛二烯)铱(六氟-乙酰丙酮酸[(Cyclooctadiene)Iridium(hexafluoro-acetylacetonate)]来沉积铱。可以使用两步镀覆方法将贵金属直接镀覆在氮化钽层上,该两步方法涉及基本的电镀浴铜籽晶镀覆以及之后的酸性电镀浴铜本体镀覆。
参考图7,根据本发明另一个实施方案,如图1所示的结构可以使用物理气相沉积、化学气相沉积、原子层沉积或其他方法由可氧化的铜扩散阻挡层30覆盖。适当的可氧化的阻挡层材料包括Ta(N)、钨、TiN、TiNSi、钴和镍。
在使用化学气相沉积或原子层沉积方法时,在某些实施方案中,可以通过改变输入反应物气体来生长薄的氮化物或氧化物层以增进对周围电介质材料的附着性。然后,可以生长本体阻挡层组成,并且如果需要,可以通过改变单个前体的流速、脉冲次数(对于原子层沉积)以及相对承载气体的输入分压来在阻挡层整个厚度上改变其组成。在一些情形中,与物理气相沉积相比,化学气相沉积和/或原子层沉积方法还可以导致更大的阶梯覆盖范围、对称性和晶片内的均匀性。
接下来,参考图8,作为两个实施例,可以使用化学气相沉积或原子层沉积来沉积薄贵金属盖覆(cap)32以提高阶梯覆盖范围,并且在薄厚度处提供连续的盖覆(capping)薄膜以便随后能够在晶片范围内进行阻挡层/盖覆的化学机械平面化。
随后,可以沉积铜层22并将其平面化以获得如图9所示的结果。铜金属线路22a和22b形成在电介质分隔14的两侧。对任意数目的层,上述步骤可以重复。
在一些实施方案中,薄贵金属盖覆薄膜可以在不破坏真空的情况下沉积到铜扩散阻挡层上。薄金属盖覆薄膜在暴露于环境时不会形成自然氧化物。薄金属盖覆薄膜厚度可以足够薄,从而使得铜的化学机械平面化能够进行,以从晶片范围中完全去除阻挡层。夹在中间的铜扩散阻挡层堆叠可以具有足够的导电性以使得在阻挡层上直接镀覆能够进行,而无需铜籽晶。非氧化的贵金属盖覆可以增进镀覆的铜和下面的本体阻挡层材料之间的附着性,并可以在铜镀覆工具中减少对从阻挡层去除天然金属氧化物层的需求。
参考图10和图11,比如铜线路22a和22b的铜线路还可以由贵金属保护。在一个实施方案中,钌无电镀(electroless)浴组合物可以被用来使用贵金属盖覆铜线路。
钌无电镀浴组合物可以含有钌水溶性化合物,比如氯化钌、亚硝酰钌水合物等;络合剂,比如乙二胺四乙酸,1,2-乙二胺,三乙醇胺,酒石酸,等;还原钌的还原剂,比如硼水合物,二甲胺硼烷络合物,水合肼,等;pH调节剂,比如氢氧化钾或氢氧化钠、氢氧化四甲基铵等。
如图10所示,贵金属盖覆层34a可以形成在镶嵌铜线路22a和22b上。铜表面可以通过贵金属接触置换来预处理以活化所述的铜,和/或通过在对铜表面起催化作用并且催化还原贵金属的还原剂溶液中的预处理来预处理以活化所述的铜。适当的还原剂溶液的实施例包括用于钌、铑、铂、钯、金和银的二甲胺硼烷(DMAB)或硼水合物。在预处理之后可以在镶嵌铜线路22之上选择性地进行贵金属无电镀。
参考图11,随后的线路,比如线路22c和22d可以在线路22a和22b上,具体地,是在层34a上形成。随后,可以通过同样的技术在铜线路22c和22d上形成盖覆层34b。在一些实施方案中,层34b也可以用作无电镀(EL)分路(shunt)。
根据本发明的一个实施方案,钉镀溶液可以包括1-10克/升的钌(III),20-100克/升的乙二胺四乙酸,100-200克/升的氢氧化钾、1-10克/升的DMAB,温度为15-60℃,pH值为约10到约13。
开始,铜线路22a和22b的铜表面可以通过贵金属接触置换沉积来预处理以活化所述的铜线路,和/或通过在对铜表面起催化作用并且催化还原贵金属的还原剂溶液中的预处理来预处理以活化所述的铜线路。随后,可以在镶嵌铜线路之上选择性地进行贵金属无电镀。除钉、铑、铂、钯、金或银之外,其他实施例的贵金属也可以被沉积。形成下一个电介质层12,并且该电介质层可以使用化学机械抛光来平面化。可以形成光致抗蚀剂层,如以前那样形成通路或沟槽图案。
在使用HF或胺基化学物质对层间电介质12蚀刻之后,可以进行湿或干清理,且举两个实施例。对每个层间电介质可以重复这些步骤。可选择地是,在EL分路层沉积之后,可以进行退火以稳定EL分路的微结构,并便于从所述层去除H2。
尽管根据数量有限的实施例对本发明进行了说明,但是本领域的普通技术人员将认识到对它们的许多修改和变化。权利要求书覆盖了落入本发明真实的精神和范围之内的那些所有的修改和变化。
Claims (31)
1.一种方法,包括:
形成铜金属线路;以及
形成用于所述线路的包括贵金属的扩散阻挡层。
2.根据权利要求1的方法,包括:形成电介质,用附着增进层覆盖所述电介质,并且在所述附着增进层上形成贵金属层。
3.根据权利要求1的方法,包括:形成可氧化的扩散阻挡层;使用贵金属覆盖所述扩散阻挡层。
4.根据权利要求1的方法,包括:使用化学气相沉积来沉积所述贵金属。
5.根据权利要求1的方法,包括:使用原子层沉积来沉积所述贵金属。
6.根据权利要求1的方法,包括:在所述铜金属线路上涂覆贵金属。
7.根据权利要求1的方法,包括:在所述贵金属扩散阻挡层上形成所述铜金属线路。
8.根据权利要求1的方法,包括:使用镶嵌工艺形成所述金属线路。
9.根据权利要求1的方法,包括:使用钌镀溶液来在铜线路上形成贵金属盖覆。
10.根据权利要求9的方法,包括:形成pH值为约10到约13的溶液。
11.一种半导体结构,包括:
铜金属线路;以及
包括与所述铜金属线路相关联的贵金属扩散阻挡层。
12.根据权利要求11的结构,其中所述扩散阻挡层包括由贵金属层覆盖的附着增进层。
13.根据权利要求11的结构,其中所述扩散阻挡层包括具有贵金属盖覆的可氧化扩散阻挡层。
14.根据权利要求13的结构,其中所述可氧化扩散阻挡层包括选自由钽、钨、钛、钴和镍组成的组的材料。
15.根据权利要求11的结构,其中所述贵金属选自由铂、金、钯、锇、钌、铑、钼和铱组成的组。
16.根据权利要求11的结构,包括在所述铜线路上形成的贵金属盖覆。
17.根据权利要求16的结构,其中所述盖覆包括钌。
18.根据权利要求11的结构,其中所述扩散阻挡层在所述金属线路之下。
19.根据权利要求11的结构,其中所述扩散阻挡层在所述金属线路之上。
20.根据权利要求19的结构,其中在所述铜线路上形成第二扩散阻挡层,在所述第二扩散阻挡层上形成第二铜线路。
21.一种方法,包括:
在铜线路上形成贵金属层。
22.根据权利要求21的方法,包括:使用钌无电镀浴形成所述贵金属层。
23.根据权利要求22的方法,包括:使用pH值为约10到约13的浴。
24.根据权利要求22的方法,包括:形成包含至少一种钌水溶性化合物的浴组合物。
25.根据权利要求21的方法,包括:进行预处理来活化铜线路中的铜。
26.一种半导体结构,包括:
铜金属线路;以及
在所述线路上形成的盖覆层。
27.根据权利要求26的结构,其中所述盖覆层包括钌。
28.根据权利要求26的结构,包括形成在所述盖覆层和所述铜线路之上的第二金属线路。
29.根据权利要求26的结构,其中所述铜线路形成在含贵金属的层上。
30.根据权利要求29的结构,其中所述含贵金属层形成在附着增进层上。
31.根据权利要求29的结构,其中所述含贵金属层形成在可氧化扩散阻挡层上。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/284,576 US7279423B2 (en) | 2002-10-31 | 2002-10-31 | Forming a copper diffusion barrier |
| US10/284,576 | 2002-10-31 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1708845A true CN1708845A (zh) | 2005-12-14 |
| CN100490114C CN100490114C (zh) | 2009-05-20 |
Family
ID=32174898
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNB2003801023227A Expired - Fee Related CN100490114C (zh) | 2002-10-31 | 2003-10-23 | 半导体结构及形成铜扩散阻挡层的方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (2) | US7279423B2 (zh) |
| EP (1) | EP1568078A1 (zh) |
| KR (1) | KR100712168B1 (zh) |
| CN (1) | CN100490114C (zh) |
| AU (1) | AU2003284900A1 (zh) |
| WO (1) | WO2004042815A1 (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8198730B2 (en) | 2007-01-10 | 2012-06-12 | Nec Corporation | Semiconductor device and method of manufacturing the same |
| CN103325729A (zh) * | 2013-06-16 | 2013-09-25 | 复旦大学 | 一种铜互连结构制备方法 |
Families Citing this family (39)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7279423B2 (en) * | 2002-10-31 | 2007-10-09 | Intel Corporation | Forming a copper diffusion barrier |
| US7825516B2 (en) * | 2002-12-11 | 2010-11-02 | International Business Machines Corporation | Formation of aligned capped metal lines and interconnections in multilevel semiconductor structures |
| KR100519169B1 (ko) * | 2003-05-09 | 2005-10-06 | 매그나칩 반도체 유한회사 | 반도체 소자의 금속배선 형성방법 |
| US7883739B2 (en) * | 2003-06-16 | 2011-02-08 | Lam Research Corporation | Method for strengthening adhesion between dielectric layers formed adjacent to metal layers |
| US7300860B2 (en) | 2004-03-30 | 2007-11-27 | Intel Corporation | Integrated circuit with metal layer having carbon nanotubes and methods of making same |
| WO2005118910A1 (ja) * | 2004-06-04 | 2005-12-15 | Yamanashi University | 超臨界流体又は亜臨界流体を用いた酸化物薄膜、又は金属積層薄膜の成膜方法、及び成膜装置 |
| JP4224434B2 (ja) * | 2004-06-30 | 2009-02-12 | パナソニック株式会社 | 半導体装置及びその製造方法 |
| WO2006020565A2 (en) * | 2004-08-09 | 2006-02-23 | Blue29, Llc | Barrier layer configurations and methods for processing microelectronic topographies having barrier layers |
| US20060063379A1 (en) * | 2004-09-17 | 2006-03-23 | Dory Thomas S | Forming a combined copper diffusion barrier and seed layer |
| US7435679B2 (en) * | 2004-12-07 | 2008-10-14 | Intel Corporation | Alloyed underlayer for microelectronic interconnects |
| KR100613388B1 (ko) * | 2004-12-23 | 2006-08-17 | 동부일렉트로닉스 주식회사 | 다마신법을 이용한 구리 배선층을 갖는 반도체 소자 및 그형성 방법 |
| US7422979B2 (en) * | 2005-03-11 | 2008-09-09 | Freescale Semiconductor, Inc. | Method of forming a semiconductor device having a diffusion barrier stack and structure thereof |
| DE102005023122A1 (de) | 2005-05-19 | 2006-11-23 | Infineon Technologies Ag | Integrierte Schaltungsanordnung mit Schichtstapel und Verfahren |
| KR100729126B1 (ko) * | 2005-11-15 | 2007-06-14 | 동부일렉트로닉스 주식회사 | 반도체 소자의 금속 배선 및 그 형성 방법 |
| KR100735481B1 (ko) * | 2005-12-09 | 2007-07-03 | 동부일렉트로닉스 주식회사 | 구리 배선 구조 및 그 형성 방법 |
| US8222746B2 (en) * | 2006-03-03 | 2012-07-17 | Intel Corporation | Noble metal barrier layers |
| US7276796B1 (en) * | 2006-03-15 | 2007-10-02 | International Business Machines Corporation | Formation of oxidation-resistant seed layer for interconnect applications |
| KR100895811B1 (ko) * | 2006-08-31 | 2009-05-06 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
| US20080124484A1 (en) * | 2006-11-08 | 2008-05-29 | Asm Japan K.K. | Method of forming ru film and metal wiring structure |
| US20080113508A1 (en) * | 2006-11-13 | 2008-05-15 | Akolkar Rohan N | Method of fabricating metal interconnects using a sacrificial layer to protect seed layer prior to gap fill |
| KR100832704B1 (ko) * | 2006-12-21 | 2008-05-28 | 동부일렉트로닉스 주식회사 | 반도체 소자 및 그 제조 방법 |
| KR100980039B1 (ko) | 2008-02-01 | 2010-09-06 | 포항공과대학교 산학협력단 | 확산 방지막의 제조방법과 이에 의한 확산 방지막 |
| KR101088813B1 (ko) | 2008-07-25 | 2011-12-01 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 및 그 형성방법 |
| US7871929B2 (en) * | 2008-07-30 | 2011-01-18 | Tel Epion Inc. | Method of forming semiconductor devices containing metal cap layers |
| US7776743B2 (en) * | 2008-07-30 | 2010-08-17 | Tel Epion Inc. | Method of forming semiconductor devices containing metal cap layers |
| US8013446B2 (en) * | 2008-08-12 | 2011-09-06 | International Business Machines Corporation | Nitrogen-containing metal cap for interconnect structures |
| US20100055422A1 (en) * | 2008-08-28 | 2010-03-04 | Bob Kong | Electroless Deposition of Platinum on Copper |
| US7998859B2 (en) * | 2008-09-25 | 2011-08-16 | Enthone Inc. | Surface preparation process for damascene copper deposition |
| US20100084766A1 (en) * | 2008-10-08 | 2010-04-08 | International Business Machines Corporation | Surface repair structure and process for interconnect applications |
| US8823176B2 (en) | 2008-10-08 | 2014-09-02 | International Business Machines Corporation | Discontinuous/non-uniform metal cap structure and process for interconnect integration |
| US20110045171A1 (en) * | 2009-08-19 | 2011-02-24 | International Business Machines Corporation | Multi-Step Method to Selectively Deposit Ruthenium Layers of Arbitrary Thickness on Copper |
| US8921228B2 (en) * | 2011-10-04 | 2014-12-30 | Imec | Method for selectively depositing noble metals on metal/metal nitride substrates |
| US20140170328A1 (en) * | 2012-12-14 | 2014-06-19 | Noram Engineering And Constructors Ltd. | Electroless plating of ruthenium and ruthenium-plated products |
| US9029258B2 (en) * | 2013-02-05 | 2015-05-12 | Lam Research Corporation | Through silicon via metallization |
| US10304773B2 (en) * | 2015-10-21 | 2019-05-28 | International Business Machines Corporation | Low resistance contact structures including a copper fill for trench structures |
| US9960240B2 (en) | 2015-10-21 | 2018-05-01 | International Business Machines Corporation | Low resistance contact structures for trench structures |
| US9721889B1 (en) * | 2016-07-26 | 2017-08-01 | Globalfoundries Inc. | Middle of the line (MOL) metal contacts |
| US10914008B2 (en) * | 2018-09-27 | 2021-02-09 | Imec Vzw | Method and solution for forming interconnects |
| WO2023120318A1 (ja) * | 2021-12-24 | 2023-06-29 | 東京エレクトロン株式会社 | 無電解めっき液及び配線基板の製造方法 |
Family Cites Families (43)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| USRE28820E (en) * | 1965-05-12 | 1976-05-18 | Chemnor Corporation | Method of making an electrode having a coating containing a platinum metal oxide thereon |
| US3668003A (en) * | 1969-11-26 | 1972-06-06 | Cirkitrite Ltd | Printed circuits |
| JPS5934784B2 (ja) | 1982-10-29 | 1984-08-24 | 工業技術院長 | ルテニウムの無電解メツキ浴 |
| KR100227786B1 (ko) * | 1996-09-16 | 1999-11-01 | 정선종 | 고밀도 양자 세선 제조 방법 |
| US6130161A (en) * | 1997-05-30 | 2000-10-10 | International Business Machines Corporation | Method of forming copper interconnections with enhanced electromigration resistance and reduced defect sensitivity |
| US6346741B1 (en) * | 1997-11-20 | 2002-02-12 | Advanced Technology Materials, Inc. | Compositions and structures for chemical mechanical polishing of FeRAM capacitors and method of fabricating FeRAM capacitors using same |
| US6162365A (en) * | 1998-03-04 | 2000-12-19 | International Business Machines Corporation | Pd etch mask for copper circuitization |
| JP3116897B2 (ja) * | 1998-03-18 | 2000-12-11 | 日本電気株式会社 | 微細配線形成方法 |
| US6565729B2 (en) * | 1998-03-20 | 2003-05-20 | Semitool, Inc. | Method for electrochemically depositing metal on a semiconductor workpiece |
| US6130132A (en) * | 1998-04-06 | 2000-10-10 | Taiwan Semiconductor Manufacturing Company | Clean process for manufacturing of split-gate flash memory device having floating gate electrode with sharp peak |
| US6461675B2 (en) * | 1998-07-10 | 2002-10-08 | Cvc Products, Inc. | Method for forming a copper film on a substrate |
| JP3137087B2 (ja) * | 1998-08-31 | 2001-02-19 | 日本電気株式会社 | 半導体装置の製造方法 |
| KR100275752B1 (ko) * | 1998-11-18 | 2000-12-15 | 윤종용 | 접합 스페이서를 구비한 컨케이브 커패시터의 제조방법 |
| US6117782A (en) * | 1999-04-22 | 2000-09-12 | Advanced Micro Devices, Inc. | Optimized trench/via profile for damascene filling |
| US6323128B1 (en) * | 1999-05-26 | 2001-11-27 | International Business Machines Corporation | Method for forming Co-W-P-Au films |
| US6551872B1 (en) * | 1999-07-22 | 2003-04-22 | James A. Cunningham | Method for making integrated circuit including interconnects with enhanced electromigration resistance using doped seed layer and integrated circuits produced thereby |
| US6441492B1 (en) | 1999-09-10 | 2002-08-27 | James A. Cunningham | Diffusion barriers for copper interconnect systems |
| US6294425B1 (en) * | 1999-10-14 | 2001-09-25 | Samsung Electronics Co., Ltd. | Methods of forming integrated circuit capacitors by electroplating electrodes from seed layers |
| EP1221178A1 (en) | 1999-10-15 | 2002-07-10 | ASM America, Inc. | Method for depositing nanolaminate thin films on sensitive surfaces |
| US6361823B1 (en) * | 1999-12-03 | 2002-03-26 | Atotech Deutschland Gmbh | Process for whisker-free aqueous electroless tin plating |
| TW490718B (en) * | 2000-01-25 | 2002-06-11 | Toshiba Corp | Semiconductor device and the manufacturing method thereof |
| US20010033020A1 (en) | 2000-03-24 | 2001-10-25 | Stierman Roger J. | Structure and method for bond pads of copper-metallized integrated circuits |
| JP2001319928A (ja) * | 2000-05-08 | 2001-11-16 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
| KR100331570B1 (ko) * | 2000-06-13 | 2002-04-06 | 윤종용 | 전기도금법을 이용한 반도체 메모리 소자의 커패시터제조방법 |
| US6503343B1 (en) * | 2000-09-11 | 2003-01-07 | Innovative Technology Licensing, Llc | Controlled plating on reactive metals |
| KR100386034B1 (ko) * | 2000-12-06 | 2003-06-02 | 에이에스엠 마이크로케미스트리 리미티드 | 확산 방지막의 결정립계를 금속산화물로 충진한 구리 배선구조의 반도체 소자 제조 방법 |
| US6977224B2 (en) * | 2000-12-28 | 2005-12-20 | Intel Corporation | Method of electroless introduction of interconnect structures |
| US6420189B1 (en) * | 2001-04-27 | 2002-07-16 | Advanced Micro Devices, Inc. | Superconducting damascene interconnected for integrated circuit |
| KR100406549B1 (ko) * | 2001-06-30 | 2003-11-22 | 주식회사 하이닉스반도체 | 지르코늄산화막을 구비하는 캐패시터의 제조 방법 |
| US6461914B1 (en) * | 2001-08-29 | 2002-10-08 | Motorola, Inc. | Process for making a MIM capacitor |
| US6736954B2 (en) * | 2001-10-02 | 2004-05-18 | Shipley Company, L.L.C. | Plating bath and method for depositing a metal layer on a substrate |
| KR100805843B1 (ko) | 2001-12-28 | 2008-02-21 | 에이에스엠지니텍코리아 주식회사 | 구리 배선 형성방법, 그에 따라 제조된 반도체 소자 및구리 배선 형성 시스템 |
| US7008872B2 (en) * | 2002-05-03 | 2006-03-07 | Intel Corporation | Use of conductive electrolessly deposited etch stop layers, liner layers and via plugs in interconnect structures |
| US6649513B1 (en) * | 2002-05-15 | 2003-11-18 | Taiwan Semiconductor Manufacturing Company | Copper back-end-of-line by electropolish |
| US7264846B2 (en) * | 2002-06-04 | 2007-09-04 | Applied Materials, Inc. | Ruthenium layer formation for copper film deposition |
| US6830983B2 (en) * | 2002-08-29 | 2004-12-14 | Micron Technology, Inc. | Method of making an oxygen diffusion barrier for semiconductor devices using platinum, rhodium, or iridium stuffed with silicon oxide |
| US7279423B2 (en) * | 2002-10-31 | 2007-10-09 | Intel Corporation | Forming a copper diffusion barrier |
| US7229922B2 (en) * | 2003-10-27 | 2007-06-12 | Intel Corporation | Method for making a semiconductor device having increased conductive material reliability |
| US7049234B2 (en) * | 2003-12-22 | 2006-05-23 | Intel Corporation | Multiple stage electroless deposition of a metal layer |
| US7087517B2 (en) * | 2003-12-24 | 2006-08-08 | Intel Corporation | Method to fabricate interconnect structures |
| US7001782B1 (en) * | 2003-12-29 | 2006-02-21 | Intel Corporation | Method and apparatus for filling interlayer vias on ferroelectric polymer substrates |
| US20050147762A1 (en) * | 2003-12-30 | 2005-07-07 | Dubin Valery M. | Method to fabricate amorphous electroless metal layers |
| US7666773B2 (en) * | 2005-03-15 | 2010-02-23 | Asm International N.V. | Selective deposition of noble metal thin films |
-
2002
- 2002-10-31 US US10/284,576 patent/US7279423B2/en not_active Expired - Fee Related
-
2003
- 2003-10-23 WO PCT/US2003/033735 patent/WO2004042815A1/en not_active Ceased
- 2003-10-23 EP EP03779221A patent/EP1568078A1/en not_active Ceased
- 2003-10-23 KR KR1020057007676A patent/KR100712168B1/ko not_active Expired - Fee Related
- 2003-10-23 CN CNB2003801023227A patent/CN100490114C/zh not_active Expired - Fee Related
- 2003-10-23 AU AU2003284900A patent/AU2003284900A1/en not_active Abandoned
-
2007
- 2007-08-31 US US11/897,862 patent/US8227335B2/en not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8198730B2 (en) | 2007-01-10 | 2012-06-12 | Nec Corporation | Semiconductor device and method of manufacturing the same |
| CN103325729A (zh) * | 2013-06-16 | 2013-09-25 | 复旦大学 | 一种铜互连结构制备方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20040084773A1 (en) | 2004-05-06 |
| KR100712168B1 (ko) | 2007-04-27 |
| CN100490114C (zh) | 2009-05-20 |
| US8227335B2 (en) | 2012-07-24 |
| US20070298608A1 (en) | 2007-12-27 |
| KR20050074977A (ko) | 2005-07-19 |
| AU2003284900A1 (en) | 2004-06-07 |
| WO2004042815A1 (en) | 2004-05-21 |
| US7279423B2 (en) | 2007-10-09 |
| EP1568078A1 (en) | 2005-08-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN100490114C (zh) | 半导体结构及形成铜扩散阻挡层的方法 | |
| US11959167B2 (en) | Selective cobalt deposition on copper surfaces | |
| US7737028B2 (en) | Selective ruthenium deposition on copper materials | |
| US6464779B1 (en) | Copper atomic layer chemical vapor desposition | |
| US7446032B2 (en) | Methods of providing an adhesion layer for adhesion of barrier and/or seed layers to dielectric films | |
| US7550386B2 (en) | Advanced seed layers for interconnects | |
| US6713373B1 (en) | Method for obtaining adhesion for device manufacture | |
| TWI528456B (zh) | 於阻障表面上之鈷沉積 | |
| TWI443233B (zh) | 利用直接銅電鍍方式製造電子裝置之方法 | |
| US7694413B2 (en) | Method of making a bottomless via | |
| US20050124154A1 (en) | Method of forming copper interconnections for semiconductor integrated circuits on a substrate | |
| US7799681B2 (en) | Method for forming a ruthenium metal cap layer | |
| CN1320632C (zh) | 在图形化的电介质上形成包含催化剂的层膜的方法 | |
| US20090166867A1 (en) | Metal interconnect structures for semiconductor devices | |
| US20060063379A1 (en) | Forming a combined copper diffusion barrier and seed layer |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090520 Termination date: 20181023 |
|
| CF01 | Termination of patent right due to non-payment of annual fee |