CN1531043A - 电子装置的制造方法及芯片载架 - Google Patents
电子装置的制造方法及芯片载架 Download PDFInfo
- Publication number
- CN1531043A CN1531043A CNA2004100283717A CN200410028371A CN1531043A CN 1531043 A CN1531043 A CN 1531043A CN A2004100283717 A CNA2004100283717 A CN A2004100283717A CN 200410028371 A CN200410028371 A CN 200410028371A CN 1531043 A CN1531043 A CN 1531043A
- Authority
- CN
- China
- Prior art keywords
- electronic device
- chip component
- wiring
- chip
- insulating portion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W90/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
-
- H10W74/117—
-
- H10W70/093—
-
- H10W70/60—
-
- H10W70/654—
-
- H10W72/07131—
-
- H10W72/874—
-
- H10W74/00—
-
- H10W90/722—
-
- H10W90/734—
Landscapes
- Wire Bonding (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Abstract
在形成于基板20中的配线图案22中,通过焊剂材料形成外部端子36。之后,将具有电.14的芯片零件10装载在基板20上。以比焊剂材料的熔点低的温度,形成电连接电极14与配线图案22的配线34。
Description
技术领域
本发明涉及一种电子装置的制造方法及芯片载架。
背景技术
在现有COB(Chip On Board)安装中,因伴随高温加工,所以不能使用热可塑性基板,也难以使用廉价的基板。另外,因对半导体芯片加高温,所以难以消除应力产生所导致的不良影响。而且,因为安装工序包含高温加工,所以使用焊剂材料的外部端子的形成必需最后进行,工序顺序受到限制。
发明内容
本发明的目的在于可减少对基板耐热性的要求,并可减少半导体芯片的应力的产生,使工序顺序具有弹性。
(1)根据本发明的电子装置的制造方法,包括:
在形成于基板中的配线图案中形成外部端子;和
之后,将具有电极的芯片零件装载在所述基板上,以比所述外部端子的熔点低的温度,形成电连接所述电极与所述配线图案的配线。
根据本发明,因为以比焊剂材料的熔点低的温度进行配线形成工序,所以可减少对基板耐热性的要求,并可减少芯片零件的应力的产生。另外,因为在芯片零件的装载工序之前进行使用焊剂材料的外部端子的形成,所以可使工序顺序具有弹性。
(2)在该电子装置的制造方法中,
也可以由包含导电性微粒子的分散液形成所述配线。
(3)在该电子装置的制造方法中,
还包含在所述芯片零件的侧面形成绝缘部,形成所述配线的工序,也可以包括向所述绝缘部及所述配线图案上喷出包含所述导电性微粒子的所述分散液。
(4)在该电子装置的制造方法中,
也可以由树脂形成所述绝缘部。
(5)在该电子装置中,
也可以形成为所述绝缘部具有从所述芯片零件向外下降的倾斜面。
(6)在该电子装置中,
所述芯片零件是半导体元件。
(7)根据本发明的芯片载架,具有
由焊剂材料形成于在基板上形成的配线图案中的外部端子;和与具有电极的芯片零件的所述电极连接的区域。
附图说明
图1是图2的I-I线截面图。
图2是说明根据本发明实施方式的电子装置的平面图。
图3A-图3C是说明根据本发明实施方式的电子装置的制造方法的图。
图4是说明根据本发明实施方式的电子装置的变形例的图。
图5是说明根据本发明实施方式的电子装置的变形例的图。
图6是说明根据本发明实施方式的电子装置的变形例的图。
图7是说明根据本发明实施方式的电子装置的变形例的图。
图8是说明根据本发明实施方式的电子装置的变形例的图。
图9A-图9B是说明图8所示芯片零件的制造方法的图。
图10是说明根据本发明实施方式的电子装置的变形例的图。
图11是说明根据本发明实施方式的电子装置的变形例的图。
图12是说明根据本发明实施方式的电子装置的变形例的图。
图13是说明根据本发明实施方式的电子装置的变形例的图。
图14是表示安装根据本实施方式的电子装置的电路基板图。
图15是表示具有根据本实施方式的电子装置的电子仪器图。
图16是表示具有根据本实施方式的电子装置的电子仪器图。
实施方式
下面,参照附图说明本发明的实施方式。
图1是说明根据本发明实施方式的电子装置图,是图2I-I线截面图。图2是说明根据本发明实施方式的电子装置的平面图。
电子装置具有芯片零件10。芯片零件10可以是半导体零件(例如半导体芯片)等的主动零件(例如集成电路零件等)。在芯片零件10中也可形成未图示的集成电路。在芯片零件10是半导体芯片的情况下,可称电子装置为半导体装置。芯片零件10也可以是被动零件(电阻器、电容器、电感线圈等)。
在芯片零件10的第1面12上,形成多个电极14。第1面12可以是四边形(例如矩形)。多个电极14也可以形成在第1面12的周围部(端部)。例如,可将多个电极14沿第1面12的四边排列,也可以沿二边排列。在第1面12的中央部至少配置1个电极14。
在第1面12上可以形成至少用1层构成的钝化膜16。钝化膜16是电绝缘膜。钝化膜16也可以仅用不是树脂的材料(例如SiO2或SiN)形成,而且在其上还包含用树脂(例如聚酰亚胺树脂)构成的膜。在钝化膜16上,形成使电极14的至少一部分(例如中央部)露出的开口。即,使钝化膜16避开电极14的至少中央部而形成。在电极14的端部也可以安装钝化膜16。钝化膜16也可以覆盖第1面12的全部周围部。
在芯片零件10的第2面(与第1面12相反侧的面)18上,不形成电极。第2面18与未图示的集成电路可电连接,也可不连接。在第2面18上可形成钝化膜(电绝缘膜),也可不形成。第2面18也可由半导体(或导体)形成。在芯片零件10的侧面(除第1及第2面12、18的面),可形成钝化膜(电绝缘膜),也可不形成。在芯片零件10的侧面,不形成电极。芯片零件10的侧面可由半导体(或导体)形成。
电子装置具有基板20。在基板20上形成配线图案22。配线图案22包含在基板20的一面上露出的露出部24。在露出部24上设置用于芯片零件10与配线图案电连接的配线34。露出部24也可具有未图示的岸面(land)(宽度比线宽的部分)。
形成配线图案22的基板20可称作配线基板。配线基板也可以是多层基板(含两面基板)。多层基板包含多层(2层以上-“以上”含义为“大于等于”)的导体模型。此时,配线图案22也可包含在与露出部24露出的面相反侧的第2面露出的第2露出部26。另外,配线图案22也可包含内置于基板20内的导体模型28。配线基板也可是零件内置型配线基板。详细地说,在基板20的内部,在导体模型28上电连接电阻器、电容器、电感线圈等被动零件或集成电路零件等主动零件。或者,通过用高电阻值材料形成导体模型28的一部分,也可形成电阻器。
在基板20上装载芯片零件10。芯片零件10的第2面18与基板20(详细地说为形成其露出部24的面)相向。粘接层29可介于芯片零件10与基板20之间。粘接层29也可由粘接剂形成。粘接层29若具有导电性,则能电连接露出部24与芯片零件10的第2面18。另外,粘接层29若具有电绝缘性,则能电绝缘露出部24与芯片零件10的第2面18。粘接层29也可以由分散导电粒子的电绝缘性树脂形成。
电子装置具有绝缘部30。绝缘部30由具有电绝缘性的材料(例如树脂)形成。绝缘部30也可用与粘接层29不同的材料形成。绝缘部30设置于芯片零件10的附近。绝缘部30也可以围绕芯片零件10设置,也可仅设置于芯片零件10的电极14附近。绝缘部30也可接触芯片零件10的侧面。即,在绝缘部30与芯片零件10之间也可不形成间隙。在图1所示例中,设置绝缘部30不超过芯片10的高度。绝缘部30的上端也可与芯片零件10的上面(钝化膜16的表面)是相同的高度。此时,绝缘部30与芯片零件10没有台阶。绝缘部30也可仅覆盖芯片零件10的侧面中由半导体或导体构成的部分。此时,绝缘部30的上端比钝化膜16的上面还低。
绝缘部30具有从芯片零件10向外下降的倾斜面32。绝缘部30最厚的部分位于最接近芯片零件10的位置,最薄的部分位于离芯片零件10最远的位置。绝缘部30也可形成于配线图案22(详细地说是其露出部24)的一部分上。
电子装置具有配线34。配线34的一部分形成于电极14上。配线34也可以通过钝化膜16上。配线34通过绝缘膜30上。在绝缘部30由树脂形成的情况下,绝缘部30与配线34的密接性比钝化膜16与配线34的密接性高。若芯片零件10(例如其钝化膜16)与绝缘部30的台阶小,则可防止配线34的断路。配线34到达配线图案22(详细地说是其露出部24)上形成。即,配线34电连接电极14与配线图案22。
电子装置也可具有多个外部端子36。已知具有外部端子36的球栅阵列BGA(Ball Grid Array)型封装或CSP(Chip Size Package)等。另外,还已知不设置外部端子36,配线图案22的一部分(例如第2露出部26)变为与外部电连接的LGP(Land Grid Array)型封装。
电子装置也可具有密封材料38。密封材料38至少密封配线34与电极14的电连接部,和配线34与配线图案22的电连接部。密封材料38也密封芯片零件10。
图3A-图3C是说明根据本发明的电子装置的制造方法图。如图3A所示,电子装置的制造方法包含外部端子36的形成。外部端子36由焊剂材料形成。外部端子36可设置在配线图案22(例如第2露出部26)上。外部端子36也可由焊剂材料形成。焊剂材料是具有导电性的金属(例如合金),是用于使其熔化得到电连接的材料。焊剂材料可以是熔点在450度以下(“以下”含义为“等于小于”)的软焊剂(soft solder)或熔点在450度以上(“以上”含义为“大于等于”)的硬焊剂(hard solder)中的任一种。作为焊剂材料,可使用不含铅的焊锡(下面称为无铅焊锡)。无铅焊锡大多熔点比含铅的焊锡高。作为无铅焊锡,可使用锡—银(Sn-Ag)类、锡—铋(Sn-Bi)类、锡—锌(Sn-Zn)类、或锡—铜(Sn-Cu)类的合金,在这些合金中尤其还可添加银、铋、锌、铜中的至少一种。外部端子36在装载芯片零件10之前设置在基板20上。
另外,如LGA(Land Grid Array面栅阵列)那样,将岸面自身作为外部端子。并且,也可形成导电胶等导电性树脂、AU、Au-Su等岸面并用作外部端子。该结构成为芯片载架,单独构成功能零件。
如图3B所示,在基板20上装载芯片零件10。具体而言,第2面18相对向基板20地装载芯片零件10。也可使粘接剂介于基板20及芯片零件10之间,形成粘接层29。在基板20上装载芯片零件10的工序以比外部端子36的熔点低的温度进行。另外,在芯片零件10附近形成绝缘部30。绝缘部30除形成粘接层29的粘接剂外,也可以另外设置材料而形成。绝缘部30也可由聚酰亚胺树脂、硅变性聚酰亚胺树脂、环氧树脂、硅变性环氧树脂、苯环丁烯(BCB;benzocyclobutene)、聚苯并噁唑(PBO;polybenzoxazole)等树脂形成。形成绝缘部30,使之具有从芯片零件10向外下降的倾斜面32。也可接触芯片零件10的侧面形成绝缘部30。形成绝缘部30的工序最好以比外部端子36的熔点低的温度进行。
如图3C所示,形成配线34。配线34从电极14上通过绝缘部30上后到达配线图案22(例如露出部24)上那样形成。也可由包含导电性微粒子的分散液形成配线34。例如,也可适用喷墨法。详细地说,可向电极14、绝缘部30及配线图案22(例如露出部24)上喷出含有导电性微粒子的分散液而形成配线34。配线34的形成工序可包含将含有导电性微粒子的分散液干燥后除去分散媒。配线34的形成工序还可包含加热分解覆盖导电性微粒子的涂层材料。配线34的形成工序也可包含聚合导电性微粒子彼此。形成配线34的工序最好以比外部端子36的熔点低的温度进行。
在本实施方式中搭载的芯片零件中部分零件事先通过其它方法(例如焊接)安装在基板上。具体而言,通过焊接事先安装被动零件(L-C·R等),也可由配线来仅安装半导体元件。
如图1所示,可设置密封材料38。密封材料38可通过传递模塑法(transfer-mold)或浇注(potting)封装形成。也可省略密封材料38。设置密封材料38的工序最好以比外部端子36的熔点低的温度进行。
根据本实施方式,因为配线34的形成工序可以比外部端子36的熔点低的温度进行,所以可减少对基板20耐热性的要求,并可减少芯片零件10的应力的产生。另外,若在外部端子的熔点以下进行配线形成,则也可将外部端子自身作为后续工序的保持零件来使用。另外,使用焊剂材料的外部端子的形成在芯片零件10的装载工序之前进行,所以可使工序顺序具有弹性。
根据本实施方式,当电连接电极14与配线图案22时,可避免如在引线接合或表面降低连接中进行的高温加热。因此,可减少对基板20耐热性的要求,并可减少芯片零件10的应力的产生。另外,作为基板20可使用通用基板,并对应于芯片零件10(其电极14的排列等)缠绕配线34。此时,对应于芯片零件10的种类,向配线图案22的不同部分连接配线34。
图4-图13是说明根据本发明实施方式的电子装置的变形例的图。
在图4中,绝缘部40的一部分搭在芯片零件10的第1面12(详细地说是钝化膜16)上而形成。绝缘部40的一部分搭在比芯片零件10的电极14更靠周围部侧的部分。为了防止电极14被绝缘部40覆盖,使绝缘部40可止于离开电极14的位置(比电极更靠周围侧的位置)。或者,也可邻接电极14从钝化膜16的露出部来形成绝缘部40。此时配线42不搭在与绝缘部40紧贴性低的钝化膜16上。绝缘部40具有邻接于芯片零件10从第1面12凸起的部分。其它结构对应于与图1所示的电子装置相同的内容。
在图5中,绝缘部44的一部分不搭在芯片零件10的第1面12上而形成。绝缘部44具有邻接于芯片零件10上从第1面12凸起的部分。绝缘部44在与芯片零件10相反侧具有阶梯状的部分。其它结构对应于与图1所示的电子装置相同的内容。
在图6中,绝缘部50与粘接层52形成一体。粘接层52由与绝缘部50相同材料形成。也可在基板20及芯片零件10之间设置绝缘性的粘接剂,向基板20及芯片零件10之间施加压力,在芯片零件10的邻近挤出粘接剂,由粘接剂形成绝缘部50及粘接层52。绝缘部50的倾斜面54是凹面(例如,在垂直于第1面12的截面中描绘曲线的凹面)。其另外的结构,与图1所示电子装置相同的内容符合。另外,图6所示的形态也适用于其他的实施方式或变形例。
在图7中,绝缘部60与粘接层62形成一体。粘接层62由与绝缘部60相同的材料形成。也可在基板20及芯片零件10之间设置绝缘性的粘接剂,向基板20及芯片零件10之间施加压力,在芯片零件10的邻近挤出粘接剂,由粘接剂形成绝缘部60及粘接层62。绝缘部60的倾斜面64是凸面(例如,在垂直于第1面12的截面中描绘曲线的凸面)。其它结构对应于与图1所示的电子装置相同的内容。另外,图7所示的形态也适用于其他的实施方式或变型例。
在图8中,芯片零件70具有从第1面(形成电极14的面)72向外下降倾斜的侧面74。因为侧面74倾斜,所以在其上容易设置绝缘部75以具有倾斜的面。芯片零件70也可包含从与第1面72相反侧的第2面76垂直上升的侧面78。侧面74、78也可连接。其它结构对应于与图1所示的电子装置相同的内容。另外,图8所示的形态也适用于其他的实施方式或变形例。
侧面74,如图9A所示,也可在切断晶片(例如半导体晶片)80时形成。详细地说,使用角铣刀等2个切刃成角度连接的刀具(例如切片锯)82,在晶片80上形成具有倾斜面的沟(例如V沟),由倾斜面形成侧面74。在形成沟后,如图9B所示,可由在外周面具有切刃的刀具(例如切片锯)84切断沟的底面。这样,可形成从第2面76垂直上升的侧面78。
在图10中,芯片零件90的侧面94从第1面(形成电极14的面)92向外下降倾斜。侧面94也从与第1面92相反侧的第2面96倾斜。其它结构对应于与图1所示的电子装置相同的内容。另外,图10所示的形态也适用于其他的实施方式或变形例。
在图11中,芯片零件100在其端部具有台阶102。台阶102包含从第1面(形成电极14的面)104下降(例如垂直下降)的面;从与第1面104相反侧的第2面106上升(例如垂直上升)的面;和为连接这些面沿横向(例如与第1或第2面104、106平行的方向)延伸的面。其它结构对应于与图1所示的电子装置相同的内容。另外,图11所示的形态也适用于其他的实施方式或变形例。
在图12中,在基板20上,在与装载芯片零件10的面相反侧的面上,装载第2芯片零件110。将第2芯片零件110电连接于配线图案22(详细地说是第2露出部26)。第2芯片零件110的安装形态可以是倒装焊接及正装焊接之任一种。在倒装焊接中,使第2芯片零件110的电极(突块)与配线图案22相向电连接。在正装焊接中可将引线用于电连接。其它结构对应于与图1所示的电子装置相同的内容。另外,图12所示的形态也适用于其他的实施方式或变形例中。
在图13中,在基板20上,在装载芯片零件10的面上,装载第2芯片零件120。例如,在芯片零件10的上方(或覆盖芯片零件10)配置第2芯片零件120。第2芯片零件120电连接于配线图案22(详细地说是露出部24)。第2芯片零件120的安装形态可是倒装焊接及正装焊接之任一种。在倒装焊接中使第2芯片零件120的电极(突块)与配线图案22相向电连接。在正装焊接中可将引线用于电连接。其它结构对应于与图1所示的电子装置相同的内容。另外,图13所示的形态也适用于其他的实施方式或变形例中。
在图14中表示安装在所述的实施方式中说明的电子装置1的电路基板1000。作为具有该电子装置的电子仪器,在图15中表示笔记本个人电脑2000,在图16中表示移动电话3000。
本发明不只限于所述的实施方式,也可有各种变形。例如,本发明包含实质与在实施方式中说明的结构相同的结构(例如,功能、方法及结果相同的结构,或目的及结果相同的结构)。另外,本发明包含替换在实施方式中说明的结构的非本质的部分的结构。另外,本发明包含能取得与实施方式中说明的结构相同作用效果的结构,或能达到相同目的的结构。另外,本发明包含在实施方式中说明的结构中添加公知技术的结构。
Claims (7)
1、一种电子装置的制造方法,包括:
在形成于基板中的配线图案中形成外部端子;和
之后,将具有电极的芯片零件装载在所述基板上,以比所述外部端子的熔点低的温度,形成电连接所述电极与所述配线图案的配线。
2、根据权利要求1所述的电子装置的制造方法,其特征在于:可由包含导电性微粒子的分散液形成所述配线。
3、根据权利要求2所述的电子装置的制造方法,其特征在于:还包含在所述芯片零件的侧面形成绝缘部,
形成所述配线的工序,包括向所述绝缘部及所述配线图案上喷出包含所述导电性微粒子的所述分散液。
4、根据权利要求3所述的电子装置的制造方法,其特征在于:由树脂形成所述绝缘部。
5、根据权利要求3或4所述的电子装置的制造方法,其特征在于:形成为所述绝缘部,以使具有从所述芯片零件向外下降的倾斜面。
6、根据权利要求1-4中的任意1项所述的电子装置的制造方法,其特征在于:
所述芯片零件是半导体元件。
7、一种芯片载架,具有
由焊剂材料形成于在基板上形成的配线图案中的外部端子;和与具有电极的芯片零件的所述电极连接的区域。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003068281 | 2003-03-13 | ||
| JP2003068281A JP3772983B2 (ja) | 2003-03-13 | 2003-03-13 | 電子装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1531043A true CN1531043A (zh) | 2004-09-22 |
| CN1300832C CN1300832C (zh) | 2007-02-14 |
Family
ID=33285670
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CNB2004100283717A Expired - Fee Related CN1300832C (zh) | 2003-03-13 | 2004-03-09 | 电子装置的制造方法及芯片载架 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US7320902B2 (zh) |
| JP (1) | JP3772983B2 (zh) |
| CN (1) | CN1300832C (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI838384B (zh) * | 2018-06-29 | 2024-04-11 | 日商村田製作所股份有限公司 | 用於將電子構件連接到安裝基板的方法及裝置 |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3918936B2 (ja) * | 2003-03-13 | 2007-05-23 | セイコーエプソン株式会社 | 電子装置及びその製造方法、回路基板並びに電子機器 |
| JP2004281538A (ja) * | 2003-03-13 | 2004-10-07 | Seiko Epson Corp | 電子装置及びその製造方法、回路基板並びに電子機器 |
| US7037805B2 (en) * | 2003-05-07 | 2006-05-02 | Honeywell International Inc. | Methods and apparatus for attaching a die to a substrate |
| JP2006270009A (ja) * | 2005-02-25 | 2006-10-05 | Seiko Epson Corp | 電子装置の製造方法 |
| US7491567B2 (en) * | 2005-11-22 | 2009-02-17 | Honeywell International Inc. | MEMS device packaging methods |
| US8354304B2 (en) | 2008-12-05 | 2013-01-15 | Stats Chippac, Ltd. | Semiconductor device and method of forming conductive posts embedded in photosensitive encapsulant |
| US8796137B2 (en) * | 2010-06-24 | 2014-08-05 | Stats Chippac, Ltd. | Semiconductor device and method of forming RDL along sloped side surface of semiconductor die for z-direction interconnect |
| US9666764B2 (en) | 2012-04-09 | 2017-05-30 | Cree, Inc. | Wafer level packaging of multiple light emitting diodes (LEDs) on a single carrier die |
| US9653643B2 (en) | 2012-04-09 | 2017-05-16 | Cree, Inc. | Wafer level packaging of light emitting diodes (LEDs) |
| JP2014212166A (ja) * | 2013-04-17 | 2014-11-13 | 日本特殊陶業株式会社 | 光導波路デバイス |
| CA2942822A1 (en) | 2014-03-31 | 2015-10-08 | Multerra Bio, Inc. | Low-cost packaging for fluidic and device co-integration |
Family Cites Families (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| AU637874B2 (en) * | 1990-01-23 | 1993-06-10 | Sumitomo Electric Industries, Ltd. | Substrate for packaging a semiconductor device |
| US5550408A (en) * | 1992-11-18 | 1996-08-27 | Matsushita Electronics Corporation | Semiconductor device |
| US5605547A (en) * | 1995-03-27 | 1997-02-25 | Micron Technology, Inc. | Method and apparatus for mounting a component to a substrate using an anisotropic adhesive, a compressive cover film, and a conveyor |
| JPH0951020A (ja) | 1995-08-08 | 1997-02-18 | Hitachi Ltd | 半導体装置およびその製造方法ならびにicカード |
| JP3538290B2 (ja) | 1997-01-09 | 2004-06-14 | 株式会社ルネサステクノロジ | 配線部材およびこれを有するリードフレーム |
| KR100309957B1 (ko) * | 1997-09-08 | 2002-08-21 | 신꼬오덴기 고교 가부시키가이샤 | 반도체장치 |
| JP2997231B2 (ja) * | 1997-09-12 | 2000-01-11 | 富士通株式会社 | マルチ半導体ベアチップ実装モジュールの製造方法 |
| SG77652A1 (en) * | 1998-03-18 | 2001-01-16 | Hitachi Cable | Semiconductor device lead-patterning substrate and electronics device and method for fabricating same |
| JP2000216330A (ja) | 1999-01-26 | 2000-08-04 | Seiko Epson Corp | 積層型半導体装置およびその製造方法 |
| EP1198852B1 (en) * | 1999-07-21 | 2009-12-02 | E Ink Corporation | Preferred methods for producing electrical circuit elements used to control an electronic display |
| JP2001044606A (ja) * | 1999-08-02 | 2001-02-16 | Hitachi Ltd | 半導体パッケージの実装構造体およびその実装方法並びにそのリワーク方法 |
| KR100533673B1 (ko) * | 1999-09-03 | 2005-12-05 | 세이코 엡슨 가부시키가이샤 | 반도체 장치 및 그 제조 방법, 회로 기판 및 전자 기기 |
| WO2001032964A1 (en) * | 1999-11-01 | 2001-05-10 | Jsr Corporation | Aqueous dispersion for forming conductive layer, conductive layer, electronic component, circuit board and method for manufacturing the same, and multilayer wiring board and method for manufacturing the same |
| EP1243035B1 (en) * | 1999-12-21 | 2016-03-02 | Flexenable Limited | Forming interconnects |
| JP3738655B2 (ja) * | 2000-03-31 | 2006-01-25 | ソニーケミカル株式会社 | 異方性導電接着材料及び接続方法 |
| US6853087B2 (en) * | 2000-09-19 | 2005-02-08 | Nanopierce Technologies, Inc. | Component and antennae assembly in radio frequency identification devices |
| JP2002151551A (ja) * | 2000-11-10 | 2002-05-24 | Hitachi Ltd | フリップチップ実装構造、その実装構造を有する半導体装置及び実装方法 |
| JP2002170853A (ja) * | 2000-12-01 | 2002-06-14 | Nec Corp | フリップチップ実装方法 |
| JP2002231763A (ja) * | 2001-02-02 | 2002-08-16 | Seiko Epson Corp | 電気光学装置および電子機器 |
| TW502408B (en) * | 2001-03-09 | 2002-09-11 | Advanced Semiconductor Eng | Chip with chamfer |
| JP2002359347A (ja) * | 2001-03-28 | 2002-12-13 | Seiko Epson Corp | 半導体装置及びその製造方法、回路基板並びに電子機器 |
| JP2002343280A (ja) * | 2001-05-16 | 2002-11-29 | Hitachi Ltd | 表示装置とその製造方法 |
| CA2455819C (en) * | 2001-07-27 | 2013-07-23 | Massachusetts Institute Of Technology | Battery structures, self-organizing structures and related methods |
| JP4701563B2 (ja) * | 2001-08-23 | 2011-06-15 | 日本テキサス・インスツルメンツ株式会社 | 半導体チップ搭載基板及びそれを用いた半導体装置 |
| US6737750B1 (en) * | 2001-12-07 | 2004-05-18 | Amkor Technology, Inc. | Structures for improving heat dissipation in stacked semiconductor packages |
| US7324715B2 (en) * | 2002-12-12 | 2008-01-29 | Delphi Technologies, Inc. | Optical information processing circuit assembly |
| JP2004281538A (ja) * | 2003-03-13 | 2004-10-07 | Seiko Epson Corp | 電子装置及びその製造方法、回路基板並びに電子機器 |
| JP3772984B2 (ja) * | 2003-03-13 | 2006-05-10 | セイコーエプソン株式会社 | 電子装置及びその製造方法、回路基板並びに電子機器 |
| JP3918936B2 (ja) * | 2003-03-13 | 2007-05-23 | セイコーエプソン株式会社 | 電子装置及びその製造方法、回路基板並びに電子機器 |
| JP4119866B2 (ja) * | 2004-05-12 | 2008-07-16 | 富士通株式会社 | 半導体装置 |
-
2003
- 2003-03-13 JP JP2003068281A patent/JP3772983B2/ja not_active Expired - Fee Related
-
2004
- 2004-03-01 US US10/788,447 patent/US7320902B2/en not_active Expired - Fee Related
- 2004-03-09 CN CNB2004100283717A patent/CN1300832C/zh not_active Expired - Fee Related
-
2007
- 2007-11-30 US US11/987,502 patent/US7611925B2/en not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI838384B (zh) * | 2018-06-29 | 2024-04-11 | 日商村田製作所股份有限公司 | 用於將電子構件連接到安裝基板的方法及裝置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7611925B2 (en) | 2009-11-03 |
| JP3772983B2 (ja) | 2006-05-10 |
| US7320902B2 (en) | 2008-01-22 |
| US20080136046A1 (en) | 2008-06-12 |
| CN1300832C (zh) | 2007-02-14 |
| US20040229418A1 (en) | 2004-11-18 |
| JP2004281540A (ja) | 2004-10-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1531075A (zh) | 电子装置及其制造方法 | |
| CN100424859C (zh) | 电子装置及其制造方法 | |
| US10734249B2 (en) | Package structure and method thereof | |
| CN1208820C (zh) | 半导体晶片、半导体装置及其制造方法 | |
| CN1291467C (zh) | 电子器件的制造方法 | |
| US7611925B2 (en) | Electronic device and method of manufacturing the same, chip carrier, circuit board, and electronic instrument | |
| CN101064294A (zh) | 电路装置及电路装置的制造方法 | |
| CN1835218A (zh) | 封装体 | |
| CN1591841A (zh) | 带式电路基板及使用该带式电路基板的半导体芯片封装 | |
| CN1266765C (zh) | 半导体装置及其制造方法 | |
| KR20220054086A (ko) | 반도체 패키지 | |
| US9508677B2 (en) | Chip package assembly and manufacturing method thereof | |
| CN1224097C (zh) | 半导体装置及其制造方法、电路板和电子仪器 | |
| US7825501B2 (en) | High bond line thickness for semiconductor devices | |
| CN1531068A (zh) | 电子装置及其制造方法 | |
| CN1819133A (zh) | 半导体装置的制造方法以及电连接部的处理方法 | |
| CN1578587A (zh) | 混合集成电路 | |
| CN1871701A (zh) | 使用自傲互连材料的半导体器件封装 | |
| CN1237580C (zh) | 具有焊块底部金属化结构的半导体装置及其制程 | |
| CN1630071A (zh) | 半导体装置及其制造方法、电路基板以及电子设备 | |
| KR102449899B1 (ko) | 반도체 패키지 모듈 | |
| CN1178284C (zh) | 露垫型半导体装置至印刷电路板耦接方法 | |
| KR20120123874A (ko) | 반도체 패키지용 배선 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| CF01 | Termination of patent right due to non-payment of annual fee | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20070214 Termination date: 20160309 |