[go: up one dir, main page]

CN1568543B - 半导体元件 - Google Patents

半导体元件 Download PDF

Info

Publication number
CN1568543B
CN1568543B CN028203259A CN02820325A CN1568543B CN 1568543 B CN1568543 B CN 1568543B CN 028203259 A CN028203259 A CN 028203259A CN 02820325 A CN02820325 A CN 02820325A CN 1568543 B CN1568543 B CN 1568543B
Authority
CN
China
Prior art keywords
electrode terminal
lead
semiconductor element
electrode
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN028203259A
Other languages
English (en)
Other versions
CN1568543A (zh
Inventor
小林壮
村松茂次
风间拓也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shinko Electric Industries Co Ltd
Original Assignee
Shinko Electric Industries Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Industries Co Ltd filed Critical Shinko Electric Industries Co Ltd
Publication of CN1568543A publication Critical patent/CN1568543A/zh
Application granted granted Critical
Publication of CN1568543B publication Critical patent/CN1568543B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • H10W20/49
    • H10W20/43
    • H10W70/60
    • H10W72/075
    • H10W72/07554
    • H10W72/29
    • H10W72/547
    • H10W72/884
    • H10W72/9445
    • H10W72/951
    • H10W90/00
    • H10W90/722
    • H10W90/734
    • H10W90/754

Landscapes

  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一种具有电极端子(14)的半导体元件,所述电极端子(14)具有在半导体芯片电极的表面上平行排列的矩形平面形状且具有通过覆盖表面电极的电绝缘层表面上的过孔与所述电极端子(14)电连接的引线布图(16),所述半导体元件的特征在于:在电绝缘层的表面上形成的过孔焊盘(20)的平面排列是通过交替偏向所述电极端子(14)的纵向的一侧或另一侧形成,以及所述引线布图(16)与所述过孔焊盘(20)连接。即使电极端子之间间距微小,本发明能够很容易地形成引线布图。

Description

半导体元件
技术领域
本发明涉及半导体元件,其特征在于半导体芯片上具有引线布图(rerouting pattern),其中电极端子以微小间距排列。
背景技术
晶片级封装是通过在半导体晶片态下处理晶片的表面以形成引线布图所获得的半导体元件。在晶片级进行预定的工艺后,晶片被分割成独立部分。然后把这些半导体元件安放在母板上或以芯片在芯片上的结构堆叠。
制造这种半导体元件时,在半导体晶片上形成的独立芯片具有从他们的电极端子到形成外部电极的预定位置的互连(称为‘重选路由’),或所述互连通过用于在母板等上安放的引线焊接实现。
图6示出了这样一种状态,其中半导体晶片10的表面具有电绝缘层12,且电绝缘层12的表面具有通过导通孔15电连接到电极端子14上的引线布图16。例如,引线布图的一端电连接到电极端子14并在另一端形成与外部连接端子或引线焊接的焊接部分焊接的接触部分。在绝缘层12的表面上可以形成任何图形的引线布图16,引线布图16适合从电极端子14引出以排列接触部分或焊接部分。
图5示出了引线布图的传统形成的例子。它示出了电极端子14和引线布图16之间的连接部分的平面排列。在半导体晶片10的表面上以固定间距形成方形电极端子14。在电极端子14的平面内形成导通孔18,在导通孔18内部形成导体层作为过孔。在导通孔18的外围边缘以一定宽度形成过孔焊盘20,从而确保引线布图16和过孔之间的电连接。
然而,进来,半导体芯片的尺寸在缩小而端子的数量在增加,从而带来了问题,即电极端子14之间的排列间距变窄且在相邻过孔焊盘20之间不能获得足够的间距S。在图5的例子中,过孔焊盘20的直径R大于电极端子14的宽度,但当电极端子14之间的排列间距变窄时,可以通过形成更小的导通孔18和减小过孔焊盘20的直径R来确保过孔焊盘20之间的排列间距。然而,形成更小的导通孔18引起工艺精度问题和更高的接触电阻的问题。此外,如果形成更小的过孔焊盘20,降低了它与引线布图16之间电连接的可靠性。
此外,当在引线布图上具有焊接部分并通过引线焊接与母板或其它半导体芯片连接时,必须在半导体芯片的电极端子附近提供焊接部分。此时,当半导体芯片的电极端子的排列间距很窄时,很难确保电极端子附近的足够的焊接部分。
发明内容
本发明的目的是提供一种半导体元件,其特征为:甚至当电极端子以微小间距排列时,能够容易并可靠地形成引线布图而无需降低过孔焊盘的直径或减小布图的宽度,能够确保电极端子附近的焊接部分,以及能够容易地进行通过引线焊接的连接。
为了实现上述目的,如下实现本发明:
即,提供具有电极端子的半导体元件,所述电极端子在半导体芯片的电极形成表面上形成为平行排列的矩形平面形状且具有通过覆盖表面电极的电绝缘层表面上的过通孔与所述电极端子电连接的引线布图,所述半导体元件的特征在于:在电绝缘层的表面上形成的过孔焊盘的平面排列是通过交替偏向所述电极端子的纵向一侧或另一侧形成,以及所述引线布图与所述过孔焊盘连接。
此外,所述元件的特征在于:在所述引线布图的过孔焊盘附近的部分上具有通过形成更宽的引线布图获得且与引线焊接相连的焊接部分。
此外,所述元件的特征在于:通过从过孔焊盘引出所述焊接部分至相邻电极端子的区域而提供所述焊接部分。
此外,提供在覆盖半导体芯片表面的电极端子的电绝缘层的表面上形成的半导体元件,所述半导体芯片具有通过过孔与所述电极端子电连接的引线布图,所述半导体元件的特征在于:在所述引线布图的过孔焊盘附近的部分上具有通过形成更宽的引线布图获得且与引线焊接相连的焊接部分。
此外,所述元件的特征在于:在所述过孔焊盘附近的部分相互错开的位置形成所述焊接部分。
附图说明
图1示出了引线布图上形成的过孔焊盘和电极端子的平面排列;
图2示出了引线布图和焊接部分的平面排列;
图3A和3B示出了引线布图和焊接部分的平面排列的其它例子;
图4示出了安放具有引线布图的半导体芯片的例子;
图5示出了现有技术的电极端子和引线布图的平面排列;
图6为引线布图结构的截面图。
具体实施方式
下面,将参照附图详细说明本发明的优选实施例。
图1为根据本发明在半导体元件中形成引线布图的示例图。在图中,14代表在晶片上形成的电极端子,16代表电连接到电极端子14上的引线布图。本发明的半导体元件的特征在于:电连接到矩形平面形状的电极端子14上且平行排列的过孔焊盘20偏向电极端子14的纵向的一侧或另一侧。
如果半导体芯片更小且电极端子14的排列间距更窄,电极端子的焊接面积就更小,因此需要形成长而窄的矩形电极端子14以确保焊接面积。在本发明的半导体元件中,提供具有矩形电极端子14的半导体芯片,其特征为:即使电极端子14之间的排列间距更窄,以Z字形排列过孔焊盘20可以确保相邻过孔焊盘20之间的间距并能够引线而需要减小过孔焊盘20的直径或减小引线布图16的宽度。
注意,形成电连接到电极端子14上的引线布图16的方法与图6所示形成引线布图16的传统方法类似。即,在半导体晶片10的表面上形成电绝缘层12,然后与电极端子14的排列位置相匹配地形成导通孔18,并在导通孔18的内壁和绝缘层12的表面电镀形成导体层和引线布图16。在本实施例中,因为过孔焊盘20以Z字形结构排列,当在绝缘层12上形成导通孔18时,可在偏向电极端子14的纵向的一侧或另一侧的位置形成导通孔18。
形成导通孔18后,通过溅射在导通孔18的内壁和绝缘层12的表面形成电镀种子层。接着,用光刻胶覆盖电镀种子层的表面,然后曝光并显影光刻胶以形成抗蚀图,其中曝光形成引线布图16和过孔焊盘20的部分。接着,在电镀种子层的曝光位置把电镀种子层作为电镀源层(plating powerlayer)电解电镀铜以形成导体层,然后溶解除去抗蚀图,并蚀刻除去电镀种子层的曝光部分以形成通过过孔电连接到电极端子14上的引线布图16。
注意,所述过程在半导体晶片表面的整个电极上形成了引线布图16。实际的半导体晶片具有大量在垂直方向和水平方向连接的独立的半导体芯片,所以在与这些半导体芯片的排列相对应的预定布图内形成引线布图16。
此外,形成引线布图16后,半导体晶片可以被分割成独立部分以获得具有引线布图16的独立的半导体芯片。
通常,过孔焊盘20的直径比引线布图16的宽度大。因此,如图1所示,如果在平面区域内排列过孔焊盘20的排列部分,其中对每个电极端子而言,电极端子14可偏向一侧或另一侧,可以避免在相邻电极端子14上形成的过孔焊盘20交叠并确保相邻电极端子14之间的额外间距。因此,即使相邻排列过孔焊盘20和引线布图16,可以确保在过孔焊盘20和引线布图16之间具有足够的间距。由此,即使电极端子14之间的排列间距更窄,也很容易形成引线布图16而无需减小过孔焊盘20的直径。
对于形成引线布图的传统方法,如果电极端子14的宽度为80μm且电极端子14之间的排列间距为10μm,即电极端子14的步距为90μm,如果过孔焊盘的直径为80μm且引线布图的宽度为50μm,则过孔焊盘之间的间距为10μm,但是根据本发明的方法,可以确保过孔焊盘和相邻引线布图之间的间距为25μm(图1中的S1)。
注意,在图1所示的实施例中,引线布图16直接从电极端子14引出,但是通过偏离电极端子14的平面区域排列过孔焊盘20,可以在引线布图上形成引线焊接的焊接部分,如图2所示。
图2所示引线布图16的排列的特征为:对于排列在电极端子一侧(前端)的过孔焊盘20a,从过孔焊盘20a引出引线布图16并在相邻电极端子14上边的间距部分直接延伸过孔焊盘20a形成焊接部分22a,对于排列在电极端子另一侧(后端)的过孔焊盘20b,在从过孔焊盘20b引出的布图上直接从过孔焊盘20b形成宽焊接部分22b。
当通过引线焊接电连接引线布图16和另一个半导体芯片或母板(封装)时,引线布图16上形成的焊接部分22a和22b成为引线焊接的焊接部分。图2示出了通过焊接引线32连接另一个半导体芯片或母板(封装)的电极端子30和焊接部分22a和22b的例子。
如果按照本实施例在电极端子14的平面区域偏向一侧或另一侧排列过孔焊盘,可以有效利用绝缘层12的表面空间形成焊接部分22a和22b。
注意,根据本发明,形成用于通过引线焊接连接引线布图的焊接部分的方法也可以用于与上述相同的方式连续排列过孔焊盘的情况。图3A和3B示出了在过孔焊盘的传统排列情况下,在引线布图16上形成焊接部分22的例子。在图3A中,对于一个过孔焊盘20a,直接从后端的过孔焊盘20a延伸出宽焊接部分22a并从焊接部分22a引出窄引线布图16,然而对于另一个过孔焊盘20b,在与焊接部分22a错开的部分在面对引线布图16的方向延伸出焊接部分22b并从焊接部分22b引出窄引线布图16。
此外,在图3B所示的实施例中,对于过孔焊盘20a,在过孔焊盘20a附近的位置在面对过孔焊盘20b的方向从引线布图的侧边缘延伸出焊接部分22a,然而,对于过孔焊盘20b,在与焊接部分22a错开的部分在面对引线布图的方向从过孔焊盘20b引出的引线布图延伸出焊接部分22b。
图3A和3B所示的实施例在过孔焊盘20a和20b附近广泛地形成所述部分以形成焊接部分22a和22b。特别是,在焊接部分22a和22b附近有选择地错开焊接部分22a和22b,可以确保所需的焊接区域和稳定地引线焊接引线布图。
图4示出了安装具有引线布图16的半导体元件40的例子,所述引线布图16具有图2所示的焊接部分22a和22b。在此实例中,在半导体元件40上安放了另一个半导体芯片42并把半导体元件40安放在母板44上。通过凸起42a,利用倒装芯片连接把半导体芯片42电连接到半导体元件40的引线布图16的接触部分16a,同时通过引线焊接把半导体元件40电连接到母板上。
注意,可以代替母板44把半导体元件40安装在另一个半导体芯片上。此外,可以代替母板44把半导体元件40安装在另一个半导体封装上。
通过这种方式,在引线布图16上提供焊接部分22a和22b,可以通过引线焊接把半导体元件电连接到另一个半导体芯片或母板或半导体封装上,并可以提供各种类型的电子装置。
注意,根据过孔焊盘和引线布图的排列,过孔焊盘附近形成的焊接部分可以是相配的图形。过孔焊盘和引线布图的排列并不局限于上述实施例。
工业实用性
如上所述,根据本发明的半导体元件,与电极端子连接的过孔焊盘的平面排列可以是Z字形并可有效地确保排列过孔焊盘和引线布图的间距,以及即使电极端子之间间距微小,可以很容易地形成引线布图。此外,通过在引线布图上形成宽部分来提供焊接部分,显著的效果是可以利用所述部分通过引线焊接电连接引线布图。

Claims (5)

1.一种具有电极端子的半导体元件,所述电极端子平行排列,所述电极端子具有在半导体芯片的电极形成表面上平行排列的矩形平面形状且具有通过覆盖表面电极的电绝缘层表面上的过孔与所述电极端子电连接的引线布图,所述半导体元件的特征在于:在电绝缘层的表面上形成的过孔焊盘的平面排列是在平行排列的所述电极端子的区域中通过有交替偏向所述电极端子的纵向的一侧或另一侧形成,以及所述引线布图与所述过孔焊盘连接。
2.根据权利要求1的半导体元件,其特征在于:在所述引线布图的过孔焊盘附近的部分上,具有通过形成更宽的引线布图获得且与引线焊接相连的焊接部分。
3.根据权利要求2的半导体元件,其特征在于:在相邻电极端子的区域从过孔焊盘引出所述焊接部分。
4.根据权利要求1到3中任何一个的半导体元件,其特征在于:在所述半导体芯片上安装另一个半导体芯片。
5.一种半导体封装,其特征在于:根据权利要求4的半导体元件被安装在母板、另一个半导体芯片或另一个半导体封装中的任何一个上。
CN028203259A 2001-10-16 2002-10-11 半导体元件 Expired - Fee Related CN1568543B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP317541/2001 2001-10-16
JP2001317541A JP3927783B2 (ja) 2001-10-16 2001-10-16 半導体部品
PCT/JP2002/010611 WO2003034491A2 (en) 2001-10-16 2002-10-11 Semiconductor component

Publications (2)

Publication Number Publication Date
CN1568543A CN1568543A (zh) 2005-01-19
CN1568543B true CN1568543B (zh) 2012-04-18

Family

ID=19135392

Family Applications (1)

Application Number Title Priority Date Filing Date
CN028203259A Expired - Fee Related CN1568543B (zh) 2001-10-16 2002-10-11 半导体元件

Country Status (7)

Country Link
US (1) US7180182B2 (zh)
EP (1) EP1436838A2 (zh)
JP (1) JP3927783B2 (zh)
KR (1) KR100967565B1 (zh)
CN (1) CN1568543B (zh)
TW (1) TWI284396B (zh)
WO (1) WO2003034491A2 (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3927783B2 (ja) * 2001-10-16 2007-06-13 新光電気工業株式会社 半導体部品
JP5172069B2 (ja) * 2004-04-27 2013-03-27 富士通セミコンダクター株式会社 半導体装置
US7655387B2 (en) * 2004-09-02 2010-02-02 Micron Technology, Inc. Method to align mask patterns
US8125083B2 (en) 2005-09-02 2012-02-28 International Rectifier Corporation Protective barrier layer for semiconductor device electrodes
JP2007123665A (ja) * 2005-10-31 2007-05-17 Ricoh Co Ltd 半導体装置用電気回路
JP5082036B2 (ja) * 2005-10-31 2012-11-28 株式会社リキッド・デザイン・システムズ 半導体装置の製造方法および半導体装置
JP5056082B2 (ja) * 2006-04-17 2012-10-24 日亜化学工業株式会社 半導体発光素子
US7923373B2 (en) 2007-06-04 2011-04-12 Micron Technology, Inc. Pitch multiplication using self-assembling materials
CN101419634B (zh) * 2007-10-24 2010-10-20 中芯国际集成电路制造(上海)有限公司 一种可增大工艺窗口的金属层版图布图方法
US8110931B2 (en) 2008-07-11 2012-02-07 Advanced Semiconductor Engineering, Inc. Wafer and semiconductor package
TWI372453B (en) 2008-09-01 2012-09-11 Advanced Semiconductor Eng Copper bonding wire, wire bonding structure and method for processing and bonding a wire
US8076786B2 (en) 2008-07-11 2011-12-13 Advanced Semiconductor Engineering, Inc. Semiconductor package and method for packaging a semiconductor package
US20150075849A1 (en) * 2013-09-17 2015-03-19 Jia Lin Yap Semiconductor device and lead frame with interposer
JP6329059B2 (ja) 2014-11-07 2018-05-23 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP7263039B2 (ja) * 2019-02-15 2023-04-24 キヤノン株式会社 液体吐出ヘッドおよび液体吐出ヘッドの製造方法
CN113690258B (zh) * 2021-09-13 2024-06-21 上海天马微电子有限公司 显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5834849A (en) * 1996-02-13 1998-11-10 Altera Corporation High density integrated circuit pad structures
EP0907207A2 (en) * 1997-08-27 1999-04-07 Nec Corporation Semiconductor device having alternating long and short contact pads with a fine pitch
US5986294A (en) * 1996-04-17 1999-11-16 Hitachi, Ltd. Semiconductor integrated circuit
US6098278A (en) * 1994-06-23 2000-08-08 Cubic Memory, Inc. Method for forming conductive epoxy flip-chip on chip
US6150727A (en) * 1996-03-12 2000-11-21 Mitsubishi Denki Kabushiki Kaisha Semiconductor device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0529377A (ja) * 1991-07-25 1993-02-05 Nec Corp 半導体装置
JP2000150701A (ja) * 1998-11-05 2000-05-30 Shinko Electric Ind Co Ltd 半導体装置並びにこれに用いる接続用基板及びその製造方法
JP3927783B2 (ja) * 2001-10-16 2007-06-13 新光電気工業株式会社 半導体部品

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6098278A (en) * 1994-06-23 2000-08-08 Cubic Memory, Inc. Method for forming conductive epoxy flip-chip on chip
US5834849A (en) * 1996-02-13 1998-11-10 Altera Corporation High density integrated circuit pad structures
US6150727A (en) * 1996-03-12 2000-11-21 Mitsubishi Denki Kabushiki Kaisha Semiconductor device
US5986294A (en) * 1996-04-17 1999-11-16 Hitachi, Ltd. Semiconductor integrated circuit
EP0907207A2 (en) * 1997-08-27 1999-04-07 Nec Corporation Semiconductor device having alternating long and short contact pads with a fine pitch

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP平5-29377A 1993.02.05

Also Published As

Publication number Publication date
WO2003034491A3 (en) 2003-11-20
WO2003034491A2 (en) 2003-04-24
KR20050035161A (ko) 2005-04-15
KR100967565B1 (ko) 2010-07-05
TWI284396B (en) 2007-07-21
US20040238951A1 (en) 2004-12-02
CN1568543A (zh) 2005-01-19
JP3927783B2 (ja) 2007-06-13
JP2003124249A (ja) 2003-04-25
US7180182B2 (en) 2007-02-20
EP1436838A2 (en) 2004-07-14

Similar Documents

Publication Publication Date Title
CN1568543B (zh) 半导体元件
JP3429718B2 (ja) 表面実装用基板及び表面実装構造
JP4819335B2 (ja) 半導体チップパッケージ
CN102804372A (zh) 具有降低电感的结合键合元件的微电子组件
JP2568748B2 (ja) 半導体装置
US20090091019A1 (en) Memory Packages Having Stair Step Interconnection Layers
KR20180041811A (ko) 반도체 소자
TW512503B (en) Integrated circuit package having partially exposed conductive layer
CN101419957B (zh) 半导体器件及其制造方法
TW200807662A (en) Mounting substrate
US20240395675A1 (en) Semiconductor device and mounting structure thereof
WO2001078139A1 (en) Common electrode wire for plating
CN115245056A (zh) 印刷电路板
KR100787892B1 (ko) 반도체 패키지 및 그의 제조 방법
US20030080418A1 (en) Semiconductor device having power supply pads arranged between signal pads and substrate edge
US7768117B2 (en) Microelectronic package having interconnected redistribution paths
JPH0547836A (ja) 半導体装置の実装構造
JP4523425B2 (ja) 半導体素子搭載用基板
JPH07297236A (ja) 半導体素子実装用フィルムと半導体素子実装構造
JP3182943B2 (ja) ハイブリッドic
JP2002313934A (ja) 半導体装置
JPH0982752A (ja) 半導体装置
KR20230099234A (ko) 인쇄회로기판 및 그를 포함하는 반도체 패키지
TW202038350A (zh) 噴墨晶片封裝結構
JPH03296236A (ja) 半導体装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120418

Termination date: 20211011