CN113986000A - 一种服务器上电方法、系统、装置及介质 - Google Patents
一种服务器上电方法、系统、装置及介质 Download PDFInfo
- Publication number
- CN113986000A CN113986000A CN202111161529.8A CN202111161529A CN113986000A CN 113986000 A CN113986000 A CN 113986000A CN 202111161529 A CN202111161529 A CN 202111161529A CN 113986000 A CN113986000 A CN 113986000A
- Authority
- CN
- China
- Prior art keywords
- electronic devices
- server
- power
- powered
- utilization rate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种服务器上电方法、系统、装置及介质,在服务器上电时,控制部分的电子器件上电,在上电的电子器件的利用率达到第一预设利用率及其以上时,判定已上电的电子器件可能不足以满足用户的需求,此时再从没有上电的电子器件中选择若干个进行上电,以使其用户需求。可见,本申请中可以根据电子器件的利用率,灵活的控制电子器件上电的个数,从而可以避免使所有的电子器件均处于上电的状态,进而避免出现不必要的能源消耗,避免能源浪费。
Description
技术领域
本发明涉及上电控制领域,特别是涉及一种服务器上电方法、系统、装置及介质。
背景技术
服务器分为单路服务器和多路服务器,其中,单路服务器包括一个CPU(centralprocessing unit,中央处理器),每个CPU对应多个内存条;多路服务器包括多个CPU,每个CPU同样对应一个或多个内存条。现有技术中使单路服务器上电时,控制单路服务器中的CPU及CPU对应的所有内存条同时上电;使多路服务器上电时,控制多路服务器中的所有CPU及所有的内存条上电。使用现有技术中的上电方式,在服务器的操作系统的负载较低时,只需要用到少数的CPU或者内存条,此时会存在空闲的CPU或者空闲的内存条,但是这些空闲的CPU和内存条也会处于运行的状态,这一部分会造成不必要的能源消耗,造成了能源浪费。
发明内容
本发明的目的是提供一种服务器上电方法、系统、装置及介质,可以根据电子器件的利用率,灵活的控制电子器件上电的个数,从而可以避免使所有的电子器件均处于上电的状态,进而避免出现不必要的能源消耗,避免能源浪费。
为解决上述技术问题,本发明提供了一种服务器上电方法,应用于服务器中的处理器,所述服务器包括N个电子器件;所述方法包括:
在接收到上电指令时,控制M个所述电子器件上电;
获取M个所述电子器件的利用率;
判断所述利用率是否均大于第一预设利用率;
若是,则从未上电的所述电子器件中选择Z个所述电子器件,并控制选择的Z个所述电子器件上电;
N>M≥1,N-M≥Z≥1,且N、M和Z均为整数。
优选地,控制M个所述电子器件上电之后,还包括:
更新高级配置和电源管理接口ACPI表,以调整所述ACPI表中M个所述电子器件的上电状态。
优选地,控制选择的Z个所述电子器件上电之后,还包括:
更新所述ACPI表,以调整所述ACPI表中Z个所述电子器件的上电状态。
优选地,所述服务器为单路服务器时,所述电子器件为内存条;所述服务器为多路服务器时,所述电子器件为中央处理器CPU。
优选地,所述服务器为多路服务器,所述电子器件为CPU,且每个CPU对应配置A个所述内存条;
在接收到上电指令时,控制M个所述电子器件上电之后,还包括:
控制与每个上电的CPU对应的i个所述内存条上电;
获取M个所述电子器件的利用率之后,还包括:
获取每个上电的CPU对应的i个所述内存条的利用率;
判断所述利用率是否均大于第一预设利用率之后,还包括:
判断每个上电的CPU对应的i个所述内存条的利用率是否均大于第二预设利用率;
若上电的CPU对应的i个所述内存条的利用率大于所述第二预设利用率,则从所述CPU对应配置的未上电的内存条中选择j个所述内存条,并控制选择的j个所述内存条上电;
A>i≥1,A-i≥j≥1,且A、i和j均为整数。
优选地,控制选择的Z个所述电子器件上电之后,还包括:
获取未上电的所述电子器件的个数;
若所述个数为零,则发送第一提示信息。
优选地,发出第一提示信息之后,还包括:
获取所有所述电子器件的利用率,并判断所有所述电子器件的利用率是否均大于所述第一预设利用率;
若是,则发送第二提示信息。
为解决上述技术问题,本发明还提供了一种服务器上电系统,应用于服务器中的处理器,所述服务器包括N个电子器件;所述系统包括:
第一上电单元,用于在接收到上电指令时,控制M个所述电子器件上电;
获取单元,用于获取M个所述电子器件的利用率;
判断单元,用于判断所述利用率是否均大于第一预设利用率;
第二上电单元,用于在所述利用率均大于所述第一预设利用率时,从未上电的所述电子器件中选择Z个所述电子器件,并控制选择的Z个所述电子器件上电;
N>M≥1,N-M≥Z≥1,且N、M和Z均为整数。
为解决上述技术问题,本发明还提供了一种服务器上电装置,包括:
存储器,用于存储计算机程序;
处理器,用于在执行所述计算机程序时,实现上述所述的服务器上电方法。
为解决上述技术问题,本发明还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述所述的服务器上电方法的步骤。
本申请提供了一种服务器上电方法、系统、装置及介质,在服务器上电时,控制部分的电子器件上电,在上电的电子器件的利用率达到第一预设利用率及其以上时,判定已上电的电子器件可能不足以满足用户的需求,此时再从没有上电的电子器件中选择若干个进行上电,以使其用户需求。可见,本申请中可以根据电子器件的利用率,灵活的控制电子器件上电的个数,从而可以避免使所有的电子器件均处于上电的状态,进而避免出现不必要的能源消耗,避免能源浪费。。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种服务器上电方法的流程示意图;
图2为本发明提供的一种服务器上电系统的结构框图;
图3为本发明提供的一种服务器上电装置的结构框图。
具体实施方式
本发明的核心是提供一种服务器上电方法、系统、装置及介质,可以根据电子器件的利用率,灵活的控制电子器件上电的个数,从而可以避免使所有的电子器件均处于上电的状态,进而避免出现不必要的能源消耗,避免能源浪费。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参照图1,图1为本发明提供的一种服务器上电方法的流程示意图,该方法应用于服务器中的处理器,服务器包括N个电子器件;方法包括:
S11:在接收到上电指令时,控制M个电子器件上电;
S12:获取M个电子器件的利用率;
S13:判断利用率是否均大于第一预设利用率;
S14:若是,则从未上电的电子器件中选择Z个电子器件,并控制选择的Z个电子器件上电;
N>M≥1,N-M≥Z≥1,且N、M和Z均为整数。
考虑到现有技术中控制服务器上电的方式为控制所有的电子器件均上电,在服务器的负载较低时,可能会造成能源浪费。
为解决上述技术问题,本申请的设计思路为:根据用户的需求控制上电的电子器件的个数,进而避免在用户需求较少(也即服务器连接的负载较低时),未使用的电子器件也处于运行状态,进而避免造成能源浪费。
基于此,本申请中的服务器在接收到上电指令指令,先控制部分电子器件上电(M个),以使部分电子器件执行用户的任务等,然后判断上电的所有的电子器件的利用率,在所有的电子器件中存在小于第一预设利用率的电子器件时,判定已经上电的M个电子器件可以满足用户的需求,可以实现用户所需要的功能;在所有的电子器件的利用率均大于第一预设利用率时,判定已经上电的M个电子器件即将不能满足用户的需求,或者可能会存在运行速度慢等风险,此时,从没有上电的电子器件中选取若干个(Z个)电子器件,并控制其上电,以实现用户的需求,或者提高运行速度。
其中,第一预设利用率可以但不限于为50%,M和N可以但不限于为1,在M和N均为1时,此时的方案为:在服务器上电时,控制一个电子器件上电,并在该电子器件的利用率大于50%时,再控制另一个电子器件上电,以此类推。
需要说明的是,本申请中的电子器件可以是服务器中的CPU或内存条。具体地,在服务器为单路服务器时,单路服务器包括一个CPU和多个内存条,此时的电子器件为内存条;在服务器为多路服务器时,多路服务器包括多个CPU,每个CPU对应配置一个或多个内存条,此时的电子器件为CPU。电子器件的具体实现方式不限于上述实现方式,也可以是其他的实现方式,本申请在此不做特别的限定。
综上,本申请中可以根据电子器件的利用率,灵活的控制电子器件上电的个数,从而可以避免使所有的电子器件均处于上电的状态,进而避免出现不必要的能源消耗,避免能源浪费。
在上述实施例的基础上:
作为一种优选的实施例,控制M个电子器件上电之后,还包括:
更新高级配置和电源管理接口ACPI表,以调整ACPI表中M个电子器件的上电状态。
具体地,ACPI表为服务器中的记录服务器中的各个接口配置的对应关系,在控制电子器件上电之后,对应电子器件的接口配置发生变化,因此,在控制M个电子器件上电之后,还需要更新ACPI表,以使ACPI表能实时反映服务器接口中各个接口的状态,从而便于用户根据ACPI表了解服务器的接口的状态。
作为一种优选的实施例,控制选择的Z个电子器件上电之后,还包括:
更新ACPI表,以调整ACPI表中Z个电子器件的上电状态。
同样的,在控制Z个电子器件上电之后,也在此更新ACPI表,以实时更新服务器中的各个接口的状态。
作为一种优选的实施例,服务器为多路服务器,电子器件为CPU,且每个CPU对应配置A个内存条;
在接收到上电指令时,控制M个电子器件上电之后,还包括:
控制与每个上电的CPU对应的i个内存条上电;
获取M个电子器件的利用率之后,还包括:
获取每个上电的CPU对应的i个内存条的利用率;
判断利用率是否均大于第一预设利用率之后,还包括:
判断每个上电的CPU对应的i个内存条的利用率是否均大于第二预设利用率;
若上电的CPU对应的i个内存条的利用率大于第二预设利用率,则从CPU对应配置的未上电的内存条中选择j个内存条,并控制选择的j个内存条上电;
A>i≥1,A-i≥j≥1,且A、i和j均为整数。
具体的,在服务器为多路服务器,也即是服务器中包括多个CPU,且每个CPU对应多个内存条时。此时的服务器的上电控制可以具体为:控制多路服务器中的M个CPU上电,并控制M个CPU中每个CPU,对应的A个内存条中选择i个内存条上电,然后针对内存条的利用率进行判断,在其大于第二预设利用率时,从A-i个内存条中选取j个内存条,并控制j个内存条上电。
其中,第一预设利用率与第二预设利用率可以相等,也可以不相等,具体本申请在此不再限定。
在一优选实施例中,第二预设利用率也为50%。
具体地,以M、Z、i及j均为1为例,在服务器上电时,先控制第一CPU上电及与第一CPU对应的第一内存条上电,在与第一CPU对应的内存条的利用率大于第二预设利用率时,控制与第一CPU对应的第二内存条上电,依次类推,直至上电至第A内存条。在此过程中,同时检测第一CPU的利用率,在第一CPU的利用率大于第一预设利用率时,控制第二CPU及第二CPU对应的第一内存条上电,依次类推,直至所有的CPU及所有的内存条均上电。
可见,通过本实施例的方式,不仅可以实现对多路服务器中的多个CPU上电的控制,还可以实现对每个CPU对应的内存条的上电的控制,进一步减小了多路服务器的能源的消耗。
作为一种优选的实施例,控制选择的Z个电子器件上电之后,还包括:
获取未上电的电子器件的个数;
若个数为零,则发送第一提示信息。
为了方便用户了解服务器中的电子器件的利用情况,在所有的电子器件均上电时,也即是未上电的电子器件的个数为零时,则发送第一提示信息,以提示所有电子器件均完成上电,也就代表着服务器中的电子器件的利用率达到某一程度,此时通过第一提示信息对用户进行提示,在用户了解到服务器中各个电子器件的工作状态之后,可以认为考虑向服务器下达的任务量等。
作为一种优选的实施例,发出第一提示信息之后,还包括:
获取所有电子器件的利用率,并判断所有电子器件的利用率是否均大于第一预设利用率;
若是,则发送第二提示信息。
同样的,在所有的电子器件均完成上电之后,还获取所有电子器件的利用率,在所有电子器件的利用率均大于第一预设利用率时,说明书服务器中的电子器件的工作量已经达到某一程度,此时,可能会造成服务器卡顿或者任务执行速度慢等情况的发生,此时,向用户发送第二提示信息,以便用户基于第二提示信息调整下达至服务器的任务量或者其他的处理。
此外,作为一种优选的实施例,检测到已上电的电子器件中存在未被利用的电子器件时,也即利用率为零的电子器件时,控制利用率为零的电子器件下电,以节省能源。可见,通过本实施例使电子器件的上电和下电的方式更加灵活。
请参照图2,图2为本发明提供的一种服务器上电系统的结构框图,该系统应用于服务器中的处理器,服务器包括N个电子器件;系统包括:
第一上电单元21,用于在接收到上电指令时,控制M个电子器件上电;
获取单元22,用于获取M个电子器件的利用率;
判断单元23,用于判断利用率是否均大于第一预设利用率;
第二上电单元24,用于在利用率均大于第一预设利用率时,从未上电的电子器件中选择Z个电子器件,并控制选择的Z个电子器件上电;
N>M≥1,N-M≥Z≥1,且N、M和Z均为整数。
为解决上述技术问题,本申请还提供了一种服务器上电系统,对于服务器上电系统的介绍请参照上述实施例,本申请在此不再赘述。
请参照图3,图3为本发明提供的一种服务器上电装置的结构框图,该装置包括:
存储器31,用于存储计算机程序;
处理器32,用于在执行计算机程序时,实现上述的服务器上电方法。
其中,在本申请中的处理器包括服务器中OS(operating system,操作系统)、BIOS(Basic Input Output System,基本输入输出系统)、BMC(Baseboard ManagementController,基板管理控制器)和CPLD(Complex Programmable logic device,复杂可编程逻辑器件)时,上述执行过程就可以具体为:(1)在服务器开机需要上电时,CPLD控制M个电子器件上电(CPU或者内存条),其余的内存条不上电;(2)BIOS扫描电子器件的信息,并刷新ACPI表,并通过ACPI表反馈给OS,OS根据反馈的电子器件的信息,进行启动;(3)OS启动监控程序,监控电子器件的利用率,并在利用率大于第一预设利用率时,OS通过IPMI(Intelligent Platform Management Interface,智能平台管理接口)将操作指令反馈给BMC,BMC通过CPLD对电子器件进行上电;(4)BIOS检测到硬件资源发生变化,更新ACPI表,并反馈给OS。
其中,本申请中的服务器为单路服务器时,服务器可以但不限于为INTEL服务器或单路飞腾服务器。且在M为1时,可以但不限于在开机时对槽位为0的内存条上电,然后根据利用率依次控制槽位为1、槽位为2…槽位为N-1的内存条上电。
上述步骤(2)中,BIOS再加载OS之前,启动一个定时任务,也即是每隔多长时间对内存条的利用率进行一次检测,在相隔的时间很短时,可以理解为实时检测。和上述步骤(3)中,OS通过IPMI将操作指令反馈给BMC,BMC通过GPIO模拟I2C将启动内存条的指令发送给CPLD,然后CPLD对其他的内存条上电。其中,OS和BMC之间存在一个物理链路LPC(linearpredictive coding,线性预测编码)总线,OS可以通过这个总线,直接下发命令至BMC,此时约定OS与BMC之间的通信命令为impitoolraw 0x3e 0x20。在电子器件为CPU,也即服务器为多路服务器时,约定OS和BMC之间的通信命令为impitoolraw 0x3e 0x2f,BMC和CPLD之间使用GPIO(General-purpose input/output,通用输入/输出口)进行通信,使用GPIO模拟I2C信号,并定义I2C的接口规范,0x1共8位,一位对应一个CPU,1表示开始,启动第二个CPU时BMC向CPLD发送00000010给CPLD,CPLD对第二个CPU进行上电,以此类推。9
对于服务器上电装置的其他介绍请参照上述实施例,本申请在此不再赘述。
一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现上述的服务器上电方法的步骤。
需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种服务器上电方法,其特征在于,应用于服务器中的处理器,所述服务器包括N个电子器件;所述方法包括:
在接收到上电指令时,控制M个所述电子器件上电;
获取M个所述电子器件的利用率;
判断所述利用率是否均大于第一预设利用率;
若是,则从未上电的所述电子器件中选择Z个所述电子器件,并控制选择的Z个所述电子器件上电;
N>M≥1,N-M≥Z≥1,且N、M和Z均为整数。
2.如权利要求1所述的服务器上电方法,其特征在于,控制M个所述电子器件上电之后,还包括:
更新高级配置和电源管理接口ACPI表,以调整所述ACPI表中M个所述电子器件的上电状态。
3.如权利要求2所述的服务器上电方法,其特征在于,控制选择的Z个所述电子器件上电之后,还包括:
更新所述ACPI表,以调整所述ACPI表中Z个所述电子器件的上电状态。
4.如权利要求1所述的服务器上电方法,其特征在于,所述服务器为单路服务器时,所述电子器件为内存条;所述服务器为多路服务器时,所述电子器件为中央处理器CPU。
5.如权利要求4所述的服务器上电方法,其特征在于,所述服务器为多路服务器,所述电子器件为CPU,且每个CPU对应配置A个所述内存条;
在接收到上电指令时,控制M个所述电子器件上电之后,还包括:
控制与每个上电的CPU对应的i个所述内存条上电;
获取M个所述电子器件的利用率之后,还包括:
获取每个上电的CPU对应的i个所述内存条的利用率;
判断所述利用率是否均大于第一预设利用率之后,还包括:
判断每个上电的CPU对应的i个所述内存条的利用率是否均大于第二预设利用率;
若上电的CPU对应的i个所述内存条的利用率大于所述第二预设利用率,则从所述CPU对应配置的未上电的内存条中选择j个所述内存条,并控制选择的j个所述内存条上电;
A>i≥1,A-i≥j≥1,且A、i和j均为整数。
6.如权利要求1-5任一项所述的服务器上电方法,其特征在于,控制选择的Z个所述电子器件上电之后,还包括:
获取未上电的所述电子器件的个数;
若所述个数为零,则发送第一提示信息。
7.如权利要求6所述的服务器上电方法,其特征在于,发出第一提示信息之后,还包括:
获取所有所述电子器件的利用率,并判断所有所述电子器件的利用率是否均大于所述第一预设利用率;
若是,则发送第二提示信息。
8.一种服务器上电系统,其特征在于,应用于服务器中的处理器,所述服务器包括N个电子器件;所述系统包括:
第一上电单元,用于在接收到上电指令时,控制M个所述电子器件上电;
获取单元,用于获取M个所述电子器件的利用率;
判断单元,用于判断所述利用率是否均大于第一预设利用率;
第二上电单元,用于在所述利用率均大于所述第一预设利用率时,从未上电的所述电子器件中选择Z个所述电子器件,并控制选择的Z个所述电子器件上电;
N>M≥1,N-M≥Z≥1,且N、M和Z均为整数。
9.一种服务器上电装置,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于在执行所述计算机程序时,实现如权利要求1-7任一项所述的服务器上电方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1-7任一项所述的服务器上电方法的步骤。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202111161529.8A CN113986000A (zh) | 2021-09-30 | 2021-09-30 | 一种服务器上电方法、系统、装置及介质 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202111161529.8A CN113986000A (zh) | 2021-09-30 | 2021-09-30 | 一种服务器上电方法、系统、装置及介质 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN113986000A true CN113986000A (zh) | 2022-01-28 |
Family
ID=79737483
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202111161529.8A Withdrawn CN113986000A (zh) | 2021-09-30 | 2021-09-30 | 一种服务器上电方法、系统、装置及介质 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN113986000A (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115617530A (zh) * | 2022-11-17 | 2023-01-17 | 苏州浪潮智能科技有限公司 | 基于微处理器的服务系统、微处理器的处理方法及装置 |
| CN115686872A (zh) * | 2022-12-30 | 2023-02-03 | 浪潮电子信息产业股份有限公司 | 基于bmc的内存资源处理设备、方法、装置及介质 |
| CN116662244A (zh) * | 2023-06-16 | 2023-08-29 | 海光信息技术股份有限公司 | 多路服务器的主板、服务器及上电控制方法 |
-
2021
- 2021-09-30 CN CN202111161529.8A patent/CN113986000A/zh not_active Withdrawn
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115617530A (zh) * | 2022-11-17 | 2023-01-17 | 苏州浪潮智能科技有限公司 | 基于微处理器的服务系统、微处理器的处理方法及装置 |
| CN115686872A (zh) * | 2022-12-30 | 2023-02-03 | 浪潮电子信息产业股份有限公司 | 基于bmc的内存资源处理设备、方法、装置及介质 |
| CN116662244A (zh) * | 2023-06-16 | 2023-08-29 | 海光信息技术股份有限公司 | 多路服务器的主板、服务器及上电控制方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6298448B1 (en) | Apparatus and method for automatic CPU speed control based on application-specific criteria | |
| CN102789305B (zh) | 推迟挂起 | |
| CN100541393C (zh) | 管理计算机系统中电源的装置和方法 | |
| CN113986000A (zh) | 一种服务器上电方法、系统、装置及介质 | |
| EP1734436A1 (en) | Automatically controlling processor mode of multi-core processor | |
| US20020007387A1 (en) | Dynamically variable idle time thread scheduling | |
| US6128745A (en) | Power management inactivity monitoring using software threads | |
| WO2006007146A2 (en) | A method and apparatus for managing power consumption of a server | |
| CN114710563B (zh) | 一种集群节能方法及装置 | |
| EP1329809B1 (en) | Distributed computing system and method | |
| CN111625080B (zh) | 一种服务器节能方法、装置及电子设备和存储介质 | |
| CN109857466B (zh) | Bios配置方法、装置、服务器及计算机可读存储介质 | |
| US20070074219A1 (en) | Dynamically Variable Idle Time Thread Scheduling | |
| CN114003367B (zh) | 风险监控方法、装置、设备及存储介质 | |
| KR102060431B1 (ko) | 멀티 코어 시스템의 전력 관리 장치 및 방법 | |
| CN119002669A (zh) | 服务器电源的供电性能控制方法、存储介质及电子设备 | |
| US11516082B1 (en) | Configuration of a baseboard management controller (BMC) group leader responsive to load | |
| CN115185769A (zh) | 一种服务器集群的监测方法、装置、设备及介质 | |
| WO2025080362A1 (en) | Intelligent power optimization mechanism via an enhanced cpu power management algorithm | |
| CN117826970A (zh) | 处理器的非核心频率调整方法及计算设备 | |
| CN114816696A (zh) | 一种自动化执行Kubernetes任务的方法、系统及设备 | |
| CN101281418B (zh) | 设定通用串行总线设备的方法及计算机可读取的记录媒体 | |
| CN115525133B (zh) | 一种服务器电源掉电控制方法、装置、终端及存储介质 | |
| CN116755543A (zh) | 一种调节方法、系统及电子设备 | |
| CN115525133A (zh) | 一种服务器电源掉电控制方法、装置、终端及存储介质 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| WW01 | Invention patent application withdrawn after publication |
Application publication date: 20220128 |
|
| WW01 | Invention patent application withdrawn after publication |