CN113544817B - 硅外延晶片的制造方法和硅外延晶片 - Google Patents
硅外延晶片的制造方法和硅外延晶片 Download PDFInfo
- Publication number
- CN113544817B CN113544817B CN201980086171.1A CN201980086171A CN113544817B CN 113544817 B CN113544817 B CN 113544817B CN 201980086171 A CN201980086171 A CN 201980086171A CN 113544817 B CN113544817 B CN 113544817B
- Authority
- CN
- China
- Prior art keywords
- wafer
- epitaxial layer
- plane
- epitaxial
- single crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H10P14/3411—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B1/00—Processes of grinding or polishing; Use of auxiliary equipment in connection with such processes
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/24—Deposition of silicon only
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/10—Heating of the reaction chamber or the substrate
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/16—Controlling or regulating
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/20—Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/02—Elements
- C30B29/06—Silicon
-
- H10P14/24—
-
- H10P14/2905—
-
- H10P14/2926—
-
- H10P14/38—
-
- H10P52/402—
-
- H10P14/20—
-
- H10P90/14—
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Organic Chemistry (AREA)
- Metallurgy (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Mechanical Engineering (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Inorganic Chemistry (AREA)
- Chemical Vapour Deposition (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Grinding And Polishing Of Tertiary Curved Surfaces And Surfaces With Complex Shapes (AREA)
Abstract
为了提供可抑制DIC缺陷的硅外延晶片的制造方法和硅外延晶片,本发明提供硅外延晶片的制造方法,所述制造方法是使外延层在以{110}面或自{110}面的偏离角小于1度的面为主面的单晶硅晶片的上述主面上进行气相生长,其中,将上述单晶硅晶片的温度设为1100℃~1135℃,以2.0μm/分钟~3.0μm/分钟的生长速度使上述外延层进行气相生长。
Description
技术领域
本发明涉及硅外延晶片的制造方法和硅外延晶片。
背景技术
已知若使用以{110}面为主面的硅晶片,则在pMOS晶体管中载流子迁移率较以{100}面为主面的晶片高,因此可使pMOS晶体管高速化。另一方面,外延晶片因外延层的缺陷非常少,而被用作高性能器件的原材料。因此,以{110}面为主面的外延晶片被期待作为MPU等的高性能器件的原材料(专利文献1)。
现有技术文献
专利文献
专利文献1:日本特开2009-302140号公报。
发明内容
发明所要解决的课题
然而,在以{110}面为主面的外延晶片中,存在以下问题:容易产生因外延生长而形成的宽度为100μm左右、高度为10nm左右的表面凹凸形状的台阶状微小缺陷,通过微分干涉相衬(Differential Interference Contrast,DIC)法检测出的DIC缺陷变大。需要说明的是,DIC法是可检测出晶片表面的高度或深度超过规定的阈值、例如2nm的凹凸形状的台阶状微小缺陷的个数的方法,这种台阶状微小缺陷是宽度为30~200μm、高度为2~90nm左右的缺陷,是在其他检测模式下不易检测出的缺陷。
本发明所要解决的课题在于:提供可抑制DIC缺陷的硅外延晶片的制造方法和硅外延晶片。
用于解决课题的手段
本发明为硅外延晶片的制造方法,所述硅外延晶片的制造方法是使外延层在以{110}面或自{110}面的偏离角(off angle)小于1度的面为主面的单晶硅晶片的上述主面上进行气相生长,
其中,将上述单晶硅晶片的温度设为1100℃~1135℃,以2.0μm/分钟~3.0μm/分钟的生长速度使上述外延层进行气相生长。
单晶硅晶片的主面更优选为自{110}面的偏离角超过0度且小于1度的面。
在使上述外延层进行气相生长之后,可对上述外延层的表面进行镜面抛光。这种情况下,更优选使用包含粒径为20nm以下的磨粒的抛光液,使抛光量(研磨代)超过0且为0.2μm以下,进行镜面抛光。
本发明为硅外延晶片,其是使外延层在以{110}面或自{110}面的偏离角小于1度的面为主面的单晶硅基板上生长而得的外延晶片,
其中,利用微分干涉相衬法观察的上述外延层表面的微小台阶缺陷为1.5个/300mm晶片以下,
利用白色显微镜观察的上述外延层的表面粗糙度的PV值小于10nm。
单晶硅晶片的主面更优选为自{110}面的偏离角超过0度且小于1度的面。
上述外延层表面的雾度水平(SP2、以DWO模式测定)更优选为0.4ppm以下。
上述单晶硅晶片更优选为添加硼、且电阻率调整至1mΩ·cm~100mΩ·cm而得的晶片。
发明效果
根据本发明,可提供能够抑制DIC缺陷的硅外延晶片的制造方法和硅外延晶片。
附图说明
[图1]是显示本发明的实施例1~4和比较例1~6的生长速度和生长温度(晶片温度)的图。
[图2]是显示晶片的温度和生长速度与DIC缺陷的关系的图。
具体实施方式
以下,根据附图来说明本发明的实施方式。图1是显示本发明的实施例1~4和比较例1~6的生长速度和生长温度(晶片温度)的图。
本实施方式的硅外延晶片的制造方法是使外延层在以{110}面或自{110}面的偏离角小于1度的面为主面的单晶硅晶片的上述主面上进行气相生长的方法。主面的自{110}面的偏离角为1度以上的晶片,其载流子迁移率高的器件特性不充分,因此优选适用本实施方式的制造方法的晶片是以自{110}面的偏离角为0度的面为主面的单晶硅晶片、或以自{110}面的偏离角超过0度且小于1度的面为主面的单晶硅晶片。特别是,若使用以自{110}面的偏离角超过0度且小于1度的面为主面的单晶硅晶片,则不仅可进一步减小DIC缺陷,还可进一步减小外延层的表面粗糙度的PV值。
关于本实施方式的硅外延晶片的制造方法,在使外延层在上述的具有晶面的单晶硅晶片的主面上进行气相生长时,在将晶片的温度和外延层的生长速度设为晶片的温度为1100℃~1135℃、外延层的生长速度为2.0μm/分钟~3.0μm/分钟的条件下来进行。更具体而言,是图1的实施例1~实施例4所示的范围,是1100℃×2.0μm/分钟~1135℃×3.0μm/分钟的范围。晶片的温度是指投入至气相生长装置的腔室内的晶片的实际温度,通过对加热灯的供给电力等来控制。另外,外延层的生长速度是指形成于晶片主面的外延层的每单位时间的膜厚,通过供给至气相生长装置的腔室内的反应气体(例如四氯化硅SiCl4或三氯硅烷SiHCl3等)的每单位时间的浓度(原料气体的浓度和流量)来控制。
本发明人在研究晶片的温度和生长速度与DIC缺陷的关系时,得到了图2所示的见解。图2是显示将外延层的生长速度设为相对慢的条件和相对快的条件这2个水准,在这2个水准下分别将晶片的温度设为相对高的温度和相对低的温度这2个水准的条件下形成外延层的情况下的DIC缺陷的结果的图。基于此,在将外延层的生长速度设定为相对快的情况下,晶片的温度设定得越低则DIC缺陷越少,反之,在将外延层的生长速度设定为相对慢的情况下,晶片的温度设定得越高则DIC缺陷越少。因此,在将外延层的生长速度设为相对快的速度的2.0μm/分钟~3.0μm/分钟的条件下来进行的情况下,优选将晶片的温度设为相对低的1100℃~1135℃。若在这样的条件下进行制造,则可得到利用微分干涉相衬法观察的外延层表面的微小台阶缺陷为1.5个/300mm晶片以下、且使用白色显微镜观察的外延层的表面粗糙度的PV值小于10nm的硅外延晶片。
在本实施方式的硅外延晶片的制造方法中,在使外延层进行气相生长之后,可对外延层的表面进行镜面抛光。这种情况下,例如可使用包含粒径为20nm以下的磨粒的抛光液,使抛光量超过0且为0.2μm以下,进行镜面抛光。通过对外延层的表面进行镜面抛光,可得到外延层表面的雾度水平(SP2,以DWO模式测定)为0.4ppm以下的硅外延晶片。
需要说明的是,为了得到吸气效应(gettering effect,吸杂效应),单晶硅晶片可以是添加硼、且电阻率调整至1mΩ·cm~100mΩ·cm而得的晶片。
以下,通过本发明的实施例1~4和比较例1~6进一步详细地说明本发明。
利用采用了CZ(Czochralski)法的单晶硅提拉装置,制造主轴取向为<110>、直径为305mm的p型单晶硅锭。对该锭进行外周磨削至直径300mm后,施行切口加工,切取多个电阻率为1~100mΩcm的块。使用线锯将该块切片,使{110}面的倾斜相对于倾斜取向<100>的偏离角为0度和0.35度。
对该晶片以倒角(chamfering)、磨光(lapping)、精加工倒角、蚀刻、双面抛光、带倒角、边缘的镜面抛光、表面的单面抛光的顺序进行加工,得到了镜面抛光晶片。需要说明的是,虽然省略对工序间的洗涤处理的阐述,但与常规的晶片加工工艺同样地进行洗涤处理。在如此操作而得到的单晶硅晶片的表面,使用单片式CVD装置(Applied Materials公司制造的Centura)使厚度为4μm的单晶硅外延层生长。此时的实施例1~4和比较例1~6的生长速度和生长温度(晶片温度)的各条件如表1所示进行设定。
对于由CVD装置切取的晶片,立即使用SC-1洗涤液进行钝化处理。所得的外延晶片的一部分用单面抛光装置和包含粒径为20nm以下的磨粒的抛光液进行抛光,使外延面的表面超过0且为0.2μm以下。
对所得的外延晶片分别测定DIC缺陷密度、表面粗糙度的PV值、雾度值。其结果见表1。
[表1]
《DIC缺陷密度》
外延层表面的微小台阶缺陷密度的测定通过微分干涉相衬(DifferentialInterference Contrast、DIC)法进行测定。具体而言,使用晶片表面检查装置(KLA-Tencor公司制造、Surfscan SP3),以DIC模式(基于DIC法的测定模式)进行测定。在测定时,将凹凸形状的台阶状微小缺陷的高度的阈值设定为3nm,求出超过该阈值的台阶状微小缺陷的个数(每1片300mm的晶片)。
《表面粗糙度PV值》
表示外延层的表面粗糙度的PV值(Peak to Valley,峰-谷值)使用白色显微镜来求出。白色显微镜用半反射镜将LED光束分开,对参照面和样品面进行照射,同时边将其沿Z方向振动边以从参照面返回的光束与从样品面返回的光束的干渉达到最强的位置作为焦点位置进行成像,得到3D图像。
《雾度值》
外延层的表面雾度值的测定使用表面检查装置(KLA-Tencor公司制造、SurfscanSP2),以DWO模式(Dark Field Wide Oblique模式:暗视野-宽-斜入射模式)进行测定。
《考察》
如表1的实施例1~4所示,使外延层在上述的具有晶面的单晶硅晶片的主面上进行气相生长时,若在晶片的温度和外延层的生长速度设为晶片的温度为1100℃~1135℃、外延层的生长速度为2.0μm/分钟~3.0μm/分钟的条件下来进行,则可使每1片300mm的晶片的DIC缺陷密度为1.5个以下,同时可使表面粗糙度的PV值小于10nm。此时,对于单晶硅晶片的主面为自{110}面的偏离角超过0度且小于1度的面、具体而言0.35度的晶片,可使表面粗糙度的PV值进一步提高至4nm以下。
而且,关于对外延层的表面进行镜面抛光而得的晶片,其镜面抛光前的雾度水平为0.4ppm左右,相对于此,可将雾度水平提高至0.03ppm左右,因此可利用颗粒计数仪进行LPD(Light Point Defects、亮点缺陷)等质量管理。
相对于此,外延层的生长条件中晶片的温度高于1135℃的比较例5~6、或外延层的生长速度慢于2.0μm/分钟的比较例1~4的DIC缺陷密度显著变大。
Claims (4)
1.硅外延晶片的制造方法,所述硅外延晶片的制造方法是使外延层在以{110}面或自{110}面的偏离角小于1度的面为主面的单晶硅晶片的上述主面上进行气相生长,
其中,将上述单晶硅晶片的温度设为1100℃~1135℃,以2.0μm/分钟~3.0μm/分钟的生长速度使上述外延层进行气相生长,利用微分干涉相衬法观察的外延层表面的凹凸形状的台阶状微小缺陷为1.5个/300mm晶片以下,所述台阶状微小缺陷的高度大于3nm。
2.权利要求1所述的硅外延晶片的制造方法,其中,单晶硅晶片的主面为自{110}面的偏离角超过0度且小于1度的面。
3.权利要求1或2所述的硅外延晶片的制造方法,其中,在使上述外延层进行气相生长之后,对上述外延层的表面进行镜面抛光。
4.权利要求3所述的硅外延晶片的制造方法,其中,使用包含粒径为20nm以下的磨粒的抛光液,使抛光量超过0且为0.2μm以下,进行镜面抛光。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018245109A JP7063259B2 (ja) | 2018-12-27 | 2018-12-27 | シリコンエピタキシャルウェーハの製造方法 |
| JP2018-245109 | 2018-12-27 | ||
| PCT/JP2019/030722 WO2020136973A1 (ja) | 2018-12-27 | 2019-08-05 | シリコンエピタキシャルウェーハの製造方法及びシリコンエピタキシャルウェーハ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN113544817A CN113544817A (zh) | 2021-10-22 |
| CN113544817B true CN113544817B (zh) | 2024-07-09 |
Family
ID=71125785
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201980086171.1A Active CN113544817B (zh) | 2018-12-27 | 2019-08-05 | 硅外延晶片的制造方法和硅外延晶片 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US11990336B2 (zh) |
| JP (1) | JP7063259B2 (zh) |
| KR (1) | KR102508213B1 (zh) |
| CN (1) | CN113544817B (zh) |
| DE (1) | DE112019006437T5 (zh) |
| WO (1) | WO2020136973A1 (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP7629154B2 (ja) | 2022-01-26 | 2025-02-13 | 信越半導体株式会社 | シリコンエピタキシャルウェーハの製造方法 |
| US20230326752A1 (en) * | 2022-04-08 | 2023-10-12 | Sumco Corporation | Flat epitaxial wafer having minimal thickness variation |
| JP2025141255A (ja) * | 2024-03-15 | 2025-09-29 | 信越半導体株式会社 | シリコン基板の熱処理方法 |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101168851A (zh) * | 2006-09-05 | 2008-04-30 | 胜高股份有限公司 | 硅外延片及其制造方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6362510B1 (en) * | 1998-12-07 | 2002-03-26 | Advanced Micro Devices, Inc. | Semiconductor topography having improved active device isolation and reduced dopant migration |
| JP2004339003A (ja) * | 2003-05-15 | 2004-12-02 | Shin Etsu Handotai Co Ltd | シリコンエピタキシャルウェーハ及びシリコンエピタキシャルウェーハの製造方法 |
| JP2007204286A (ja) | 2006-01-31 | 2007-08-16 | Sumco Corp | エピタキシャルウェーハの製造方法 |
| US8815710B2 (en) * | 2008-06-10 | 2014-08-26 | Sumco Corporation | Silicon epitaxial wafer and method for production thereof |
| JP2009302140A (ja) | 2008-06-10 | 2009-12-24 | Sumco Corp | シリコンエピタキシャルウェーハ及びその製造方法 |
| JP4887418B2 (ja) * | 2009-12-14 | 2012-02-29 | 昭和電工株式会社 | SiCエピタキシャルウェハの製造方法 |
| JP5375768B2 (ja) | 2010-08-17 | 2013-12-25 | 信越半導体株式会社 | シリコンエピタキシャルウェーハの製造方法 |
| JP6156188B2 (ja) | 2014-02-26 | 2017-07-05 | 株式会社Sumco | エピタキシャルシリコンウェーハの製造方法 |
| JP6287778B2 (ja) * | 2014-11-21 | 2018-03-07 | 信越半導体株式会社 | エピタキシャルウェーハの製造方法 |
| JP6459132B2 (ja) * | 2016-08-31 | 2019-01-30 | 昭和電工株式会社 | SiCエピタキシャルウェハ及びその製造方法、並びに、欠陥識別方法 |
-
2018
- 2018-12-27 JP JP2018245109A patent/JP7063259B2/ja active Active
-
2019
- 2019-08-05 DE DE112019006437.1T patent/DE112019006437T5/de active Pending
- 2019-08-05 WO PCT/JP2019/030722 patent/WO2020136973A1/ja not_active Ceased
- 2019-08-05 KR KR1020217016881A patent/KR102508213B1/ko active Active
- 2019-08-05 CN CN201980086171.1A patent/CN113544817B/zh active Active
- 2019-08-05 US US17/296,281 patent/US11990336B2/en active Active
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101168851A (zh) * | 2006-09-05 | 2008-04-30 | 胜高股份有限公司 | 硅外延片及其制造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| WO2020136973A1 (ja) | 2020-07-02 |
| US11990336B2 (en) | 2024-05-21 |
| KR20210082252A (ko) | 2021-07-02 |
| JP7063259B2 (ja) | 2022-05-09 |
| US20220020585A1 (en) | 2022-01-20 |
| KR102508213B1 (ko) | 2023-03-08 |
| DE112019006437T5 (de) | 2021-09-09 |
| CN113544817A (zh) | 2021-10-22 |
| JP2020107730A (ja) | 2020-07-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1936110B (zh) | 外延涂覆的硅晶片以及制造外延涂覆的硅晶片的方法 | |
| US8551870B2 (en) | Method for producing an epitaxially coated semiconductor wafer | |
| CN1936111B (zh) | 外延涂覆的硅晶片以及制造外延涂覆的硅晶片的方法 | |
| CN101783288A (zh) | 外延涂覆的硅晶片以及制造外延涂覆的硅晶片的方法 | |
| CN101597795A (zh) | 具有<110>晶体取向的经外延涂布的硅晶片及其制造方法 | |
| CN105378894B (zh) | 外延晶片的制造方法 | |
| CN113544817B (zh) | 硅外延晶片的制造方法和硅外延晶片 | |
| US8815710B2 (en) | Silicon epitaxial wafer and method for production thereof | |
| CN113302718B (zh) | 硅外延晶片的制造方法和硅外延晶片 | |
| JP7629154B2 (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| US20200388492A1 (en) | METHOD FOR MANUFACTURING SiC EPITAXIAL WAFER | |
| JP4092993B2 (ja) | 単結晶育成方法 | |
| JP2005039111A (ja) | シリコンエピタキシャルウェーハ及びその製造方法 | |
| CN111051581A (zh) | 碳化硅外延晶片 | |
| US10170312B2 (en) | Semiconductor substrate and manufacturing method of the same | |
| JP7629589B2 (ja) | エピタキシャルウェーハの製造方法 | |
| JP2002305202A (ja) | シリコンエピタキシャルウエーハおよびその製造方法 | |
| JP2008169109A (ja) | 単結晶、単結晶ウエーハ及びエピタキシャルウエーハ | |
| KR20200107119A (ko) | 웨이퍼의 평가 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |