CN111769824B - 一种可配置延迟电路 - Google Patents
一种可配置延迟电路 Download PDFInfo
- Publication number
- CN111769824B CN111769824B CN202010667700.1A CN202010667700A CN111769824B CN 111769824 B CN111769824 B CN 111769824B CN 202010667700 A CN202010667700 A CN 202010667700A CN 111769824 B CN111769824 B CN 111769824B
- Authority
- CN
- China
- Prior art keywords
- enable
- delay
- inverter
- configurable
- configurable delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000007493 shaping process Methods 0.000 claims abstract description 13
- 230000003111 delayed effect Effects 0.000 claims description 15
- 239000003990 capacitor Substances 0.000 claims description 9
- 230000005540 biological transmission Effects 0.000 claims description 5
- 230000001360 synchronised effect Effects 0.000 claims description 2
- 230000000694 effects Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/00019—Variable delay
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/0015—Layout of the delay element
- H03K2005/00234—Layout of the delay element using circuits having two logic levels
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Pulse Circuits (AREA)
Abstract
本发明属于集成电路技术领域,提出了一种可配置延迟电路。一种可配置延迟单元,可包含:带使能端的配置电路1;可包含带使能端的配置电路2的延迟元件;可选择性地包含脉冲整形电路。一种包含有可配置延迟单元的可配置延迟模块,可包含:至少一个可配置延迟单元;可选择性地包含一个或若干不可配置延迟单元。一种包含有可配置延迟模块的延迟电路,可包含:至少一个可配置延迟模块;可选择性地包含p‑q译码模块;至少一个输出端口;可选择性地包含数据选择模块,数据选择模块有m+1个输入端口,n个输出端口;可选择性地包含若干个脉冲整形电路。
Description
技术领域
本发明属于集成电路技术领域,具体涉及一种可配置延迟电路。
背景技术
集成电路设计中时常会使用到延迟电路,延迟电路可用于信号的延迟、去除信号的抖动、用于信号的产生等等。
发明内容
本发明具体涉及到一种可配置延迟电路。
一种可配置延迟单元,如图1所示,可包含:带使能端的配置电路1,该电路可包含至少一个带使能端的逻辑门,至少一个带使能端的逻辑门的输出端作为带使能端的配置电路1的输出端,普通逻辑门用于保证逻辑正确,带使能端的配置电路1的输入端连接至可配置延迟单元的输入端;可包含带使能端的配置电路2的延迟元件,该延迟元件的输出端连接至带使能端的配置电路1的输出端,输入端连接至带使能端的配置电路1的输入端,该延迟元件可选择性地包含带使能端的配置电路2,带使能端的配置电路2可包含至少一个带使能端的逻辑门;可选择性地包含脉冲整形电路,用于将延迟后的信号整形成近似方波的信号。
一种包含有可配置延迟单元的可配置延迟模块,如图2所示,可包含:至少一个可配置延迟单元;可选择性地包含一个或若干不可配置延迟单元(与可配置延迟单元的区别在于没有带使能端的配置电路1和2)。第一个延迟单元(可配置延迟单元和不可配置延迟单元均可)的输入端连接至可配置延迟模块的输入端,第一个延迟单元的输出端连接至第二个延迟单元的输入端,第二个延迟单元的输出端连接至第三个延迟单元的输入端,依次连接,最后一个延迟单元的输出端连接至可配置延迟模块的输出端。每一个可配置延迟单元均有一个使能信号输入端口。
一种包含有可配置延迟模块的延迟电路,如图3所示,可包含:至少一个可配置延迟模块;可选择性地包含p-q译码模块,p-q译码模块可用于将p个输入信号译码成可配置延迟模块的q个使能信号,p和q均需大于等于1;至少一个输出端口;可选择性地包含数据选择模块,数据选择模块有m+1个输入端口,n个输出端口,数据选择模块可用于为每一个输出端口从m+1个输入信号中选择一个信号输出,m和n均需大于等于1;可选择性地包含若干个脉冲整形电路,用于将延迟后的信号整形成近似方波的信号。
附图说明
图1为一种可配置延迟单元
图2为一种包含有可配置延迟单元的可配置延迟模块
图3为一种包含有可配置延迟模块的延迟电路
图4为一种可配置延迟单元的具体实施例
图5为一种可配置延迟单元的具体实施例的仿真效果图
图6为一种不可配置延迟单元的具体实施例
图7为一种不可配置延迟单元的具体实施例的仿真效果图
图8为一种包含有可配置延迟单元的可配置延迟模块的具体实施例
图9为一种包含有可配置延迟单元的可配置延迟模块的具体实施例的真值表
图10为一种包含有可配置延迟单元的可配置延迟模块的具体实施例的仿真效果图
图11为一种包含有可配置延迟模块的延迟电路的具体实施例
图12为一种3-7译码电路的真值表
图13为一种8选1数据选择电路的真值表
图14为一种包含有可配置延迟模块的延迟电路的具体实施例的仿真效果图
具体实施方式
下面将参照附图更详细地描述各个实施方式。然而,本发明可按照不同的形式来实施,并且不应被解释为受限于本文所阐述的实施方式。
当一个元件被称为“连接到”另一元件时,该元件可直接位于另一元件上,直接连接到或直接联接到另一元件,或者可存在一个或更多个中间元件。此外,当在本说明书中使用术语“包含”、“包含有”、“可包含”时,说明存在所述元件,并且不排除存在或添加一个或更多个其它元件。
为方便描述,以下使能信号均为高电平有效。
一种可配置延迟单元的具体实施例如图4所示,一种带使能端的配置电路1可包含:1个带使能端的反相器;1个普通反相器。带使能端的反相器的输出端连接到脉冲整形电路的输入端,可配置延迟单元的使能信号无效时,带使能端的反相器运行状态类似普通反相器,可使可包含带使能端的配置电路2的延迟元件中的倒比管反相器的延迟功能不起作用。普通反相器用以保证带使能端的配置电路1的输出信号逻辑正确。
一种可包含带使能端的配置电路2的延迟元件可包含:1个带使能端的反相器;1个倒比管反相器;2个普通反相器;1个电容;1个带使能端的传输门。连接倒比管反相器输入端的普通反相器用以隔离可配置延迟单元的输入端和倒比管反相器的输入端,以使可配置延迟单元输入端的电平翻转速度不受倒比管反相器的影响。当可配置延迟单元的使能信号有效时,倒比管反相器和电容起到延迟的功能,当可配置延迟单元的使能信号无效时,带使能端的传输门处于截止状态,可使可包含带使能端的配置电路2的延迟元件的输出信号不受电容延迟功能的影响,带使能端的反相器可使电容的逻辑电平与可包含带使能端的配置电路2的延迟元件的输出信号是同步的。
一种脉冲整形电路可包含:2个普通反相器。脉冲整形电路用以脉冲波形的整形。
本实施例设定的延迟时间为50ns,当可配置延迟单元的使能信号有效时,输出信号相比输入信号可延迟50ns,当可配置延迟单元的使能信号无效时,输出信号相比输入信号没有延迟,如图5所示。
一种不可配置延迟单元的具体实施例如图6所示,一种延迟元件可包含:1个倒比管反相器;1个普通反相器;1个电容。相比图4所示实施例,没有带使能端的配置电路1和带使能端的配置电路2,本实施例设定的延迟时间为50ns,没有使能信号端口,如图7所示,输出信号相比输入信号延迟50ns。
在图4和图6的具体实施例基础上,一种包含有可配置延迟单元的可配置延迟模块的具体实施例如图8所示,可包含:7个可配置延迟单元;1个不可配置延迟单元;7个使能信号输入端口;1个待处理信号输入端口和1个输出端口。本实施例中,每一个延迟单元的延迟时间均设定为50ns,使能信号有效个数越多,本实施例的延迟时间越长,如图9所示。图10为使能信号EN[6:0]分别等于0001111和0000000时(即EN有效个数分别为4和0),本实施例的延迟效果。
在图8的具体实施例基础上,一种包含有可配置延迟模块的延迟电路的具体实施例如图11所示,可包含:7个可配置延迟模块,每个可配置延迟模块的延迟时间都是可配置的;1个3-7译码模块,3-7译码模块有3个输入端DEC_SEL[2:0],7个输出端EN[6:0],真值表如图12所示;1个数据选择模块(由3个8选1数据选择单元构成),本实施例用3个8选1数据选择单元分别配置OUT 2、OUT 1、OUT 0,每个8选1数据选择单元有3个输入端,分别为MUX_SEL[8:6]、MUX_SEL[5:3]、MUX_SEL[2:0],以MUX_SEL[2:0]和OUT 0为例,真值表如图13所示。本实施例的延迟效果如图14所示,当DEC_SEL[2:0]为000时,每个可配置延迟模块的延迟时间为50ns,若MUX_SEL[8:0]为011100110,则OUT 2延迟150ns,OUT 1延迟200ns,OUT 0延迟300ns,若MUX_SEL[8:0]为101001001,则OUT 2延迟250ns,OUT 1延迟50ns,OUT 0延迟50ns;当DEC_SEL[2:0]为100时,每个可配置延迟模块的延迟时间为250ns,若MUX_SEL[8:0]为011100110,则OUT 2延迟750ns,OUT 1延迟1us,OUT 0延迟1.5us,若MUX_SEL[8:0]为101001001,则OUT 2延迟1.25us,OUT 1延迟250ns,OUT 0延迟250ns。
上述实施例已经充分说明了本发明的必要技术内容,普通技术人员能够依据说明加以实施,故不再赘述其他技术细节。
以上所述,仅是本发明的具体实施例方式,本说明书所公开的任一特征,除非特征叙述,均可被其他等效或具体类似目的的替代特征加以替换;所公开的所有特征、或所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以任何方式组合。
Claims (3)
1.一种可配置延迟单元,包含:带使能端的配置电路1,该电路包含至少一个带使能端的逻辑门,至少一个带使能端的逻辑门的输出端连接至带使能端的配置电路1的输出端;包含带使能端的配置电路2的延迟元件,该延迟元件包含带使能端的配置电路2,带使能端的配置电路2包含至少一个带使能端的逻辑门;包含脉冲整形电路,用于将延迟后的信号整形成近似方波的信号;
以下使能信号均为高电平有效;
所述带使能端的配置电路1包含:1个带使能端的反相器、1个普通反相器;带使能端的反相器的输出端连接到脉冲整形电路的输入端,可配置延迟单元的使能信号无效时,带使能端的反相器运行状态类似普通反相器,可使包含带使能端的配置电路2的延迟元件中的倒比管反相器的延迟功能不起作用;普通反相器用以保证带使能端的配置电路1的输出信号逻辑正确;
所述带使能端的配置电路2的延迟元件包含:1个带使能端的反相器、1个倒比管反相器、2个普通反相器、1个电容、1个带使能端的传输门;连接倒比管反相器输入端的普通反相器用以隔离可配置延迟单元的输入端和倒比管反相器的输入端,以使可配置延迟单元输入端的电平翻转速度不受倒比管反相器的影响;当可配置延迟单元的使能信号有效时,倒比管反相器和电容起到延迟的功能,当可配置延迟单元的使能信号无效时,带使能端的传输门处于截止状态,可使带使能端的配置电路2的延迟元件的输出信号不受电容延迟功能的影响,带使能端的反相器可使电容的逻辑电平与包含带使能端的配置电路2的延迟元件的输出信号是同步的;
带使能端的逻辑门包含带使能端的反相器、带使能端的与非门、带使能端的或非门、带使能端的传输门。
2.一种包含有可配置延迟单元的可配置延迟模块,包含:至少一个权利要求1中的可配置延迟单元;包含一个或若干个不可配置延迟单元,所述不可配置延迟单元与可配置延迟单元的区别在于没有带使能端的配置电路1和2;第一个延迟单元的输入端连接至可配置延迟模块的输入端,第一个延迟单元的输出端连接至第二个延迟单元的输入端,所述第一个延迟单元为可配置延迟单元或不可配置延迟单元,第二个延迟单元的输出端连接至第三个延迟单元的输入端,依次连接,最后一个延迟单元的输出端连接至可配置延迟模块的输出端;每一个可配置延迟单元均有一个使能信号输入端口。
3.一种包含有可配置延迟模块的延迟电路,包含:至少一个权利要求2中的可配置延迟模块;包含p-q译码模块,p-q译码模块可用于将p个输入信号译码成可配置延迟模块的q个使能信号,p和q均需大于等于1;至少一个输出端口;包含数据选择模块,数据选择模块有m+1个输入端口,n个输出端口,数据选择模块可用于为每一个输出端口从m+1个输入信号中选择一个信号输出,m和n均需大于等于1;包含若干个脉冲整形电路,用于将延迟后的信号整形成近似方波的信号。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202010667700.1A CN111769824B (zh) | 2020-07-13 | 2020-07-13 | 一种可配置延迟电路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202010667700.1A CN111769824B (zh) | 2020-07-13 | 2020-07-13 | 一种可配置延迟电路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN111769824A CN111769824A (zh) | 2020-10-13 |
| CN111769824B true CN111769824B (zh) | 2022-06-14 |
Family
ID=72725048
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202010667700.1A Active CN111769824B (zh) | 2020-07-13 | 2020-07-13 | 一种可配置延迟电路 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN111769824B (zh) |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP1716639A2 (en) * | 2004-01-29 | 2006-11-02 | Motorola, Inc. | Configurable delay line circuit |
| CN104820654A (zh) * | 2015-04-29 | 2015-08-05 | 桂林电子科技大学 | 一种延时调整器 |
| CN104868885A (zh) * | 2014-02-24 | 2015-08-26 | 台湾积体电路制造股份有限公司 | 具有可变延迟线单元的延迟线电路 |
| CN106953623A (zh) * | 2016-07-06 | 2017-07-14 | 上海兆芯集成电路有限公司 | 内插器 |
| CN108011621A (zh) * | 2017-12-01 | 2018-05-08 | 深圳先进技术研究院 | 一种可编程的延时触发脉冲同步装置 |
| CN108520764A (zh) * | 2018-04-08 | 2018-09-11 | 睿力集成电路有限公司 | 双倍速率同步动态随机存储器 |
| WO2019171418A1 (ja) * | 2018-03-05 | 2019-09-12 | 株式会社ソシオネクスト | 出力回路 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7208991B2 (en) * | 2005-01-28 | 2007-04-24 | Altera Corporation | Digitally programmable delay circuit with process point tracking |
| KR101156031B1 (ko) * | 2008-12-26 | 2012-06-18 | 에스케이하이닉스 주식회사 | 지연회로 및 가변지연회로 |
| US8954017B2 (en) * | 2011-08-17 | 2015-02-10 | Broadcom Corporation | Clock signal multiplication to reduce noise coupled onto a transmission communication signal of a communications device |
| CN102890923B (zh) * | 2012-10-23 | 2016-03-09 | 深圳市华星光电技术有限公司 | 一种液晶面板的扫描驱动电路、液晶显示装置和驱动方法 |
| KR20160049829A (ko) * | 2014-10-28 | 2016-05-10 | 에스케이하이닉스 주식회사 | 지연 조정 장치 및 이를 포함하는 동작 장치 |
| US9584107B2 (en) * | 2014-11-26 | 2017-02-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Delay line circuit |
| CN107517046A (zh) * | 2017-06-27 | 2017-12-26 | 山东师范大学 | 一种多时钟选择切换电路、时钟切换芯片及方法 |
| CN110212915B (zh) * | 2019-05-08 | 2023-01-03 | 东南大学 | 一种均匀分相输出的耦合式倍频延迟锁相环电路 |
-
2020
- 2020-07-13 CN CN202010667700.1A patent/CN111769824B/zh active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP1716639A2 (en) * | 2004-01-29 | 2006-11-02 | Motorola, Inc. | Configurable delay line circuit |
| CN104868885A (zh) * | 2014-02-24 | 2015-08-26 | 台湾积体电路制造股份有限公司 | 具有可变延迟线单元的延迟线电路 |
| CN104820654A (zh) * | 2015-04-29 | 2015-08-05 | 桂林电子科技大学 | 一种延时调整器 |
| CN106953623A (zh) * | 2016-07-06 | 2017-07-14 | 上海兆芯集成电路有限公司 | 内插器 |
| CN108011621A (zh) * | 2017-12-01 | 2018-05-08 | 深圳先进技术研究院 | 一种可编程的延时触发脉冲同步装置 |
| WO2019171418A1 (ja) * | 2018-03-05 | 2019-09-12 | 株式会社ソシオネクスト | 出力回路 |
| CN108520764A (zh) * | 2018-04-08 | 2018-09-11 | 睿力集成电路有限公司 | 双倍速率同步动态随机存储器 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN111769824A (zh) | 2020-10-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN106656108B (zh) | 触发器电路 | |
| US8390315B1 (en) | Configurable input-output (I/O) circuitry with pre-emphasis circuitry | |
| US8860468B1 (en) | Clock multiplexer | |
| CN103684363A (zh) | 用于片上互连的定时校准 | |
| CN106528920B (zh) | 一种级联查找表的工艺映射方法 | |
| JP2017532850A (ja) | プログラマブル遅延回路ブロック | |
| CN111769824B (zh) | 一种可配置延迟电路 | |
| US7307450B2 (en) | Programmable logic block for designing an asynchronous circuit | |
| CN1787376B (zh) | 适用于以差分输入电路方式实现硬连线译码器的技术 | |
| CN114598302B (zh) | 时钟占空比校准装置 | |
| US10587251B2 (en) | Clock signal controller | |
| EP4283874A1 (en) | Pulse width clock topology structure circuit | |
| CN109088619B (zh) | 一种使能信号产生方法及电路 | |
| CN103559161B (zh) | 一种用于fpga配置的总线多宽度转换电路 | |
| CN115331714A (zh) | 信号处理电路、芯片及电子设备 | |
| CN112017702B (zh) | 内存接口电路、phy芯片及处理器 | |
| US7990296B1 (en) | High speed low power cell providing serial differential signals | |
| CN209787137U (zh) | 一种逻辑控制电路、及射频通信装置 | |
| CN114257248A (zh) | 一种低翻转率的移位寄存器型串并转换电路 | |
| KR101979151B1 (ko) | 리셋 가능한 토글 래치 회로 | |
| WO2022037216A1 (zh) | 检测电路和检测方法 | |
| CN221860992U (zh) | 多倍数据率的输出电路及集成电路 | |
| Yang et al. | A high-performance 128-to-1 CMOS multiplexer tree | |
| CN223809760U (zh) | 信号消抖电路、控制芯片和电子设备 | |
| US8723579B2 (en) | Timing generation circuit |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |