CN111627933A - 主动元件基板及其制造方法 - Google Patents
主动元件基板及其制造方法 Download PDFInfo
- Publication number
- CN111627933A CN111627933A CN202010504481.5A CN202010504481A CN111627933A CN 111627933 A CN111627933 A CN 111627933A CN 202010504481 A CN202010504481 A CN 202010504481A CN 111627933 A CN111627933 A CN 111627933A
- Authority
- CN
- China
- Prior art keywords
- layer
- electrode
- dielectric layer
- forming
- metal oxide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/451—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H29/00—Integrated devices, or assemblies of multiple devices, comprising at least one light-emitting semiconductor element covered by group H10H20/00
- H10H29/10—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00
- H10H29/14—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00 comprising multiple light-emitting semiconductor components
- H10H29/142—Two-dimensional arrangements, e.g. asymmetric LED layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
- H10D30/0314—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral top-gate TFTs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6731—Top-gate only TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6745—Polycrystalline or microcrystalline silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/471—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having different architectures, e.g. having both top-gate and bottom-gate TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/1201—Manufacture or treatment
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Geometry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Manufacturing & Machinery (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一种主动元件基板及其制造方法,主动元件基板包括基板、硅层、第一绝缘层、第一栅极、第一介电层、第一转接电极、第二转接电极以及第二介电层。两个开口贯穿第一介电层并重叠于硅层。第一转接电极以及第二转接电极分别位在两个开口中。第二介电层位在第一转接电极以及第二转接电极上。两个第一通孔贯穿第二介电层。第一转接电极以及第二转接电极为两个第一通孔的蚀刻中止层。
Description
技术领域
本发明涉及一种主动元件基板,且特别涉及一种包括硅层的主动元件基板及其制造方法。
背景技术
显示装置中往往包含了许多的主动元件,为了因应各种不同的功能需求,显示装置中可能含有一种以上的主动元件。举例来说,在显示装置中,为了获得较好的产品性能,位于驱动电路中的主动元件可能与位于像素中的主动元件具有不同的阻抗。
在现有技术中,可以通过调整主动元件的通道层长度或通道层的掺杂浓度以获得不同阻抗的主动元件。然而,仅通过调整主动元件的通道层长度难以满足所有的需求。因此,为了形成性能差异较大的主动元件,往往需要增加许多的工艺步骤,这导致了显示装置的制造成本大幅上升。
发明内容
本发明提供一种主动元件基板,可以改善硅层过度蚀刻的问题。
本发明提供一种主动元件基板的制造方法,可有效改善因过度蚀刻造成桥接不良的问题。
本发明的至少一实施例提供一种主动元件基板。主动元件基板包括基板、硅层、第一绝缘层、第一栅极、第一介电层、第一转接电极、第二转接电极、第二介电层、金属氧化物通道层、第二栅极、第一源极、第一漏极、第二源极以及第二漏极。硅层位在基板上。第一绝缘层位在硅层上。第一栅极位在第一绝缘层上。第一介电层位在第一栅极上。两个开口至少贯穿第一介电层,且两个开口重叠于硅层。第一转接电极以及第二转接电极分别位在两个开口中。第一转接电极以及第二转接电极分别连接硅层。第二介电层位在第一转接电极以及第二转接电极上。两个第一通孔至少贯穿第二介电层。第一转接电极以及第二转接电极为两个第一通孔的蚀刻中止层。金属氧化物通道层位于第二介电层上方。第二栅极重叠于金属氧化物通道层。第一源极以及第一漏极位在两个第一通孔中。第一源极以及第一漏极分别电性连接第一转接电极以及第二转接电极。第二源极以及第二漏极电性连接金属氧化物通道层。
本发明的至少一实施例提供一种主动元件基板的制造方法,包括以下步骤。形成硅层于基板上。形成第一绝缘层于硅层上。形成第一栅极于第一绝缘层上。形成第一介电层于第一栅极上。执行第一蚀刻工艺以形成至少贯穿第一介电层的两个开口。两个开口暴露出硅层。形成第一转接电极以及第二转接电极于两个开口中,以连接硅层。形成第二介电层于第一转接电极以及第二转接电极上。执行第二蚀刻工艺以形成至少贯穿第二介电层的两个第一通孔,其中第一转接电极以及第二转接电极为两个第一通孔的蚀刻中止层。形成金属氧化物通道层于第二介电层上方。形成第二栅极于基板上方。分别形成第一源极以及第一漏极于两个第一通孔中。形成第二源极以及第二漏极于金属氧化物通道层上。
本发明的至少一实施例提供一种主动元件基板的制造方法,包括以下步骤。形成硅层于基板上。形成第一绝缘层于硅层上。形成第一栅极于第一绝缘层上。形成第一介电层于第一栅极上。执行第一蚀刻工艺以形成至少贯穿第一介电层的两个第一通孔。两个第一通孔暴露出硅层。形成氧化物层于第一介电层上方。氧化物层包括两个保护电极以及分离于两个保护电极的金属氧化物通道层。两个保护电极分别填入两个第一通孔且连接硅层。形成第一源极以及第一漏极于两个保护电极上。形成第二源极以及第二漏极于金属氧化物通道层上。
附图说明
图1A至图1G是依照本发明一实施例的一种显示装置的制造方法的剖面示意图。
图2是依照本发明另一实施例的一种显示装置的剖面示意图。
图3是依照本发明又一实施例的一种显示装置的剖面示意图。
图4A至图4E是依照本发明又一实施例的一种显示装置的制造方法的剖面示意图。
图5A至图5E是依照本发明又一实施例的一种显示装置的制造方法的剖面示意图。
附图标记说明:
1、2、3、4、5:显示装置
10、20、30、40、50:主动元件基板
100:基板
102:绝缘层
110:硅层
112、114:掺杂区
113、115:轻掺杂区
116:通道区
120:第一绝缘层
122:第二绝缘层
130:第一介电层
132:第二介电层
134:介电层
136:第三介电层
140、140’:金属氧化物通道层
140”:氧化物材料层
140a:氧化物层
142、144:导电区
146:半导体区
148a、148a’、148b、148b’:保护电极
150:钝化层
152:平坦层
154:第一电极
156:像素定义层
158:间隙物
160:开口
162:发光层
164:第二电极
212、214:第一通孔
216:第二通孔
218、220、232、234、236、240:第三通孔
300:光刻胶层
300’:图案化光刻胶层
310:半调式掩模
M:金属材料层
D1:第一漏极
D2:第二漏极
S1:第一源极
S2:第二源极
G1:第一栅极
G2:第二栅极
CE1:电容电极
OP1、OP2:开口
TE1:第一转接电极
TE2:第二转接电极
具体实施方式
图1A至图1G是依照本发明一实施例的一种显示装置的制造方法的剖面示意图。
请参考图1A,提供基板100。基板100的材料可包括玻璃、石英、有机聚合物、或是不透光/反射材料(例如:导电材料、金属、晶圆、陶瓷或其他相似材料)或是其它合适的材料。
形成硅层110于基板100上。在一些实施例中,选择性地先形成绝缘层102于基板100上,再形成硅层110于绝缘层102上。绝缘层102的材料可包括氧化硅。当基板100的材料为导电材料或金属时,绝缘层102可避免发生短路。此外,绝缘层102还可阻挡基板100材料(例如:氮化硅、玻璃杂质)的扩散,并阻挡硅层110的蓄热。硅层110包含非晶硅、多晶硅、微晶硅、单晶硅或上述的组合。在本实施例中,硅层110例如为低温多晶硅(Low TemperaturePoly-Silicon;LTPS),且硅层110包括两个掺杂区112、114、位在两个掺杂区112、114之间的通道区116以及位在两个掺杂区112、114与通道区116之间的轻掺杂区113、115。在一些实施例中,轻掺杂区113、115的掺杂浓度小于掺杂区112、114的掺杂浓度。
形成第一绝缘层120在硅层110上。在本实施例中,第一绝缘层120覆盖在硅层110的顶面与侧壁上,且延伸至基板100的表面上。也就是说,第一绝缘层120共形于基板100与硅层110,但本发明不以此为限。在其他实施例中,第一绝缘层可只覆盖在通道层116上。
第一绝缘层120的材料例如包含无机材料(例如:氧化硅、氮化硅、氮氧化硅、其它合适的材料或上述至少二种材料的堆叠层)、有机材料或其它合适的材料或上述的组合。此处,第一绝缘层120的厚度例如是10纳米至200纳米,在此厚度范围内,第一绝缘层120能有较佳的栅极控制能力,并可预防栅极电流的穿透,此外,此厚度范围内的第一绝缘层120的工艺良率较高,且硅层110所对应的主动元件能有较佳的效能,但本发明不以此为限。
形成第一栅极G1以及电容电极CE1于第一绝缘层120上。第一绝缘层120位于第一栅极G1与通道层116之间。第一栅极G1于基板100上的正投影重叠于硅层110于基板100上的正投影,且电容电极CE1于基板100上的正投影不重叠于硅层110于基板100上的正投影。
在本实施例中,第一栅极G1以及电容电极CE1属于同一膜层。举例来说,可先形成金属材料层(未示出)在第一绝缘层120上,而后对金属材料层进行光刻蚀刻工艺,以形成第一栅极G1以及电容电极CE1,但本发明不以此为限。第一栅极G1和电容电极CE1的材料例如是金属材料、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物或其它合适的材料或是金属材料与其它导电材料的堆叠层。
请参考图1B,形成第一介电层130于第一栅极G1上。第一介电层130覆盖第一栅极G1、电容电极CE1以及第一绝缘层120。第一栅极G1以及电容电极CE1皆位于第一绝缘层120与第一介电层130之间。第一介电层130的材料可例如包含无机材料(例如:氧化硅、氮化硅、氮氧化硅、其它合适的材料或上述至少二种材料的堆叠层)、有机材料或其它合适的材料或上述的组合,但本发明不以此为限。
执行第一蚀刻工艺以形成至少贯穿第一介电层130的两个开口OP1、OP2。在本实施例中,开口OP1贯穿第一介电层130以及第一绝缘层120并暴露出硅层110的掺杂区112,开口OP2贯穿第一介电层130以及第一绝缘层120并暴露出硅层110的掺杂区114。第一介电层130的厚度例如是10纳米至500纳米,在此厚度范围内,第一介电层130的工艺良率较高,且第一介电层130所对应的存储电容能有较佳的效能,但本发明不以此为限。在本实施例中,开口OP1、OP2仅需贯穿厚度较薄的第一介电层130以及第一绝缘层120,因此,较容易在不过度伤害硅层110的前提下使第一蚀刻工艺蚀刻停止于硅层110,有效改善因过度蚀刻造成的问题。
请参考图1C,形成第一转接电极TE1以及第二转接电极TE2于第一介电层130上。第一转接电极TE1以及第二转接电极TE2分别填入两个开口OP1、OP2中。第一转接电极TE1连接硅层110的掺杂区112,且第二转接电极TE2连接硅层110的掺杂区114。
在本实施例中,第二转接电极TE2于基板100上的正投影重叠于电容电极CE1于基板100上的正投影,且第一介电层130夹置于第二转接电极TE2与电容电极CE1之间,因此,第二转接电极TE2与电容电极CE1之间具有电容(例如为存储电容)。
在本实施例中,第一转接电极TE1与第二转接电极TE2为同一膜层。举例来说,先形成金属材料层(未示出)在第一介电层130上及两个开口OP1、OP2中,而后对金属材料层进行光刻蚀刻工艺,以形成第一转接电极TE1以及第二转接电极TE2,但本发明不限于此。第一转接电极TE1和第二转接电极TE2的材料例如是金属材料、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物或其它合适的材料或是金属材料与其它导电材料的堆叠层。
形成第二介电层132于第一转接电极TE1以及第二转接电极TE2上。在本实施例中,第二介电层132可覆盖第一转接电极TE1、第二转接电极TE2以及第一介电层130。第二介电层132的厚度例如介于0.1微米至1.5微米。在本实施例中,第二介电层132的材料可例如包含无机材料(例如:氧化硅、氮化硅、氮氧化硅、其它合适的材料或上述至少二种材料的堆叠层)、有机材料或其它合适的材料或上述的组合,但本发明不以此为限。
可选择地形成介电层134在第二介电层132上。介电层134的厚度例如介于0.1微米至1.5微米。在本实施例中,介电层134的材料例如包含无机材料(例如:氧化硅、氮化硅、氮氧化硅、其它合适的材料或上述至少二种材料的堆叠层)、有机材料或其它合适的材料或上述的组合,但本发明不以此为限。
请参考图1D,形成金属氧化物通道层140于第二介电层132上方。在本实施例中,金属氧化物通道层140形成于介电层134上。在本实施例中,金属氧化物通道层140包括两个导电区142、144以及位在两个导电区142、144之间的半导体区146。在另一实施例中,金属氧化物通道层140的导电区142、144例如是导体或半导体。
金属氧化物通道层140的材料例如是铟镓锌氧化物(Indium Gallium ZincOxide,IGZO)、铟锌氧化物、铟氧化物、锌氧化物、铟钛氧化物或锌钛氧化物等,但不以此为限。在一些实施例中,例如通过掺杂工艺或等离子体处理工艺(例如为氢等离子体处理工艺或其他等离子体处理工艺)以使导电区142、144与半导体区146具有不同的导电率,但本发明不以此为限。
形成第二栅极G2于基板100上方。在本实施例中,形成第二栅极G2于金属氧化物通道层140上。在本实施例中,第二栅极G2与金属氧化物通道层140之间还夹有第二绝缘层122,第二栅极G2与第二绝缘层122例如是于同一道图案化工艺中形成。在本实施例中,第二栅极G2与第二绝缘层122例如可作为等离子体处理工艺的掩模,换句话说,金属氧化物通道层140的半导体区146于基板100上的正投影与第二栅极G2于基板100上的正投影具有相同形状。在其他实施例中,第二栅极G2与第二绝缘层122亦可通过不同道图案化工艺所形成,换句话说,第二绝缘层122于基板100上的正投影与第二栅极G2于基板100上的正投影可以具有不同形状。
请参考图1E,形成第三介电层136于金属氧化物通道层140上。第三介电层136可覆盖第二介电层132、介电层134、金属氧化物通道层140以及第二栅极G2。在本实施例中,第二栅极G2位在金属氧化物通道层140与第三介电层136之间。
在本实施例中,第三介电层136的材料例如包含无机材料(例如:氧化硅、氮化硅、氮氧化硅、其它合适的材料或上述至少二种材料的堆叠层)、有机材料或其它合适的材料或上述的组合,但本发明不以此为限。
执行第二蚀刻工艺以形成至少贯穿第二介电层132的两个第一通孔212、214。在本实施例中,第二蚀刻工艺是于形成第三介电层136之后执行,且第一通孔212、214贯穿第二介电层132、介电层134以及第三介电层136。第一通孔212暴露出第一转接电极TE1,且第二通孔214暴露出第二转接电极TE2。在其他实施例中,当第二栅极G2与第二绝缘层122亦可通过不同道图案化工艺所形成时,第二绝缘层122的面积大于第二栅极G2,且第二蚀刻工艺,且第一通孔212、214可贯穿第二介电层132、介电层134、第二绝缘层122以及第三介电层136。
在第二蚀刻工艺中,由于介电层(第二介电层132、介电层134以及第三介电层136)与第一转接电极TE1的蚀刻选择比高,且介电层(第二介电层132、介电层134以及第三介电层136)与第二转接电极TE2的蚀刻选择比高,因此第一转接电极TE1与第二转接电极TE2可分别作为第一通孔212、214的蚀刻中止层。
基于前述,由于设置了可作为蚀刻中止层的第一转接电极TE1与第二转接电极TE2,即使第二蚀刻工艺需要蚀刻厚度较厚的第二介电层132、介电层134以及第三介电层136,硅层110仍然不会在第二蚀刻工艺中受损。换句话说,第二蚀刻工艺能够有较高的蚀刻裕度(Etching Margin)。
在本实施例中,在第二蚀刻工艺时,还可形成至少贯穿第一介电层130以及第二介电层132的第二通孔216。在本实施例中,第二通孔216还贯穿介电层134以及第三介电层136。第二通孔216暴露出电容电极CE1。
在本实施例中,由于介电层(第一介电层130、第二介电层132、介电层134以及第三介电层136)与电容电极CE1的蚀刻选择比高,因此,电容电极CE1可为第二通孔216的蚀刻中止层。
在本实施例中,在第二蚀刻工艺时,还可形成贯穿第三介电层136的两个第三通孔218、220。第三通孔218重叠金属氧化物通道层140的导电区142。第三通孔220重叠金属氧化物通道层140的导电区144。换句话说,第三通孔218暴露出金属氧化物通道层140的导电区142,且第三通孔220暴露出金属氧化物通道层140的导电区144。
虽然在本实施例中,先形成第三介电层136接着才进行第二蚀刻工艺以形成第一通孔212、214,但本发明不以此为限。在其他实施例中,先执行第二蚀刻工艺,接着形成第三介电层136,然后才于第三介电层136中形成通孔。
请参考图1F,分别形成第一源极S1以及第一漏极D1于第一通孔212、214中。在本实施例中,形成第一源极S1以及第一漏极D1于第三介电层136上,其中第一源极S1形成于第一通孔212中,且第一漏极D1形成于第一通孔214中。在本实施例中,第一源极S1直接连接第一转接电极TE1并通过第一转接电极TE1而电性连接至硅层110,且第一漏极D1直接连接第二转接电极TE2并通过第二转接电极TE2而电性连接至硅层110。
形成第二源极S2以及第二漏极D2于金属氧化物通道层140上。在本实施例中,形成第二源极S2以及第二漏极D2于第三介电层136上,其中第二源极S2形成于第二通孔216以及第三通孔218中,且第二漏极D2形成于第三通孔220中。在本实施例中,第二源极S2以及第二漏极D2分别通过第三通孔218以及第三通孔220而电性连接金属氧化物通道层140。第二源极S2通过第二通孔216而电性连接电容电极CE1。
在本实施例中,第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2属于同一膜层。举例来说,可先形成一电极材料层(未示出)在第三介电层136的上方,接着再对电极材料层进行光刻蚀刻工艺,以形成第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2。第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2的材料例如是金属材料、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物或其它合适的材料、堆叠的金属材料或是金属材料与其它导电材料的堆叠层,但不以此为限。
在本实施例中,第一主动元件包括第一源极S1、第一漏极D1、第一转接电极TE1、第二转接电极TE2、第一栅极G1以及硅层110,且第一主动元件具有高电子迁移率以及可靠度高的优点。第二主动元件包括第二源极S2、第二漏极D2、第二栅极G2以及金属氧化物通道层140,且第二主动元件具有低漏电的优点。
至此,本实施例的主动元件基板10已大致完成。
请参考图1G,形成钝化层150于第三介电层136上。形成平坦层152于钝化层150上。钝化层150覆盖第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2。
形成第一电极154于平坦层152上。第一电极154电性连接第一漏极D1。形成像素定义层156于平坦层152上,并形成间隙物158于像素定义层156上。在本实施例中,像素定义层156具有暴露出第一电极154的开口160。形成发光层162于开口160中。形成第二电极164于发光层162上。
至此,已大致完成显示装置1的制作。在本实施例中,显示装置1为有机发光二极管显示装置,但本发明不以此为限。在其他实施例中,主动元件基板10适用于其他电子装置,例如液晶显示装置(liquid crystal display device)、微发光二极管显示装置(microLEDs display device)或其他电子装置。
在此必须说明的是,下述实施例沿用前述实施例的元件标号与部分内容,其中采用相同的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参照前述实施例,下述实施例不再重复赘述。
图2是依照本发明另一实施例的一种显示装置的剖面示意图。
请参考图2与图1G,显示装置2与显示装置1的差异在于:显示装置2的主动元件基板20包括保护电极148a、148b。
在本实施例中,在形成第三介电层136前,先执行第二蚀刻工艺以形成第一通孔212、214以及第二通孔216。第一通孔212、214贯穿第二介电层132以及介电层134,第二通孔216贯穿第一介电层130、第二介电层132以及介电层134。
接着分别于第一通孔212、214中形成保护电极148a、148b,且部分金属氧化物通道层140形成于第二通孔216中。
在本实施例中,保护电极148a、148b与金属氧化物通道层140属于同一膜层。换句话说,保护电极148a、148b与金属氧化物通道层140是在同个工艺步骤中形成。在本实施例中,保护电极148a、148b与金属氧化物通道层140的导电区142、144具有相似的导电率,但本发明不以此为限。
形成第二绝缘层122以及第二栅极G2于金属氧化物通道层140上。
在形成第三介电层136之后,执行第三蚀刻工艺以形成贯穿第三介电层136的四个第三通孔232、234、236、240。第三通孔232、234分别暴露出保护电极148a、148b,且第三通孔236、240分别暴露出金属氧化物通道层140的导电区142、144。
形成第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2于第三介电层136上。在本实施例中,第一源极S1位在第三通孔232中,且通过位于第一通孔212中的保护电极148a电性连接至第一转接电极TE1。第一漏极D1位在第三通孔234中,且通过位于第一通孔214中的保护电极148b电性连接至第二转接电极TE2。第二源极S2位在第三通孔236中,且通过位于第二通孔216中的部分金属氧化物通道层140而电性连接至电容电极CE1。
在本实施例中,保护电极148a、148b与金属氧化物通道层140可以避免第一转接电极TE1、第二转接电极TE2以及电容电极CE1的表面受损,借此增加主动元件基板20的良率。
图3是依照本发明又一实施例的一种显示装置的剖面示意图。
请参考图3与图2,显示装置3与显示装置2的差异处在于:显示装置3的主动元件基板30的第二栅极G2位于金属氧化物通道层140与基板100之间。
在本实施例中,第二栅极G2位于基板100上方,且位于第一介电层130与第二介电层132之间。也就是说,本实施例的第二栅极G2、第一转接电极TE1与第二转接电极TE2是在同一工艺步骤完成,但本发明不以此为限。在其他实施例中,第二栅极G2位于第一介电层130与第一绝缘层120之间。
因此,本实施例的主动元件基板30,具有简化工艺的优点。
图4A至图4E是依照本发明又一实施例的一种显示装置4的制造方法的剖面示意图。
请参考图4A,提供基板100。形成绝缘层102于基板100上。形成硅层110于绝缘层102上。形成第一绝缘层120于硅层110上。
形成第一栅极G1、电容电极CE1以及第二栅极G2于第一绝缘层120上。第一栅极G1于基板100上的正投影重叠于硅层110于基板100上的正投影,且不重叠于电容电极CE1于基板100上的正投影以及第二栅极G2于基板100上的正投影。
在本实施例中,第一栅极G1、电容电极CE1以及第二栅极G属于同一膜层。举例来说,可先形成金属材料层(未示出)在第一绝缘层120上,而后对金属材料层进行光刻蚀刻工艺,以形成第一栅极G1、电容电极CE1以及第二栅极G2,但本发明不限于此。
请参考图4B,形成第一介电层130于第一栅极G1上,第一介电层130可覆盖第一栅极G1、电容电极CE1、第二栅极G2以及第一绝缘层120。第一栅极G1、电容电极CE1以及第二栅极G2位于第一绝缘层120与第一介电层130之间。可选地形成第二介电层132以覆盖第一介电层130。
请参考图4C,执行第一蚀刻工艺以形成至少贯穿第一介电层130的两个第一通孔212、214,其中第一通孔212、214暴露出硅层110。在本实施例中,第一通孔212、214贯穿第一绝缘层120、第一介电层130以及第二介电层132。第一通孔212暴露出硅层110的掺杂区112,且第二通孔214暴露硅层110的掺杂区114。
在第一蚀刻工艺时,还可形成贯穿第一介电层130、第二介电层132的第二通孔216。由于电容电极CE1的蚀刻选择比高,因此,电容电极CE1可为第二通孔216的蚀刻中止层。此处,第二通孔216暴露出电容电极CE1。
形成氧化物层140a于第一介电层130上方。在本实施例中,第二介电层132位于第一介电层130与氧化物层140a之间,且氧化物层140a形成于第二介电层132上。氧化物层140a包括保护电极148a、148b以及分离于保护电极148a、148b的金属氧化物通道层140。
保护电极148a填入第一通孔212中,并连接硅层110的掺杂区112。保护电极148b填入第一通孔214中,并连接硅层110的掺杂区114。金属氧化物通道层140填入第二通孔216中,并连接电容电极CE1。在本实施例中,第二栅极G2于基板100上的正投影重叠于氧化物通道层140于基板100上的正投影。
在本实施例中,部分第一介电层130以及部分第二介电层132位于保护电极148b与电容电极CE1之间,因此,保护电极148b与电容电极CE1之间具有电容(例如为存储电容)。
请参考图4D,形成第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2于该氧化物层140a上。在本实施例中,第一源极S1以及第一漏极D1形成于保护电极148a、148b上,且第二源极S2以及第二漏极D2形成于金属氧化物通道层140上。第一源极S1位在第一通孔212中,且通过保护电极148a电性连接硅层110。第一漏极D1位在第一通孔214中,且通过保护电极148b电性连接硅层110。在本实施例中,电容电极CE1重叠第一漏极D1。第二源极S2位在第二通孔216中通过金属氧化物通道层140电性连接电容电极CE1。举例来说,部分金属氧化物通道层140填入第二通孔216中,且连接第二源极S2以及电容电极CE1。
第二源极S2与第二漏极D2直接连接金属氧化物通道层140。
至此,本实施例的主动元件基板40已大致完成。
请参考图4E,形成第三介电层136覆盖第一源极S1、第一漏极D1、第二源极S2、第二漏极D2以及氧化物140a层。形成平坦层152于第三介电层136上。
请继续参考图4E,继续可在主动元件基板40上堆叠第一电极154、像素定义层156、间隙物158、发光层162以及第二电极164,以进一步制作显示装置4。
图5A至图5E是依照本发明又一实施例的一种显示装置的制造方法的剖面示意图。
图5A继续图4B的步骤。请参考图5A,执行第一蚀刻工艺以形成至少贯穿第一介电层130的两个第一通孔212、214,其中两个第一通孔212、214暴露出该硅层110。在本实施例中,第一通孔212、214贯穿第一绝缘层120、第一介电层130以及第二介电层132,其中第一通孔212暴露出硅层110的掺杂区112,且第二通孔214暴露硅层110的掺杂区114。在此步骤中,也同时形成至少贯穿第一介电层130、第二介电层132的第二通孔216,且电容电极CE1可为第二通孔216的蚀刻中止层。此处,第二通孔216暴露出电容电极CE1。
请继续参考图5A。形成氧化物材料层140”于第一介电层130上方,形成金属材料层M在氧化物材料层140”上,且形成光刻胶层300在金属材料层M上。
请参照图5B至图5D,提供半调式掩模(Half-tone mask)310以进行光刻蚀刻工艺。
以半调式掩模310为遮罩图案化光刻胶层300,以形成图案化光刻胶层300’。在本实施例中,图案化光刻胶层300’包括厚度不同的区域。
接着以图案化光刻胶层300为掩模进行蚀刻工艺,以移除部分金属材料层M以及部分氧化物材料层140”。
同步形成两个保护电极148a’、148b’、金属氧化物通道层140’、第一源极S1、第一漏极D1、第二源极S2以及第二漏极D2。如此,可有效的减少工艺步骤以及所需掩模,达到简化工艺的作用。在本实施例中,由于金属材料层M对应于第二源极S2以及第二漏极D2之间的位置重叠于部分图案化光刻胶层300’,因此,在第二源极S2以及第二漏极D2之间,对应该部分图案化光刻胶层300’的金属氧化物通道层140’可以在蚀刻工艺后保留下来。
在本实施例中,位在第一通孔212外的保护电极148a的侧壁切齐于第一源极S1的侧壁,且位在第一通孔214外的保护电极148a的侧壁切齐于第一漏极D1的侧壁。在本实施例中,第二源极S2的部分侧壁以及第二漏极D2的部分侧壁切齐于金属氧化物通道层140’的侧壁。
至此,主动元件基板50大致完成。
请参照图5E,形成第三介电层136覆盖第一源极S1、第一漏极D1、第二源极S2、第二漏极D2以及第二介电层132。形成平坦层152于第三介电层136上。
继续可按序形成第一电极154、像素定义层156、间隙物158、发光层162以及第二电极164,以完成显示装置5的制作。
综上所述,本发明的主动元件基板可以改善硅层因为过度蚀刻而出现良率不佳的问题。
虽然本发明已以实施方式公开如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的构思和范围内,当可作些许的变动与润饰,故本发明的保护范围当视权利要求所界定者为准。
Claims (15)
1.一种主动元件基板,包括:
一基板;
一硅层,位在该基板上;
一第一绝缘层,位在该硅层上;
一第一栅极,位在该第一绝缘层上;
一第一介电层,位在该第一栅极上,其中两个开口至少贯穿该第一介电层,且该两个开口重叠于该硅层;
一第一转接电极以及一第二转接电极,分别位在该两个开口中,其中该第一转接电极以及该第二转接电极分别连接该硅层;
一第二介电层,位在该第一转接电极以及该第二转接电极上,其中两个第一通孔至少贯穿该第二介电层,且该第一转接电极以及该第二转接电极为该两个第一通孔的蚀刻中止层;
一金属氧化物通道层,位于该第二介电层上方;
一第二栅极,重叠于该金属氧化物通道层;以及
一第一源极、一第一漏极、一第二源极以及一第二漏极,其中该第一源极以及该第一漏极位在该两个第一通孔中,且该第一源极以及该第一漏极分别电性连接该第一转接电极以及该第二转接电极,其中该第二源极以及该第二漏极电性连接该金属氧化物通道层。
2.如权利要求1所述的主动元件基板,其中该两个开口贯穿该第一绝缘层,且该第一绝缘层的厚度为10纳米至200纳米。
3.如权利要求1所述的主动元件基板,其中该第一介电层的厚度为10纳米至500纳米。
4.如权利要求1所述的主动元件基板,还包括:
两个保护电极,位在该两个第一通孔中,其中该两个保护电极分别连接该第一转接电极以及该第二转接电极。
5.如权利要求4所述的主动元件基板,其中该两个保护电极与该金属氧化物通道层属于同一膜层。
6.如权利要求1所述的主动元件基板,还包括:
一电容电极,位于该第一绝缘层上,且重叠于该第二转接电极,其中该第二源极通过一第二通孔而电性连接该电容电极,且该第二通孔至少贯穿该第一介电层以及该第二介电层。
7.如权利要求6所述的主动元件基板,其中部分该金属氧化物通道层位于该第二通孔中。
8.如权利要求1所述的主动元件基板,其中该第二栅极位在该金属氧化物通道层与该基板之间。
9.如权利要求1所述的主动元件基板,还包括:
一第三介电层,位于该金属氧化物通道层上,其中该第二栅极位在该金属氧化物通道层与该第三介电层之间。
10.如权利要求1所述的主动元件基板,还包括:
一第三介电层,位于该金属氧化物通道层上,其中两个第三通孔至少贯穿该第三介电层,且该两个第一通孔更贯穿该第三介电层,其中、该第二源极以及该第二漏极位于该两个第三通孔中。
11.一种主动元件基板的制造方法,包括:
形成一硅层于一基板上;
形成一第一绝缘层于该硅层上;
形成一第一栅极于该第一绝缘层上;
形成一第一介电层于该第一栅极上;
执行一第一蚀刻工艺以形成至少贯穿该第一介电层的两个开口,其中该两个开口暴露出该硅层;
形成一第一转接电极以及一第二转接电极于该两个开口中,以连接该硅层;
形成一第二介电层于该第一转接电极以及该第二转接电极上;
执行一第二蚀刻工艺以形成至少贯穿该第二介电层的两个第一通孔,其中该第一转接电极以及该第二转接电极为该两个第一通孔的蚀刻中止层;
形成一金属氧化物通道层于该第二介电层上方;
形成一第二栅极于该基板上方;
分别形成一第一源极以及一第一漏极于该两个第一通孔中;以及
形成一第二源极以及一第二漏极于该金属氧化物通道层上。
12.一种主动元件基板的制造方法,包括:
形成一硅层于一基板上;
形成一第一绝缘层于该硅层上;
形成一第一栅极于该第一绝缘层上;
形成一第一介电层于该第一栅极上;
执行一第一蚀刻工艺以形成至少贯穿该第一介电层的两个第一通孔,其中该两个第一通孔暴露出该硅层;
形成一氧化物层于该第一介电层上方,其中该氧化物层包括两个保护电极以及分离于该两个保护电极的一金属氧化物通道层,其中该两个保护电极分别填入该两个第一通孔且连接该硅层;
形成一第一源极以及一第一漏极于该两个保护电极上;以及
形成一第二源极以及一第二漏极于该金属氧化物通道层上。
13.如权利要求12所述的主动元件基板的制造方法,还包括:
形成一氧化物材料层于该第一介电层上方;
形成一金属层在该氧化物材料层上;以及
执行一蚀刻工艺以同步形成该两个保护电极、该金属氧化物通道层、该第一源极、该第一漏极、该第二源极以及该第二漏极。
14.如权利要求12所述的主动元件基板的制造方法,还包括:
形成一电容电极于该第一绝缘层上,其中该电容电极重叠该第一漏极,其中一第二通孔至少贯穿该第一介电层,且该第二源极位在该第二通孔中且电性连接该电容电极。
15.如权利要求14所述的主动元件基板的制造方法,其中部分该金属氧化物通道层填入该第二通孔中,且连接该第二源极以及该电容电极。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108145124A TWI715344B (zh) | 2019-12-10 | 2019-12-10 | 主動元件基板及其製造方法 |
| TW108145124 | 2019-12-10 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN111627933A true CN111627933A (zh) | 2020-09-04 |
| CN111627933B CN111627933B (zh) | 2023-04-18 |
Family
ID=72259306
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202010504481.5A Active CN111627933B (zh) | 2019-12-10 | 2020-06-05 | 主动元件基板及其制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11355569B2 (zh) |
| CN (1) | CN111627933B (zh) |
| TW (1) | TWI715344B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI759041B (zh) * | 2020-12-28 | 2022-03-21 | 友達光電股份有限公司 | 顯示面板及其製作方法 |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113921538A (zh) * | 2021-09-30 | 2022-01-11 | 合肥视涯技术有限公司 | 显示面板、显示面板的驱动背板的制备方法及显示装置 |
| TWI813217B (zh) * | 2021-12-09 | 2023-08-21 | 友達光電股份有限公司 | 半導體裝置及其製造方法 |
Citations (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20070067441A (ko) * | 2005-12-23 | 2007-06-28 | 삼성전자주식회사 | 중첩된 셀 구조에서 트랜지스터의 제조 방법 |
| US20090061548A1 (en) * | 2007-09-05 | 2009-03-05 | Au Optronics Corporation | Method for fabricating pixel structure |
| CN101382715A (zh) * | 2008-10-20 | 2009-03-11 | 友达光电股份有限公司 | 像素结构、显示面板、光电装置的制造方法 |
| KR20110061774A (ko) * | 2009-12-02 | 2011-06-10 | 엘지디스플레이 주식회사 | 어레이 기판 및 이의 제조방법 |
| CN103227150A (zh) * | 2013-03-22 | 2013-07-31 | 友达光电股份有限公司 | 显示面板及其制作方法 |
| CN103296058A (zh) * | 2013-03-22 | 2013-09-11 | 友达光电股份有限公司 | 显示面板及其制作方法 |
| CN103715211A (zh) * | 2012-10-01 | 2014-04-09 | 台湾积体电路制造股份有限公司 | 注入隔离器件及其形成方法 |
| CN105789217A (zh) * | 2016-01-19 | 2016-07-20 | 友达光电股份有限公司 | 阵列基板及其制作方法 |
| CN107039351A (zh) * | 2017-04-05 | 2017-08-11 | 武汉华星光电技术有限公司 | Tft基板的制作方法及tft基板 |
| US20180226438A1 (en) * | 2017-02-07 | 2018-08-09 | Wuhan China Star Optoelectronics Technology Co., td. | Tft substrate and manufacturing method thereof |
| US20180294293A1 (en) * | 2017-04-05 | 2018-10-11 | Wuhan China Star Optoelectronics Technology Co., Ltd. | Tft substrate manufacturing method and tft substrate |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3635681B2 (ja) * | 1994-07-15 | 2005-04-06 | ソニー株式会社 | バイアス回路の調整方法、電荷転送装置、及び電荷検出装置とその調整方法 |
| TW200709421A (en) | 2005-08-29 | 2007-03-01 | Chunghwa Picture Tubes Ltd | Method for manufacturing thin film transistor, thin film transistor and pixel structure |
| KR101275758B1 (ko) * | 2007-07-20 | 2013-06-14 | 삼성전자주식회사 | 복수개의 적층된 트랜지스터들을 구비하는 반도체 소자 및그 제조방법 |
| KR102280265B1 (ko) * | 2014-10-06 | 2021-07-22 | 삼성디스플레이 주식회사 | 박막 트랜지스터 어레이 기판, 및 이를 포함하는 유기 발광 표시 장치 |
| TWI579926B (zh) * | 2016-05-25 | 2017-04-21 | 友達光電股份有限公司 | 主動元件陣列基板 |
| CN106876412A (zh) | 2017-03-15 | 2017-06-20 | 厦门天马微电子有限公司 | 一种阵列基板以及制作方法 |
-
2019
- 2019-12-10 TW TW108145124A patent/TWI715344B/zh active
-
2020
- 2020-06-05 CN CN202010504481.5A patent/CN111627933B/zh active Active
- 2020-08-24 US US17/000,370 patent/US11355569B2/en active Active
Patent Citations (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20070067441A (ko) * | 2005-12-23 | 2007-06-28 | 삼성전자주식회사 | 중첩된 셀 구조에서 트랜지스터의 제조 방법 |
| US20090061548A1 (en) * | 2007-09-05 | 2009-03-05 | Au Optronics Corporation | Method for fabricating pixel structure |
| CN101382715A (zh) * | 2008-10-20 | 2009-03-11 | 友达光电股份有限公司 | 像素结构、显示面板、光电装置的制造方法 |
| KR20110061774A (ko) * | 2009-12-02 | 2011-06-10 | 엘지디스플레이 주식회사 | 어레이 기판 및 이의 제조방법 |
| CN103715211A (zh) * | 2012-10-01 | 2014-04-09 | 台湾积体电路制造股份有限公司 | 注入隔离器件及其形成方法 |
| CN103227150A (zh) * | 2013-03-22 | 2013-07-31 | 友达光电股份有限公司 | 显示面板及其制作方法 |
| CN103296058A (zh) * | 2013-03-22 | 2013-09-11 | 友达光电股份有限公司 | 显示面板及其制作方法 |
| CN105789217A (zh) * | 2016-01-19 | 2016-07-20 | 友达光电股份有限公司 | 阵列基板及其制作方法 |
| US20180226438A1 (en) * | 2017-02-07 | 2018-08-09 | Wuhan China Star Optoelectronics Technology Co., td. | Tft substrate and manufacturing method thereof |
| CN107039351A (zh) * | 2017-04-05 | 2017-08-11 | 武汉华星光电技术有限公司 | Tft基板的制作方法及tft基板 |
| US20180294293A1 (en) * | 2017-04-05 | 2018-10-11 | Wuhan China Star Optoelectronics Technology Co., Ltd. | Tft substrate manufacturing method and tft substrate |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI759041B (zh) * | 2020-12-28 | 2022-03-21 | 友達光電股份有限公司 | 顯示面板及其製作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202123471A (zh) | 2021-06-16 |
| TWI715344B (zh) | 2021-01-01 |
| US11355569B2 (en) | 2022-06-07 |
| CN111627933B (zh) | 2023-04-18 |
| US20210175309A1 (en) | 2021-06-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20240038787A1 (en) | Thin film transistor, array substrate, display panel, and method for fabricating array substrate | |
| CN103456740B (zh) | 像素单元及其制造方法、阵列基板和显示装置 | |
| CN110491887B (zh) | 一种阵列基板、显示面板及阵列基板的制作方法 | |
| KR102131195B1 (ko) | 박막 트랜지스터를 포함하는 표시 기판 및 이의 제조 방법 | |
| TWI814340B (zh) | 半導體裝置及其製造方法 | |
| US9437627B2 (en) | Thin film transistor and manufacturing method thereof | |
| US9219085B2 (en) | Thin film transistor display panel and manufacturing method thereof | |
| WO2019114834A1 (zh) | 阵列基板及其制造方法和显示装置 | |
| TWI427784B (zh) | 畫素結構的製造方法及有機發光元件的製造方法 | |
| CN102468232A (zh) | 制造阵列基板的方法 | |
| CN111627933B (zh) | 主动元件基板及其制造方法 | |
| JP2020205402A5 (zh) | ||
| CN110931566A (zh) | 晶体管基底及制造其的方法和包括其的显示装置 | |
| CN101064345B (zh) | 薄膜晶体管及其制造方法 | |
| CN112018264B (zh) | 一种发光基板及其制备方法 | |
| CN105789217A (zh) | 阵列基板及其制作方法 | |
| WO2017008347A1 (zh) | 阵列基板、阵列基板的制造方法及显示装置 | |
| WO2020228499A1 (zh) | 晶体管器件及其制造方法、显示基板、显示装置 | |
| CN113140637A (zh) | 显示装置、阵列基板、薄膜晶体管及其制造方法 | |
| CN105990332B (zh) | 薄膜晶体管基板及其显示面板 | |
| KR102224457B1 (ko) | 표시장치와 그 제조 방법 | |
| US10249654B1 (en) | Manufacturing method of top-gate TFT and top-gate TFT | |
| WO2017028493A1 (zh) | 薄膜晶体管及其制作方法、显示器件 | |
| WO2018077239A1 (zh) | 显示基板及其制造方法、显示装置 | |
| US10879401B2 (en) | Transistor panel having a good insulation property and a manufacturing method thereof |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |