CN111354646A - 制造半导体器件的方法与对应的半导体器件 - Google Patents
制造半导体器件的方法与对应的半导体器件 Download PDFInfo
- Publication number
- CN111354646A CN111354646A CN201911340603.5A CN201911340603A CN111354646A CN 111354646 A CN111354646 A CN 111354646A CN 201911340603 A CN201911340603 A CN 201911340603A CN 111354646 A CN111354646 A CN 111354646A
- Authority
- CN
- China
- Prior art keywords
- conductive
- semiconductor chip
- package
- clip
- lead frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H10W70/041—
-
- H10W90/701—
-
- H10W20/068—
-
- H10W70/093—
-
- H10W70/424—
-
- H10W70/466—
-
- H10W70/479—
-
- H10W70/60—
-
- H10W74/121—
-
- H10W90/811—
-
- H10W70/099—
-
- H10W72/0198—
-
- H10W72/07235—
-
- H10W72/073—
-
- H10W72/075—
-
- H10W72/07552—
-
- H10W72/07553—
-
- H10W72/20—
-
- H10W72/527—
-
- H10W72/534—
-
- H10W72/537—
-
- H10W72/853—
-
- H10W72/871—
-
- H10W72/874—
-
- H10W72/884—
-
- H10W72/9413—
-
- H10W74/014—
-
- H10W74/111—
-
- H10W90/736—
-
- H10W90/753—
-
- H10W90/756—
-
- H10W90/766—
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Optics & Photonics (AREA)
- Ceramic Engineering (AREA)
- Bipolar Transistors (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本公开的实施例涉及制造半导体器件的方法与对应的半导体器件。半导体芯片被安装在引线框架上。用于半导体芯片的绝缘封装的第一部分由被模制到半导体芯片上的激光直接成型(LDS)材料来形成。传导性构造(通过激光钻孔LDS材料和镀制提供)在绝缘封装的第一部分的外表面与半导体芯片之间延伸。导电夹子被应用到绝缘封装的第一部分的外表面上,其中导电夹子被电耦合到传导性构造和引线框架。绝缘封装的第二部分由封装模制材料(环氧混合物)制成,其被模制到导电夹子上并且被应用到绝缘封装的第一部分的外表面上。
Description
相关申请的交叉引用
本申请要求于2018年12月24日提交的序号为102018000020998的意大利专利申请的优先权权益,该申请的内容在法律允许的最大程度上通过整体引用并入于此。
技术领域
本说明书涉及制造诸如集成电路(IC)的半导体器件。
一个或多个实施例可以被应用到半导体封装,例如,QFN(四方扁平无引线)类型的半导体封装。
使用QFN封装的用于在汽车、工业与消费领域中的功率IC(例如,所谓的“智能”功率IC)是实施例的示例性的可能应用领域。
背景技术
例如,功率QFN电路可以使用利用软焊料附接的夹子(clip)。
诸如铜夹的夹子可以被采用来替代常规的线接合互连件,其目的是促进降低电阻和电感,同时改进热学性能。
针对某些器件类型“经定制”的夹子可以被直接安装在半导体焊盘上。
在存在多个裸片(堆叠或并排)、或者在混合的封装还包括布线的情况下(诸如在智能功率技术应用中的用于栅极或触发功能的线接合,或者用于数字信号的线接合),依靠该解决方案可能结果是复杂的。
定制夹子可以表示封装成本的显著部分。
一般的夹子已经被提出,但它们非常昂贵且组装复杂。
并且,经由软焊料附接夹子可能结果是本质上“脏的”处理,该处理可能需要附加的清洁步骤。
在本领域中存在克服常规解决方案的前述缺陷的需要。
发明内容
一个或多个实施例涉及半导体器件(例如,QFN功率封装)。
一个或多个实施例包括:利用模制过程制造的夹子-QFN封装,包括:激光直接成型(LDS)被应用以密封组件(具有线、带、过孔等),该组件具有用例如铜形成的定制叶片,在LDS激光照射接着电镀;标准的夹子(单一大小/形状)可以被焊接到顶部叶片、以及被焊接到引线框架。
一个或多个实施例可以包括:在夹子焊接之后,用于密封封装的次级模制步骤。
一个或多个实施例促进提供在基板设计中给予高度灵活性的功率QFN封装(例如,具有用于回蚀刻处理的布线设计的裸铜(Cu)条带),同时还促进用以处置高功率等级的夹子的使用(例如,用于IGBT应用)。
在一个或多个实施例中,夹子可以与封装腔体大小(LDS模制腔体)相对是标准的。
在一个或多个实施例中,因为处理可以在已经被模制的封装上执行,所以夹子焊接的过程(甚至利用标准过程)将对流程没有影响。
因为可以被应用于智能功率技术(例如,双极-CMOS-DMOS或BCD技术),一个或多个实施例促进了通过依靠基于LDS方案的成本的减少。
附图说明
现在将参考附图仅通过示例的方式描述一个或多个实施例,其中:
图1是根据本说明书的实施例的跨器件的横截面视图,
图2是根据本说明书的实施例的例示了器件的某些部分的平面图,其中为了易于说明位于图1的II-II平面的上方的某些部分被移除,
图3和图4是与图2的视图相似的另外视图,并且例示了根据本说明书的实施例的器件的某些部分,
图5例示了本说明书的实施例到器件的多个条带的可能扩展,以及
图6至图13例示了根据本说明书的实施例的方法中的步骤,其中图7A、图7B和图7C表示过孔的提供的细节,并且图9是以流程图的形式。
具体实施方式
在接下来的描述中,一个或多个具体细节被说明,其目的是提供本说明书的实施例的示例的深入理解。实施例可以在不具有一个或多个具体的细节的情况下,或是利用其他方法、部件、材料等,而被获取,。在其他情况下,已知的结构、材料或操作可以不被详细图示或描述,以便实施例的某些方面将不会被掩盖。
在本说明书中对“实施例”或“一个实施例”的引用旨在指示与实施例相关描述的特定的配置、结构、或特点被包括在至少一个实施例中。因此,可以在本说明书的一个或多个地方存在的诸如“在实施例中”或“在一个实施例中”的短语不一定指代一个且相同的实施例。另外,特定的配置、结构、或特点可以在一个或多个实施例中以任何适当的方式组合。
在本文中使用的引用仅出于方便而被提供,并且因此不限定保护的范围或实施例的范围。
将以其他方式理解的是,本文中单独地或组合地结合附图的任何一个附图所讨论的细节和特征,不一定被限制为在如该附图中例示的实施例中使用;事实上,这样的细节和特征可以单独地或组合地被应用在附属于本文的附图中的任何其他附图所例示的实施例中。
如前所述,功率QFN电路可以使用夹子(例如用软焊料附接)作为常规线接合互连件的替代,其目的是促进低电阻和电感,同时还改进热学性能。
诸如美国专利号为7,663,211B2和8,049,312B2,以及美国专利申请公开号为2007/0114352A1和2008/0173991A1的美文档,是可能遭受如在前文中讨论的各种缺点的已知布置的示例,以上所有文档通过引用被并入本文。
图1是根据本说明书的实施例的跨(例如,以集成电路或IC的形式的)器件10的横截面视图。
如本文中例示的,器件10包括被布置在引线框架14的裸片焊盘部分140处的一个或多个半导体芯片或裸片12。
用于(多个)芯片或(多个)裸片12的电连接线(例如,信号和功率)可以以如下方式被提供(例如,在芯片或裸片的前表面或顶表面处):
-经由线接合/带(ribbon)接合16、160(到引线框架14的外部分)和/或
-经由柱凸(stud bump)18和过孔20到用于夹子24的布线网络和叶片(paddle)22。
如本文所例示的,夹子24在(多个)芯片或(多个)裸片12的前表面或顶表面的上方延伸,夹子24具有延伸部240,该延伸部促进到引线框架14的外部分的电(和机械)耦合。
如先前所讨论的,通过诸如铜夹的夹子来替代(整体地或部分地)线接合/带接合互连件在本领域中是常规的,本文不必要对其提供更详细的描述。
如在图1中例示的(单个)器件10还具有器件封装,包括:
-第一封装材料261,其范围由虚线示出,第一封装材料261包括激光直接成型(LDS)材料,其被布置在介于引线框架14(具有(多个)芯片或(多个)裸片12)和夹子24(具有关联的叶片22)之间,使得过孔20(以及线接合16)延伸通过第一封装材料261;以及
-第二封装材料262,包括常规封装材料(例如,环氧材料),其通过在夹子24(与(多个)芯片或(多个)裸片12相对)之上、以及在引线框架14的外部分之上延伸来完成器件封装。
如本领域技术人员众所周知的,激光直接成型(LDS)是在各种领域中被采用的技术,其可以涉及包含添加剂的树脂模制(例如,注塑模制)。激光束可以被应用到被模制部分的表面,以便将期望的图案转移到被模制部件的表面。然后,涉及诸如铜的金属的金属化处理(诸如无电镀制处理)可以被使用以在经激光处理的表面上镀制期望的传导性图案。LDS处理也已知以适合用于提供过孔或接触焊盘。
在图2至图5中,与结合图1已经讨论了的部件或元件类似的部件或元件由类似的附图标记来指示,并且对应的描述将出于简洁而不被重复。
本质上,图2例示了根据本说明书的实施例的器件10的某些部分的平面图,其中为了易于说明,位于图1的II-II平面上方的某些部分被移除。
图2进一步例示了混合(即,使用)如在160处例示的带、连同线接合16和柱凸18一起的可能。
柱凸18可以被用作用于激光钻孔的基础(如在下文中讨论的),并且柱凸18可以是单个或多个堆叠。
图2还在附图标记142处突出显示了在引线框架14中可以利用回(back)蚀刻来移除的区域,并且突出显示了引线框架14的焊盘区域140A的提供,其用于与夹子延伸部240耦合。
通过突出显示提供在裸片焊盘140中的多个区域(岛)以容纳其他芯片或裸片12的可能,图3在图2上进一步扩展。
图4是引线框架14的底层表示。这样的表示将在裸片焊盘岛140处、焊盘区域140A、以及在引线框架14的外部分的引线处的无蚀刻区域(被共同地指示为144),与引线框架14的蚀刻区域(例如,Cu蚀刻区域)对比。
图5一般地例示了延伸器件10的基础结构的可能,以及在下文中讨论的制造过程中的、到“多个”条带布置的步骤。
为了简便,图5中仅指示了引线框架14处的单独器件10的可能位置(被示出的八个这种位置仅仅是示例)以其他方式应理解的是,图3和图4中示出的单个位置的相同附图标记/表示适用于图5中的复数个位置。
在图1至图5中例示的夹子-QFN器件可以利用双重模制(double molding)过程来制造。
在本文所例示的处理中的第一步骤(或步骤的集合)可以涉及为器件/位置10或每个器件/位置10提供图3的基础结构,即:被布置在引线框架14的裸片焊盘部分140处的一个或多个半导体芯片或裸片12、连同朝向相应的外引线框架部分的线接合16和/或带连接16。
这样的第一步骤(或步骤的集合)涉及常规条件和技术,这使得不必要在本文中对其提供更详细的描述。
这还适用于在如下位置处创建(在(多个)芯片或(多个)裸片12的顶表面处的)柱凸18,在该位置处,如在下文中讨论的,过孔20将被激光钻孔。
提供柱凸18还被发现对保护对应的硅部位(焊盘)免受用于钻孔的激光束是有益的(例如,取决于被使用的激光束和/或在(多个)芯片或(多个)裸片12之上的LDS混合物261的厚度)。
图6例示了LDS材料到图5的条状布置上的第一模制步骤,其目的是创建嵌入(多个)芯片或(多个)裸片12的、图1的(电绝缘)LDS封装材料261的第一块(mass),以及与其相关联的朝向相应的外引线框架部分的线接合16和/或带连接16。
诸如环氧基模制混合物或者液晶聚合物可以例示可以被用在实施例中的LDS材料,环氧基模制混合物具有被适配于由激光辐射激活的填料。
图7A至图7C例示了过孔20的创建,该过孔20在焊盘位置处延伸通过LDS封装材料261的第一块,在该焊盘位置处,与夹子22、24的连接是被期望的。
这可以涉及在如下位置处激光钻孔LDS材料461:在该位置,作为18的柱凸被提供在(多个)芯片或(多个)裸片12的顶表面处。
如在图7A至图7C中例示的,LDS材料261的激光钻孔可以涉及从LDS材料261的外表面2610开始,钻通LDS封装材料261的厚度:
-针对每个柱凸18一个过孔(图7A);
-在某个柱凸区域上的一个共用开孔,以及单独的短过孔,单独的短过孔向下延伸至相应的柱凸18(图7B);
-一个共用开孔向下延伸至柱凸18(图7C)。
无论采用何种选项,在LDS由激光激活之后,因此形成的(多个)开孔的壁可以通过依靠常规镀制技术而被镀制(例如,铜(Cu)镀制),以便通过将在(多个)芯片或(多个)裸片12上的焊盘(例如,柱凸18)连接到用于焊接夹子的叶片22,来完成该结构,该叶片22被创建在LDS主体261的“顶部上”,LDS主体261具有延伸通过LDS主体261的过孔20。
这样的步骤在图8中被示意性地表示,其中柱凸18/过孔20的示例位置被示出对应于在图5和图6中例示的柱凸18/过孔20的位置。
图8还例示了通过提供叶片形状来执行镀制过程的可能,该叶片形状根据所期望的形状来选择。
图9的流程图例示了对应的可能的步骤序列,包括:通过激光处理创建期望的布线/形状(框100);在柱凸18的区域之上创建过孔20(框102);以及镀制(例如,电化学镀(galvanic plating)-框104)。
如在图10中例示的,夹子24可以随后被附接到顶叶片24,并且(经由延伸部240在140A处)被附接到引线框架14。在一个或多个实施例中,夹子24可以通过焊料焊或激光焊接而被附接到叶片22。
将意识到的是,夹子24可以是标准化类型的,该标准化类型的夹子24被适配于被容纳在模具腔体大小中,其用于LDS材料261的第一模制步骤。
如在图11中例示的,在焊接夹子之后,在常规封装材料(任何已知类型的适合于该目的的封装材料,例如,环氧混合物)的次级(在其之上)模制步骤中,图1的封装材料262的第二块可以被应用到图10中示出的结构上,用于最终密封该封装。
图12和图13一般地例示了回蚀刻(图12)的最终步骤(涉及常规技术的使用)以暴露引线框架、以及焊盘限定(图13),其例如涉及:抗蚀剂覆盖以在器件底表面创建焊盘开口。然后,切割(再次通过依靠常规技术)可以导致如在图1中例示的个体器件10的分离。
根据本文例示的方法可以包括:
-提供引线框架(例如14),在引线框架上具有至少一个半导体芯片(例如12),
-将激光直接成型(LDS)材料模制到引线框架上的至少一个半导体芯片上,以提供针对引线框架上的至少一个半导体芯片的(电)绝缘封装的至少一个部分(例如261),绝缘封装的至少一个部分具有外表面(例如2610)。
-提供至少一个电传导性构造(例如,一个或多个过孔20),该导电构造在绝缘封装的至少一个部分的外表面和在引线框架上的至少一个半导体芯片之间延伸。
将导电夹子(例如24)应用到绝缘封装的至少一个部分的外表面上,该夹子被电耦合到至少一个导电构造和引线框架(例如在140A处),其中至少一个半导体芯片被定位介于引线框架和夹子之间。
本文例示的方法可以包括:将模制材料模制到夹子上,该夹子被应用到绝缘封装的至少一个部分的外表面上,以提供针对引线框架上的至少一个半导体芯片的封装的至少一个另外部分(例如262)。
根据本文例示的方法可以包括:在至少一个半导体芯片上提供至少一个接触柱凸(例如18),该接触柱凸面向所述至少一个导电构造。
根据本文例示的方法可以包括:在绝缘封装的至少一个部分的外表面处提供用于所述夹子的安装叶片(例如22)。
在本文例示的方法中,提供所述至少一个导电构造可以包括:
-激光钻孔(例如102)激光直接成型材料以提供通过激光直接成型材料至少一个孔,以及
-镀制(例如104)所述至少一个孔的内壁。
根据本文例示的方法可以包括:通过镀制绝缘封装的至少一个部分的外表面提供用于所述夹子的安装叶片。
根据本文例示的方法可以包括:通过焊料焊或激光焊,将导电夹子应用到绝缘封装的至少一个部分的外表面上。
根据本文例示的方法,其中该夹子旨在仅部分地替代线接合/带接合,该方法可以包括:在引线框架和至少一个芯片之间提供至少一个导电线(例如16)和/或带(例如160)接合构造,其中提供至少一个导电线和/或带构造是在将激光直接成型材料模制到引线框架上的至少一个半导体芯片之前,其中至少一个导电线和/或带接合构造被嵌入在绝缘封装的至少一个部分中。
根据本文例示的半导体器件(例如10),可以包括:
-引线框架,在该引线框架上具有至少一个半导体芯片;
-激光直接成型材料,被模制到引线框架上的至少一个半导体芯片上,以提供针对引线框架上的至少一个半导体芯片的绝缘封装的至少一个部分,该绝缘封装的至少一个部分具有外表面;
-至少一个导电构造,其在绝缘封装的至少一个部分的外表面与引线框架上的至少一个芯片之间延伸;
-导电夹子,其被应用到绝缘封装的至少一个部分的外表面上,该夹子被电耦合到至少一个导电构造、以及被电耦合到引线框架,其中至少一个半导体芯片被定位为介于引线框架与夹子之间。
根据本文例示的半导体器件可以包括:针对引线框架上的至少一个半导体芯片的封装的至少一个另外部分,该至少一个另外封装部分包括被模制到夹子上的封装模制材料,该夹子被应用到绝缘封装的至少一个部分的外表面上。
根据本文例示的半导体器件可以包括以下特征的一个或多个特征:
-至少一个接触柱凸,其被提供在引线框架上的至少一个半导体芯片上,该至少一个接触柱凸面向至少一个导电构造;和/或
-安装叶片,用于在绝缘封装的至少一个部分的外表面处的所述夹子;和/或
-至少一个导电线和/或带接合构造,其在引线框架和至少一个半导体芯片之间,至少一个导电线和/或带接合构造被嵌入在绝缘封装的至少一个部分中。
在不损害基本原理的情况下,细节和实施例可以相对于仅作为示例公开的内容变化,甚至是显著地变化,而不背离保护的范围。
权利要求是本文所提供的本发明公开的不可或缺的部分。
Claims (14)
1.一种方法,包括:
将激光直接成型材料模制到至少一个半导体芯片上,所述至少一个半导体芯片被安装在引线框架上,经模制的所述激光直接成型材料提供用于所述至少一个半导体芯片的绝缘封装的至少一个部分,所述绝缘封装的所述至少一个部分具有外表面;
提供至少一个导电构造,所述至少一个导电构造在所述绝缘封装的所述至少一个部分的所述外表面与所述至少一个半导体芯片之间延伸;以及
将导电夹子应用到所述绝缘封装的所述至少一个部分的所述外表面、以及所述至少一个导电构造的顶表面上,所述导电夹子被电耦合到所述至少一个导电构造并且电耦合到所述引线框架,其中所述至少一个半导体芯片被定位成介于所述引线框架和所述导电夹子之间。
2.根据权利要求1所述的方法,还包括:将模制材料模制到所述导电夹子上,所述导电夹子被应用到所述绝缘封装的所述至少一个部分的所述外表面上,所述模制材料提供针对所述至少一个半导体芯片的所述绝缘封装的至少一个另外部分。
3.根据权利要求1所述的方法,还包括:在所述至少一个半导体芯片上提供至少一个接触柱凸,所述至少一个接触柱凸面向所述至少一个导电构造。
4.根据权利要求3所述的方法,其中提供所述至少一个导电构造包括:形成开口,所述开口延伸通过经模制的所述激光直接成型材料,以暴露所述至少一个接触柱凸,以及利用导电材料填充所述开口。
5.根据权利要求1所述的方法,还包括:在所述绝缘封装的所述至少一个部分的所述外表面处提供用于所述导电夹子的安装叶片。
6.根据权利要求5所述的方法,其中提供用于所述导电夹子的所述安装叶片包括:镀制所述绝缘封装的所述至少一个部分的所述外表面。
7.根据权利要求1所述的方法,其中提供所述至少一个导电构造包括:
激光钻孔至少一个孔,所述至少一个孔延伸通过所述激光直接成型材料;以及
镀制所述至少一个孔的内壁。
8.根据权利要求1所述的方法,还包括:通过焊料焊或激光焊将所述导电夹子应用到所述绝缘封装的所述至少一个部分的所述外表面上。
9.根据权利要求1所述的方法,还包括:在模制所述激光直接成型材料之前,提供在所述引线框架与所述至少一个半导体芯片之间的至少一个导电线和/或带接合构造,其中所述至少一个导电线和/或带接合构造被嵌入在所述绝缘封装的至少一个部分中。
10.一种半导体器件,包括:
引线框架,所述引线框架具有被安装在所述引线框架上的至少一个半导体芯片;
绝缘封装的至少一个部分,在所述引线框架上的所述至少一个半导体芯片之上,所述至少一个部分由激光直接成型材料制成,所述激光直接成型材料被模制到被安装在所述引线框架上的所述至少一个半导体芯片上,所述绝缘封装的至少一个部分具有外表面;
至少一个导电构造,在所述绝缘封装的所述至少一个部分的外表面与所述至少一个半导体芯片之间延伸;以及
导电夹子,被应用到所述绝缘封装的所述至少一个部分的所述外表面上,所述导电夹子被电耦合到所述至少一个导电构造并且电耦合到所述引线框架,其中所述至少一个半导体芯片被定位在介于所述引线框架和所述导电夹子之间。
11.根据权利要求10所述的半导体器件,包括:所述绝缘封装的至少一个另外部分,所述至少一个另外部分在所述至少一个半导体芯片之上,所述至少一个另外部分包括被模制到所述导电夹子上的封装模制材料,所述导电夹子被应用到所述绝缘封装的所述至少一个部分的所述外表面上。
12.根据权利要求10所述的半导体器件,包括:
至少一个接触柱凸,所述至少一个接触柱凸被提供在所述至少一个半导体芯片上,所述至少一个接触柱凸在面向所述至少一个导电构造的位置中;
开口,所述开口在所述激光直接成型材料中,所述开口延伸到所述至少一个接触柱凸;以及
导电材料,所述导电材料填充所述开口以形成所述至少一个导电构造的至少部分。
13.根据权利要求10所述的半导体器件,包括:
安装叶片,所述安装叶片用于在所述绝缘封装的所述至少一个部分的所述外表面处的所述导电夹子。
14.根据权利要求10所述的半导体器件,包括:
至少一个导电线和/或带接合构造,所述至少一个导电线和/或带接合构造在所述引线框架与所述至少一个半导体芯片之间,所述至少一个导电线和/或带接合构造被嵌入在所述绝缘封装的所述至少一个部分中。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| IT102018000020998 | 2018-12-24 | ||
| IT102018000020998A IT201800020998A1 (it) | 2018-12-24 | 2018-12-24 | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN111354646A true CN111354646A (zh) | 2020-06-30 |
Family
ID=65861654
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201911340603.5A Pending CN111354646A (zh) | 2018-12-24 | 2019-12-23 | 制造半导体器件的方法与对应的半导体器件 |
| CN201922329704.4U Active CN211238167U (zh) | 2018-12-24 | 2019-12-23 | 半导体器件 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201922329704.4U Active CN211238167U (zh) | 2018-12-24 | 2019-12-23 | 半导体器件 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US11145582B2 (zh) |
| CN (2) | CN111354646A (zh) |
| IT (1) | IT201800020998A1 (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113629034A (zh) * | 2021-10-13 | 2021-11-09 | 北京炬玄智能科技有限公司 | 一种低成本适用性强的sop芯片合封框架及封装工艺 |
| CN115148681A (zh) * | 2021-03-31 | 2022-10-04 | 意法半导体有限公司 | 具有导电过孔的半导体器件封装及其制造方法 |
Families Citing this family (32)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10741466B2 (en) | 2017-11-17 | 2020-08-11 | Infineon Technologies Ag | Formation of conductive connection tracks in package mold body using electroless plating |
| IT201800020998A1 (it) * | 2018-12-24 | 2020-06-24 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| US11133281B2 (en) * | 2019-04-04 | 2021-09-28 | Infineon Technologies Ag | Chip to chip interconnect in encapsulant of molded semiconductor package |
| CN112018052A (zh) | 2019-05-31 | 2020-12-01 | 英飞凌科技奥地利有限公司 | 具有可激光活化模制化合物的半导体封装 |
| US10886199B1 (en) * | 2019-07-17 | 2021-01-05 | Infineon Technologies Ag | Molded semiconductor package with double-sided cooling |
| US11302613B2 (en) | 2019-07-17 | 2022-04-12 | Infineon Technologies Ag | Double-sided cooled molded semiconductor package |
| US11587800B2 (en) | 2020-05-22 | 2023-02-21 | Infineon Technologies Ag | Semiconductor package with lead tip inspection feature |
| IT202000020566A1 (it) | 2020-08-27 | 2022-02-27 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo corrispondente |
| IT202100001301A1 (it) | 2021-01-25 | 2022-07-25 | St Microelectronics Srl | Dispositivo a semiconduttore e procedimento di fabbricazione corrispondente |
| IT202100014198A1 (it) | 2021-05-31 | 2022-12-01 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202100014306A1 (it) | 2021-06-01 | 2022-12-01 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202100014906A1 (it) | 2021-06-08 | 2022-12-08 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202100017213A1 (it) | 2021-06-30 | 2022-12-30 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| US12500148B2 (en) | 2021-07-30 | 2025-12-16 | Stmicroelectronics S.R.L. | Method of coupling semiconductor dice, tool for use therein and corresponding semiconductor device |
| US12525512B2 (en) | 2021-07-30 | 2026-01-13 | Stmicroelectronics S.R.L. | Method of coupling semiconductor dice and corresponding semiconductor device |
| IT202100022607A1 (it) | 2021-08-31 | 2023-03-03 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202100028553A1 (it) | 2021-11-10 | 2023-05-10 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202200001646A1 (it) * | 2022-02-01 | 2023-08-01 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202200008897A1 (it) | 2022-05-03 | 2023-11-03 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202200008891A1 (it) | 2022-05-03 | 2023-11-03 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202200011561A1 (it) | 2022-05-31 | 2023-12-01 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| EP4312250A1 (en) | 2022-07-28 | 2024-01-31 | STMicroelectronics S.r.l. | Method of manufacturing semiconductor devices, corresponding substrate and semiconductor device |
| IT202200016011A1 (it) | 2022-07-28 | 2024-01-28 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202200022416A1 (it) | 2022-11-02 | 2024-05-02 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202200022443A1 (it) | 2022-11-02 | 2024-05-02 | St Microelectronics Srl | Procedimento per fabbricare dispositivi a semiconduttore, leadframe, stampo e dispositivo a semiconduttore corrispondenti |
| IT202300006129A1 (it) | 2023-03-29 | 2024-09-29 | St Microelectronics Int Nv | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202300014250A1 (it) | 2023-07-07 | 2025-01-07 | St Microelectronics Int Nv | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202300017841A1 (it) | 2023-08-30 | 2025-03-02 | St Microelectronics Int Nv | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202300020505A1 (it) | 2023-10-04 | 2025-04-04 | St Microelectronics Int Nv | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo corrispondente |
| IT202300024078A1 (it) | 2023-11-14 | 2025-05-14 | St Microelectronics Int Nv | Procedimento per fabbricare generatori termoelettrici |
| IT202400004300A1 (it) | 2024-02-28 | 2025-08-28 | Stmicroelectronics Int N V | Procedimento per realizzare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente |
| IT202400004246A1 (it) | 2024-02-28 | 2025-08-28 | Stmicroelectronics Int N V | Procedimento per fabbricare dispositivi a semiconduttore e dispositivo corrispondente |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040266037A1 (en) * | 2003-06-26 | 2004-12-30 | Semiconductor Components Industries, Llc. | Direct chip attach structure and method |
| US20090075428A1 (en) * | 2007-09-13 | 2009-03-19 | Freescale Semiconductor, Inc. | Electromagnetic shield formation for integrated circuit die package |
| US20100297810A1 (en) * | 2006-05-10 | 2010-11-25 | Infineon Technologies Ag | Power Semiconductor Device and Method for Its Production |
| US20160163671A1 (en) * | 2014-12-03 | 2016-06-09 | Freescale Semiconductor, Inc. | Integrated circuit package with power plates |
| US20170345764A1 (en) * | 2016-05-24 | 2017-11-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and method of fabricating the same |
| CN207021400U (zh) * | 2017-07-31 | 2018-02-16 | 惠州市蓝微新源技术有限公司 | 一种导电夹 |
| CN211238167U (zh) * | 2018-12-24 | 2020-08-11 | 意法半导体股份有限公司 | 半导体器件 |
| US20230360928A1 (en) * | 2022-05-03 | 2023-11-09 | Stmicroelectronics S.R.L. | Method for manufacturing semiconductor devices and corresponding semiconductor device |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7285849B2 (en) | 2005-11-18 | 2007-10-23 | Fairchild Semiconductor Corporation | Semiconductor die package using leadframe and clip and method of manufacturing |
| US7663211B2 (en) | 2006-05-19 | 2010-02-16 | Fairchild Semiconductor Corporation | Dual side cooling integrated power device package and module with a clip attached to a leadframe in the package and the module and methods of manufacture |
| US7768105B2 (en) | 2007-01-24 | 2010-08-03 | Fairchild Semiconductor Corporation | Pre-molded clip structure |
| US8049312B2 (en) | 2009-01-12 | 2011-11-01 | Texas Instruments Incorporated | Semiconductor device package and method of assembly thereof |
| US8975711B2 (en) * | 2011-12-08 | 2015-03-10 | Infineon Technologies Ag | Device including two power semiconductor chips and manufacturing thereof |
| JP6475918B2 (ja) * | 2014-02-05 | 2019-02-27 | ローム株式会社 | パワーモジュール |
| KR20160022121A (ko) * | 2014-08-19 | 2016-02-29 | 삼성전기주식회사 | 전력 반도체 패키지 및 그의 제조 방법 |
| DE102016105581A1 (de) * | 2016-03-24 | 2017-09-28 | Infineon Technologies Ag | Umleiten von Lotmaterial zu einer visuell prüfbaren Packungsoberfläche |
-
2018
- 2018-12-24 IT IT102018000020998A patent/IT201800020998A1/it unknown
-
2019
- 2019-12-09 US US16/707,875 patent/US11145582B2/en active Active
- 2019-12-23 CN CN201911340603.5A patent/CN111354646A/zh active Pending
- 2019-12-23 CN CN201922329704.4U patent/CN211238167U/zh active Active
-
2021
- 2021-10-11 US US17/498,328 patent/US12033926B2/en active Active
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040266037A1 (en) * | 2003-06-26 | 2004-12-30 | Semiconductor Components Industries, Llc. | Direct chip attach structure and method |
| US20100297810A1 (en) * | 2006-05-10 | 2010-11-25 | Infineon Technologies Ag | Power Semiconductor Device and Method for Its Production |
| US20090075428A1 (en) * | 2007-09-13 | 2009-03-19 | Freescale Semiconductor, Inc. | Electromagnetic shield formation for integrated circuit die package |
| US20160163671A1 (en) * | 2014-12-03 | 2016-06-09 | Freescale Semiconductor, Inc. | Integrated circuit package with power plates |
| US20170345764A1 (en) * | 2016-05-24 | 2017-11-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and method of fabricating the same |
| CN207021400U (zh) * | 2017-07-31 | 2018-02-16 | 惠州市蓝微新源技术有限公司 | 一种导电夹 |
| CN211238167U (zh) * | 2018-12-24 | 2020-08-11 | 意法半导体股份有限公司 | 半导体器件 |
| US20230360928A1 (en) * | 2022-05-03 | 2023-11-09 | Stmicroelectronics S.R.L. | Method for manufacturing semiconductor devices and corresponding semiconductor device |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115148681A (zh) * | 2021-03-31 | 2022-10-04 | 意法半导体有限公司 | 具有导电过孔的半导体器件封装及其制造方法 |
| CN113629034A (zh) * | 2021-10-13 | 2021-11-09 | 北京炬玄智能科技有限公司 | 一种低成本适用性强的sop芯片合封框架及封装工艺 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN211238167U (zh) | 2020-08-11 |
| IT201800020998A1 (it) | 2020-06-24 |
| US11145582B2 (en) | 2021-10-12 |
| US20220028769A1 (en) | 2022-01-27 |
| US12033926B2 (en) | 2024-07-09 |
| US20200203264A1 (en) | 2020-06-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN211238167U (zh) | 半导体器件 | |
| US9589868B2 (en) | Packaging solutions for devices and systems comprising lateral GaN power transistors | |
| US7504733B2 (en) | Semiconductor die package | |
| KR101493866B1 (ko) | 전력 소자 패키지 및 그 제조 방법 | |
| US9824949B2 (en) | Packaging solutions for devices and systems comprising lateral GaN power transistors | |
| TWI495055B (zh) | 半導體晶片封裝體及其製造方法 | |
| CN102201385B (zh) | 方形扁平无引线半导体封装及其制作方法 | |
| CN101136380B (zh) | 具有多条散热通道的半导体封装结构及其制造方法 | |
| CN1249798C (zh) | 混合集成电路装置的制造方法 | |
| US20100164078A1 (en) | Package assembly for semiconductor devices | |
| KR20020049944A (ko) | 반도체 패키지 및 그 제조방법 | |
| CN101803015A (zh) | 具有弯曲外引线的半导体芯片封装 | |
| US12300583B2 (en) | Concealed gate terminal semiconductor packages and related methods | |
| CN101118895A (zh) | 具有内置热沉的半导体器件 | |
| US20180233438A1 (en) | Leadframe, semiconductor package including a leadframe and method for forming a semiconductor package | |
| US9553068B2 (en) | Integrated circuit (“IC”) assembly includes an IC die with a top metallization layer and a conductive epoxy layer applied to the top metallization layer | |
| US20240347441A1 (en) | Semiconductor device package with thermal pad | |
| CN112635411A (zh) | 具有顶侧或底侧冷却的半导体封装 | |
| US20250167058A1 (en) | Enhanched thermal dissipation in flip-chip semiconductor devices using laser direct (lds) structuring technology | |
| JP3995661B2 (ja) | パワーmosfetの製造方法 | |
| US20240429137A1 (en) | Dual leadframe semiconductor device and method therefor | |
| CN116525559A (zh) | 具有整体散热片的半导体装置封装 | |
| JPH07130932A (ja) | 半導体装置とその製造方法 | |
| KR20020049821A (ko) | 웨이퍼 레벨 칩스케일 패키지 및 그 제조방법 | |
| KR20020049823A (ko) | 반도체 패키지 및 그 제조방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |