CN111132442B - 通道式电路板 - Google Patents
通道式电路板 Download PDFInfo
- Publication number
- CN111132442B CN111132442B CN201811284517.2A CN201811284517A CN111132442B CN 111132442 B CN111132442 B CN 111132442B CN 201811284517 A CN201811284517 A CN 201811284517A CN 111132442 B CN111132442 B CN 111132442B
- Authority
- CN
- China
- Prior art keywords
- layer
- board
- channel
- circuit board
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4697—Manufacturing multilayer circuits having cavities, e.g. for mounting components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/09854—Hole or via having special cross-section, e.g. elliptical
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Manufacturing & Machinery (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Structure Of Printed Boards (AREA)
Abstract
本发明公开一种通道式电路板,包含一多层板结构及一内通道结构。所述多层板结构包含有一内层板及分别设置于所述内层板相反两侧的两个外层板,所述内层板包含有多个内孔壁,并且多个所述内孔壁包围形成有一贯孔。所述内通道结构位于所述多层板结构的所述贯孔内、并包围形成一预设空间,并且所述内通道结构形成有连通所述预设空间的两个出入口。其中,所述多层板结构形成有位置分别对应于两个所述出入口的两个开孔,以使所述预设空间能通过每个所述出入口及其对应的所述开孔而连通于所述通道式电路板外侧的一外部空间。据此,通道式电路板通过内通道结构搭配于多层板结构,以构成不同于现有电路板的构造,进而能够扩展其应用的范围。
Description
技术领域
本发明涉及一种电路板,尤其涉及一种通道式电路板。
背景技术
现有的电路板常需要在内部形成特定的空间,而以往的做法都仅在电路板之内部板体形成有所需之空间型态之孔洞,借以在压合形成电路板之后,通过内部板体之孔洞达到电路板预留所需空间之效果。然而,现有电路板内部所预留的空间大都呈封闭状且无法与外部空间相互连通,因而使得现有电路板的应用受到了局限。
于是,本发明人认为上述缺陷可改善,乃特潜心研究并配合科学原理的运用,终于提出一种设计合理且有效改善上述缺陷的本发明。
发明内容
本发明实施例在于提供一种通道式电路板,其能有效地改善现有电路板所可能产生的缺陷。
本发明实施例公开一种通道式电路板,包括:一多层板结构,包含有一内层板及分别设置于所述内层板相反两侧的两个外层板,所述内层板包含有多个内孔壁,并且多个所述内孔壁包围形成有一贯孔;一内通道结构,其位于所述多层板结构的所述贯孔内、并包围形成一预设空间,并且所述内通道结构形成有连通所述预设空间的两个出入口;其中,所述多层板结构形成有位置分别对应于两个所述出入口的两个开孔,以使所述预设空间能通过每个所述出入口及其对应的所述开孔而连通于所述通道式电路板外侧的一外部空间。
优选地,两个所述外层板的至少其中一个所述外层板形成有两个所述开孔;所述通道式电路板进一步包含有:两个导电层,其分别设置于两个所述外层板彼此相向的板面上,并且两个所述导电层分别遮蔽所述贯孔的相反两侧;其中,遮蔽所述贯孔的每个所述导电层的部位定义为一屏蔽部,并且两个所述屏蔽部的至少其中一个所述屏蔽部形成有两个所述出入口;多个金属镀层,其分别镀设于多个所述内孔壁,并且多个所述金属镀层与两个所述导电层的所述屏蔽部共同定义为所述内通道结构。
优选地,所述通道式电路板进一步包含有一胶体,并且每个所述外层板通过所述胶体而固定于所述内层板,而每个所述金属镀层与两个所述屏蔽部之间设置有部分所述胶体。
优选地,每个所述外层板形成有自其远离所述内层板的一外板面贯穿至所述内层板的多个通孔,并且每个所述外层板的多个所述通孔分别位于相对应所述屏蔽部的相反两侧;其中,所述通道式电路板包含有多个电磁屏蔽柱体,并且每个所述通孔是由一个所述电磁屏蔽柱体所填满。
优选地,两个所述外层板各形成有一个所述开孔,并且两个所述屏蔽部各形成有一个所述出入口,以使所述内通道结构的所述预设空间与两个所述出入口能与两个外层板的所述开孔共同构成贯穿所述通道式电路板的一介质路径。
优选地,所述通道式电路板进一步包含有一胶体,并且每个所述外层板通过所述胶体而固定于所述内层板;所述内通道结构进一步限定为埋入于所述贯孔内的一金属管体,并且所述金属管体通过所述胶体而固定于所述内层板与两个所述外层板。
优选地,每个所述导电层形成有围绕于所述屏蔽部外侧的一凹槽结构,所述通道式电路板进一步包含有分别相连于多个所述金属镀层的多个电镀凸条,并且多个所述电镀凸条分别穿设于两个所述导电层的所述凹槽结构内。
本发明实施例也公开一种通道式电路板,包括:一多层板结构,包围形成有一贯孔;一第一导电层与一第二导电层,其分别设置于所述多层板结构的相反两个板面,所述第一导电层与所述第二导电层的至少其中一个是遮蔽于所述贯孔的至少一侧、并形成有两个开孔;一内通道结构,其位于所述多层板结构的所述贯孔内、并包围形成一预设空间,并且所述内通道结构形成有连通所述预设空间的两个出入口;其中,两个所述出入口的位置分别对应于两个所述开孔,以使所述预设空间能通过每个所述出入口及其对应的所述开孔而连通于所述通道式电路板外侧的一外部空间。
优选地,所述多层板结构包含有一上层板及一下层板,并且所述上层板包含有界定出所述贯孔的多个内孔壁,而所述通道式电路板进一步包含有黏合所述上层板与所述下层板的一胶体;其中,所述第一导电层覆盖于所述上层板的外表面、并包含有覆盖所述贯孔一侧且形成有两个所述开孔的一第一遮蔽部,所述第二导电层覆盖于所述下层板的外表面;所述内通道结构包含有:至少一个第一金属镀层,镀设于多个所述内孔壁及所述第一遮蔽部、并包含有两个所述出入口;至少一个所述第一金属镀层包含有至少一个第一延伸部,至少一个所述第一延伸部镀设于邻近多个所述内孔壁的所述上层板的局部内表面;一屏蔽部,设置于所述下层板的内表面;一阻隔层,夹持于所述屏蔽部以及至少一个所述第一延伸部之间,以使至少一个所述第一金属镀层、所述屏蔽部、及所述阻隔层共同包围形成所述预设空间;其中,所述阻隔层能用以阻挡所述胶体流入所述预设空间。
优选地,所述多层板结构包含有一上层板及一下层板,并且所述上层板与所述下层板各包含多个内孔壁,以共同界定出所述贯孔;所述通道式电路板进一步包含有黏合所述上层板与所述下层板的一胶体;其中,所述第一导电层覆盖于所述上层板的外表面、并包含有覆盖所述贯孔一侧的一第一遮蔽部,所述第二导电层覆盖于所述下层板的外表面、并包含有覆盖所述贯孔另一侧的一第二遮蔽部;其中,两个所述开孔分别形成于所述第一遮蔽部与所述第二遮蔽部;所述内通道结构包含有:至少一个第一金属镀层,镀设于所述上层板的多个所述内孔壁及所述第一遮蔽部、并形成有两个所述出入口的其中之一;至少一个所述第一金属镀层包含有至少一个第一延伸部,至少一个所述第一延伸部镀设于邻近所述上层板的多个所述内孔壁的所述上层板的局部内表面;至少一个第二金属镀层,镀设于所述下层板的多个所述内孔壁及所述第二遮蔽部、并形成有两个所述出入口的其中另一;至少一个所述第二金属镀层包含有至少一个第二延伸部,至少一个所述第二延伸部镀设于邻近所述下层板的多个所述内孔壁的所述下层板的局部内表面;一阻隔层,夹持于至少一个所述第一延伸部与至少一个所述第二延伸部之间,以使至少一个所述第一金属镀层、至少一个所述第二金属镀层、及所述阻隔层共同包围形成所述预设空间;其中,所述阻隔层能用以阻挡所述胶体流入所述预设空间。
综上所述,本发明实施例所公开的通道式电路板,其通过内通道结构的预设空间与两个出入口搭配于多层板结构的两个开孔,以构成不同于现有电路板的构造,进而能够扩展其应用的范围。
为能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图,但是此等说明与附图仅用来说明本发明,而非对本发明的保护范围作任何的限制。
附图说明
图1为本发明通道式电路板实施例一的立体示意图。
图2为图1沿剖线Ⅱ-Ⅱ的剖视示意图。
图3为图1沿剖线Ⅲ-Ⅲ的剖视示意图。
图4为本发明通道式电路板实施例一的另一实施方式的立体示意图。
图5为本发明通道式电路板实施例一的又一实施方式的立体示意图。
图6为图5沿剖线VI-VI的剖视示意图。
图7为本发明通道式电路板实施例二的立体示意图。
图8A为图7沿剖线VⅢA-VⅢA的剖视示意图。
图8B为图8A的变化实施方式的示意图。
图9为图7沿剖线IX-IX的剖视示意图。
图10为本发明通道式电路板实施例二的另一实施方式的立体示意图。
图11为本发明通道式电路板实施例三的立体示意图。
图12为图11沿剖线XⅡ-XⅡ的剖视示意图。
图13为图11沿剖线XⅢ-XⅢ的剖视示意图。
图14为本发明通道式电路板实施例三的另一实施方式的立体示意图。
图15为图14沿剖线XV-XV的剖视示意图。
图16为本发明通道式电路板实施例四的立体示意图。
图17为图16沿剖线XVⅡ-XVⅡ的剖视示意图。
图18为本发明通道式电路板实施例五的立体示意图。
图19为图18沿剖线XIX-XIX的剖视示意图。
图20为本发明通道式电路板实施例六的立体示意图。
图21为图20沿剖线XXI-XXI的剖视示意图。
具体实施方式
请参阅图1至图19,其为本发明的实施例,需先说明的是,本实施例对应附图所提及的相关数量与外型,仅用来具体地说明本发明的实施方式,以便于了解本发明的内容,而非用来局限本发明的保护范围。
本发明公开一种通道式电路板100,其包含有一多层板结构1及位于上述多层板结构1内的一内通道结构C。其中,所述多层板结构1包含有一内层板11及分别设置于上述内层板11相反两侧的两个外层板12,并且上述内层板11包含有多个内孔壁111,而多个内孔壁111包围形成有一贯孔112。
再者,所述内通道结构C位于上述多层板结构1的贯孔112内、并包围形成一预设空间C1,并且所述内通道结构C形成有连通上述预设空间C1的两个出入口C2。所述多层板结构1形成有位置分别对应于上述两个出入口C2的两个开孔121,以使所述预设空间C1能通过每个出入口C2及其对应的开孔121而连通于所述通道式电路板100外侧的一外部空间。
据此,所述通道式电路板100通过内通道结构C的预设空间C1与两个出入口C2搭配于多层板结构1的两个开孔121,以构成不同于现有电路板的构造,进而能够扩展其应用的范围。此外,本发明通道式电路板100在上述结构特征的架构下,包含有多种可行的实施例,所以下述仅列举下述实施例一至三来说明,但本发明不以下述的实施例为限。
[实施例一]
请参阅图1至图6所示,其为本发明的实施例一。如图1至图3所示,本实施例公开一种通道式电路板100,包含一多层板结构1、两个导电层2、一胶体3、及多个金属镀层4。其中,上述两个导电层2与多个金属镀层4于本实施例中能够共同构成一内通道结构C,具体说明如后。
所述多层板结构1于本实施例中包含有一内层板11及分别设置于上述内层板11相反两侧的两个外层板12。其中,所述内层板11于本实施例中是在其相反两侧处各设有一导电层(未标示),但本发明不受限于此。再者,所述内层板11包含有多个内孔壁111,并且上述多个内孔壁111包围形成有一贯孔112,而上述两个外层板12的至少其中一个外层板12形成有两个开孔121;也就是说,本实施例的通道式电路板100可以是仅在单个外层板12形成有两个开孔121(如:图1至图3),或是每个外层板12形成有一个开孔121(如:图4),本发明在此不加以限制。
更详细地说,所述每个外层板12或内层板11通常是以预浸材料层(Preimpregnated Material)来形成,依照不同的增强材料来分,预浸材料层可以是玻璃纤维预浸材(Glass fiber prepreg)、碳纤维预浸材(Carbon fiber prepreg)、环氧树脂(Epoxy resin)等材料。不过,每个外层板12或内层板11也可以是以软板材料来形成,也就是说,每个外层板12或内层板11大部分是由聚脂材料(Polyester,PET)或者是聚酰亚胺树脂(Polyimide,PI)所组成而没有含玻璃纤维、碳纤维等。然而,本发明并不对上述外层板12或内层板11的材料加以限定。
补充说明一点,本实施例中的外层板12与内层板11的命名是以彼此的相对位置作为区分,但不限制仅为单层板构造。举例来说,在本发明未绘示的其他实施例中,所述多层板结构1的层数可以是大于三层;所以每个外层板12或内层板11也可以是由多个板体所构成。
如图1至图3所示,所述两个导电层2分别设置于上述两个外层板12彼此相向的板面上(如:上述两个外层板12的内板面),并且两个导电层2分别遮蔽上述内层板11的贯孔112相反两侧。其中,上述两个外层板12与内层板11于本实施例中可以是通过堆叠压合而结合,并且每个外层板12通过胶体3而固定于内层板11。
需说明的是,在所述通道式电路板100进行堆叠压合之前,需先于内层板11形成所需的贯孔112,而形成贯孔112的方式举例来说,可以使用非化学蚀刻方式,如:雷射钻孔、电浆蚀刻、或铣床等。进一步地说,以雷射钻孔方式自上述内层板11表面向下烧蚀,据以形成贯孔112。或者,也可以运用铣床的方式自所述内层板11表面向下加工,据以形成贯孔112。此外,贯孔112也可以是先以铣床的方式向下去除部分的内层板11,然后再以雷射钻孔的方式继续去除内层板11,据以形成贯孔112。
此外,遮蔽上述贯孔112的每个导电层2的部位于本实施例中定义为一屏蔽部21,并且所述两个导电层2的屏蔽部21中的至少其中一个屏蔽部21形成有两个出入口C2,上述两个出入口C2的位置是分别对应于上述两个开孔121的位置。也就是说,本实施例的通道式电路板100可以是仅在单个屏蔽部21形成有两个开孔121(如:图4),或是每个屏蔽部21形成有一个开孔121(如:图1至图3)。
如图1至图3所示,所述多个金属镀层4分别镀设于上述内层板11的多个内孔壁111,并且上述多个金属镀层4与两个导电层2的屏蔽部21共同定义为所述内通道结构C。据此,于本实施例中,所述内通道结构C位于上述多层板结构1的贯孔112内、并包围形成一预设空间C1,并且所述内通道结构C的至少一个所述屏蔽部21形成有连通上述预设空间C1的两个出入口C2,以使上述预设空间C1能通过每个出入口C2及其对应的开孔121而连通于所述通道式电路板100外侧的一外部空间。
再者,由于所述内通道结构C是由上述多个金属镀层4与两个导电层2的屏蔽部21所构成,所以能够对其内部的预设空间C1提供一定程度的电磁屏蔽效果,据以扩展本实施例通道式电路板100的应用范围。
进一步地说,如图3所示,所述两个外层板12可以是各形成有一个开孔121,并且两个屏蔽部21各形成有一个出入口C2,以使所述内通道结构C的预设空间C1与两个出入口C2能与两个外层板12的开孔121共同构成贯穿所述通道式电路板100的一介质路径P。或者,如图4所示,所述多层板结构1可以是其中一个外层板12形成有两个开孔121,而另一个外层板12未形成任何开孔121,并且所述内通道结构C可以是其中一个屏蔽部21形成有两个出入口C2,而另一个外层板12未形成任何出入口C2。
再者,所述内通道结构C的预设空间C1与两个出入口C2、及所述多层板结构1的两个开孔121所容纳的介质于本实施例中优选是皆限定为空气,但本发明不受限于此。据此,所述通道式电路板100可以提供一外部对象(如:缆线)穿过上述内通道结构C的预设空间C1与两个出入口C2、及所述多层板结构1的两个开孔121;或者,所述通道式电路板100也可以提供一外部对象设置于预设空间C1内,而上述外部对象能通过每个出入口C2及其对应的开孔121而与外部其他构件联系。
换个角度来说,在电路板制造过程中已经内置有组件或构造的任何空间(如:容纳内埋式芯片的空间),其并非是本实施例通道式电路板100所限定的预设空间C1。
需额外说明的是,图1和图4中所示的通道式电路板100,其预设空间C1可以由每个出入口C2及其对应开孔121以外的部位连通至外部空间,但本发明不受限于此。举例来说,如图5和图6所示,所述通道式电路板100的预设空间C1也可以是仅能由每个出入口C2及其对应的开孔121而连通于外部空间。
[实施例二]
请参阅图7至图10所示,其为本发明的实施例二,本实施例类似于上述实施例一,两个实施例的相同处则不再加以赘述,而本实施例与上述实施例一的差异主要如下所述:
由于每个金属镀层4与两个屏蔽部21之间有可能存在(或设置有)部分胶体3,所以容易影响所述通道式电路板100的内通道结构C所能提供的电磁屏蔽效果。据此,本实施例的通道式电路板100对上述可能产生的缺失提供进一步的改良方案,具体说明如下:
如图7至图9所示,每个外层板12形成有自其远离所述内层板11的一外板面贯穿至所述内层板11(导电层)的多个通孔122,并且每个外层板12的多个通孔122分别位于相对应(或相近)屏蔽部21的相反两侧。再者,所述通道式电路板100包含有多个电磁屏蔽柱体5,并且每个通孔122是由一个所述电磁屏蔽柱体5所填满,并且电磁屏蔽柱体5是连接于内层板11的导电层,据以通过上述多个电磁屏蔽柱体5提升所述内通道结构C的电磁屏蔽效果。
更进一步地说,每个外层板12的多个通孔122于本实施例中是在相对应屏蔽部21的相反两侧分别排成两列,并且每个外层板12的两列通孔122之间的距离D1为相邻的两个金属镀层4之间的距离D2的105%~150%,而每列通孔122中的任两个相邻通孔122的间距G皆大致相等。据此,位于上述每个通孔122中的电磁屏蔽柱体5能够通过上述位置排列,而更为有效地提升所述内通道结构C的电磁屏蔽效果,但本发明不以此为限。
另,如图10所示,当所述通道式电路板100的预设空间C1仅能由每个出入口C2及其对应的开孔121而连通于外部空间时,每个外层板12的多个通孔122及其内的电磁屏蔽柱体5优选是围绕于相对应(或相近)屏蔽部21的周围。
此外,如图8B所示,所述内层板11可以是多层板结构,并且每个外层板12的外表面可进一步设置有一导电层(未标示);也就是说,位于外层板12外表面的该导电层可以视为外层板12的一部份。其中,位于上述两个外层板12的其中一个外层板12的屏蔽部21可以去除局部区块,所述两个外层板12的其中另一个外层板12可形成有两个开孔121。
[实施例三]
请参阅图11至图15所示,其为本发明的实施例三,本实施例类似于上述实施例一,两个实施例的相同处则不再加以赘述,而本实施例与上述实施例一的差异主要如下所述:
如图11至图13所示,本实施例公开一种通道式电路板100,包含一多层板结构1、一胶体3、及一金属管体6。其中,所述多层板结构1与胶体3于本实施例中的结构特征大致与实施例一相同,所以不再加以赘述。而上述金属管体6则为埋入于所述内层板11贯孔112中的一内通道结构C,并且所述金属管体6通过胶体3而固定于上述内层板11与两个外层板12。
其中,所述金属管体6于本实施例中是以单件式构件来说明,并且上述金属管体6所包围的预设空间C1可以由每个出入口C2及其对应的开孔121、或是其他部位连通于所述通道式电路板100以外的外部空间,但本发明不以此为限。
举例来说,如图14和图15所示,上述金属管体6所包围的预设空间C1仅能由每个出入口C2及其对应的开孔121而连通于所述通道式电路板100以外的外部空间。此外,在本发明未绘示的其他实施例中,所述金属管体6也可以是由多个构件所组成(如:凹槽状构件搭配盖板)。
更详细地说,本实施例的两个外层板12各形成有一个开孔121,以使所述金属管体6的预设空间C1与两个出入口C2能与两个外层板12的开孔121共同构成贯穿所述通道式电路板100的一介质路径P,但本发明不受限于此。举例来说,在本发明未绘示的其他实施中,所述多层板结构1可以是其中一个外层板12形成有两个开孔121,而另一个外层板12未形成任何开孔121,并且所述金属管体6形成有位置分别对应上述两个开孔121的两个出入口C2。
另,所述金属管体6的预设空间C1与两个出入口C2、及多层板结构1的两个开孔121所容纳的介质于本实施例中优选是皆限定为空气,但本发明不受限于此。
此外,位在任一外层板12与内层板11之间的胶体3,其在横向流动时(例如:在多层板结构1压合过程中所产生的胶体3流动),将受所述金属管体6的阻隔而无法流入上述预设空间C1,据提供优选的电磁屏蔽效果。
需额外说明的是,本发明也公开一种通道式电路板100a,其包含一多层板结构1、分别设置于上述多层板结构1相反两个板面的一第一导电层2a与一第二导电层2b、及位于所述多层板结构1内的一内通道结构C。其中,所述多层板结构1包围形成有一贯孔15,所述第一导电层2a与第二导电层2b的至少其中一个是遮蔽于所述贯孔15的至少一侧、并形成有两个开孔22a(及22b)。
其中,所述内通道结构C位于上述多层板结构1的贯孔15内、并包围形成一预设空间C1,并且所述内通道结构C形成有连通上述预设空间C1的两个出入口C2。进一步地说,所述两个出入口C2的位置分别对应于两个开孔22a(及22b),以使所述预设空间C1能通过每个出入口C2及其对应的开孔22a(及22b)而连通于所述通道式电路板100a外侧的一外部空间。
所述通道式电路板100a通过内通道结构C的预设空间C1与两个出入口C2搭配于所述第一导电层2a与第二导电层2b的至少其中一个所形成的两个开孔22a(及22b),以构成不同于现有电路板的构造,进而能够扩展其应用的范围。此外,本发明通道式电路板100a在上述结构特征的架构下,包含有多种可行的实施例,所以下述仅列举下述实施例四和五来说明,但本发明不以下述的实施例为限。
[实施例四]
请参阅图16和图17所示,其为本发明的实施例四。本实施例公开一种通道式电路板100a,包含一多层板结构1、分别设置于上述多层板结构1相反两个板面的一第一导电层2a与一第二导电层2b、及位于所述多层板结构1内的一内通道结构C。
所述多层板结构1包含有一上层板13及一下层板14,并且所述上层板13包含有界定出一贯孔15的多个内孔壁131,而所述通道式电路板100a进一步包含有黏合所述上层板13与下层板14的一胶体3。再者,所述第一导电层2a覆盖于上层板13的外表面(如:图17中的上层板13顶面)、并包含有覆盖所述贯孔15一侧(如:图17中的贯孔15上侧)且形成有两个开孔22a的一第一遮蔽部21a,所述第二导电层2b覆盖于所述下层板14的外表面(如:图17中的下层板14底面)。
所述内通道结构C包含有位于贯孔15内的一第一金属镀层4a、设置于所述下层板14内表面的一屏蔽部21、及夹持于所述第一金属镀层4a与屏蔽部21的一阻隔层7。其中,所述第一金属镀层4a镀设于上述多个内孔壁131及第一遮蔽部21a、并形成有位置分别对应于上述两个开孔22a的两个出入口C2。
更详细地说,所述第一金属镀层4a包含有位于其两端部的两个第一延伸部41a,并且所述两个第一延伸部41a是镀设于邻近多个内孔壁131的上层板13的局部内表面(如:图17中邻近左侧内孔壁131与右侧内孔壁131的上层板13局部内表面)。
所述阻隔层7夹持于上述屏蔽部21以及两个第一延伸部41a之间,以使所述第一金属镀层4a、屏蔽部21、及阻隔层7共同包围形成一预设空间C1。其中,所述阻隔层7能用以阻挡所述胶体3流入上述预设空间C1,并且本实施例的阻隔层7包含有设置于屏蔽部21上且分别连接于两个第一延伸部41a的两个阻隔区块(未标示),但本发明不受限于此。再者,所述阻隔层7的材质于本实施例中可以是金属、导电胶体、或非导电胶体,但本发明在此不加以限制。
据此,所述预设空间C1能通过每个出入口C2及其对应的开孔22a而连通于所述通道式电路板100a外侧的一外部空间,以使所述通道式电路板100a构成不同于现有电路板的构造,进而能够扩展其应用的范围。
需额外说明的是,上述通道式电路板100a的各个组件数量可以依据设计需求而加以调整变化,并不以本实施例所载为限。举例来说,所述第一金属镀层4a、第一延伸部41a、或阻隔层7的数量可以是至少一个。
[实施例五]
请参阅图18和图19所示,其为本发明的实施例五,本实施例公开一种通道式电路板100a,包含一多层板结构1、分别设置于上述多层板结构1相反两个板面的一第一导电层2a与一第二导电层2b、及位于所述多层板结构1内的一内通道结构C。
所述多层板结构1包含有一上层板13及一下层板14,并且所述上层板13与下层板14各包含多个内孔壁131、141,以共同界定出一贯孔15,而所述通道式电路板进一步包含有黏合所述上层板13与下层板14的一胶体3。再者,所述第一导电层2a覆盖于所述上层板13的外表面(如:图19中的上层板13顶面)、并包含有覆盖所述贯孔15一侧(如:图19中的贯孔15上侧)的一第一遮蔽部21a,所述第二导电层2b覆盖于所述下层板14的外表面(如:图19中的下层板14底面)、并包含有覆盖所述贯孔15另一侧(如:图19中的贯孔15下侧)的一第二遮蔽部21b。其中,所述第一遮蔽部21a与第二遮蔽部21b优选是各形成有一开孔22a、22b。
所述内通道结构C包含有位于贯孔15内的一第一金属镀层4a与一第二金属镀层4b、及夹持于所述第一金属镀层4a与第二金属镀层4b之间的一阻隔层7。其中,所述第一金属镀层4a镀设于所述上层板13的多个内孔壁131及所述第一导电层2a的第一遮蔽部21a、并形成有位置对应于其中一个开孔22a的一出入口C2;第二金属镀层4b镀设于所述下层板14的多个内孔壁141及所述第二导电层2b的第二遮蔽部21b、并形成有位置对应于其中另一个开孔22b的一出入口C2。
更详细地说,所述第一金属镀层4a包含有位于其两端部的两个第一延伸部41a,并且所述两个第一延伸部41a镀设于邻近所述上层板13多个内孔壁131的上层板13局部内表面。所述第二金属镀层4b包含有位于其两端部的两个第二延伸部41b,并且所述两个第二延伸部41b镀设于邻近所述下层板14的多个内孔壁141的下层板14局部内表面,而上述两个第二延伸部41b是分别与两个第一延伸部41a彼此相向。
所述阻隔层7夹持于所述两个第一延伸部41a与两个第二延伸部41b之间,以使所述第一金属镀层4a、第二金属镀层4b、及阻隔层7共同包围形成一预设空间C1。其中,所述阻隔层7能用以阻挡所述胶体3流入上述预设空间C1,并且本实施例的阻隔层7包含有分别设置于两个第二延伸部41b上且分别连接于两个第一延伸部41a的两个阻隔区块(未标示),但本发明不受限于此。
据此,所述预设空间C1能通过每个出入口C2及其对应的开孔22a、22b而连通于所述通道式电路板100a外侧的一外部空间,以使所述通道式电路板100a构成不同于现有电路板的构造,进而能够扩展其应用的范围。
需额外说明的是,上述通道式电路板100a的各个组件数量可以依据设计需求而加以调整变化,并不以本实施例所载为限。举例来说,所述第一金属镀层4a、第一延伸部41a、第二金属镀层4b、第二延伸部41b、或阻隔层7的数量可以是至少一个。
[实施例六]
请参阅图20和图21所示,其为本发明的实施例六,本实施例类似于上述实施例一,两个实施例的相同处则不再加以赘述,而本实施例与上述实施例一的差异主要如下所述:
于本实施例中,每个导电层2形成有围绕于其屏蔽部21外侧的一凹槽结构22(如:图21中所示的两条凹槽),并且上述凹槽结构22优选是能裸露外层板12的局部内板面,但本发明不以此为限。
再者,所述通道式电路板100于本实施例中进一步包含有分别相连于多个金属镀层4的多个电镀凸条8,并且上述多个电镀凸条8为内通道结构C的一部分。其中,上述多个电镀凸条8分别穿设于所述两个导电层的凹槽结构22内,以使多个电镀凸条8能用以阻挡所述胶体3流入所述预设空间C1、并能有效地提升所述内通道结构C的电磁屏蔽效果。
更详细地说,多个电镀凸条8于本实施例中是分别自多个金属镀层4的顶缘与底缘朝相邻的外层板12电镀而形成,并且多个电镀凸条8为彼此分离的构造,但本发明不受限于此。举例来说,当多个电镀凸条8应用于图5和图6所示的通道式电路板100中时,多个所述电镀凸条8可以相连而共同构成分别相连于多个金属镀层4顶缘与底缘的两个环形结构。
[本发明实施例的技术效果]
综上所述,本发明实施例所公开的通道式电路板100,其通过内通道结构C的预设空间C1与两个出入口C2搭配于多层板结构1的两个开孔121(或,第一导电层2a与第二导电层2b的至少其中之一所形成的两个开孔22a、22b),以构成不同于现有电路板的构造,进而能够扩展其应用的范围。
再者,所述通道式电路板100可以依据设计需求而在其内形成有不同构造的内通道结构C,如:上述实施例一和二之中,由多个金属镀层4与两个导电层2的屏蔽部21所构成的内通道结构C,或是上述实施例三之中,由金属管体6所构成的内通道结构C。
以上所述仅为本发明的优选可行实施例,并非用来局限本发明的保护范围,凡依本发明专利范围所做的均等变化与修改,皆应属本发明的权利要求书的保护范围。
Claims (8)
1.一种通道式电路板,其特征在于,所述通道式电路板包括:
一多层板结构,包含有一内层板及分别设置于所述内层板相反两侧的两个外层板,所述内层板包含有多个内孔壁,并且多个所述内孔壁包围形成有一贯孔;以及
一内通道结构,其位于所述多层板结构的所述贯孔内、并包围形成一预设空间,并且所述内通道结构形成有连通所述预设空间的两个出入口;
其中,所述多层板结构形成有位置分别对应于两个所述出入口的两个开孔,以使所述预设空间能通过每个所述出入口及其对应的所述开孔而连通于所述通道式电路板外侧的一外部空间;
其中,两个所述外层板的至少其中一个所述外层板形成有两个所述开孔;所述通道式电路板进一步包含有:
两个导电层,其分别设置于两个所述外层板彼此相向的板面上,并且两个所述导电层分别遮蔽所述贯孔的相反两侧;其中,遮蔽所述贯孔的每个所述导电层的部位定义为一屏蔽部,并且两个所述屏蔽部的至少其中一个所述屏蔽部形成有两个所述出入口;及
多个金属镀层,其分别镀设于多个所述内孔壁,并且多个所述金属镀层与两个所述导电层的所述屏蔽部共同定义为所述内通道结构。
2.根据权利要求1所述的通道式电路板,其特征在于,所述通道式电路板进一步包含有一胶体,并且每个所述外层板通过所述胶体而固定于所述内层板,而每个所述金属镀层与两个所述屏蔽部之间设置有部分所述胶体。
3.根据权利要求2所述的通道式电路板,其特征在于,每个所述外层板形成有自其远离所述内层板的一外板面贯穿至所述内层板的多个通孔,并且每个所述外层板的多个所述通孔分别位于相对应所述屏蔽部的相反两侧;其中,所述通道式电路板包含有多个电磁屏蔽柱体,并且每个所述通孔是由一个所述电磁屏蔽柱体所填满。
4.根据权利要求1所述的通道式电路板,其特征在于,两个所述外层板各形成有一个所述开孔,并且两个所述屏蔽部各形成有一个所述出入口,以使所述内通道结构的所述预设空间与两个所述出入口能与两个外层板的所述开孔共同构成贯穿所述通道式电路板的一介质路径。
5.根据权利要求1所述的通道式电路板,其特征在于,每个所述导电层形成有围绕于所述屏蔽部外侧的一凹槽结构,所述通道式电路板进一步包含有分别相连于多个所述金属镀层的多个电镀凸条,并且多个所述电镀凸条分别穿设于两个所述导电层的所述凹槽结构内。
6.一种通道式电路板,其特征在于,所述通道式电路板包括:
一多层板结构,包围形成有一贯孔;
一第一导电层与一第二导电层,其分别设置于所述多层板结构的相反两个板面,所述第一导电层与所述第二导电层的至少其中一个是遮蔽于所述贯孔的至少一侧、并形成有两个开孔;以及
一内通道结构,其位于所述多层板结构的所述贯孔内、并包围形成一预设空间,并且所述内通道结构形成有连通所述预设空间的两个出入口;其中,两个所述出入口的位置分别对应于两个所述开孔,以使所述预设空间能通过每个所述出入口及其对应的所述开孔而连通于所述通道式电路板外侧的一外部空间。
7.根据权利要求6所述的通道式电路板,其特征在于,所述多层板结构包含有一上层板及一下层板,并且所述上层板包含有界定出所述贯孔的多个内孔壁,而所述通道式电路板进一步包含有黏合所述上层板与所述下层板的一胶体;其中,所述第一导电层覆盖于所述上层板的外表面、并包含有覆盖所述贯孔一侧且形成有两个所述开孔的一第一遮蔽部,所述第二导电层覆盖于所述下层板的外表面;所述内通道结构包含有:
至少一个第一金属镀层,镀设于多个所述内孔壁及所述第一遮蔽部、并包含有两个所述出入口;至少一个所述第一金属镀层包含有至少一个第一延伸部,至少一个所述第一延伸部镀设于邻近多个所述内孔壁的所述上层板的局部内表面;
一屏蔽部,设置于所述下层板的内表面;及
一阻隔层,夹持于所述屏蔽部以及至少一个所述第一延伸部之间,以使至少一个所述第一金属镀层、所述屏蔽部、及所述阻隔层共同包围形成所述预设空间;其中,所述阻隔层能用以阻挡所述胶体流入所述预设空间。
8.根据权利要求6所述的通道式电路板,其特征在于,所述多层板结构包含有一上层板及一下层板,并且所述上层板与所述下层板各包含多个内孔壁,以共同界定出所述贯孔;所述通道式电路板进一步包含有黏合所述上层板与所述下层板的一胶体;其中,所述第一导电层覆盖于所述上层板的外表面、并包含有覆盖所述贯孔一侧的一第一遮蔽部,所述第二导电层覆盖于所述下层板的外表面、并包含有覆盖所述贯孔另一侧的一第二遮蔽部;其中,两个所述开孔分别形成于所述第一遮蔽部与所述第二遮蔽部;所述内通道结构包含有:
至少一个第一金属镀层,镀设于所述上层板的多个所述内孔壁及所述第一遮蔽部、并形成有两个所述出入口的其中之一;至少一个所述第一金属镀层包含有至少一个第一延伸部,至少一个所述第一延伸部镀设于邻近所述上层板的多个所述内孔壁的所述上层板的局部内表面;
至少一个第二金属镀层,镀设于所述下层板的多个所述内孔壁及所述第二遮蔽部、并形成有两个所述出入口的其中另一;至少一个所述第二金属镀层包含有至少一个第二延伸部,至少一个所述第二延伸部镀设于邻近所述下层板的多个所述内孔壁的所述下层板的局部内表面;及
一阻隔层,夹持于至少一个所述第一延伸部与至少一个所述第二延伸部之间,以使至少一个所述第一金属镀层、至少一个所述第二金属镀层、及所述阻隔层共同包围形成所述预设空间;其中,所述阻隔层能用以阻挡所述胶体流入所述预设空间。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201811284517.2A CN111132442B (zh) | 2018-10-31 | 2018-10-31 | 通道式电路板 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201811284517.2A CN111132442B (zh) | 2018-10-31 | 2018-10-31 | 通道式电路板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN111132442A CN111132442A (zh) | 2020-05-08 |
| CN111132442B true CN111132442B (zh) | 2021-05-04 |
Family
ID=70485286
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201811284517.2A Active CN111132442B (zh) | 2018-10-31 | 2018-10-31 | 通道式电路板 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN111132442B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI752296B (zh) * | 2018-10-17 | 2022-01-11 | 先豐通訊股份有限公司 | 電波傳輸板 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9781830B2 (en) * | 2005-03-04 | 2017-10-03 | Sanmina Corporation | Simultaneous and selective wide gap partitioning of via structures using plating resist |
| TWI336608B (en) * | 2006-01-31 | 2011-01-21 | Sony Corp | Printed circuit board assembly and method of manufacturing the same |
| CN101652034B (zh) * | 2008-08-12 | 2012-03-21 | 华为技术有限公司 | 印制电路板及制造方法、解决射频功率放大器回流的装置 |
| CN102196667B (zh) * | 2010-03-03 | 2015-07-29 | 相互股份有限公司 | 具有埋入电子零件的结合式多层电路板及其制造方法 |
| JP2013211480A (ja) * | 2012-03-30 | 2013-10-10 | Fujikura Ltd | 部品内蔵基板 |
| CN103379749B (zh) * | 2012-04-27 | 2016-06-01 | 富葵精密组件(深圳)有限公司 | 多层电路板及其制作方法 |
| CN105101609B (zh) * | 2014-05-08 | 2018-01-30 | 先丰通讯股份有限公司 | 内空间架设式的电路板 |
| CN207283916U (zh) * | 2017-08-16 | 2018-04-27 | 温州市正好电子有限公司 | 一种多层pcb板 |
| CN107613642B (zh) * | 2017-08-31 | 2019-06-07 | 江苏普诺威电子股份有限公司 | 含阶梯槽埋容线路板的制作方法 |
-
2018
- 2018-10-31 CN CN201811284517.2A patent/CN111132442B/zh active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN111132442A (zh) | 2020-05-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN111063971A (zh) | 电波传输板 | |
| US10398038B2 (en) | Printed wiring board and method for manufacturing printed wiring board | |
| US6747216B2 (en) | Power-ground plane partitioning and via connection to utilize channel/trenches for power delivery | |
| CN100367832C (zh) | 线路基板、生产该线路基板的方法以及电子设备 | |
| US8404978B2 (en) | Flex-rigid wiring board and method for manufacturing the same | |
| CN204272486U (zh) | 陶瓷内埋式电路板 | |
| US20150305142A1 (en) | Printed circuit board and method of manufacturing printed circuit board | |
| JPH04233794A (ja) | 多層回路基板アセンブリ及びその製造方法 | |
| TW201409650A (zh) | 具有一體化法拉第屏蔽的多層電子結構 | |
| CN111132442B (zh) | 通道式电路板 | |
| CN111278210A (zh) | 印刷电路板 | |
| TWI608777B (zh) | 柔性電路板及其製作方法 | |
| US20160042861A1 (en) | Printed wiring board | |
| CN105744739A (zh) | 印刷电路板及其制造方法 | |
| US20140313684A1 (en) | Non-Planar Printed Circuit Board with Embedded Electronic Components | |
| CN106550554A (zh) | 用于制造部件载体的上面具有伪芯和不同材料的两个片的保护结构 | |
| US8921705B2 (en) | Wiring board and fabrication method therefor | |
| TWI444116B (zh) | 電路板及其製作方法 | |
| TWI578873B (zh) | 高密度增層多層板之製造方法 | |
| CN114451074B (zh) | 中介板、中介板的制作方法及电路板组件 | |
| CN105101609B (zh) | 内空间架设式的电路板 | |
| CN116916525A (zh) | 具有内层传输线测试结构的pcb及pcb制作方法 | |
| JP2007516593A (ja) | 中央平面を製造する方法 | |
| US20150366071A1 (en) | Process for manufacturing a printed circuit board | |
| TWI511627B (zh) | 內空間架設式之電路板 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |