[go: up one dir, main page]

CN110568905A - 一种硬盘背板、信号处理方法及介质 - Google Patents

一种硬盘背板、信号处理方法及介质 Download PDF

Info

Publication number
CN110568905A
CN110568905A CN201910733490.9A CN201910733490A CN110568905A CN 110568905 A CN110568905 A CN 110568905A CN 201910733490 A CN201910733490 A CN 201910733490A CN 110568905 A CN110568905 A CN 110568905A
Authority
CN
China
Prior art keywords
type
signal
ssd
hard disk
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910733490.9A
Other languages
English (en)
Inventor
付水论
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910733490.9A priority Critical patent/CN110568905A/zh
Publication of CN110568905A publication Critical patent/CN110568905A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

一种硬盘背板、信号处理方法及介质,包括:上行连接器、硬盘连接器和信号处理器;上行连接器,用于向信号处理器发送固态驱动器(SSD)的类型信号和时钟信号;信号处理器,用于接收SSD的类型信号和时钟信号,并根据SSD的类型信号确定是否向硬盘连接器发送时钟信号。本申请实现了参考时钟(REFCLK)类型的SSD和具有独立扩频时钟的独立重频时钟(SRIS)类型的SDD的兼容,从而极大程度地方便了硬盘背板所属服务器的使用和运维。

Description

一种硬盘背板、信号处理方法及介质
技术领域
本文涉及信号处理技术,尤指一种硬盘背板、信号处理方法及介质。
背景技术
SNIA组织颁布了新一代硬盘U.3固态驱动器(Solid State Drive,SSD)的行业标准SFF-TA-1001,根据SFF-TA-1001的定义,U.3 SSD包括REFCLK类型和SRIS类型。
相关技术中,由于参考时钟REFCLK类型的U.3 SSD工作时需要外部提供100M时钟(CLK)信号,具有独立扩频时钟的独立重频时钟(Separate Refclk with IndependentSpread Spectrum Clocking,SRIS)类型的U.3 SSD工作时不需要外部提供的100MCLK信号,因此,硬盘背板只能设计成支持REFCLK类型的U.3 SSD的硬盘背板或支持SRIS类型的U.3SSD的硬盘背板。
这样,当用户需要将硬盘更换为不同种类的U.3 SSD时,需要将服务器断电并打开服务器的机箱,然后将硬盘背板更换成对应类型的硬盘背板,因此使得服务器的使用和运维十分不便。
发明内容
本申请提供了一种硬盘背板、信号处理方法及介质,能够兼容REFCLK类型的SSD和SRIS类型的SDD,从而极大程度地方便服务器的使用和运维。
本申请提供了一种硬盘背板,包括:上行连接器、硬盘连接器和信号处理器;
所述上行连接器,用于向所述信号处理器发送固态驱动器SSD的类型信号和时钟信号;
所述信号处理器,用于接收所述SSD的类型信号和时钟信号,并根据所述SSD的类型信号确定是否向所述硬盘连接器发送所述时钟信号。
所述上行连接器,还用于接收基板管理控制器BMC通过双向二线制同步串行总线I2C发送的SSD的类型信号。
所述信号处理器具体用于:
根据所述SSD的类型信号判断所述SSD的类型属于REFCLK类型还是属于SRIS类型;
当确定所述SSD的类型属于所述REFCLK类型,向所述硬盘连接器发送所述时钟信号。
所述信号处理器包括:复杂可编程逻辑器件CPLD和时钟缓冲器;
所述CPLD,用于接收SSD的类型信号,并根据所述SSD的类型信号判断是否向所述时钟缓冲器发送使能控制信号;
所述时钟缓冲器,用于接收所述时钟信号以及所述使能控制信号,并根据所述使能控制信号向所述硬盘连接器发送所述时钟信号。
所述CPLD具体用于接收所述上行连接器通过I2C发送的SSD的类型信号。
所述CPLD具体用于:
根据所述SSD的类型信号判断所述SSD的类型属于REFCLK类型还是属于SRIS类型;
当确定所述SSD的类型属于所述REFCLK类型,向所述时钟缓冲器发送所述使能控制信号。
当所述SSD的类型属于所述REFCLK类型,所述上行连接器还用于向所述硬盘连接器发送REFCLK类型的SSD信号;
当所述SSD的类型属于所述SRIS类型,所述上行连接器还用于向所述硬盘连接器发送SRIS类型的SSD信号。
本申请还提供了一种信号处理方法,应用于如上述所述的硬盘背板,包括:
接收所述SSD的类型信号和时钟信号;
根据所述SSD的类型信号确定是否向所述硬盘连接器发送所述时钟信号。
所述根据SSD的类型信号确定是否向硬盘连接器发送时钟信号,包括:
根据所述SSD的类型信号判断所述SSD的类型属于REFCLK类型还是属于SRIS类型;
当确定所述SSD的类型属于所述REFCLK类型,向所述硬盘连接器发送所述时钟信号。
本申请还提供了一种介质,其上存储有可在处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现上述所述的信号处理方法的步骤。
与相关技术相比,本申请包括上行连接器、硬盘连接器和信号处理器;上行连接器,用于向信号处理器发送固态驱动器SSD的类型信号和时钟信号;信号处理器,用于接收SSD的类型信号和时钟信号,并根据SSD的类型信号确定是否向硬盘连接器发送时钟信号。由于信号处理器用于接收SSD的类型信号和时钟信号,并根据SSD的类型信号确定是否向硬盘连接器发送时钟信号,因此实现了REFCLK类型的SSD和SRIS类型的SDD的兼容,从而极大程度地方便了服务器的使用和运维。
本申请的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请而了解。本申请的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本申请技术方案的理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本申请的技术方案,并不构成对本申请技术方案的限制。
图1为本申请实施例提供的一种硬盘背板的结构示意图;
图2为本申请实施例提供的另一种硬盘背板的结构示意图;
图3为本申请实施例提供的一种信号处理方法的流程示意图。
具体实施方式
本申请描述了多个实施例,但是该描述是示例性的,而不是限制性的,并且对于本领域的普通技术人员来说显而易见的是,在本申请所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在具体实施方式中进行了讨论,但是所公开的特征的许多其它组合方式也是可能的。除非特意加以限制的情况以外,任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结合使用,或可以替代任何其它实施例中的任何其他特征或元件。
本申请包括并设想了与本领域普通技术人员已知的特征和元件的组合。本申请已经公开的实施例、特征和元件也可以与任何常规特征或元件组合,以形成由权利要求限定的独特的发明方案。任何实施例的任何特征或元件也可以与来自其它发明方案的特征或元件组合,以形成另一个由权利要求限定的独特的发明方案。因此,应当理解,在本申请中示出和/或讨论的任何特征可以单独地或以任何适当的组合来实现。因此,除了根据所附权利要求及其等同替换所做的限制以外,实施例不受其它限制。此外,可以在所附权利要求的保护范围内进行各种修改和改变。
此外,在描述具有代表性的实施例时,说明书可能已经将方法和/或过程呈现为特定的步骤序列。然而,在该方法或过程不依赖于本文所述步骤的特定顺序的程度上,该方法或过程不应限于所述的特定顺序的步骤。如本领域普通技术人员将理解的,其它的步骤顺序也是可能的。因此,说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。此外,针对该方法和/或过程的权利要求不应限于按照所写顺序执行它们的步骤,本领域技术人员可以容易地理解,这些顺序可以变化,并且仍然保持在本申请实施例的精神和范围内。
本申请实施例提供一种硬盘背板,如图1所示,该硬盘背板1包括:上行连接器11、硬盘连接器12和信号处理器13。
上行连接器11,用于向信号处理器发送固态驱动器SSD的类型信号和时钟信号。
信号处理器13,用于接收SSD的类型信号和时钟信号,并根据SSD的类型信号确定是否向硬盘连接器12发送时钟信号。
在一种示例性实例中,上行连接器11通过高速串行计算机扩展总线标准(peripheral component interconnect express,PCI-E)与硬盘连接器12连接。
在一种示例性实例中,上行连接器11,还用于接收基板管理控制器(BaseboardManagement Controller,BMC)通过双向二线制同步串行总线I2C发送的SSD的类型信号。
在一种示例性实例中,信号处理器13具体用于:
根据SSD的类型信号判断SSD的类型属于REFCLK类型还是属于SRIS类型;
当确定SSD的类型属于REFCLK类型,向硬盘连接器发送时钟信号。
在一种示例性实例中,如图2所示,信号处理器13包括:复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)131和时钟缓冲器132。
CPLD131,用于接收SSD的类型信号,并根据SSD的类型信号判断是否向时钟缓冲器发送使能控制信号。
时钟缓冲器132,用于接收时钟信号以及使能控制信号,并根据使能控制信号向硬盘连接器发送时钟信号。
在一种示例性实例中,时钟信号是100M CLK。
在一种示例性实例中,CPLD具体用于接收上行连接器通过I2C发送的SSD的类型信号。
在一种示例性实例中,CPLD 131具体用于:
根据SSD的类型信号判断SSD的类型属于REFCLK类型还是属于SRIS类型。
当确定SSD的类型属于REFCLK类型,向时钟缓冲器发送使能控制信号。
在一种示例性实例中,当SSD的类型属于REFCLK类型,上行连接器11还用于向硬盘连接器发送REFCLK类型的SSD信号。
在一种示例性实例中,当SSD的类型属于SRIS类型,上行连接器11还用于向硬盘连接器发送SRIS类型的SSD信号。
本申请实施例提供的硬盘背板,由于信号处理器用于接收SSD的类型信号和时钟信号,并根据SSD的类型信号确定是否向硬盘连接器发送时钟信号,因此实现了REFCLK类型的SSD和SRIS类型的SDD的兼容,从而极大程度地方便了服务器的使用和运维。
本申请实施例还提供一种信号处理方法,如图3所示,应用于如上述的硬盘背板,包括:
步骤201、接收SSD的类型信号和时钟信号。
步骤202、根据SSD的类型信号确定是否向硬盘连接器发送时钟信号。
在一种示例性实例中,根据SSD的类型信号确定是否向硬盘连接器发送时钟信号,包括:
首先、根据SSD的类型信号判断SSD的类型属于REFCLK类型还是属于SRIS类型。
其次、当确定SSD的类型属于REFCLK类型,向硬盘连接器发送时钟信号。
本申请实施例还提供一种信号处理方法,包括:
首先、通过BMC提供给用户图形化界面,用户通过图形化界面设置使用的U.3 SSD类型,即REFCLK类型或SRIS类型。
其次、用户设置U.3 SSD类型后,BMC通过I2C总线将U.3 SSD类型信息发送给背板上的CPLD,背板上的CPLD获取U.3 SSD类型信息。
在一种示例性实例中,CPLD选用LATTICE公司的LCMXO2-640HC-4SG48C。
最后、背板上的CPLD获取U.3 SSD类型后,根据U.3 SSD的类型判断是否使能时钟缓冲器(CLK BUFFER)。如果U.3 SSD的类型是REFCLK类型,则使能CLK BUFFER;如果U.3 SSD的类型是SRIS类型,则禁用CLK BUFFER,从而实现同时兼容REFCLK类型和SRIS类型U.3 SSD的功能。
在一种示例性实例中,CLK BUFFER选用SILICON LABS的SI52152-A01AGMR。
本申请实施例还提供一种介质,其上存储有可在处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现上述任意一种信号处理方法的步骤。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、装置中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。在硬件实施方式中,在以上描述中提及的功能模块/单元之间的划分不一定对应于物理组件的划分;例如,一个物理组件可以具有多个功能,或者一个功能或步骤可以由若干物理组件合作执行。某些组件或所有组件可以被实施为由处理器,如数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。

Claims (10)

1.一种硬盘背板,其特征在于,包括:上行连接器、硬盘连接器和信号处理器;
所述上行连接器,用于向所述信号处理器发送固态驱动器SSD的类型信号和时钟信号;
所述信号处理器,用于接收所述SSD的类型信号和时钟信号,并根据所述SSD的类型信号确定是否向所述硬盘连接器发送所述时钟信号。
2.根据权利要求1所述的硬盘背板,其特征在于,所述上行连接器,还用于接收基板管理控制器BMC通过双向二线制同步串行总线I2C发送的SSD的类型信号。
3.根据权利要求1所述的硬盘背板,其特征在于,所述信号处理器具体用于:
根据所述SSD的类型信号判断所述SSD的类型属于参考时钟REFCLK类型还是属于具有独立扩频时钟的独立重频时钟SRIS类型;
当确定所述SSD的类型属于所述REFCLK类型,向所述硬盘连接器发送所述时钟信号。
4.根据权利要求1所述的硬盘背板,其特征在于,所述信号处理器包括:复杂可编程逻辑器件CPLD和时钟缓冲器;
所述CPLD,用于接收SSD的类型信号,并根据所述SSD的类型信号判断是否向所述时钟缓冲器发送使能控制信号;
所述时钟缓冲器,用于接收所述时钟信号以及所述使能控制信号,并根据所述使能控制信号向所述硬盘连接器发送所述时钟信号。
5.根据权利要求4所述的硬盘背板,其特征在于,所述CPLD具体用于接收所述上行连接器通过I2C发送的SSD的类型信号。
6.根据权利要求4所述的硬盘背板,其特征在于,所述CPLD具体用于:
根据所述SSD的类型信号判断所述SSD的类型属于REFCLK类型还是属于SRIS类型;
当确定所述SSD的类型属于所述REFCLK类型,向所述时钟缓冲器发送所述使能控制信号。
7.根据权利要求3或6所述的硬盘背板,其特征在于,当所述SSD的类型属于所述REFCLK类型,所述上行连接器还用于向所述硬盘连接器发送REFCLK类型的SSD信号;
当所述SSD的类型属于所述SRIS类型,所述上行连接器还用于向所述硬盘连接器发送SRIS类型的SSD信号。
8.一种信号处理方法,应用于如权利要求1-7任一项所述的硬盘背板,其特征在于,包括:
接收所述SSD的类型信号和时钟信号;
根据所述SSD的类型信号确定是否向所述硬盘连接器发送所述时钟信号。
9.根据权利要求8所述的信号处理方法,其特征在于,所述根据SSD的类型信号确定是否向硬盘连接器发送时钟信号,包括:
根据所述SSD的类型信号判断所述SSD的类型属于REFCLK类型还是属于SRIS类型;
当确定所述SSD的类型属于所述REFCLK类型,向所述硬盘连接器发送所述时钟信号。
10.一种介质,其特征在于,其上存储有可在处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如权利要求8或9所述的信号处理方法的步骤。
CN201910733490.9A 2019-08-09 2019-08-09 一种硬盘背板、信号处理方法及介质 Pending CN110568905A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910733490.9A CN110568905A (zh) 2019-08-09 2019-08-09 一种硬盘背板、信号处理方法及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910733490.9A CN110568905A (zh) 2019-08-09 2019-08-09 一种硬盘背板、信号处理方法及介质

Publications (1)

Publication Number Publication Date
CN110568905A true CN110568905A (zh) 2019-12-13

Family

ID=68774945

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910733490.9A Pending CN110568905A (zh) 2019-08-09 2019-08-09 一种硬盘背板、信号处理方法及介质

Country Status (1)

Country Link
CN (1) CN110568905A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115296659A (zh) * 2022-07-20 2022-11-04 苏州浪潮智能科技有限公司 一种时钟信号电磁辐射抑制电路、电路板及方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1251445A (zh) * 1998-10-16 2000-04-26 三星电子株式会社 控制存储器时钟信号的计算机系统及其控制方法
US20020062457A1 (en) * 2000-10-31 2002-05-23 Seiko Epson Corporation Data transfer control device and electronic equipment
CN106776412A (zh) * 2016-12-21 2017-05-31 广州炒米信息科技有限公司 接口兼容电路
CN106815164A (zh) * 2015-11-30 2017-06-09 广达电脑股份有限公司 自动时钟配置系统及方法
CN107153623A (zh) * 2016-03-04 2017-09-12 爱思开海力士有限公司 数据处理系统及其操作方法
CN107341124A (zh) * 2016-05-02 2017-11-10 三星电子株式会社 用于支持SRIS的PCIe装置
US20170371814A1 (en) * 2016-06-24 2017-12-28 Avago Technologies General IP (Singapore) Pte. Ltd . Nvme drive detection from a sas/sata connector
CN108733608A (zh) * 2017-04-13 2018-11-02 恩智浦有限公司 Usb链路桥接器
CN109634899A (zh) * 2017-10-05 2019-04-16 英特尔公司 针对pcie进行sris模式选择的系统、方法和装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1251445A (zh) * 1998-10-16 2000-04-26 三星电子株式会社 控制存储器时钟信号的计算机系统及其控制方法
US20020062457A1 (en) * 2000-10-31 2002-05-23 Seiko Epson Corporation Data transfer control device and electronic equipment
CN106815164A (zh) * 2015-11-30 2017-06-09 广达电脑股份有限公司 自动时钟配置系统及方法
CN107153623A (zh) * 2016-03-04 2017-09-12 爱思开海力士有限公司 数据处理系统及其操作方法
CN107341124A (zh) * 2016-05-02 2017-11-10 三星电子株式会社 用于支持SRIS的PCIe装置
US20170371814A1 (en) * 2016-06-24 2017-12-28 Avago Technologies General IP (Singapore) Pte. Ltd . Nvme drive detection from a sas/sata connector
CN106776412A (zh) * 2016-12-21 2017-05-31 广州炒米信息科技有限公司 接口兼容电路
CN108733608A (zh) * 2017-04-13 2018-11-02 恩智浦有限公司 Usb链路桥接器
CN109634899A (zh) * 2017-10-05 2019-04-16 英特尔公司 针对pcie进行sris模式选择的系统、方法和装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
CAVIT OZDALGA: "运用展频时钟产生技术降低硬盘机的电磁干扰", 《电子测试》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115296659A (zh) * 2022-07-20 2022-11-04 苏州浪潮智能科技有限公司 一种时钟信号电磁辐射抑制电路、电路板及方法
CN115296659B (zh) * 2022-07-20 2025-06-27 苏州浪潮智能科技有限公司 一种时钟信号电磁辐射抑制电路、电路板及方法

Similar Documents

Publication Publication Date Title
US10216592B2 (en) Storage system and a method used by the storage system
US10331584B2 (en) Internal system namespace exposed through use of two local processors and controller memory buffer with two reserved areas
US10607714B2 (en) Verification of storage media upon deployment
CN111625181B (zh) 数据处理方法、独立硬盘冗余阵列控制器和数据存储系统
CN105071976A (zh) 数据传输方法和装置
CN107766180B (zh) 存储介质的管理方法、装置及可读存储介质
CN103544121B (zh) 一种基于微服务系统管理槽位号的方法、设备及系统
CN110781121A (zh) 一种参考时钟源配置方法与端设备
CN113448770B (zh) 用于恢复数据的方法、电子设备和计算机程序产品
CN110568905A (zh) 一种硬盘背板、信号处理方法及介质
US9634777B2 (en) Systems and methods for measurement of electrical channel loss
CN103119567A (zh) 用于管理虚拟带库域的系统和方法
CN106843768A (zh) 硬盘数据擦除方法和装置
CN110618828A (zh) 一种数据更新方法及装置
CN114816839A (zh) 用于管理存储系统的方法、设备和计算机程序产品
US11093313B2 (en) Technologies for error handling for high speed I/O data transfer
CN110555009A (zh) 一种网络文件系统nfs服务的处理方法及装置
US10324777B2 (en) Register-based communications interface
CN111857543A (zh) 用于数据迁移的方法、设备和计算机程序产品
US9223513B2 (en) Accessing data in a dual volume data storage system using virtual identifiers
CN105577708A (zh) 异质性储存服务器及其档案储存方法
US9007706B1 (en) Disk synchronizing
CN106326138B (zh) 闪存及闪存内部数据的存取控制方法
US9857979B2 (en) Optimizing page boundary crossing in system memory using a reference bit and a change bit
JP6035641B2 (ja) コンピュータシステム内の構成要素のネットワーク経由での書き込みトランザクション用帯域幅の制限

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20191213