[go: up one dir, main page]

CN119993002A - 电源选择电路、显示面板及显示装置 - Google Patents

电源选择电路、显示面板及显示装置 Download PDF

Info

Publication number
CN119993002A
CN119993002A CN202311524659.2A CN202311524659A CN119993002A CN 119993002 A CN119993002 A CN 119993002A CN 202311524659 A CN202311524659 A CN 202311524659A CN 119993002 A CN119993002 A CN 119993002A
Authority
CN
China
Prior art keywords
light emitting
emitting sub
pixels
light
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311524659.2A
Other languages
English (en)
Inventor
杜永强
姚远
白青
丁振冬
孙小茜
饶波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Hefei Visionox Technology Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd, Hefei Visionox Technology Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202311524659.2A priority Critical patent/CN119993002A/zh
Priority to US18/666,999 priority patent/US20250157400A1/en
Priority to KR1020240132571A priority patent/KR102851827B1/ko
Priority to JP2024186097A priority patent/JP2025079797A/ja
Publication of CN119993002A publication Critical patent/CN119993002A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请公开了一种电源选择电路、显示面板及显示装置。电源选择电路包括电压信号线,电压信号线用于将电压信号传输给发光子像素的第一电极,并控制至少两组发光子像素逐组发光;其中,一组发光子像素包括至少一行发光子像素。根据本申请实施例,能够实现各组发光子像素的独立发光控制,从而实现发光子像素行的逐行点亮或逐组点亮。

Description

电源选择电路、显示面板及显示装置
技术领域
本申请属于显示技术领域,尤其涉及一种电源选择电路、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)以及基于发光二极管(Light Emitting Diode,LED)等技术的平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、笔记本电脑、台式电脑等各种消费性电子产品,成为显示装置中的主流。
但目前的OLED显示产品的使用性能有待提升。
发明内容
本申请实施例提供了一种电源选择电路、显示面板及显示装置,能够解决现有技术中各个区域分屏显示时无法采用不同刷新频率进行驱动的技术问题。
第一方面,本申请实施例提供一种电源选择电路,包括电压信号线,电压信号线用于将电压信号传输给发光子像素的第一电极,并控制至少两组发光子像素逐组发光;
其中,一组发光子像素包括至少一行发光子像素。
在一些实施例中,电压信号线中间断传输小于发光子像素的第二电极电压与发光子像素的启亮电压之差的电压信号。
在一些实施例中,电压信号线中分时传输小于发光子像素的第二电极电压与发光子像素的启亮电压之差的电压信号,以及大于发光子像素的第二电极电压与发光子像素的启亮电压之差的电压信号。
在一些实施例中,电源选择电路还包括第一信号模块,电压信号线包括第一电压信号线;
第一信号模块的第一端与第一电压信号线连接,第一信号模块的第二端与一组发光子像素的第一电极连接,第一信号模块的控制端与第一控制信号线连接;
其中,第一电压信号线中传输的电压信号小于发光子像素的第二电极电压与发光子像素的启亮电压之差。
在一些实施例中,电源选择电路还包括第二信号模块,电压信号线还包括第二电压信号线;
第二信号模块的第一端与第二电压信号线连接,第二信号模块的第二端与第一信号模块的第二端连接,第二信号模块的控制端与第二控制信号线连接;
其中,第二电压信号线中传输的电压信号大于发光子像素的第二电极电压与发光子像素的启亮电压之差。
在一些实施例中,第一信号模块包括第一晶体管,第一晶体管的第一极与第一电压信号线连接,第一晶体管的第二极与一组发光子像素的第一电极连接,第一晶体管的栅极与第一控制信号线连接;
第二信号模块包括第二晶体管,第二晶体管的第一极与第二电压信号线连接,第二晶体管的第二极与第一晶体管的第二极连接,第二晶体管的栅极与第二控制信号线连接。
在一些实施例中,第一晶体管的类型和第二晶体管的类型相反,并且第一控制信号线中的信号与第二控制信号线中的信号为相同信号。
在一些实施例中,第一晶体管的类型和第二晶体管的类型相同,并且第一控制信号线中的信号与第二控制信号线中的信号为相反信号。
在一些实施例中,第一控制信号线中的信号和第二控制信号线中的信号均为逐级移位信号。
在一些实施例中,第一控制信号线中的信号占空比和第二控制信号线中的信号占空比均可调整。
第二方面,本申请实施例提供一种显示面板,包括第一方面的电源选择电路,以及,
阵列排布的多组发光子像素,每一组发光子像素均包括至少一行发光子像素,同一组中的发光子像素的第一电极电性连接,不同组中的发光子像素的第一电极相互绝缘;
一个电源选择电路与一组发光子像素的第一电极连接。
在一些实施例中,同一组中相邻行的发光子像素的第一电极通过隔离柱电性连接。
在一些实施例中,位于不同组且相邻行的发光子像素之间的隔离柱中设有隔断槽,隔断槽用于将隔离柱分隔成第一子隔离柱和第二子隔离柱,第一子隔离柱和第二子隔离柱绝缘,位于不同组且相邻行的其中一行发光子像素与第一子隔离柱电性连接,位于不同组且相邻行的另一行发光子像素与第二子隔离柱电性连接。
在一些实施例中,电源选择电路与隔离柱连接。
在一些实施例中,隔离柱包括金属隔离柱;
在一些实施例中,在垂直发光子像素的单组延伸方向,隔离柱导电部分的截面形状包括T形或倒梯形。
在一些实施例中,显示面板包括显示区和非显示区,发光子像素位于显示区中,电源选择电路位于非显示区中。
在一些实施例中,非显示区位于显示区的至少一侧。
在一些实施例中,非显示区位于显示区的相对两侧,且每一侧的非显示区中均包括电源选择电路。
在一些实施例中,同一行发光子像素的第一电极与多个电源选择电路连接。
在一些实施例中,同一行发光子像素的第一电极与两个电源选择电路连接,连接同一行发光子像素的第一电极的两个电源选择电路中,其中一个电源选择电路位于显示区一侧的非显示区中,另一个电源选择电路位于显示区相对一侧的非显示区中。
第三方面,本申请实施例提供一种显示装置,包括第二方面的显示面板。
与现有技术相比,本申请实施例提供的电源选择电路、显示面板及显示装置,通过设置电压信号线实现对发光子像素的第一电极的电压信号传输,能够将电压信号传输给同一组中的发光子像素。通过控制不同组的发光子像素接收到电压信号的时间区间,能够实现各组发光子像素的逐组发光。显示面板中在设置电压信号线时,即可通过电压信号线实现各组发光子像素的独立发光控制,从而实现发光子像素行的逐行点亮或逐组点亮。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一实施例提供的电源选择电路的模块结构示意图;
图2是本申请另一实施例提供的电源选择电路的模块结构示意图;
图3是图1中电源选择电路的信号时序图;
图4是图2中电源选择电路的信号时序图;
图5是本申请又一实施例提供的电源选择电路的模块结构示意图;
图6是本申请一实施例提供的发光子像素的电路结构示意图;
图7是本申请一实施例提供的相邻两个发光子像素行的第一电极相互隔离的结构示意图;
图8是本申请一实施例提供的发光子像素的部分层结构示意图;
图9是本申请一实施例提供的电源选择电路的电路结构示意图;
图10是图9中电源选择电路的信号时序图;
图11是本申请再一实施例提供的电源选择电路的模块结构示意图;
图12是本申请另一实施例提供的电源选择电路的电路结构示意图;
图13是图12中电源选择电路的信号时序图;
图14是本申请又一实施例提供的电源选择电路的电路结构示意图;
图15是图14中电源选择电路的信号时序图;
图16是本申请一实施例提供的显示面板的电路结构示意图;
图17是图16对应的信号时序图;
图18是本申请另一实施例提供的显示面板的电路结构示意图;
图19是图15对应的信号时序图;
图20是本申请又一实施例提供的显示面板的电路结构示意图;
图21是图20对应的信号时序图;
图22是相关技术中单个发光帧的信号时序示意图;
图23是图22实施例中的各行发光子像素的发光状态示意图;
图24是本申请一实施例中单个发光帧的信号时序示意图;
图25是图24实施例中的各行发光子像素的发光状态示意图;
图26是本申请另一实施例中单个发光帧的信号时序示意图;
图27是图26实施例中的各行发光子像素的发光状态示意图;
图28是本申请一实施例提供的仿真波形示意图;
图29是本申请一实施例提供的显示装置的结构示意图。
附图中:
1、电源选择模块;11、第一信号模块;12、第二信号模块;20、发光子像素;21、像素驱动电路;L、发光元件;ELVSS、第一电压信号线;EM、第一控制信号线;T1、第一晶体管;T2、第二晶体管。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅意在解释本申请,而不是限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请的更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将结合附图对实施例进行详细描述。
有机发光二极管(Organic Light Emitting Diode,OLED)以及基于发光二极管(Light Emitting Diode,LED)等技术的平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、笔记本电脑、台式电脑等各种消费性电子产品,成为显示装置中的主流。但目前的OLED显示产品的使用性能有待提升。
随着显示技术领域的不断发展,UI与显示装置的PPI(Pixels Per Inch,像素密度单位)需求也逐渐提升。在相同大小的显示屏幕内,若要实现更高的PPI,则需要降低单个发光子像素的面积。由于单个发光子像素通常是由像素驱动电路以及发光元件组件,为了降低发光子像素的面积,通常需要减小像素驱动电路内所容纳的晶体管数量。即,在较高PPI的显示面板产品中,像素驱动电路中所包含的晶体管数量通常会低于目前较为常规的像素驱动电路中的晶体管数量。
然而,像素驱动电路中的晶体管数量减小,将会伴随着对应功能的缺失。其中,常规的像素驱动电路中为了实现像素逐行发光的晶体管被剔除后,显示面板内的各个像素行将无法实现像素逐行发光。
为了解决上述技术问题,本申请实施例提供了一种电源选择电路、显示面板及显示装置。下面首先对本申请实施例所提供的显示面板进行介绍。
图1示出了本申请一个实施例提供的电源选择电路的结构示意图。电源选择电路包括电压信号线,电压信号线可以将电压信号传输给发光子像素20的第一电极。
在显示面板阵列排布的发光子像素20中,可以将多个发光子像素20划分为各个发光子像素组,一组发光子像素20包括至少一行发光子像素20,电压信号线可以控制至少两组发光子像素20进行逐组发光。
在电压信号线未传输电压信号给发光子像素20的第一电极时,发光子像素20的第二电极与第一电极之间的电压差将会小于发光子像素20的启亮电压,此时发光子像素20不进行发光。
示例性的,如图1所示,Signal Line为电压信号线,n4节点为发光子像素20的第一电极,n3节点为发光子像素20的第二电极,当电压信号线传输电压信号给发光子像素20的第一电极,且发光子像素20的第二电极与第一电极之间的电压差大于发光子像素20的启亮电压时,即(Vn3-Vn4)>Von,发光子像素20将进行发光。
电压信号线在为同组发光子像素20提供电压信号时,同一组的多个发光子像素20能够同步发光或同步熄灭。电压信号线通过调整为不同组发光子像素20传输电压信号的时间,能够将不同组的发光子像素20的发光时间进行错开,从而实现各组发光子像素20的逐组发光。
可以理解的是,一组发光子像素20中可以包括至少一行发光子像素20。在每组发光子像素20包括单行发光子像素20时,可以实现各行发光子像素20的逐行发光;在每组发光子像素20包括两行以上的发光子像素20时,则可以实现发光子像素20的逐两行发光或逐多行发光。
对于为追求更高的PPI而减小了像素驱动电路21的晶体管数量、无法实现逐行或者逐多行发光点亮的发光子像素20,通过电压信号线能够单独为同一组内的一行或多行发光子像素20提供电压信号。当发光子像素20处于非发光阶段时,对发光子像素20进行数据写入、初始化等步骤。
在本实施例中,通过设置电压信号线,能够为发光子像素20的第一电极实现电压信号的传输,以使发光子像素20在发光阶段与非发光阶段中进行切换,实现发光子像素20的发光控制。通过控制不同组的发光子像素20的发光阶段相互错开,能够实现各组发光子像素20的逐组发光。显示面板中在设置电压信号线时,即可通过电压信号线实现各组发光子像素20的独立发光控制,从而实现发光子像素行的逐行点亮或逐组点亮。
在一些实施例中,上述电压信号线可以间断传输小于发光子像素20的第二电极电压与发光子像素20的启亮电压之差的电压信号。
在电压信号线向发光子像素20的第一电极传输该电压信号时,由于发光子像素20的第二电极与第一电极之间的电压差大于发光子像素20的启亮电压,此时发光子像素20能够进行发光。
发光子像素20的第一电极与第二电极之间存在寄生电容,在电压信号线停止向发光子像素20的第一电极传输该电压信号时,由于寄生电容两端的电压不能突变的特性,各个发光子像素20对应的第一电极的电位仍为电压信号的信号电压,但随着寄生电容中存储的电子不断与空穴复合发光,寄生电容两端的电压差将会逐渐减小,从而使得发光子像素20的第二电极与第一电极的压差逐渐减小。即,电压信号线停止向发光子像素20的第一电极传输该电压信号时,发光子像素20将会逐渐熄灭。
电压信号线通过间断传输电压信号,可以在正常传输电压信号时实现发光子像素20的发光,在停止传输电压信号时实现发光子像素20的熄灭。
在一些实施例中,上述电压信号线中可以分时传输两种电压信号,一种电压信号小于发光子像素20的第二电极电压与发光子像素20的启亮电压之差,另一种电压信号大于发光子像素20的第二电极电压与发光子像素20的启亮电压之差。
在电压信号线传输的电压信号为小于发光子像素20的第二电极电压与发光子像素20的启亮电压之差时,发光子像素20的第二电极与第一电极之间的电压差大于发光子像素20的启亮电压,发光子像素20能够进行发光。
而在电压信号线传输的电压信号的信号幅值大于发光子像素20的第二电极电压与发光子像素20的启亮电压之差时,发光子像素20的第二电极与第一电极之间的电压差将会小于发光子像素20的启亮电压,此时发光子像素20的第二电极与第一电极之间的电压差无法驱动发光子像素20进行发光,发光子像素将会熄灭。
如图2所示,Signal Line为电压信号线,n4节点为发光子像素20的第一电极,n3节点为发光子像素20的第二电极,电压信号线中分时传输的两种电压信号可以分别为ELVSS和ELVDD,在电压信号线传输ELVSS给发光子像素20的第一电极时,发光子像素20的第二电极与第一电极之间的电压差大于发光子像素20的启亮电压,即(Vn3-Vn4)>Von,发光子像素20将进行发光;在电压信号线传输ELVDD给发光子像素20的第一电极时,发光子像素20的第二电极与第一电极之间的电压差小于发光子像素20的启亮电压,发光子像素20熄灭。
相比于上述电压信号线间断传输电压信号的实施方式,本实施例中,电压信号线并非通过停止传输电压信号时实现发光子像素20的熄灭,而是通过传输大于发光子像素的第二电极电压与发光子像素的启亮电压之差的电压信号,在该电压信号下,能够对发光子像素20的第一电极的电位进行快速的拉升,以使得发光子像素20的第二电极与第一电极之间的电压差更快降低至启亮电压以下。即,提升发光子像素20的熄灭速度。
请参照图3,图3示出了电压信号线间断传输电压信号的实施方式中,电源选择电路的信号时序图。以电压信号线传输的电压信号为ELVSS为例,在P1区间,电压信号线停止传输电压信号,此时N4节点的电位,也即发光子像素20的第一电极的电位将逐渐上升,直至发光子像素20熄灭。在P1区间内,扫描信号Scan可以提供高电平脉冲作为使能有效信号,以在使能有效区间内实现非发光阶段中的数据信号写入。
在P2区间内,电压信号线传输电压信号,此时N4节点的电位被拉低为ELVSS,发光子像素20进行发光。
图4则示出了电压信号线可以分时传输两种电压信号的实施方式中,电源选择电路的信号时序图。以电压信号线分时传输的两种电压信号分别为ELVSS和ELVDD为例,在P1区间,电压信号线传输ELVDD,此时N4节点的电位,也即发光子像素20的第一电极的电位,将被快速拉升为ELVDD,使得发光子像素20的第二电极与第一电极之间的电压差缩小至小于启亮电压,发光子像素20熄灭。在P1区间内,扫描信号Scan可以提供高电平脉冲作为使能有效信号,以在使能有效区间内实现非发光阶段中的数据信号写入。
在P2区间内,电压信号线传输ELVSS,此时N4节点的电位被拉低为ELVSS,发光子像素20进行发光。
请参照图5,在一些实施例中,上述电源选择电路可以包括第一信号模块11,电压信号线可以包括第一电压信号线ELVSS。
如图9所示,第一信号模块11包括第一端、第二端以及控制端。第一信号模块11的第一端与第一电压信号线ELVSS连接,第一信号模块11的第二端与一组发光子像素20对应的第一电极连接,第一信号模块11的控制端与第一控制信号线EM连接。
第一电压信号线ELVSS所提供的电压信号小于发光子像素20的第二电极电压与发光子像素20的启亮电压之差。即,发光子像素20的第二电极为阳极,第一电极为阴极。
如图9所示,N4的电位即为发光子像素20对应的第一电极的电位。第一信号模块11可以与一组发光子像素20对应的第一电极连接,该一组发光子像素20可以是一行发光子像素20,也可以是连续的多行发光子像素20。
以显示面板中包括n行发光子像素20为例,在每个第一信号模块11与一行发光子像素20对应的第一电极连接时,n行发光子像素20分别对应n个第一信号模块11;而在每个第一信号模块11与x行发光子像素20对应的第一电极连接、x为大于等于2的正整数时,由于单个第一信号模块11对应x行发光子像素20,则n行发光子像素20对应(n/x)个第一信号模块11。
一个第一信号模块11连接的发光子像素20对应的第一电极与其他第一信号模块11连接的发光子像素20对应的第一电极相互绝缘。
示例性的,在第一信号模块11与一组发光子像素20对应的第一电极连接时,该组发光子像素20对应的第一电极与上一组发光子像素20对应的第一电极相互绝缘,且该组发光子像素20对应的第一电极与下一组发光子像素20对应的第一电极相互绝缘。
在第一信号模块11与x行发光子像素20对应的第一电极连接时,x行发光子像素20中各行发光子像素20对应的第一电极均相互电性连接,x行中第一行发光子像素20对应的第一电极与上一行发光子像素20对应的第一电极相互隔离,x行中最后一行发光子像素20对应的第一电极与下一行发光子像素20对应的第一电极相互隔离。
以一组发光子像素20包括连续3行发光子像素20为例,在某个第一信号模块11与第101-103行发光子像素20对应的第一电极连接时,第101-103行的发光子像素20对应的第一电极均相互电性连接,第101行发光子像素20对应的第一电极与第100行发光子像素20对应的第一电极相互绝缘隔离,第103行发光子像素20对应的第一电极与第104行发光子像素20对应的第一电极相互绝缘隔离。
在第一信号模块11导通时,第一电压信号线ELVSS可以通过第一信号模块11连接对应的一行或多行发光子像素20的第一电极。此时该一行或多行发光子像素20的第一电极能够接收到第一电压信号线ELVSS提供的电压信号。在该一行或多行发光子像素20的第二电极能够接收到第二电压信号线提供的第二电源信号、且发光子像素20的第二电极与第一电极之间的电压差大于发光子像素20的启亮电压,即(Vn3-Vn4)>Von的情况下,发光子像素20能够在电压信号与第二电源信号的驱动下进行发光。
作为一种可选的实施方式,如图6所示上述发光子像素20可以包括像素驱动电路21以及发光元件L,发光子像素20的第一电极可以为发光元件L的阴极,发光子像素20的第二电极可以为发光元件L的阳极。发光子像素20的第一电极接收到的电压信号可以为负性电源信号ELVSS,发光子像素20的第二电极接收到驱动电流,该驱动电流的电流大小可以由像素驱动电路21中的驱动晶体管进行控制。
发光元件L的阳极可以通过像素驱动电路21接收驱动电流,发光元件L的第一电极(例如阴极)可以通过第一电压信号线ELVSS接收负性电源信号ELVSS。像素驱动电路21可以连接于正性电源信号ELVDD与发光元件L的阳极之间,像素驱动电路21中的驱动晶体管可以根据其栅源电压差产生驱动电流,驱动发光元件L进行发光。
可以理解的是,图6中仅以像素驱动电路21为2T1C为例进行说明,除此之外,上述像素驱动电路21还可以是3T1C、4T2C、5T1C、7T1C、8T1C等电路结构,在此不做限制。
相关技术中,发光子像素20中发光元件L的第一电极(例如阴极)为整面覆盖在显示面板上。而在本申请一种可选的实施方式中,发光元件L的第一电极(例如阴极)之间设置有隔离结构,该隔离结构能将相邻的发光元件L之间的第一电极(例如阴极)隔断,以进行隔离绝缘;也可以将相邻的发光元件L之间的第一电极(例如阴极)连通,以进行电性连接。
若两个相邻的发光子像素20的第一电极(例如阴极)之间的隔离结构为导电材料,则两个相邻的发光子像素20的第一电极(例如阴极)能够通过隔离结构进行电连接,在第一电压信号线ELVSS与其中一个第一电极(例如阴极)电连接时,能够为两个第一电极(例如阴极)提供相同的电源信号。
若两个相邻的发光子像素20对应的第一电极(例如阴极)之间的隔离结构能够起到绝缘作用,则隔离结构能将两个相邻的发光子像素20对应的第一电极(例如阴极)进行绝缘隔离,在第一电压信号线ELVSS与其中一个第一电极(例如阴极)电连接时,另一个第一电极(例如阴极)不会接收到该电压信号线提供的电源信号。
如图7所示,以两行相邻的发光子像素20对应的第一电极(例如阴极)为例,本实施例中,每组发光子像素20仅包括一行发光子像素20,AP为各个发光子像素20对应的像素开口区,IS为发光子像素的隔离结构,Area为两行发光子像素之间的隔离结构中的隔离区域。可以理解的是,同一行的发光子像素20对应的第一电极的电位一致,不同行的发光子像素20对应的第一电极存在绝缘隔离,因而电位可能存在差异。
图8示出了以隔离柱对分别位于相邻两组的两行发光子像素20进行隔离绝缘的层结构示意图;两个发光子像素20的阴极Cathode与同一隔离柱IS连接,该隔离柱IS上设置有隔断槽Area,隔断槽Area在衬底上的正投影位于相邻两组发光子像素20在衬底上的正投影之间。隔断槽Area能够将该隔离柱IS隔断形成两个子隔离柱IS1,实现两个子隔离柱IS1之间的绝缘,从而使得两个发光子像素20的阴极Cathode相互绝缘。
实现各行发光子像素20对应的第一电极相互隔离的方式,可以是通过上述隔离结构将各行发光子像素20对应的第一电极进行隔离。例如,在第一信号模块11与一行发光子像素20对应的第一电极连接时,可以通过设置上述隔离结构,将该行发光子像素20的第一电极与相邻行的发光子像素20的第一电极进行隔离,同时该行内的各个发光子像素20对应的第一电极相互电性连接。
同样地,在第一信号模块11与多行发光子像素20对应的第一电极连接时,可以通过设置上述隔离结构,将多行发光子像素20的第一电极相互电性连接。
第一电压信号线ELVSS在通过第一信号模块11与一行或多行发光子像素20对应的第一电极连接时,该第一电压信号线ELVSS能够为一行或多行发光子像素20中的全部发光元件L提供相同的电压信号,而未与该第一信号模块11连接的其余行发光子像素20中的发光元件L则无法通过该第一信号模块11接收到电压信号。
需要说明的是,除上述隔离结构外,还可以采用其他方式实现各行发光子像素20之间的绝缘隔离,例如,发光子像素20中发光元件L的第一电极(例如阴极)可以并非整面覆盖在显示面板上,而是各行发光子像素20的第一电极依次排布,并且相邻行的发光子像素20的第一电极相互绝缘。
在发光子像素20的发光元件L中,发光元件L的阳极与阴极之间存在寄生电容,在第一信号模块11导通时,发光元件L在像素驱动电路21提供的驱动电流下进行发光,此时寄生电容能够存储一定电荷。在第一信号模块11断开时,由于寄生电容两端的电压不能突变的特性,各个发光子像素20对应的第一电极的电位仍为电压信号的信号电压,但随着寄生电容中存储的电子在发光元件L中不断与空穴复合发光,寄生电容两端的电压将会逐渐减小,从而使得发光元件L的第一电极的电位逐渐靠近第二电极的电位,此时发光元件L的亮度也会逐渐降低。在发光元件L的第二电极与第一电极之间的电势差,即N3节点与N4节点之间的电压差(Vn3-Vn4)降低至低于发光元件L的启亮电压Von时,发光元件L将会熄灭。即,在第一信号模块11断开后,与第一信号模块11连接的发光子像素20对应的第一电极的电位将会逐渐趋向第二电极的电位,并使得发光元件L的亮度逐渐降低直至熄灭。
在发光子像素20的发光元件L熄灭时,相当于发光子像素20处于非发光阶段,此时可以对非发光阶段的一行或多行发光子像素20进行数据电压的写入以及初始化等步骤,从而使得发光子像素20重新进入发光阶段时,能够显示数据电压对应的目标亮度。
在本实施例中,通过设置第一信号模块11,可以将一行或多行发光子像素20通过第一信号模块11与第一电压信号线ELVSS连接。在第一信号模块11导通时,发光子像素20的第一电极能够接收到第一电压信号线ELVSS提供的电压信号,处于发光阶段;而在第一信号模块11断开时,发光子像素20的第一电极无法接收到电压信号,处于非发光阶段。通过控制第一信号模块11的导通与断开,可以实现发光子像素20在发光阶段与非发光阶段之间进行切换,从而实现各组发光子像素20的独立发光控制。显示面板中在设置多个第一信号模块11时,即可通过多个第一信号模块11实现各组发光子像素20的分别独立控制,从而实现发光子像素20的逐组点亮。
请参照图9,在一些实施例中,上述第一信号模块11可以包括第一晶体管T1,第一晶体管T1的第一极与第一电压信号线ELVSS连接,第一晶体管T1的第二极与一组发光子像素20的第一电极连接,第一晶体管T1的栅极与第一控制信号线EM连接。
第一控制信号线EM可以提供发光信号与非发光信号,第一晶体管T1在发光信号下导通,在非发光信号下截止。
请参照图10,第一控制信号线EM的高电平信号为非发光信号,低电平信号为发光信号。在第一控制信号线EM提供的高电平信号时,第一信号模块11断开,此时N4节点的电位,也即第一电极的电位,将逐渐上升,直至发光子像素20的第二电极与第一电极之间的电压差低于启亮电压。在第一控制信号线EM提供的高电平信号的时间区间内,扫描信号可以提供高电平脉冲作为使能有效信号,使得像素驱动电路21中的数据写入晶体管导通,此时数据信号Vdata能够写入发光子像素20中,实现非发光阶段中的数据信号写入。
请参照图11,在一些实施例中,上述电源选择电路还可以包括第二信号模块12,电压信号线还可以包括第二电压信号线。示例性的,图11中第二电压信号线为REF,但不限于此。
第二信号模块12包括第一端、第二端以及控制端。第二信号模块12的第一端与第二电压信号线连接,第二信号模块12的第二端与第一信号模块11的第二端连接,第二信号模块12的控制端与第二控制信号线连接。图11中第二控制信号线为Ex。
第二电压信号线中的电压信号大于发光子像素20的第二电极电压与发光子像素20的启亮电压之差。即,在第二电压信号线为发光子像素20的第一电极提供电压信号时,发光子像素20的第二电极与第一电极之间的电压差小于发光子像素20的启亮电压,此时发光子像素20不发光。
第二信号模块12导通时,发光子像素20对应的第一电极可以通过第二信号模块12接收到第二电压信号线提供的电压信号,发光子像素20对应的第一电极的电位变为第二电压信号线的信号电压。此时,发光子像素20对应的第二电极与第一电极之间的电压差值应当低于发光子像素20的启亮电压。即,第二信号模块12导通时,第二电压信号线能够将发光子像素20对应的第一电极的电位进行调整,以使得发光子像素20中的发光元件L因两端电压差低于启亮电压而熄灭。
以第一电极为阴极为例,为了使得发光元件L的两端电压低于启亮电压,电压信号应当对第一电极进行电位拉高,即,电压信号的信号电压应当高于电压信号的信号电压。而在第一信号模块11导通时,电压信号无法对第一电极的电位进行拉高。因此,在第二信号模块12导通时,为了能够有效调整第一电极的电位,第一信号模块11处于断开状态。
请参照图12,上述第一信号模块11可以包括第一晶体管T1,第一晶体管T1的第一极与第一电压信号线ELVSS连接,第一晶体管T1的第二极与一组发光子像素20的第一电极连接,第一晶体管T1的栅极与第一控制信号线EM连接。
第二信号模块12可以包括第二晶体管T2,第二晶体管T2的第一端与初始化信号线连接,第二晶体管T2的第一极与第二电压信号线连接,第二晶体管T2的第二极与第一晶体管T1的第二极连接,第二晶体管T2的栅极与第二控制信号线连接。
在一些实施例中,第一晶体管T1的类型可以与第二晶体管T2的类型相反,并且第一控制信号线EM中的信号与第二控制信号线中的信号为相同信号。
可以理解的是,在相同控制信号下,不同类型的晶体管的导通状态相反。即,其中一个晶体管导通时,另一个晶体管为截止状态。
作为一种可选的实施方式上述第一晶体管T1和第二晶体管T2的其中一个可以为N型晶体管,另一个可以为P型晶体管。在第一晶体管T1和第二晶体管T2分别为N型与P型时,能够通过相同的控制信号使得两个晶体管处于相反的状态。即,第一晶体管T1和第二晶体管T2有且仅有一个处于导通状态。在第一晶体管T1导通时,发光子像素20处于发光阶段,在第二晶体管T2导通时,发光子像素20处于非发光阶段。
在一些实施例中,第一晶体管T1的类型可以与第二晶体管T2的类型相同,第一控制信号线EM中的信号与第二控制信号线中的信号为相反信号。
上述第一控制信号线EM中的信号与第二控制信号线中的信号为相反信号,是指第一控制信号线EM提供导通信号驱动第一晶体管T1导通时,第二控制信号线提供截止信号驱动第二晶体管T2截止;第二控制信号线提供导通信号驱动第二晶体管T2导通时,第一控制信号线EM提供截止信号驱动第一晶体管T1截止。
在一些实施例中,上述第一控制信号线EM中的信号和第二控制信号线中的信号均为逐级移位信号。
以第一控制信号线EM为例,在各个第一控制信号线EM分别为各个第一信号模块11提供逐级移位的有效信号时,各个第一信号模块11将会逐个依次将对应的发光子像素的第一电极与第一电压信号线断开。
同样地,在各个第二控制信号线分别为各个第二信号模块12提供逐级移位的有效信号时,各个第二信号模块12将会逐个依次将对应的发光子像素的第一电极与第二电压信号线连通。针对某一组的发光子像素20,在其与第一电压信号线连通时,处于发光阶段,发光子像素20能够在接收到驱动电流时进行发光;在其与第一电压信号线断开、并与第二电压信号线连通,使得发光元件L的第二电极与第一电极之间的电压(Vn3-Vn4)降低至低于发光元件L的启亮电压Von时,处于非发光阶段,发光子像素20不发光。
在一些实施例中,上述第一控制信号线EM的信号占空比与第二控制信号线中的信号占空比均可以进行调整。
在第一控制信号线EM提供导通信号时,第一晶体管T1为导通状态,此时与第一晶体管T1连接的发光子像素20能够进行发光。而在第一控制信号线EM提供截止信号时,第一晶体管T1为截止状态,此时第一晶体管T1连接的发光子像素20不发光。通过调整第一控制信号线EM的占空比,还能够调整单个发光帧的发光阶段中,发光子像素20的实际发光时间,从而以PWM驱动方式对发光亮度进行调整。
请参照图13,在一些实施例中,上述第二电压信号线可以为初始化信号线,第二控制信号线可以为行驱动信号线。
以单个第一信号模块11在单个发光帧中为例,第一控制信号线EM可以在第一时间区间内提供非发光信号,第一信号模块11在第一时间区间内接收非发光信号并断开,此时与第一信号模块11连接的发光子像素20处于非发光阶段。
行驱动信号线可以在第二时间区间内提供初始化控制信号,第二信号模块12可以在第二时间区间内接收初始化控制信号并导通。第二信号模块12导通时,初始化信号线提供的初始化信号能够对第一电极的电位进行拉升,以使得发光元件L的两端电压更快降低至启亮电压以下,实现发光子像素20的快速熄灭。此时,为了使得第一电极的电位能够抬升,需要避免第一电压信号线ELVSS与第一电极连通,即,第二信号模块12导通的第二时间区间内,第一信号模块11应当始终保持断开状态。因此,第一控制信号线EM提供非发光信号的第一时间区间可以包覆行驱动信号线提供的初始化控制信号的第二时间区间,从而使得第二信号模块12导通时,第一信号模块11处于稳定断开状态。
请参照图14,第一控制信号线EM的高电平信号为非发光信号,低电平信号为发光信号。在第一控制信号线EM提供的高电平信号时,第一信号模块11断开。行驱动信号线提供的初始化控制信号中,低电平为有效信号,在行驱动信号线为低电平信号时,第二信号模块12导通。此时N4节点的电位,也即第一电极的电位,将快速上升至初始化电压Vref,使得发光子像素20的第二电极与第一电极之间的电压差低于启亮电压。
在第一信号模块11断开、第二信号模块12导通的时间区间内,扫描信号Scan2可以提供高电平脉冲作为使能有效信号,使得像素驱动电路21中的数据写入晶体管导通,此时数据信号Vdata能够写入发光子像素20中,实现非发光阶段中的数据信号写入。
上述第一晶体管T1和第二晶体管T2可以设置为P型晶体管。相关技术中,设置于显示面板内的晶体管通常为TFT(ThinFilm Transistor,薄膜晶体管),TFT包括N型TFT和P型TFT,P型TFT通常为LTPS(Low Temperature Poly-Silicon,低温多晶硅)TFT等,N型TFT通常为IGZO(Indium Gallium Zinc Oxide,铟镓锌氧化物)TFT等氧化物晶体管。由于LTPS TFT相较于IGZO TFT具有面积小、迁移率高等特点,采用P型晶体管连接在第一电极与信号线之间,能够提升第一电极的充电效率,还能够降低电源选择电路的整体面积。
在一些实施例中,上述第二电压信号线可以为正性电源信号线。
正性电源信号线可以为发光子像素20提供正性电源信号ELVDD。在第二信号模块12导通时,发光子像素20对应的第一电极与第二电压信号线连接,则发光子像素20对应的第二电极与第一电极之间的电压差低于启亮电压,此时发光元件L为熄灭状态。
由于正性电源信号线为发光子像素20进行发光所必须的电源信号线,将正性电源信号线直接作为第二电压信号线,也能够使得发光子像素20的第二电极与第一电极之间的电势差低于启亮电压,从而使得发光子像素20处于非发光阶段。相比于采用提供其他电压信号的第二电压信号线,直接复用第二电压信号线作为第二电压信号线,能够减小显示面板内的信号走线数量,降低布线难度。
请参照图15,第一控制信号线EM的高电平信号为非发光信号,低电平信号为发光信号。在第一控制信号线EM提供的高电平信号时,第一信号模块11断开、第二信号模块12导通。此时N4节点的电位,也即第一电极的电位,将快速上升至第二电源信号ELVDD,使得发光子像素20的第二电极与第一电极之间的电压差低于启亮电压。
在第一信号模块11断开、第二信号模块12导通的时间区间内,扫描信号Scan可以提供高电平脉冲作为使能有效信号,使得像素驱动电路21中的数据写入晶体管导通,此时数据信号Vdata能够写入发光子像素20中,实现非发光阶段中的数据信号写入。
本申请实施例还提供一种显示面板,显示面板可以包括阵列排布的多组发光子像素20以及电源选择模块1。其中,电源选择模块1可以为上述实施例中的电源选择模块1。
阵列排布的多组发光子像素20中,以发光子像素的行数为n为例,每组发光子像素20可以包括x行连续的发光子像素20,其中,x<n,且x为正整数。
在x=1时,多组发光子像素20的组数即为显示面板中的发光子像素20的行数。在x>1时,多组发光子像素20的组数为显示面板中的发光子像素20的行数除以每组发光子像素20中的发光子像素行数x,即(n/x)。
在同一组发光子像素20中,任意两个发光子像素20对应的第一电极电性连接,即,同一组发光子像素20中,所有发光子像素20对应的第一电极的电位相同。
在不同组发光子像素20中,任意两个发光子像素20对应的第一电极相互隔离绝缘。即,位于不同组发光子像素20中的两个发光子像素20,对应的第一电极可能相同,也可能不同。
一个电源选择电路与一组发光子像素20的第一电极连接,在显示面板包括多组发光子像素20时,可以设置多个电源选择模块1与多组发光子像素20分别一一对应连接。每个电源选择模块1的第一端与电压信号线连接,每个电源选择模块1的第一端与一组发光子像素20对应的第一电极连接,每个电源选择模块1的控制端与第一控制信号线EM连接。
在本实施例中,通过设置多个电源选择模块1分别与各组发光子像素20的第一电极连接,能够通过电源选择模块1分别控制各组发光子像素20的发光状态。通过依次控制各个电源选择模块1进行断开,即可使得各组发光子像素20的发光子像素20依次进入非发光阶段,通过依次控制各个电源选择模块1进行导通,即可使得各组发光子像素20的发光子像素20依次进入发光阶段。由于每组发光子像素20的发光阶段与非发光阶段均能够独立进行调节,可以实现各组发光子像素20的逐组点亮。
在一些实施例中,同一组中相邻行的发光子像素20的第一电极通过隔离柱电性连接。
在一组发光子像素20包括至少两行发光子像素20时,相邻行的发光子像素20的第一电极可以通过隔离柱进行电性连接,在任一行发光子像素20的第一电极通过电源选择电路与电压信号线连接时,通过隔离柱与该行发光子像素20电性连接的相邻行发光子像素20也相当于与电压信号线连接。
如图8所示,在一些实施例中,位于不同组且相邻行的发光子像素20之间的隔离柱IS设置有隔断槽Area,隔断槽Area能够将隔离柱IS分隔成两个子隔离柱IS1,两个子隔离柱IS1分别为第一子隔离柱和第二子隔离柱。第一子隔离柱和第二子隔离柱绝缘。
位于不同组的两个相邻像素行中,其中一行发光子像素20与第一子隔离柱电性连接,另一行发光子像素20与第二子隔离柱电性连接。即,位于不同组的两个相邻像素行的第一电极相互绝缘。
在一些实施例中,上述隔离柱可以包括金属隔离柱。
在一些实施例中,在垂直于发光子像素20的单组延伸方向,隔离柱导电部分的截面形状可以包括但不限于T型或者倒梯形。
作为一种可选的实施方式,电源选择电路可以与隔离柱连接。由于隔离柱能够连通同一组发光子像素20的两个相邻行发光子像素20,电源选择电路在导通时,能够将电压信号线的电压信号传输至隔离柱,该隔离柱能够为两个相邻行发光子像素20的第一电极提供电压信号。同时,与该两行发光子像素20直接电性连接或间接电性连接的同一组内的其他行发光子像素20也能够接收到电压信号。
请参照图16,图16中以单组发光子像素20中包括x行连续的发光子像素20为例,在n行、m列的发光子像素20中,对应设置有n/2个电源选择模块1。如图12所示,n/2个电源选择模块1分别与第一控制信号线EM_1、EM_2、...、EM_n/2连接。通过多个第一控制信号线EM逐行输出发光控制信号,即可实现n/2个电源选择模块1的逐个导通。
请参照图17,在单组发光子像素20中包括x行连续的发光子像素20时,以第一控制信号线EM_1为例,第一控制信号线EM_1在提供高电平信号时,第1行和第2行的发光子像素20均处于非发光状态,此时可以通过依次提供扫描信号Scan_1和Scan_2,以先后对第1行和第2行的发光子像素20进行数据信号的写入。同样地,在第一控制信号线EM_n/2提供高电平信号时,第n-1行和第n行的发光子像素20均处于非发光状态,此时可以通过依次提供扫描信号Scan_1和Scan_2,以先后对第n-1行和第n行的发光子像素20进行数据信号的写入。
同样地,图18和图20分别示出了电源选择模块1在另外两种实施例下,显示面板的电路结构示意图。图18和图20也均以单组发光子像素20中包括x行连续的发光子像素20为例。图19为图18的电路架构对应的信号时序图,图21为图20的电路架构对应的信号时序图。
在一些实施例中,上述显示面板还可以包括多条扫描信号线,每条扫描信号线与对应的一行发光子像素20电连接。多条扫描信号线能够逐行输出扫描信号的使能有效电平,以使得各行发光子像素20能够逐行进行数据电压信号的写入。
在每组发光子像素20包括1行发光子像素20时,此时每1行发光子像素20与1个电源选择模块1以及1条扫描信号线连接。在该行发光子像素20对应的电源选择模块1处于断开状态时,该行发光子像素20处于非发光阶段,此时扫描信号线可以为该行发光子像素20提供使能有效电平,以使得像素驱动电路21中的数据写入晶体管导通,数据电压能够通过数据写入晶体管写入发光子像素20中。
在电源选择模块1处于导通状态时,该行发光子像素20处于发光阶段,在非发光阶段中写入的数据电压信号能够使得像素驱动电路21中的驱动晶体管产生相应的驱动电流,使得发光子像素20显示相应的目标亮度。
在每组发光子像素20包括至少2行发光子像素20时,单组发光子像素20中对应的扫描信号线的数量即为发光子像素20的行数。例如,在单组发光子像素20包括3行发光子像素20时,单组发光子像素20中对应3条扫描信号线。
可以理解的是,同一组发光子像素20中的多个发光子像素行具有状态同步的特点。以单组发光子像素20包括3行发光子像素20为例,电源选择模块1导通时,3个发光子像素行均处于发光阶段;电源选择模块1断开时,3个发光子像素行均处于非发光阶段。
在单个发光帧中,第一控制信号线EM可以在第一时间区间内提供非发光信号,此时第一信号模块11在第一时间区间内为断开状态,3个发光子像素行均处于非发光阶段。在该非发光阶段中,与该组发光子像素20对应的3个扫描信号线可以依次逐行输出3个扫描信号的使能有效电平,从而使得3个发光子像素行逐行完成数据信号的写入。
在一些实施例中,单个图像帧内,第一信号模块11的第一时间区间的时长为t1,扫描信号的使能有效电平的时间区间的时长为t2。
在单组发光子像素20包括x行发光子像素20时,为了使得第一信号模块11在断开状态下能够完成x行发光子像素20的逐行数据信号写入,应当满足:
t1≥x*t2;
即,x行发光子像素20依次完成x次数据信号写入的时长应当处于第一信号模块11的断开状态下。即第一信号模块11的关断时间应当至少包括x个扫描信号的使能有效电平。
在一些实施例中,上述显示面板可以包括显示区和非显示区,发光子像素20位于显示区中,电源选择电路位于非显示区中。
电源选择模块1设置于非显示区,可以通过信号走线在显示区与非显示区的交界区域连接发光子像素20对应的第一电极。显示区中仅包含发光子像素20,在能够实现发光子像素行逐行点亮功能的基础上,发光子像素20中的像素驱动电路21的晶体管数量能够有效减小,从而降低单个发光子像素20的面积,提升显示面板的PPI。电源选择模块1设置于非显示区,也能够避免占用显示区的面积,提升显示面板的PPI。
在一些实施例中,非显示区可以位于显示区的至少一侧。非显示区内的电源选择电路可以信号走线在显示区与非显示区的交界区域连接发光子像素20对应的第一电极。
在一些实施例中,非显示区位于显示区的相对两侧,即非显示区可以包括第一非显示区和第二非显示区,第一非显示区位于显示区沿第一方向的一侧,第二非显示区位于显示区沿第一方向的另一侧。其中的,第一非显示区中与第二非显示区中均包含电源选择电路。
针对多组发光子像素20的其中一组,该组发光子像素20可以是与第一非显示区中的电源选择电路连接,也可以是与第二非显示区中的电源选择电路进行连接。
在一些实施例中,同一行的发光子像素20的第一电极分别与多个非显示区中的电源选择电路连接。
针对某一组的发光子像素20,可以与多个电源选择电路进行连接。多个电源选择电路可以通过相同的控制信号进行控制。相比于采用单个电源选择模块1与一组发光子像素20连接,通过多个电源选择模块1与一组发光子像素20,能够有效降低单个电源选择模块1所需要驱动的发光子像素20的数量,提升电源选择模块1的驱动能力。
在一些实施例中,同一行发光子像素的第一电极与两个电源选择电路连接,连接同一行发光子像素的第一电极的两个电源选择电路中,其中一个电源选择电路位于显示区一侧的非显示区中,另一个电源选择电路位于显示区相对一侧的非显示区中。
与同一行发光子像素20连接的两个电源选择模块1中,其中一个从第一非显示区开始通过信号走线与发光子像素20对应的第一电极连接,另一个则从第二非显示区开始通过信号走线与发光子像素20对应的第一电极连接。同一行发光子像素20可以分别与显示区两侧的两个电源选择模块1连接。
相比于采用单个电源选择模块1与一组发光子像素20连接,在显示区的两侧设置两个电源选择模块1能够有效降低单个电源选择模块1所需要驱动的发光子像素20的数量,提升电源选择模块1的驱动能力。并且,两个电源选择模块1分设于显示区的两侧,还能够避免单个电源模块下,同一行中距离较远的发光子像素20与距离较近的发光子像素20之间的亮度不均现象,提升显示面板的亮度均一性。
需要说明的是,多个电源选择模块1的设置方式可以是所有电源选择模块1均设置于第一非显示区,也可以是所有电源选择模块1均设置于第二非显示区,还可以是部分电源选择模块1设置于第一非显示区、另一部分电源选择模块1设置于第二非显示区。
在一些实施例中,任意两个相邻的组发光子像素20对应的两个电源选择模块1分别位于第一非显示区和第二非显示区。即,多个电源选择模块1在第一非显示区和第二非显示区交替进行设置。
将多个电源选择模块1分别交替设置在第一非显示区与第二非显示区内,可以避免第一非显示区与第二非显示区的其中一个所包含的电源选择模块1过多,避免边框区过大,实现窄边框的效果。
在一些实施例中,上述显示面板还可以包括多个移位寄存单元。
多个移位寄存单元设置于非显示区,每个移位寄存单元与对应的第一控制信号线EM连接。即,多个移位寄存单元用于逐行生成发光控制信号。第一控制信号线EM可以在非显示区中延伸并与电源选择模块1连接。
移位寄存单元与第一控制信号线EM均位于非显示区,信号走线的长度能够大大减小,从而避免信号走线上的阻抗对发光控制信号产生影响,也能够降低显示区内的信号走线数量。
图22至图27分别示出了三种驱动方式下单个发光帧的信号时序图以及各行发光子像素20的发光状态示意图。其中,图22为相关技术中,减小了像素驱动电路21的晶体管数量而导致无法实现逐行或者逐组发光点亮的发光子像素20的信号时序图。图23为图22的信号时序图下各行发光子像素20的发光状态示意图。在图23中,横向为单个发光帧中的各个阶段序号,纵向为各行发光子像素20的行编号。即,在第1帧中包括n个数据写入阶段和1个发光阶段L。第1个数据写入阶段为第1行发光子像素进行数据写入,第n个数据写入阶段为第n行发光子像素进行数据写入。由于所有发光子像素10需要同步进入非发光阶段,在非发光阶段中需要逐行写入数据电压Vdata,因此非发光阶段的时长至少为n次数据写入阶段的时长之和,进而导致发光阶段的时间将会大大减小,此时单个发光帧中所有发光子像素10均不发光的时间大大增加,在任一时刻下,全部像素均为关断的概率大大增加,从而在视觉上造成较为严重的闪烁现象。
图24为本申请实施例所采用的驱动方式下各行发光子像素20的信号时序图。如图24所示,以每组发光子像素20包括一行为例,各组发光子像素20的非发光阶段可以相互错开,从而使得任一时刻下,仅有部分发光子像素20不发光,能够有效改善闪烁现象。
图25为图24的信号时序控制下各行发光子像素20的发光状态示意图。可以理解的是,第1行发光子像素在第1个阶段中进行数据写入,第2行发光子像素在第2个阶段中进行数据写入,第n行发光子像素在第n个阶段中进行数据写入。每行发光子像素20能够独立进行数据写入,从而大大增加了单个发光帧中发光阶段的时长占比。
在一种可选的实施方式中,如图26所示,移位寄存单元在为每行发光子像素20提供EM信号时,移位寄存单元还可以对发光控制信号的占空比进行调整。图27为图26的信号时序控制下各行发光子像素20的发光状态示意图。如图27所示,在发光阶段中,通过控制EM信号的占空比,可以使得发光阶段中,EM信号为非使能信号时,发光子像素处于不发光状态。通过调整发光控制信号的占空比,可以对单个发光帧的发光阶段中,发光子像素20实际进行发光的总时长进行调节控制,实现PWM(Pulse width modulation,脉冲宽度调制)调光功能。
作为一种示例,图28示出了上述实施例中的驱动发光方式下的电压电流波形示意图。以电压信号线中的电压信号为ELVDD为例,在EM信号由低电平跳变为高电平时,N4节点的电压逐渐升高至ELVDD,此时发光子像素20的第二电极与第一电极的电压差小于启亮电压Von,发光子像素不发光,流过发光子像素20的发光电流基本为0。在EM信号由高电平跳变为低电平时,发光子像素20的第一电极电位寻事下降至ELVSS,此时发光子像素20正常发光,流过发光子像素20的发光电流与写入像素驱动电路21的数据电压相关联。
本申请实施例还提供一种显示装置,请参见图29,该显示装置可以为PC、电视、显示器、移动终端、平板电脑以及可穿戴设备等,该显示装置可以包括本申请实施例提供的显示面板。
以上所述的结构框图中所示的功能块可以实现为硬件、软件、固件或者它们的组合。当以硬件方式实现时,其可以例如是电子电路、专用集成电路(ASIC)、适当的固件、插件、功能卡等等。当以软件方式实现时,本申请的元素是被用于执行所需任务的程序或者代码段。程序或者代码段可以存储在机器可读介质中,或者通过载波中携带的数据信号在传输介质或者通信链路上传送。“机器可读介质”可以包括能够存储或传输信息的任何介质。机器可读介质的例子包括电子电路、半导体存储器设备、ROM、闪存、可擦除ROM(EROM)、软盘、CD-ROM、光盘、硬盘、光纤介质、射频(RF)链路,等等。代码段可以经由诸如因特网、内联网等的计算机网络被下载。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实例的说明只是用于帮助理解本申请的方法及其核心思想。以上仅是本申请的优选实施方式,应当指出,由于文字表达的有限性,而客观上存在无限的具体结构,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进、润饰或变化,也可以将上述技术特征以适当的方式进行组合;这些改进润饰、变化或组合,或未经改进将本申请的构思和技术方案直接应用于其它场合的,均应视为本申请的保护范围。

Claims (13)

1.一种电源选择电路,其特征在于,包括电压信号线,所述电压信号线用于将电压信号传输给发光子像素的第一电极,并控制至少两组所述发光子像素逐组发光;
其中,一组所述发光子像素包括至少一行所述发光子像素。
2.根据权利要求1所述的电源选择电路,其特征在于,所述电压信号线中间断传输小于所述发光子像素的第二电极电压与所述发光子像素的启亮电压之差的电压信号;
优选地,所述电压信号线中分时传输小于所述发光子像素的第二电极电压与所述发光子像素的启亮电压之差的电压信号,以及大于所述发光子像素的第二电极电压与所述发光子像素的启亮电压之差的电压信号。
3.根据权利要求1所述的电源选择电路,其特征在于,还包括第一信号模块,所述电压信号线包括第一电压信号线;
所述第一信号模块的第一端与所述第一电压信号线连接,所述第一信号模块的第二端与一组所述发光子像素的第一电极连接,所述第一信号模块的控制端与第一控制信号线连接;
其中,所述第一电压信号线中传输的电压信号小于所述发光子像素的第二电极电压与所述发光子像素的启亮电压之差。
4.根据权利要求3所述的电源选择电路,其特征在于,还包括第二信号模块,所述电压信号线还包括第二电压信号线;
所述第二信号模块的第一端与所述第二电压信号线连接,所述第二信号模块的第二端与所述第一信号模块的第二端连接,所述第二信号模块的控制端与第二控制信号线连接;
其中,所述第二电压信号线中传输的电压信号大于所述发光子像素的第二电极电压与所述发光子像素的启亮电压之差。
5.根据权利要求4所述的电源选择电路,其特征在于,所述第一信号模块包括第一晶体管,所述第一晶体管的第一极与所述第一电压信号线连接,所述第一晶体管的第二极与一组所述发光子像素的第一电极连接,所述第一晶体管的栅极与所述第一控制信号线连接;
所述第二信号模块包括第二晶体管,所述第二晶体管的第一极与所述第二电压信号线连接,所述第二晶体管的第二极与所述第一晶体管的第二极连接,所述第二晶体管的栅极与所述第二控制信号线连接。
6.根据权利要求5所述的电源选择电路,其特征在于,所述第一晶体管的类型和第二晶体管的类型相反,并且所述第一控制信号线中的信号与所述第二控制信号线中的信号为相同信号。
7.根据权利要求5所述的电源选择电路,其特征在于,所述第一晶体管的类型和第二晶体管的类型相同,并且所述第一控制信号线中的信号与所述第二控制信号线中的信号为相反信号。
8.根据权利要求4-7任一项所述的电源选择电路,其特征在于,所述第一控制信号线中的信号和所述第二控制信号线中的信号均为逐级移位信号;
优选地,所述第一控制信号线中的信号占空比和所述第二控制信号线中的信号占空比均可调整。
9.一种显示面板,其特征在于,包括如权利要求1-8任一项所述的电源选择电路,以及,
阵列排布的多组发光子像素,每一组所述发光子像素均包括至少一行所述发光子像素,同一组中的所述发光子像素的第一电极电性连接,不同组中的所述发光子像素的第一电极相互绝缘;
一个所述电源选择电路与一组所述发光子像素的第一电极连接。
10.根据权利要求9所述的显示面板,其特征在于,同一组中相邻行的所述发光子像素的第一电极通过隔离柱电性连接;
优选地,位于不同组且相邻行的所述发光子像素之间的所述隔离柱中设有隔断槽,所述隔断槽用于将所述隔离柱分隔成第一子隔离柱和第二子隔离柱,所述第一子隔离柱和所述第二子隔离柱绝缘,位于不同组且相邻行的其中一行所述发光子像素与所述第一子隔离柱电性连接,位于不同组且相邻行的另一行所述发光子像素与所述第二子隔离柱电性连接;
优选地,所述电源选择电路与所述隔离柱电性连接;
优选地,所述隔离柱包括金属隔离柱;
优选地,在垂直所述发光子像素的单组延伸方向,所述隔离柱导电部分的截面形状包括T形或倒梯形。
11.根据权利要求9所述的显示面板,其特征在于,所述显示面板包括显示区和非显示区,所述发光子像素位于所述显示区中,所述电源选择电路位于所述非显示区中。
12.根据权利要求11所述的显示面板,其特征在于,所述非显示区位于所述显示区的至少一侧;
优选地,所述非显示区位于所述显示区的相对两侧,且每一侧的所述非显示区中均包括所述电源选择电路;
优选地,同一行所述发光子像素的第一电极与多个所述电源选择电路连接;
优选地,同一行所述发光子像素的第一电极与两个所述电源选择电路连接,连接同一行所述发光子像素的第一电极的两个所述电源选择电路中,其中一个所述电源选择电路位于所述显示区一侧的所述非显示区中,另一个所述电源选择电路位于所述显示区相对一侧的所述非显示区中。
13.一种显示装置,其特征在于,包括如权利要求9-12中任一项所述的显示面板。
CN202311524659.2A 2023-11-10 2023-11-10 电源选择电路、显示面板及显示装置 Pending CN119993002A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202311524659.2A CN119993002A (zh) 2023-11-10 2023-11-10 电源选择电路、显示面板及显示装置
US18/666,999 US20250157400A1 (en) 2023-11-10 2024-05-17 Power selection circuit, display panel, and display apparatus
KR1020240132571A KR102851827B1 (ko) 2023-11-10 2024-09-30 전원 선택 회로, 표시 패널 및 표시 장치
JP2024186097A JP2025079797A (ja) 2023-11-10 2024-10-22 電源選択回路、表示パネル及び表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311524659.2A CN119993002A (zh) 2023-11-10 2023-11-10 电源选择电路、显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN119993002A true CN119993002A (zh) 2025-05-13

Family

ID=95632320

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311524659.2A Pending CN119993002A (zh) 2023-11-10 2023-11-10 电源选择电路、显示面板及显示装置

Country Status (4)

Country Link
US (1) US20250157400A1 (zh)
JP (1) JP2025079797A (zh)
KR (1) KR102851827B1 (zh)
CN (1) CN119993002A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102473378A (zh) * 2009-07-07 2012-05-23 全球Oled科技有限责任公司 显示装置
CN104732920A (zh) * 2013-12-24 2015-06-24 乐金显示有限公司 有机发光显示装置
CN110767721A (zh) * 2019-06-10 2020-02-07 昆山国显光电有限公司 显示装置及其显示基板、显示基板的制作方法
CN110783481A (zh) * 2019-08-30 2020-02-11 昆山国显光电有限公司 显示面板、显示屏及显示装置
CN112352274A (zh) * 2019-03-29 2021-02-09 京东方科技集团股份有限公司 像素补偿电路、显示面板、驱动方法及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4060875B2 (ja) * 1995-03-13 2008-03-12 パイオニア株式会社 有機エレクトロルミネッセンスディスプレイパネル
JP3949040B2 (ja) * 2002-09-25 2007-07-25 東北パイオニア株式会社 発光表示パネルの駆動装置
KR20050115346A (ko) * 2004-06-02 2005-12-07 삼성전자주식회사 표시 장치 및 그 구동 방법
JP5418487B2 (ja) * 2010-12-16 2014-02-19 住友化学株式会社 表示装置
WO2014068017A1 (en) * 2012-11-01 2014-05-08 Imec Digital driving of active matrix displays
JP5937124B2 (ja) * 2014-03-10 2016-06-22 ユニファイド イノヴェイティヴ テクノロジー, エルエルシー 有機elディスプレイ
KR102650339B1 (ko) * 2016-12-27 2024-03-21 엘지디스플레이 주식회사 전계 발광 표시 장치
US11217161B2 (en) * 2018-09-20 2022-01-04 Boe Technology Group Co., Ltd. Display-driving circuit, method, and display apparatus
KR102637006B1 (ko) * 2018-12-19 2024-02-16 삼성디스플레이 주식회사 플렉서블 표시 장치
CN113841250A (zh) * 2020-03-27 2021-12-24 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
CN111584591B (zh) * 2020-05-22 2023-03-28 京东方科技集团股份有限公司 显示面板、驱动方法及显示装置
JP7507637B2 (ja) * 2020-08-28 2024-06-28 三星電子株式会社 表示装置及びその制御方法
US20230196979A1 (en) * 2021-12-16 2023-06-22 X Display Company Technology Limited Displays with selective pixel control
CN117461399A (zh) * 2022-05-23 2024-01-26 京东方科技集团股份有限公司 显示面板及显示装置
CN115331619B (zh) * 2022-10-12 2023-01-31 惠科股份有限公司 像素驱动电路、显示面板及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102473378A (zh) * 2009-07-07 2012-05-23 全球Oled科技有限责任公司 显示装置
CN104732920A (zh) * 2013-12-24 2015-06-24 乐金显示有限公司 有机发光显示装置
CN112352274A (zh) * 2019-03-29 2021-02-09 京东方科技集团股份有限公司 像素补偿电路、显示面板、驱动方法及显示装置
CN110767721A (zh) * 2019-06-10 2020-02-07 昆山国显光电有限公司 显示装置及其显示基板、显示基板的制作方法
CN110783481A (zh) * 2019-08-30 2020-02-11 昆山国显光电有限公司 显示面板、显示屏及显示装置

Also Published As

Publication number Publication date
JP2025079797A (ja) 2025-05-22
US20250157400A1 (en) 2025-05-15
KR20250069408A (ko) 2025-05-19
KR102851827B1 (ko) 2025-08-29

Similar Documents

Publication Publication Date Title
JP6311613B2 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
CN106782329B (zh) 一种有机发光显示面板及其驱动方法
WO2020238490A1 (zh) 像素电路、显示基板、显示装置及驱动方法
CN110060633B (zh) 一种显示面板、其驱动方法及显示装置
US20240135884A1 (en) Display panel driving method and display panel
JP2004326115A (ja) 表示装置に利用される有機発光ダイオード駆動回路
CN115605942B (zh) 驱动电路、其驱动方法、显示面板及显示装置
CN104282260B (zh) 显示装置、用于显示装置的驱动方法和电子设备
TW201405519A (zh) 顯示裝置及電子設備及顯示面板之驅動方法
CN110097848A (zh) 显示装置、用于显示装置的驱动方法和电子设备
CN110992891B (zh) 一种像素驱动电路、驱动方法和显示基板
US11810514B2 (en) Display panel, method for driving the same, and display apparatus
CN115188309A (zh) 显示面板及显示装置
US20220036791A1 (en) Driving method of display panel and display device
CN115206243B (zh) 像素电路、显示面板及显示装置
CN117059028A (zh) 一种显示面板、驱动方法及显示装置
CN114120881A (zh) 像素电路、显示装置及其驱动方法
US12406621B2 (en) Display panel and driving method thereof, and display device
CN117423314A (zh) 像素电路及其驱动方法、显示面板
WO2022222055A1 (zh) 像素电路及其驱动方法、显示面板及其驱动方法
KR102820515B1 (ko) 표시장치
US12315455B2 (en) Display apparatus and pixel circuit
CN119993002A (zh) 电源选择电路、显示面板及显示装置
CN114863862B (zh) 一种显示面板及显示装置
CN117275400A (zh) 像素电路及其驱动方法、显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination