[go: up one dir, main page]

CN118038831B - 驱动电路及显示装置 - Google Patents

驱动电路及显示装置

Info

Publication number
CN118038831B
CN118038831B CN202410378214.6A CN202410378214A CN118038831B CN 118038831 B CN118038831 B CN 118038831B CN 202410378214 A CN202410378214 A CN 202410378214A CN 118038831 B CN118038831 B CN 118038831B
Authority
CN
China
Prior art keywords
transistor
scanning
acquisition
signal
pull
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202410378214.6A
Other languages
English (en)
Other versions
CN118038831A (zh
Inventor
黄顾
叶利丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202410378214.6A priority Critical patent/CN118038831B/zh
Publication of CN118038831A publication Critical patent/CN118038831A/zh
Application granted granted Critical
Publication of CN118038831B publication Critical patent/CN118038831B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种驱动电路及显示装置。该驱动电路包括多个采样驱动单元,采样驱动单元包括触发控制端、扫描输入端和扫描输出端。其中,前K个采样驱动单元中,每个采样驱动单元还包括触发输入端,触发控制端接入选通信号,触发输入端接入采集起始信号,用于在选通信号为采集有效电平时,分别输出前K行采集扫描信号。其他采集驱动单元分别与前K个采样驱动单元级联,且第m个采集驱动单元输出的采集扫描信号作为第(m+K)个采集驱动单元的触发信号。其中,在显示面板的像素电压采集阶段,驱动电路依序逐行输出采集扫描信号;选通信号在显示面板的每帧图像信号的消影区被配置为采集有效电平。该驱动电路可降低时序芯片的数量和工艺成本。

Description

驱动电路及显示装置
技术领域
本申请涉及显示技术领域,特别是涉及一种驱动电路及显示装置。
背景技术
随着显示技术领域的发展,显示装置的应用越来越广泛,对显示装置的要求越来越高。其中,液晶显示装置(Liquid Cristal Display,LCD)具有体积小、功耗低、无辐射、制造成本相对较低等特点,在显示领域市场占据了主导地位。
通常,液晶显示装置中,由于数据线本身的阻抗以及与其他走线的耦合电容的作用,易引起液晶单元充电的延迟,导致面板出现色偏问题。因此,需要对像素电压进行采集,以根据采集的像素电压对后续像素电压进行调整。
然而,为了采集像素电压,还需要在显示面板的绑定区增加采集像素电压所需的时序芯片,增加了芯片数量和工艺成本。
发明内容
本申请提供一种驱动电路及显示装置,旨在解决现有技术中为采集像素电压,需要增加采集像素电压所需的时序芯片,从而导致在显示面板绑定区增加了芯片数量和工艺成本的问题。
为了解决上述技术问题,本申请提供的第一个技术方案为:提供一种驱动电路。所述驱动电路包括触发控制端、扫描输入端和扫描输出端,所述触发控制端接入触发信号,所述扫描输入端接入对应的扫描时钟信号;所述采样驱动单元用于在所述触发信号为有效电平时导通,以在所述扫描输出端将所述扫描时钟信号输出为对应行的采集扫描信号。
其中,前K个所述采样驱动单元中,每个所述采样驱动单元还包括触发输入端,所述触发控制端接入选通信号,所述触发输入端接入采集起始信号,用于在所述选通信号为采集有效电平时,分别在所述扫描输出端输出前K行采集扫描信号;其中,K为大于0的整数;
其他所述采样驱动单元分别与前K个所述采样驱动单元级联,且第m个所述采样驱动单元输出的所述采集扫描信号作为第(m+K)个所述采样驱动单元的所述触发信号,以使多个所述采样驱动单元依序逐行输出所述采集扫描信号;其中,m为小于M的正整数,M为所述采样驱动单元的数量;
其中,所述驱动电路用于显示面板,所述显示面板包括多个子像素单元,至少部分所述子像素单元包括电压采集单元;在所述显示面板的像素电压采集阶段,所述驱动电路依序逐行输出所述采集扫描信号,以逐行驱动所述电压采集模块开启;且所述选通信号在显示面板的每帧图像信号的消影区被配置为所述采集有效电平。
其中,每个所述采样驱动单元包括触发单元、输出单元和下拉单元;其中,所述扫描时钟信号的个数为2K,前K个所述采样驱动单元中,
每个触发单元包括第一晶体管,所述第一晶体管的栅极作为所述触发控制端,源极作为所述触发输入端;
每个输出单元包括第二晶体管和自举电容,所述第二晶体管的栅极电连接于所述第一晶体管的漏极,源极作为所述扫描输入端,漏极作为所述扫描输出端;所述自举电容的两端分别电连接于所述第二晶体管的栅极和漏极;
每个下拉单元包括第三晶体管和第四晶体管,所述第三晶体管的源极和所述第四晶体管的源极分别电连接于所述第二晶体管的栅极和漏极,所述第三晶体管的漏极和所述第四晶体管的漏极共同接入低电平信号,所述第三晶体管的栅极和所述第四晶体管的栅极共同接入下一级所述采样驱动单元输出的所述采集扫描信号。
其中,第K个所述采样驱动单元之后的每个所述采样驱动单元中,每个触发单元包括第五晶体管,所述第五晶体管的栅极和源极连接且作为所述触发控制端,所述第五晶体管的漏极电连接于所述输出单元的扫描控制端。
为了解决上述技术问题,本申请提供的第二个技术方案为:提供一种显示装置。所述显示装置包括:
显示面板,包括多条数据线、多条图像扫描线、多条采集扫描线和多个呈矩阵排列的子像素单元;所述子像素单元包括驱动单元和液晶单元,所述驱动单元与所述液晶单元之间具有连接节点;其中,至少部分所述子像素单元还包括电压采集单元,所述电压采集单元的第一连接端电连接于所述连接节点,所述电压采集单元的控制端电连接于对应行的所述采集扫描线,所述电压采集单元的第二连接端作为像素电压采集端;
驱动电路,为如上述技术方案所涉及的驱动电路,所述驱动电路的多个扫描输出端与所述采集扫描线对应连接,以在每帧图像信号的消影区向多条所述采集扫描线依序逐行输出采集扫描信号,以使所述电压采集单元依序逐行开启,并在所述像素电压采集端输出对应的像素电压。
其中,所述驱动电路还作为栅极驱动模块,向多个所述子像素单元传送图像扫描信号;
所述驱动电路的前K个采样驱动单元还包括第一选通开关,所述第一选通开关包括第一选通控制端、第一接入端、第二接入端和第一输出端;所述第一选通控制端作为触发控制端接入选通信号,所述第一接入端作为第一触发输入端接入帧起始信号,所述第二接入端作为第二触发输入端接入采集起始信号;
每个采样驱动单元还包括第二选通开关和第三选通开关;所述第二选通开关包括第二选通控制端、扫描接收端、第一扫描输出端和第二扫描输出端;所述第二选通控制端接入所述选通信号,所述扫描接收端连接扫描输出端,所述第一扫描输出端连接对应的所述图像扫描线,所述第二扫描输出端连接对应的所述采集扫描线,且所述第一扫描输出端和所述第二扫描输出端与下一级联的所述采样驱动单元的触发控制端;
所述第三选通开关包括第三选通控制端、第一下拉端、第二下拉端和下拉接入端,所述第三选通控制端接入所述选通信号,所述第一下拉端接入下一级所述驱动单元输出的所述图像扫描信号,所述第二下拉端接入下一级所述采样驱动单元输出的所述采集扫描信号,所述下拉接入端连接下拉单元。
其中,所述选通信号被配置为在每帧图像信号的显示区为高电平,在消影区为低电平;
所述选通信号为高电平时,所述第一选通开关导通第一接入端与第一输出端,所述第二选通开关导通所述扫描接收端与所述第一扫描输出端,以使各级所述采样驱动单元依序逐行输出所述图像扫描信号;所述第三选通开关导通所述第一下拉端与所述下拉接入端,以在下一级所述采样驱动单元输出所述图像扫描信号时关闭本级所述采样驱动单元输出的所述图像扫描信号;
所述选通信号为低电平时,所述第一选通开关导通第二接入端与第一输出端,所述第二选通开关导通所述扫描接收端与所述第二扫描输出端,以使各级所述采样驱动单元依序逐行输出所述采集扫描信号;所述第三选通开关导通所述第二下拉端与所述下拉接入端,以在下一级所述采样驱动单元输出所述采集扫描信号时关闭本级所述采样驱动单元输出的所述采集扫描信号。
其中,所述第一选通开关包括第六晶体管和第七晶体管,所述第六晶体管为N型晶体管,所述第七晶体管为P型晶体管;所述第六晶体管的栅极连接所述第一选通控制端,源极连接所述第一接入端,漏极连接所述第一输出端;所述第七晶体管的栅极连接所述第一选通控制端,源极连接所述第二接入端,漏极连接所述第一输出端;
所述第二选通开关包括第八晶体管和第九晶体管,所述第八晶体管为N型晶体管,所述第九晶体管为P型晶体管;所述第八晶体管的栅极连接所述第二选通控制端,源极连接所述扫描接收端,漏极连接所述第一扫描输出端;所述第九晶体管的栅极连接所述第二选通控制端,源极连接所述扫描接收端,漏极连接所述第二扫描输出端;
所述第三选通开关包括第一下拉晶体管和第二下拉晶体管,所述第一下拉晶体管为N型晶体管,所述第二下拉晶体管为P型晶体管;所述第一下拉晶体管的栅极连接所述第三选通控制端,源极连接第一下拉端,漏极连接所述下拉接入端;所述第二下拉晶体管的栅极连接所述第三选通控制端,源极连接所述第二下拉端,漏极连接所述下拉接入端。
其中,所述选通信号为高电平时,所述第六晶体管、所述第八晶体管和所述第一下拉晶体管导通,所述驱动电路作为所述栅极驱动模块,用于在每帧图像信号的所述显示区向多个所述子像素单元依序逐行输出所述图像扫描信号;
所述选通信号为低电平时,所述第七晶体管、所述第九晶体管和所述第二下拉晶体管导通,所述驱动电路作为采集驱动模块,用于在每帧图像信号的所述消影区向多个所述子像素单元依序逐行输出所述采集扫描信号。
其中,所述驱动电路中,K等于1;所述驱动电路设置于所述显示面板的一侧,用于向显示面板输出所述图像扫描信号和/或所述采集扫描信号。
其中,所述驱动电路中,K等于2;
第1个所述采样驱动单元和之后依次级联的所述采样驱动单元设置于所述显示面板的第一侧,第2个所述采样驱动单元和之后与其级联的所述采样驱动单元设置于所述显示面板的第二侧,所述第一侧与所述第二侧相对;
其中,第1个所述采样驱动单元和之后依次级联的所述采样驱动单元用于输出奇数行所述图像扫描信号和/或所述采集扫描信号,第2个所述采样驱动单元和之后依次级联的所述采样驱动单元用于输出偶数行所述图像扫描信号和/或所述采集扫描信号。
本申请的有益效果:区别于现有技术,本申请提供了一种驱动电路即显示装置,该驱动电路包括多个采样驱动单元;其中,前K个采样驱动单元中,每个采样驱动单元包括触发控制端、触发输入端、扫描输入端和扫描输出端,触发控制端接入选通信号,触发输入端接入采集起始信号,扫描输入端接入对应的扫描时钟信号,以使得前K个采样驱动单元在选通信号为采集有效电平时,分别在扫描输出端输出前K行采集扫描信号。同时,通过使第K个之后的采样驱动单元分别与前K个采样驱动单元级联,第K个之后的每个采样驱动单元包括触发控制端、扫描输入端和扫描输出端,触发控制端接入触发信号,扫描输入端接入对应的扫描时钟信号,并使第m个采样驱动单元输出的采集扫描信号作为第(m+K)个采样驱动单元的触发信号,以使多个采样驱动单元能够依序逐行输出采集扫描信号,从而实现采集像素电压所需的时序扫描信号。进一步地,通过使选通信号在显示面板的每帧图像信号的消影区被配置为采集有效电平,使得该驱动电路在每帧图像信号的消影区逐行输出采集扫描信号,以在消影区时段逐行打开电压采集模块,实现像素电压的采集,通过使该驱动电路在每帧图像信号的消影区时段输出采集扫描信号,不会影响显示面板的图像显示;同时,通过使驱动电路的结构与栅极驱动模块的结构相似,且其所需的采集起始信号与显示面板的子像素单元所需的重置信号的时序相同,所需的选通信号和扫描时钟信号与栅极驱动模块的选通信号和扫描时钟信号相同,因此该驱动电路可与栅极驱动模块共同制备,无需额外设计和制备采集时序芯片,从而能够有效降低显示面板绑定区的芯片数量以及工艺成本。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出任何创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本申请第一实施例提供的显示装置的结构示意图;
图2是图1实施例中提供的驱动电路的结构示意图;
图3是图2实施例中提供的驱动电路的工作时序图;
图4是本申请第二实施例提供的显示装置的结构示意图;
图5是图4实施例中提供的驱动电路的结构示意图;
图6是图5实施例中提供的驱动电路的工作时序图;
图7是本申请第三实施例提供的驱动电路的结构示意图;
图8是本申请第四实施例提供的显示装置的结构示意图;
图9是图8中驱动电路的一实施例的结构示意图;
图10是图8中驱动电路的另一实施例的结构示意图;
图11是本申请第五实施例提供的显示装置的结构示意图;
图12是图10实施例中提供的驱动电路的结构示意图。
附图标记:
100-显示装置;10-显示面板;11-子像素单元;20-数据驱动模块;30-时序控制模块;40-栅极驱动模块;41-第一栅极驱动模块;42-第二栅极驱动模块;50-驱动电路;501-第一驱动电路;502-第二驱动电路;51-采样驱动单元;511-触发单元;512-输出单元;513-下拉单元;514-第一选通开关;515-第二选通开关;516-第三选通开关;
Q1-驱动晶体管;M1-开关晶体管;T1-第一晶体管;T2-第二晶体管;T3-第三晶体管;T4-第四晶体管;T5-第五晶体管;T6-第六晶体管;T7-第七晶体管;T8-第八晶体管;T9-第九晶体管;T11-第一下拉晶体管;T12-第二下拉晶体管;C-自举电容;Q(1)~Q(M)-扫描控制信号;S(1)~S(M)-图像扫描线;G(1)~G(M)-图像扫描信号;Em(1)~Em(M)-采集扫描信号;E(1)~E(M)-采集扫描信号;ABK-选通信号;STV-帧起始信号;RESET-采集起始信号;EK、EK(1)~EK(2K)-扫描时钟信号;VSS-低电平信号。
具体实施方式
下面结合说明书附图,对本申请实施例的方案进行详细说明。
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、接口、技术之类的具体细节,以便透彻理解本申请。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
下面结合附图和实施例对本申请进行详细地说明。
请参阅图1,是本申请第一实施例提供的显示装置的结构示意图。在本实施例中,提供一种显示装置100,该显示装置100包括显示面板10、栅极驱动模块40、驱动电路50、数据驱动模块20和时序控制模块30。其中,栅极驱动模块40和驱动电路50分别设置于显示面板10的相对两侧。
其中,显示面板10包括多条图像扫描线S(1)~S(M)、多条采集扫描线Em(1)~Em(M)、多条数据线和多个呈矩阵排列的子像素单元11。多条图像扫描线S(1)~S(M)沿第一方向延伸,且沿第二方向间隔排列,用于向子像素单元11传输图像扫描信号G(1)~G(M);采集扫描线Em(1)~Em(M)与图像扫描线S(1)~S(M)间隔且绝缘设置,多条采集扫描线Em(1)~Em(M)沿第一方向延伸,且沿第二方向间隔排列,用于向子像素单元11传输采集扫描信号E(1)~E(M);多条数据线沿第二方向延伸,且沿第一方向间隔排列,与图像扫描线S(1)~S(M)形成网格状,限定出子像素单元11的区域,每个网格区域设置一个子像素单元11,数据线用于向子像素单元11传输数据信号;其中,第一方向与第二方向垂直,在本申请实施例中,将子像素单元11形成的矩阵的行方向定义为第一方向,将矩阵的列方向定义为第二方向,以对本申请实施例进行说明,在其他实施例中,也可根据子像素单元11的排列设计对第一方向和第二方向进行定义。
其中,每个子像素单元11包括驱动单元和液晶单元,驱动单元包括驱动晶体管Q1,驱动晶体管Q1的栅极与对应的图像扫描线G(i)电连接,源极与数据线电连接,漏极与液晶单元电连接,具体与液晶单元的像素电极电连接。液晶单元包括像素电极、液晶层公共电极和彩膜层(图未示),其中,像素电极、液晶层与公共电极形成液晶电容,用于驱动液晶层中的液晶分子偏转,以控制透光量,彩膜层用于将光线过滤为对应颜色的彩色光。其中,驱动单元与液晶单元之间具有连接节点N1。
其中,至少部分子像素单元11还包括电压采集单元,电压采集单元的控制端电连接于对应的采集扫描线Em(i),第一连接端电连接于连接节点N1,第二连接端作为像素电压采集端电连接于数据驱动模块20,从而通过采集扫描线Em(1)~Em(M)传输采集扫描信号E(1)~E(M),以控制电压采集单元导通,从而实现对子像素单元11连接节点N1处的像素电压的采集。具体地,电压采集单元包括开关晶体管M1,开关晶体管M1的栅极作为控制端电连接于对应的采集扫描线Em(i),源极作为第一连接端电连接于连接节点N1,漏极作为第二连接端电连接于数据驱动模块20。
其中,栅极驱动模块40包括多个扫描信号端(图未示),多个扫描信号端分别与多条图像扫描线S(1)~S(M)电连接,在每帧图像信号的显示区阶段,栅极驱动模块40用于在多个扫描信号端依序逐行输出图像扫描信号;G(1)~G(M),以使子像素单元11的驱动晶体管Q1依序逐行开启,使得数据线传输的数据电压能够施加到液晶单元上,从而显示图像。
其中,驱动电路50包括多个扫描输出端(图未示),多个扫描输出端分别与多条采集扫描线Em(1)~Em(M)对应电连接,在每帧图像信号的消影区阶段,驱动电路50用于在多个扫描输出端依序逐行输出采集扫描信号E(1)~E(M),以使子像素单元11中的电压采集单元依序逐行开启,使得子像素单元11的像素电压通过电压采集单元传输到像素电压采集端,以实现对像素电压的采集。具体地,驱动电路50的具体结构请参阅下文介绍。
请参阅图2,图2是图1实施例中提供的驱动电路的结构示意图。本实施例中,提供一种驱动电路50,该驱动电路50用于向上述显示面板10的采集扫描线Em(1)~Em(M)传输采集扫描信号E(1)~E(M),以实现对像素电压的采集。
具体地,该驱动电路50包括多个采样驱动单元51,采样驱动单元51包括触发控制端、扫描输入端和扫描输出端,触发控制端接入触发信号,扫描输入端接入对应的扫描时钟信号EK(j);采样驱动单元51用于在触发信号为有效电平时导通,以在扫描输出端将扫描时钟信号EK(j)输出为对应行的采集扫描信号E(i)。
其中,第一个采样驱动单元51还包括触发输入端,且第一个采样驱动单元的触发控制端接入选通信号ABK,触发输入端接入采集起始信号RESET,扫描输入端接入对应的扫描时钟信号EK(j),第一个采样驱动单元51用于在选通信号ABK为采集有效电平时,在扫描输出端输出第一行采集扫描信号E(1)。
进一步地,其他采样驱动单元51与第一个采样驱动单元51依次级联,且第m个采样驱动单元51输出的采集扫描信号E(m)作为第(m+1)个采样驱动单元51的触发信号,以使多个采样驱动单元51依序逐行输出采集扫描信号E(2)~(M)。其中,m为小于M的正整数,M为采样驱动单元51的数量。
具体地,选通信号ABK用于控制栅极驱动模块40的导通时间和该驱动电路50的导通时间,选通信号ABK被配置为在每帧图像信号的显示区为显示有效电平,在每帧图像信号的消影区(空白区)为采集有效电平。在具体实施例中,显示有效电平可为高电平,采集有效电平可为低电平;或者,显示有效电平为低电平,采集有效电平为高电平,具体可根据栅极驱动模块40和驱动电路50中的触发器件的类型进行设置;在本申请实施例中,以显示有效电平为高电平,采集有效电平为低电平为例进行说明;即,本申请实施例中,选通信号ABK被配置为在每帧图像信号的显示区为高电平,在每帧图像信号的消影区为低电平,以此对实施例进行说明。
有效电平为高电平,采集有效电平为低电平为例进行说明;即,本申请实施例中,选通信号ABK被配置为在每帧图像信号的显示区为高电平,在每帧图像信号的消影区为低电平,以此对实施例进行说明。
通过上述设置,通过选通信号ABK的控制,使得栅极驱动模块40在每帧图像信号的显示区阶段输出图像扫描信号G(1)~G(M),使得驱动电路50在每帧图像信号的消影区输出采集扫描信号E(1)~E(M),每帧图像信号不需要额外增加电压采集阶段,从而避免降低显示面板10的刷新率,且通过在消影区输出采集扫描信号E(1)~E(M),以对像素电压进行采集,不会影响显示面板10的图像显示。同时,通过上述设置,使得该驱动电路50的结构与栅极驱动模块40的结构相似,且该驱动电路50和栅极驱动模块40可共享扫描时钟信号EK与采集起始信号RESET,显示面板10的重置信号可作为采集起始信号RESET,因此该驱动电路50可与栅极驱动模块40共同制备,无需额外设计和制备采集时序芯片,从而能够有效降低显示面板10绑定区的芯片数量以及工艺成本。
具体地,每个采样驱动单元包括触发单元511、输出单元512和下拉单元513;其中,扫描时钟信号EK的数量为2。其中,第一个采样驱动单元51中:
触发单元511主要用于控制输出单元512的开启时间,实现显示面板10的逐行扫描。具体地,触发单元511包括第一晶体管T1,第一晶体管T1的栅极作为触发控制端接入选通信号ABK,源极作为触发控制端接入采集起始信号RESET,在选通信号ABK为采集有效电平时,第一晶体管T1开启,以在漏极输出第一行扫描控制信号Q(1)。
输出单元512主要用于将对应的第一个扫描时钟信号EK(1)输出为第一行采集扫描信号E(1)。具体地,输出单元512包括第二晶体管T2和自举电容C,第二晶体管T2的栅极电连接于第一晶体管T1的漏极,源极作为扫描输入端接入第一个扫描时钟信号EK(1),漏极作为扫描输出端,连接第一行采集扫描线Em(1),用于生成并输出第一行的采集扫描信号E(1);自举电容C的两端分别电连接于第二晶体管T2的栅极和漏极,用于在第一行扫描控制信号Q(1)为高电平时进行充电,存储第二晶体管T2的栅漏端的电压,并且当第一个采样驱动单元51输出第一行采集扫描信号E(1)后,二次抬升第二晶体管T2的栅极的电压,即第一个扫描时钟信号EK(1)为高电平时,第一行的扫描控制信号Q(1)的电位受自举电容C的耦合效应作用被抬升,以保证第二晶体管T2能够可靠地被开启并输出第一行的采集扫描信号E(1)。
下拉单元513用于即时将第二晶体管T2的栅极电位和漏极电位拉低为低电位,即关闭第一行的采集扫描信号E(1)。具体地,下拉单元513包括第三晶体管T3和第四晶体管T4,第三晶体管T3的源极和第四晶体管T4的源极分别电连接于第二晶体管T2的栅极和漏极,第三晶体管T3的漏极和第四晶体管T4的漏极共同接入低电平信号VSS,第三晶体管T3的栅极和第四晶体管T4的栅极共同接入下一级采样驱动单元51输出的采集扫描信号E(2)。其中,第三晶体管T3用于下拉第一行的扫描控制信号Q(1)的电位,以便关闭第二晶体管T2;第四晶体管T4作用于第一行的采集扫描线Em(1),用于下拉第一行的采集扫描信号E(1)的电位。
第一个采样驱动单元51之后的每个采样驱动单元51:
首先,需要说明,下文中出现的符号k为大于0的正整数,具体地,(k+1)表示本级采样驱动单元51的序号,k表示上一级采样驱动单元51的序号,(k+2)表示下一级采样驱动单元51的序号。
每个触发单元511包括第五晶体管T5,第五晶体管T5的栅极和源极连接且作为触发控制端,连接于上一级采样驱动单元51的扫描输出端,第五晶体管T5的漏极电连接于输出单元512的扫描控制端。即,上一级采样驱动单元51输出的采集扫描信号E(k)作为本级采样驱动单元51的触发信号,在采集扫描信号E(k)为高电平时,第五晶体管T5开启,以在漏极输出第(k+1)行扫描控制信号Q(k+1),以用于控制本级输出单元512的开启时间。
每个输出单元512主要用于将对应本级的扫描时钟信号EK(j)输出为对应行的采集扫描信号E(k+1)。具体地,每个输出单元512的结构和功能与第一个采样驱动单元51的输出单元512的结构和功能相似,每个输出单元512同样包括第二晶体管T2和自举电容C,第二晶体管T2的栅极电连接于第一晶体管T1的漏极,源极作为扫描输入端接入对应本级的扫描时钟信号EK(j),漏极作为扫描输出端,连接对应行的采集扫描线Em(k+1),用于生成并输出对应行的采集扫描信号E(k+1);自举电容C的两端分别电连接于第二晶体管T2的栅极和漏极,用于在本行扫描控制信号Q(k+1)为高电平时进行充电,存储第二晶体管T2的栅漏端的电压,并且当本级采样驱动单元51输出本行采集扫描信号E(k+1)后,二次抬升第二晶体管T2的栅极的电压,即本级对应的扫描时钟信号EK(j)为高电平时,本级的扫描控制信号Q(k+1)的电位受自举电容C的耦合效应作用被抬升,以保证第二晶体管T2能够可靠地被开启并输出本行的采集扫描信号E(k+1)。
每个下拉单元513用于即时将本级的第二晶体管T2的栅极电位和漏极电位拉低为低电位,即关闭对应行的采集扫描信号E(k+1)。具体地,与第一个采样驱动单元51中的下拉单元513相似,本级的下拉单元513同样包括第三晶体管T3和第四晶体管T4,第三晶体管T3的源极和第四晶体管T4的源极分别电连接于第二晶体管T2的栅极和漏极,第三晶体管T3的漏极和第四晶体管T4的漏极共同接入低电平信号VSS,第三晶体管T3的栅极和第四晶体管T4的栅极共同接入下一级采样驱动单元51输出的采集扫描信号E(k+2)。其中,第三晶体管T3用于下拉本行的扫描控制信号Q(k+1),以便关闭第二晶体管T2;第四晶体管T4作用于对应行的采集扫描线Em(k+1),用于下拉本行的采集扫描信号E(k+1)的电位。
请参阅图3,图3是图2实施例中提供的驱动电路的工作时序图。具体地,本实施例中扫描时钟信号EK的数量为2,且第一扫描时钟信号EK(1)的与第二扫描时钟信号EK(2)的依次交替输出高电平。
在显示区阶段,选通信号ABK为高电平,在该阶段的初始阶段,帧起始信号STV为高电平,以触发栅极驱动模块40,使得栅极驱动模块40基于两个扫描时钟信号EK(1)和EK(2)依序逐行输出图像扫描信号G(1)~G(M)。
在消影区阶段,选通信号ABK为低电平,在该阶段的初始阶段,采集起始信号RESET为高电平,以触发第一级采样驱动单元51将第一扫描时钟信号EK(1)输出为第一行采集扫描信号E(1),并在输出第一行采集扫描信号E(1)之后,各级采样驱动单元51依序逐行输出对应行的采集扫描信号E(2)~E(M)。其中,M为采样驱动单元51的数量。
请参阅图4,图4是本申请第二实施例提供的显示装置的结构示意图。本实施例提供的显示装置100中,栅极驱动模块40包括第一栅极驱动模块41和第二栅极驱动模块42,分别设置于显示面板10的相对两侧;驱动电路50包括第一驱动电路501和第二驱动电路502,分别设置于显示面板10的相对两侧,且分别与第一栅极驱动模块41和第二栅极驱动模块42相邻设置。
其中,第一栅极驱动模块41包括多个扫描信号端,多个扫描信号端分别与多条序号为奇数的图像扫描线电连接,用于输出奇数行图像扫描信号G(2i-1)。第二栅极驱动模块42包括多个扫描信号端,多个扫描信号端分别与多条序号为偶数的图像扫描线电连接,用于输出偶数行的图像扫描信号G(2i)。其中,i为大于0的正整数。
请结合参阅图5,图5是图4实施例中提供的驱动电路的结构示意图。其中,驱动电路50中,前两个采样驱动单元51,即第一级采样驱动单元51和第二级采样驱动单元51的结构与图2实施例中的第一个采样驱动单元51的结构相似,不同的是,本实施例中的第一级采样驱动单元51中的扫描输入端接入第一扫描时钟信号EK(1),第二级采样驱动单元51中的扫描输入端接入第二扫描时钟信号EK(2),以使第一级采样驱动单元51输出第一行采集扫描信号E(1),第二级采样驱动单元51输出第二行采集扫描信号E(2)。
进一步地,本实施例中,序号为奇数的采样驱动单元51依次级联组成第一驱动电路501,用于输出奇数行采集扫描信号E(2i-1);序号为偶数的采样驱动单元51依次级联组成第二驱动电路502,用于输出偶数行采集扫描信号E(2i)。其中,第一驱动电路501设置于显示面板10的第一侧,与第一栅极驱动模块41相邻,第二驱动电路502设置于显示面板10的第二侧,与第二栅极驱动模块42相邻,第一侧与第二侧相对。
具体地,第m级采样驱动单元51输出的采集扫描信号E(m)作为第(m+2)级采样驱动单元51的触发信号,且本级采样驱动单元51中的下拉单元513接入下一级采样驱动单元51输出的采集扫描信号E(m+1),以在下一级采样驱动单元51输出的采集扫描信号E(m+1)为高电平时,即时关闭本级的采集扫描信号E(m)。
请参阅图6,图6是图5实施例中提供的驱动电路的工作时序图。具体地,本实施例中扫描时钟信号EK的数量为4,且第一扫描时钟信号EK(1)、第二扫描时钟信号EK(2)、第三扫描时钟信号EK(3)和第四时钟信号EK(4)依次交替输出为高电平。
在显示区阶段,选通信号ABK为高电平,在该阶段的初始阶段,帧起始信号STV为高电平,以触发栅极驱动模块40,使得栅极驱动模块40基于四个扫描时钟信号EK(1)~EK(4)依序逐行输出图像扫描信号G(1)~G(M)。
在消影区阶段,选通信号ABK为低电平,在该阶段的初始阶段,采集起始信号RESET为高电平,且在采集起始信号RESET为高电平阶段中,第一级采样驱动单元51和第二级采样驱动单元51依次输出第一行采集扫描信号E(1)的高电平和第二行采集扫描信号E(2)的高电平,并在输出前两行采集扫描信号E(1)~E(2)之后,各级采样驱动单元51依序逐行输出对应行的采集扫描信号E(3)~E(M)。
请参阅图7,图7是本申请第三实施例提供的驱动电路的结构示意图。本实施例提供的驱动电路50中,前K个采样驱动单元51,即第1级采样驱动单元51至第K级采样驱动单元51的结构与图2实施例中的第一个采样驱动单元51的结构相似,不同的是,本实施例中的第一级采样驱动单元51中的扫描输入端至第K级采样驱动单元51中的扫描输入端分别接入第一扫描时钟信号EK(1)~第K扫描时钟信号EK(K),以使前K级采样驱动单元51依序逐行输出采集扫描信号E(1)~(K)。其中,K为大于0的整数。且本实施例中,扫描时钟信号EK的数量对应为2K。
进一步地,本实施例中,序号为(m+i·K)的采样驱动单元51依次级联,用于输出序数为(m+i·K)行的采集扫描信号E(m+i·K)。其中,m为大于0且小于等于K的正整数,i为自然数,且(m+i·K)小于等于M。
具体地,第m级采样驱动单元51输出的采集扫描信号E(m)作为第(m+K)级采样驱动单元51的触发信号,且本级采样驱动单元51中的下拉单元513接入下一级采样驱动单元51输出的采集扫描信号E(m+1),以在下一级采样驱动单元51输出的采集扫描信号E(m+1)为高电平时,即时关闭本级的采集扫描信号E(m)。
请参阅图8和图9,图8是本申请第四实施例提供的显示装置的结构示意图,图9是图8中驱动电路的一实施例的结构示意图。本实施例中,所述驱动电路50还作为栅极驱动模块40,向多个所述子像素单元11传送图像扫描信号G(1)~G(M)。通常,栅极驱动模块40和驱动电路50主要包括由金属、半导体等不透光材料,因此通常会设置黑色遮光层遮挡栅极驱动模块40和驱动电路50,这也是显示装置100存在边框的原因。本实施例中,通过将驱动电路50复用为栅极驱动模块40,减少了边框区域的面积,因此可减少显示装置100的边框宽度和长度。
具体地,驱动电路50的前K个采样驱动单元51还包括第一选通开关514,第一选通开关514包括第一选通控制端、第一接入端、第二接入端和第一输出端;第一选通控制端作为触发控制端接入选通信号ABK,第一接入端作为第一触发输入端接入帧起始信号STV,第二接入端作为第二触发输入端接入采集起始信号RESET。
每个采样驱动单元51还包括第二选通开关515和第三选通开关516。其中,第二选通开关515包括第二选通控制端、扫描接收端、第一扫描输出端和第二扫描输出端;第二选通控制端接入选通信号ABK,扫描接收端连接扫描输出端,第一扫描输出端连接对应的图像扫描线,第二扫描输出端连接对应的采集扫描线,且第一扫描输出端和第二扫描输出端与下一级联的采样驱动单元51的触发控制端;第三选通开关516包括第三选通控制端、第一下拉端、第二下拉端和下拉接入端,第三选通控制端接入选通信号ABK,第一下拉端接入下一级采样驱动单元51输出的图像扫描信号,第二下拉端接入下一级采样驱动单元51输出的采集扫描信号,下拉接入端连接下拉单元513。
选通信号ABK被配置为在每帧图像信号的显示区为高电平,在消影区为低电平。
选通信号ABK为高电平时,第一选通开关514导通第一接入端与第一输出端,第二选通开关515导通扫描接收端与第一扫描输出端,以使各级采样驱动单元51依序逐行输出图像扫描信号。同时,第三选通开关516导通第一下拉端与下拉接入端,以在下一级采样驱动单元51输出图像扫描信号时关闭本级采样驱动单元51输出的图像扫描信号。
选通信号ABK为低电平时,第一选通开关514导通第二接入端与第一输出端,第二选通开关515导通扫描接收端与第二扫描输出端,以使各级采样驱动单元51依序逐行输出采集扫描信号G(1)~G(M)。同时,第三选通开关516导通第二下拉端与下拉接入端,以在下一级采样驱动单元51输出采集扫描信号时关闭本级采样驱动单元51输出的采集扫描信号E(1)~E(M)。
在本实施例中,以K=1为例进行说明,该驱动电路50设置于显示面板10的一侧,用于在每帧图像信号的显示区向显示面板10输出图像扫描信号G(1)~G(M),在每帧图像信号的消影区向显示面板10输出采集扫描信号E(1)~E(M)。
本实施例中,该驱动电路50的工作时序与图3相同,具体可参考图3,扫描时钟信号EK的数量为2,且第一扫描时钟信号EK(1)与第二扫描时钟信号EK(2)的依次交替输出高电平。
在显示区阶段,选通信号ABK为高电平,以控制驱动电路50导通第一选通开关514的第一接入端与第一输出端,以及导通第二选通开关515的扫描接收端与第一扫描输出端,得驱动电路50作为栅极驱动单元与图像扫描线S(1)~S(M)接通;在该阶段的初始阶段,帧起始信号STV为高电平,以触发该驱动电路50依序逐行输出图像扫描信号G(1)~G(M)。
在消影区阶段,选通信号ABK为低电平,以控制驱动电路50导通第二接入端与第一输出端,以及导通第二选通开关515的扫描接收端与第二扫描输出端,使得驱动电路50与采集扫描线Em(1)~Em(M)接通;在该阶段的初始阶段,采集起始信号RESET为高电平,以触发各级采样驱动单元51依序逐行输出对应行的采集扫描信号E(1)~E(M)。其中,M为采样驱动单元51的数量。
请参阅图10,图10是图8中驱动电路的另一实施例的结构示意图。在本实施例中,第一选通开关514包括第六晶体管T6和第七晶体管T7,第六晶体管T6为N型晶体管,第七晶体管T7为P型晶体管;第六晶体管T6的栅极连接第一选通控制端,源极连接第一接入端,漏极连接第一输出端;第七晶体管T7的栅极连接第一选通控制端,源极连接第二接入端,漏极连接第一输出端。
第二选通开关515包括第八晶体管T8和第九晶体管T9,第八晶体管T8为N型晶体管,第九晶体管T9为P型晶体管;第八晶体管T8的栅极连接第二选通控制端,源极连接扫描接收端,漏极连接第一扫描输出端;第九晶体管T9的栅极连接第二选通控制端,源极连接扫描接收端,漏极连接第二扫描输出端。
第三选通开关516包括第一下拉晶体管T11和第二下拉晶体管T12,第一下拉晶体管T11为N型晶体管,第二下拉晶体管T12为P型晶体管;第一下拉晶体管T11的栅极连接第三选通控制端,源极连接第一下拉端,漏极连接下拉接入端;第二下拉晶体管T12的栅极连接第三选通控制端,源极连接第二下拉端,漏极连接下拉接入端。
具体地,选通信号ABK为高电平时,第六晶体管T6、第八晶体管T8和第一下拉晶体管T11导通,驱动电路50作为栅极驱动模块40,用于在每帧图像信号的显示区向多个子像素单元11依序逐行输出图像扫描信号G(1)~G(M)。
选通信号ABK为低电平时,第七晶体管T7、第九晶体管T9和第二下拉晶体管T12导通,驱动电路50作为采集驱动模块,用于在每帧图像信号的消影区向多个子像素单元11依序逐行输出采集扫描信号E(1)~E(M)。
请参阅图11和图12,图11是本申请第五实施例提供的显示装置的结构示意图,图12是图11实施例中提供的驱动电路的结构示意图。在本实施例中,K=2,与图4和图5实施例类似,驱动电路50包括第一驱动电路501和第二驱动电路502,不同的是,本实施例中第一驱动电路501还作为第一栅极驱动模块41,用于在每帧图像信号的显示区阶段向显示面板10传送奇数行图像扫描信号G(2i-1),第二驱动电路502还作为第二栅极驱动模块42,用于在每帧图像信号的显示区阶段向显示面板10传送偶数行图像扫描信号G(2i);其中,i为自然数。
与图8实施例同理,驱动电路50的前两个采样驱动单元51还包括第一选通开关514,第一选通开关514包括第一选通控制端、第一接入端、第二接入端和第一输出端;第一选通控制端作为触发控制端接入选通信号ABK,第一接入端作为第一触发输入端接入帧起始信号STV,第二接入端作为第二触发输入端接入采集起始信号RESET。
每个采样驱动单元51还包括第二选通开关515和第三选通开关516,第二选通开关515包括第二选通控制端、扫描接收端、第一扫描输出端和第二扫描输出端;第二选通控制端接入选通信号ABK,扫描接收端连接扫描输出端,第一扫描输出端连接对应的图像扫描线S(m),第二扫描输出端连接对应的采集扫描线Em(m),且第一扫描输出端和第二扫描输出端与下一级联的采样驱动单元51的触发控制端,以向下一级联的采样驱动单元51传输触发信号,以使驱动电路50逐行输出图像扫描信号G(1)~G(M)和E(1)~E(M)。
以上仅为本申请的实施方式,并非因此限制本申请的专利保护范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种驱动电路,包括多个采样驱动单元,所述采样驱动单元包括触发控制端、扫描输入端和扫描输出端,所述触发控制端接入触发信号,所述扫描输入端接入对应的扫描时钟信号;所述采样驱动单元用于在所述触发信号为有效电平时导通,以在所述扫描输出端将所述扫描时钟信号输出为对应行的采集扫描信号;
其特征在于,前K个所述采样驱动单元中,每个所述采样驱动单元还包括触发输入端,所述触发控制端接入选通信号,所述触发输入端接入采集起始信号,用于在所述选通信号为采集有效电平时,分别在所述扫描输出端输出前K行采集扫描信号;其中,K为大于0的整数;
其他所述采样驱动单元分别与前K个所述采样驱动单元级联,且第m个所述采样驱动单元输出的所述采集扫描信号作为第(m+K)个所述采样驱动单元的所述触发信号,以使多个所述采样驱动单元依序逐行输出所述采集扫描信号;其中,m为小于M的正整数,M为所述采样驱动单元的数量;
其中,所述驱动电路用于显示面板,所述显示面板包括多个子像素单元,至少部分所述子像素单元包括电压采集单元;在所述显示面板的像素电压采集阶段,所述驱动电路依序逐行输出所述采集扫描信号,以逐行驱动所述电压采集模块开启;且所述选通信号在显示面板的每帧图像信号的消影区被配置为所述采集有效电平。
2.根据权利要求1所述的驱动电路,其特征在于,每个所述采样驱动单元包括触发单元、输出单元和下拉单元;其中,所述扫描时钟信号的个数为2K,前K个所述采样驱动单元中,
每个触发单元包括第一晶体管,所述第一晶体管的栅极作为所述触发控制端,源极作为所述触发输入端;
每个输出单元包括第二晶体管和自举电容,所述第二晶体管的栅极电连接于所述第一晶体管的漏极,源极作为所述扫描输入端,漏极作为所述扫描输出端;所述自举电容的两端分别电连接于所述第二晶体管的栅极和漏极;
每个下拉单元包括第三晶体管和第四晶体管,所述第三晶体管的源极和所述第四晶体管的源极分别电连接于所述第二晶体管的栅极和漏极,所述第三晶体管的漏极和所述第四晶体管的漏极共同接入低电平信号,所述第三晶体管的栅极和所述第四晶体管的栅极共同接入下一级所述采样驱动单元输出的所述采集扫描信号。
3.根据权利要求2所述的驱动电路,其特征在于,第K个所述采样驱动单元之后的每个所述采样驱动单元中,
每个触发单元包括第五晶体管,所述第五晶体管的栅极和源极连接且作为所述触发控制端,所述第五晶体管的漏极电连接于所述输出单元的扫描控制端。
4.一种显示装置,其特征在于,包括:
显示面板,包括多条数据线、多条图像扫描线、多条采集扫描线和多个呈矩阵排列的子像素单元;所述子像素单元包括驱动单元和液晶单元,所述驱动单元与所述液晶单元之间具有连接节点;其中,至少部分所述子像素单元还包括电压采集单元,所述电压采集单元的第一连接端电连接于所述连接节点,所述电压采集单元的控制端电连接于对应行的所述采集扫描线,所述电压采集单元的第二连接端作为像素电压采集端;
驱动电路,为如权利要求1-3中任一项所述的驱动电路,所述驱动电路的多个扫描输出端与所述采集扫描线对应连接,以在每帧图像信号的消影区向多条所述采集扫描线依序逐行输出采集扫描信号,以使所述电压采集单元依序逐行开启,并在所述像素电压采集端输出对应的像素电压。
5.根据权利要求4所述的显示装置,其特征在于,所述驱动电路还作为栅极驱动模块,向多个所述子像素单元传送图像扫描信号;
所述驱动电路的前K个采样驱动单元还包括第一选通开关,所述第一选通开关包括第一选通控制端、第一接入端、第二接入端和第一输出端;所述第一选通控制端作为触发控制端接入选通信号,所述第一接入端作为第一触发输入端接入帧起始信号,所述第二接入端作为第二触发输入端接入采集起始信号;
每个采样驱动单元还包括第二选通开关和第三选通开关;所述第二选通开关包括第二选通控制端、扫描接收端、第一扫描输出端和第二扫描输出端;所述第二选通控制端接入所述选通信号,所述扫描接收端连接扫描输出端,所述第一扫描输出端连接对应的所述图像扫描线,所述第二扫描输出端连接对应的所述采集扫描线,且所述第一扫描输出端和所述第二扫描输出端与下一级联的所述采样驱动单元的触发控制端;
所述第三选通开关包括第三选通控制端、第一下拉端、第二下拉端和下拉接入端,所述第三选通控制端接入所述选通信号,所述第一下拉端接入下一级所述采样驱动单元输出的所述图像扫描信号,所述第二下拉端接入下一级所述采样驱动单元输出的所述采集扫描信号,所述下拉接入端连接下拉单元。
6.根据权利要求5所述的显示装置,其特征在于,所述选通信号被配置为在每帧图像信号的显示区为高电平,在消影区为低电平;
所述选通信号为高电平时,所述第一选通开关导通第一接入端与第一输出端,所述第二选通开关导通所述扫描接收端与所述第一扫描输出端,以使各级所述采样驱动单元依序逐行输出所述图像扫描信号;所述第三选通开关导通所述第一下拉端与所述下拉接入端,以在下一级所述采样驱动单元输出所述图像扫描信号时关闭本级所述采样驱动单元输出的所述图像扫描信号;
所述选通信号为低电平时,所述第一选通开关导通第二接入端与第一输出端,所述第二选通开关导通所述扫描接收端与所述第二扫描输出端,以使各级所述采样驱动单元依序逐行输出所述采集扫描信号;所述第三选通开关导通所述第二下拉端与所述下拉接入端,以在下一级所述采样驱动单元输出所述采集扫描信号时关闭本级所述采样驱动单元输出的所述采集扫描信号。
7.根据权利要求6所述的显示装置,其特征在于,所述第一选通开关包括第六晶体管和第七晶体管,所述第六晶体管为N型晶体管,所述第七晶体管为P型晶体管;所述第六晶体管的栅极连接所述第一选通控制端,源极连接所述第一接入端,漏极连接所述第一输出端;所述第七晶体管的栅极连接所述第一选通控制端,源极连接所述第二接入端,漏极连接所述第一输出端;
所述第二选通开关包括第八晶体管和第九晶体管,所述第八晶体管为N型晶体管,所述第九晶体管为P型晶体管;所述第八晶体管的栅极连接所述第二选通控制端,源极连接所述扫描接收端,漏极连接所述第一扫描输出端;所述第九晶体管的栅极连接所述第二选通控制端,源极连接所述扫描接收端,漏极连接所述第二扫描输出端;
所述第三选通开关包括第一下拉晶体管和第二下拉晶体管,所述第一下拉晶体管为N型晶体管,所述第二下拉晶体管为P型晶体管;所述第一下拉晶体管的栅极连接所述第三选通控制端,源极连接第一下拉端,漏极连接所述下拉接入端;所述第二下拉晶体管的栅极连接所述第三选通控制端,源极连接所述第二下拉端,漏极连接所述下拉接入端。
8.根据权利要求7所述的显示装置,其特征在于,
所述选通信号为高电平时,所述第六晶体管、所述第八晶体管和所述第一下拉晶体管导通,所述驱动电路作为所述栅极驱动模块,用于在每帧图像信号的所述显示区向多个所述子像素单元依序逐行输出所述图像扫描信号;
所述选通信号为低电平时,所述第七晶体管、所述第九晶体管和所述第二下拉晶体管导通,所述驱动电路作为采集驱动模块,用于在每帧图像信号的所述消影区向多个所述子像素单元依序逐行输出所述采集扫描信号。
9.根据权利要求4或6所述的显示装置,其特征在于,所述驱动电路中,K等于1;所述驱动电路设置于所述显示面板的一侧,用于向显示面板输出所述图像扫描信号和/或所述采集扫描信号。
10.根据权利要求4或6所述的显示装置,其特征在于,所述驱动电路中,K等于2;
第1个所述采样驱动单元和之后依次级联的所述采样驱动单元设置于所述显示面板的第一侧,第2个所述采样驱动单元和之后与其级联的所述采样驱动单元设置于所述显示面板的第二侧,所述第一侧与所述第二侧相对;
其中,第1个所述采样驱动单元和之后依次级联的所述采样驱动单元用于输出奇数行所述图像扫描信号和/或所述采集扫描信号,第2个所述采样驱动单元和之后依次级联的所述采样驱动单元用于输出偶数行所述图像扫描信号和/或所述采集扫描信号。
CN202410378214.6A 2024-03-28 2024-03-28 驱动电路及显示装置 Active CN118038831B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410378214.6A CN118038831B (zh) 2024-03-28 2024-03-28 驱动电路及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410378214.6A CN118038831B (zh) 2024-03-28 2024-03-28 驱动电路及显示装置

Publications (2)

Publication Number Publication Date
CN118038831A CN118038831A (zh) 2024-05-14
CN118038831B true CN118038831B (zh) 2025-12-05

Family

ID=90986031

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410378214.6A Active CN118038831B (zh) 2024-03-28 2024-03-28 驱动电路及显示装置

Country Status (1)

Country Link
CN (1) CN118038831B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106710525A (zh) * 2017-01-06 2017-05-24 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106875917A (zh) * 2017-04-27 2017-06-20 武汉华星光电技术有限公司 扫描驱动电路与阵列基板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100624114B1 (ko) * 2005-08-01 2006-09-15 삼성에스디아이 주식회사 유기전계발광장치의 주사구동장치
JP2014089306A (ja) * 2012-10-30 2014-05-15 Canon Inc 電気光学表示装置および画像投射装置
CN108877636B (zh) * 2018-08-29 2021-05-14 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
KR102611474B1 (ko) * 2018-12-28 2023-12-11 삼성디스플레이 주식회사 스캔 구동부 및 이를 포함하는 표시 장치
KR102592015B1 (ko) * 2018-12-20 2023-10-24 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치
US20230033702A1 (en) * 2020-12-23 2023-02-02 Hefei Boe Joint Technology Co.,Ltd. Display panel and display apparatus
KR102760451B1 (ko) * 2020-12-31 2025-01-24 엘지디스플레이 주식회사 게이트 구동 회로 및 게이트 구동회로를 포함하는 표시 장치
CN114724526B (zh) * 2022-06-07 2022-09-27 惠科股份有限公司 栅极驱动电路、显示面板及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106710525A (zh) * 2017-01-06 2017-05-24 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106875917A (zh) * 2017-04-27 2017-06-20 武汉华星光电技术有限公司 扫描驱动电路与阵列基板

Also Published As

Publication number Publication date
CN118038831A (zh) 2024-05-14

Similar Documents

Publication Publication Date Title
US11749158B2 (en) Shift register unit, gate driving circuit, display device, and driving method
US10714053B2 (en) Driving circuit, method for controlling light emission and display device
US11081058B2 (en) Shift register unit, gate drive circuit, display device and driving method
US11562673B2 (en) Gate driving structure having overlapped signal wiring and capacitor, array substrate and display device
CN100389452C (zh) 移位寄存器电路与改善稳定的方法及栅极线驱动电路
US8810495B2 (en) Display device having a pixel circuit, method for driving display device, and electronic apparatus including display device
US11355068B2 (en) Shift register unit, gate drive circuit and drive method
US20210201751A1 (en) Shift register unit and driving method, gate driving circuit, and display device
CN108877721B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
US11403990B2 (en) Shift register unit, gate driving circuit, display device, and driving method
US12417725B2 (en) Shift register unit, driving method, gate driving circuit, and display device
CN114974163A (zh) 扫描驱动电路、阵列基板和显示面板
CN109326256B (zh) 栅极驱动电路及显示装置
US20250157433A1 (en) Display panel, driving method for the display panel and display device
US20110109601A1 (en) Display device
US9905181B2 (en) Array substrate and scan driving circuit thereon
US11640795B2 (en) Shift register unit, gate drive circuit and drive method
CN115985266A (zh) 栅极驱动电路、显示面板和显示装置
CN118038831B (zh) 驱动电路及显示装置
US20220180797A1 (en) First Shift Register, Driving Method Thereof, Gate Driving Circuit, and Display Device
CN101645243A (zh) 移位寄存器
US9805683B2 (en) Gate driver on array circuit for different resolutions, driving method thereof, and display device including the same
CN100495521C (zh) 讯号驱动系统及其移位寄存单元
CN115831031A (zh) 电平转换电路、显示面板和显示装置
US12555517B2 (en) Display substrate and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant