[go: up one dir, main page]

CN117859168A - 像素电路、显示面板以及显示装置 - Google Patents

像素电路、显示面板以及显示装置 Download PDF

Info

Publication number
CN117859168A
CN117859168A CN202280054572.0A CN202280054572A CN117859168A CN 117859168 A CN117859168 A CN 117859168A CN 202280054572 A CN202280054572 A CN 202280054572A CN 117859168 A CN117859168 A CN 117859168A
Authority
CN
China
Prior art keywords
transistor
potential
signal
light emitting
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280054572.0A
Other languages
English (en)
Inventor
佐藤洋平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Publication of CN117859168A publication Critical patent/CN117859168A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/10Dealing with defective pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

像素电路具备第1电源电位输入部、第2电源电位输入部和多个元件。第1电源电位输入部供给第1电源电位。第2电源电位输入部供给比第1电源电位低电位的第2电源电位。多个元件在第1电源电位输入部与第2电源电位输入部之间串联或级联连接。多个元件包含发光元件、第1晶体管和第2晶体管。第1晶体管与发光元件串联连接,控制流过发光元件的电流。第2晶体管与第1晶体管级联连接,将发光元件在发光状态与非发光状态之间切换。对第2晶体管的栅极电极选择性地输入第1电位或第2电位。第1电位是将第2晶体管设定为非导通状态的电位。第2电位是第1电源电位与第2电源电位之间的电位。

Description

像素电路、显示面板以及显示装置
关联申请的相互参照
本申请是主张日本申请2021-135713号(2021年8月23日申请)的优先权的申请,为了参照而将该日本申请的公开整体援引于此。
技术领域
本公开涉及像素电路、显示面板以及显示装置。
背景技术
过去,存在一种显示装置,具有:图像显示部,将多个扫描信号线和多个图像信号线格子状设置,以与多个扫描信号线和多个图像信号线的交叉点分别对应的形态,将多个像素部矩阵状排列(参照专利文献1、2的记载)。
在先技术文献
专利文献
专利文献1:国际公开第2020/174879号
专利文献2:JP特开2005-181975号公报
发明内容
公开了像素电路、显示面板以及显示装置。
像素电路的一方式具备第1电源电位输入部、第2电源电位输入部和多个元件。所述第1电源电位输入部供给第1电源电位。所述第2电源电位输入部供给比所述第1电源电位低电位的第2电源电位。所述多个元件在所述第1电源电位输入部与所述第2电源电位输入部之间串联或级联连接。所述多个元件包含发光元件、第1晶体管和第2晶体管。所述第1晶体管与所述发光元件串联连接,通过与图像信号相应的电位输入到栅极电极从而控制流过所述发光元件的电流。所述第2晶体管与所述第1晶体管级联连接,将所述发光元件在发光状态与非发光状态之间切换。对所述第2晶体管的栅极电极选择性地输入第1电位以及第2电位当中任意一者的电位。所述第1电位是用于将所述第2晶体管设定为不能在源极电极与漏极电极之间流过电流的非导通状态的所述第1电源电位以上或所述第2电源电位以下的电位。所述第2电位是用于在所述第2晶体管的源极电极与漏极电极之间流过电流的所述第1电源电位与所述第2电源电位之间的电位。
显示面板的一方式是具备多个上述一方式的像素电路的显示面板,具备:控制部,对多个所述像素电路各自中的所述第2晶体管的栅极电极选择性地输出所述第1电位或所述第2电位。
像素电路的一方式包含发光元件、第1晶体管和第2晶体管,具备控制部。所述第1晶体管与所述发光元件串联连接,通过与图像信号相应的电位输入到栅极电极从而控制流过所述发光元件的电流。所述第2晶体管与所述第1晶体管级联连接,将所述发光元件在发光状态与非发光状态之间切换。所述控制部具备:多个开关元件的功能,对所述第2晶体管进行开关控制。对所述控制部,选择性地输入分别关于所述多个开关元件的功能的接通或断开所涉及的信号。所述控制部根据关于所述多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来对所述第2晶体管的栅极电极输出用于将所述发光元件设为非发光状态的电位。所述控制部根据分别关于所述多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来对所述第2晶体管的栅极电极输出用于将所述发光元件设为发光状态的电位。
显示面板的一方式具备:多个像素电路;和具有多个开关元件的功能的控制部。所述多个像素电路分别包含发光元件、第1晶体管和第2晶体管。所述第1晶体管与所述发光元件串联连接,通过与图像信号相应的电位输入到栅极电极从而控制流过所述发光元件的电流。所述第2晶体管与所述第1晶体管级联连接,将所述发光元件在发光状态与非发光状态之间切换。对所述控制部选择性地输入分别关于所述多个开关元件的功能的接通或断开所涉及的信号。所述控制部根据关于所述多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来对所述多个像素电路各自中的所述第2晶体管的栅极电极输出用于将所述发光元件设为非发光状态的电位。所述控制部根据分别关于所述多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来对所述多个像素电路各自中的所述第2晶体管的栅极电极输出用于将所述发光元件设为发光状态的电位。
显示装置的一方式具备上述的任一方式的显示面板和驱动部。所述驱动部位于所述显示面板的与显示面相反的一侧的反显示面的一侧,与所述像素电路电连接。
附图说明
图1是示意表示各实施方式所涉及的显示装置的一例的主视图。
图2是示意表示各实施方式所涉及的显示装置的一例的背视图。
图3是示意表示各实施方式所涉及的显示装置的结构的一例的方块电路图。
图4是表示第1实施方式所涉及的第1子像素电路的一例的电路图。
图5是示意表示控制部的输入输出栅极所涉及的一结构例的栅极电路图。
图6是表示控制部的一例的电路图。
图7是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图8是表示控制部与多个子像素电路的连接的一例的方块电路图。
图9是表示控制部与多个像素电路的连接的一例的方块电路图。
图10是表示第1实施方式的另一例所涉及的第1子像素电路的电路图。
图11是表示第2实施方式所涉及的第1子像素电路的一例的电路图。
图12是示意表示控制部的输入输出栅极所涉及的一结构例的栅极电路图。
图13是表示控制部的一例的电路图。
图14是表示控制部中的输入、中间输出信号和输出与第1子像素电路的状态的关系的一例的真值表。
图15是表示对控制部输出设定控制信号的信号输出电路的一例的方块电路图。
图16是表示控制部、信号输出电路与多个子像素电路的连接的一例的方块电路图。
图17是表示控制部、信号输出电路与多个像素电路的连接的一例的方块电路图。
图18是表示第3实施方式所涉及的第1子像素电路的一例的电路图。
图19是示意表示控制部的输入输出栅极所涉及的一结构例的栅极电路图。
图20是表示控制部的一例的电路图。
图21是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图22是表示第4实施方式所涉及的第1子像素电路的一例的电路图。
图23是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图24是表示第5实施方式所涉及的第1子像素电路的一例的电路图。
图25是表示控制部中的输入、中间输出信号和输出与第1子像素电路的状态的关系的一例的真值表。
图26是表示第6实施方式所涉及的第1子像素电路的一例的电路图。
图27是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图28是表示第7实施方式所涉及的第1子像素电路的一例的电路图。
图29是示意表示控制部的输入输出栅极所涉及的一结构例的栅极电路图。
图30是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图31是表示第7实施方式的另一例所涉及的第1子像素电路的一例的电路图。
图32是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图33是表示第8实施方式所涉及的第1子像素电路的一例的电路图。
图34是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图35是表示第9实施方式所涉及的第1子像素电路的一例的电路图。
图36是表示控制部中的输入和输出与第1子像素电路的状态的关系的一例的真值表。
图37是表示对第1晶体管运用N沟道晶体管的第1子像素电路的一例的电路图。
图38是表示装入阈值电压修正电路的第1子像素电路的一例的电路图。
图39是表示装入阈值电压修正电路的第1子像素电路的动作的一例的时序图。
图40是示意表示拼接显示器的一例的主视图。
图41是示意表示第1参考例所涉及的子像素部的电路的结构的电路图。
图42是示意表示第2参考例所涉及的子像素部的电路的结构的电路图。
图43是示意表示第3参考例所涉及的子像素部的电路的结构的电路图。
图44是示意表示第4参考例所涉及的子像素部的电路的结构的电路图。
具体实施方式
以下说明本公开的像素电路、显示面板以及显示装置的各种实施方式所涉及的例子。首先,使用图41到图44所示的第1参考例到第4参考例来说明成为本公开的像素电路的前提的结构。显示装置具有:图像显示部,将多个扫描信号线和多个图像信号线格子状设置,以与多个扫描信号线与和个图像信号线的交叉点分别对应的形态,将多个像素部矩阵状排列。
在该显示装置中,各像素部具有:具备发出第1色的光的第1发光元子像素部;具备发出第2色的光的第2发光元件的子像素部;和具备发出第3色的光的第3发光元件的子像素部。由此,显示装置能显示彩色图像等。对第1色、第2色以及第3色能运用红色、绿色以及蓝色。
图41是示意表示第1参考例所涉及的子像素部915的电路的结构的电路图。各子像素部915具备:发光元件914;和控制该发光元件914中的发光、非发光以及发光强度等的发光控制部922。
对发光元件914运用微型发光二极管(LED)元件或有机电致发光(EL)元件等。发光元件914位于配置在玻璃板等基板的第1面上的绝缘层上。发光元件914经由在贯通配置于像素部的绝缘层的通孔等中配置的贯通导体,来与发光控制部922以及第2电源电位输入部917电连接。发光元件914的正电极经由发光控制部922而与第1电源电位输入部916连接。发光元件914的负电极与第2电源电位输入部917连接。第1电源电位输入部916可以是第1电源电位端子,也可以是第1电源电位输入线。第2电源电位输入部917也相同地,可以是第2电源电位端子,也可以是第2电源电位输入线。
发光控制部922具备选择晶体管912、驱动晶体管913、电容元件918和发光控制晶体管919。
选择晶体管912是作为用于对子像素部915输入图像信号的开关而发挥功能的晶体管。对选择晶体管912运用P沟道型薄膜晶体管(也称作P沟道晶体管)等。选择晶体管912的栅极电极与扫描信号线902连接。选择晶体管912的源极电极与图像信号线903连接。选择晶体管912的漏极电极与驱动晶体管913的栅极电极连接。若将作为来自扫描信号线902的扫描信号的接通信号(Low(L)信号)输入到选择晶体管912的栅极电极,则选择晶体管912成为能在源极电极与漏极电极之间流过电流的导通状态(也称作接通状态或作为开关的闭合状态)。由此,将来自图像信号线903的图像信号经由选择晶体管912赋予驱动晶体管913的栅极电极。
驱动晶体管913作为根据第1电源电位输入部916所赋予的第1电源电位Vdd与第2电源电位输入部917所赋予的第2电源电位Vss的电位差(Vdd-Vss)、和从图像信号线903传递的图像信号的电平(电位)来,使发光元件914电流驱动的元件(也称作驱动元件)而发挥功能。换言之,驱动晶体管913能控制流过发光元件914的电流。第1电源电位输入部916与作为正的电源电位(也称作第1电源电位)侧的电源线的第1电源线Lvd连接。从第1电源线Lvd赋予第1电源电位输入部916的第1电源电位Vdd设为3伏特(V)到5V左右。此外,第1电源电位Vdd可以是8V~15V左右。第2电源电位输入部917与作为负的电源电位(也称作第2电源电位)侧的电源线的第2电源线Lvs连接。从第2电源线Lvs赋予第2电源电位输入部917的第2电源电位Vss设为-3V到0V左右。第2电源线Lvs可以是接地的接地线。对驱动晶体管913运用P沟道晶体管等。在该情况下,驱动晶体管913的源极电极与第1电源电位输入部916连接。驱动晶体管913的漏极电极经由发光控制晶体管919以及发光元件914与第2电源电位输入部917连接。若将来自图像信号线903的图像信号输入到驱动晶体管913的栅极电极,则驱动晶体管913成为导通状态。
电容元件918配置于将驱动晶体管913的栅极电极和源极电极连接的连接线上。该电容元件918作为将输入到驱动晶体管913的栅极电极的图像信号的电位保持到下个图像信号的输入(也称作改写)为止的期间(也称作1帧的期间)的保持电容而发挥功能。
发光控制晶体管919配置于驱动晶体管913与发光元件914之间的驱动线925上,能控制发光元件914的发光以及非发光。对发光控制晶体管919运用P沟道晶体管等。在该情况下,发光控制晶体管919的源极电极与驱动晶体管913的漏极电极连接。换言之,发光控制晶体管919相对于驱动晶体管91级联连接。此外,发光控制晶体管919的漏极电极与发光元件914的正电极连接。在此,在发光控制晶体管919中,若对栅极电极输入作为发光控制信号(也称作Emi信号)的L信号,则发光控制晶体管919成为导通状态。由此,电流(也称作驱动电流)从第1电源电位输入部916经由驱动晶体管913、发光控制晶体管919以及驱动线925流到发光元件914,发光元件914发光。这时,通过图像信号的电平(电位)的控制,能控制发光元件914的发光的强度(亮度)。在该情况下,L信号作为能使发光控制晶体管919为导通状态(接通状态)的接通信号发挥功能。对作为接通信号的L信号的电位(也称作L电位)Vgl能运用比由第2电源线Lvs供给的第2电源电位Vss低的电位。
然而,在多个子像素部915当中的一部分的子像素部915中,若在发光元件914与贯通导体的连接中产生不良,则驱动电流无法充分流过发光元件914,有时发光元件914不以所期望的强度发光。此外,在多个子像素部915当中的一部分的子像素部915中,即使产生发光元件914的缺陷、劣化或破损等元件的不良,有时也会产生发光元件914不以所期望的强度发光的发光的不良。
因此,如图42所示那样,在各子像素部915中,考虑配置并联连接的2个发光元件914、始终使2个发光元件914当中的未产生不良的1个发光元件914发光的结构。
图42是示意表示第2参考例所涉及的子像素部915的电路的结构的电路图。图42所示的子像素部915的电路是以上述的图41中的子像素部915的电路为基础,将一部分结构置换成其他结构并加进追加的结构的电路。在此,图41中的子像素部915的电路的结构当中的作为被置换的对象的一部分结构是驱动线925以及发光元件914。图42所示的子像素部915的电路的结构当中的置换后的其他结构是作为2个驱动线925的第1驱动线925a以及第2驱动线925b、作为2个发光元件914的第1发光元件914a以及第2发光元件914b、第1开关926a和第2开关926b。此外,图42所示的子像素部915的电路的结构当中的追加的结构是切换控制部927。
如图42所示那样,第1驱动线925a以及第2驱动线925b分别与发光控制部922连接,并且相互并联连接。在该结构中,第1驱动线925a以及第2驱动线925b当中的一个驱动线925是通常的驱动线(也称作通常驱动线),另一个驱动线925是预备的驱动线(也称作冗余驱动线)。第1驱动线925a与第1发光元件914a的正电极连接,第1发光元件914a的负电极与第2电源电位输入部917连接。第2驱动线925b与第2发光元件914b的正电极连接,第2发光元件914b的负电极与第2电源电位输入部917连接。第1开关926a配置于第1驱动线925a上,能将第1驱动线925a设定为使用状态(也称作驱动状态)或不使用状态(也称作非驱动状态)。第2开关926b配置于第2驱动线925b上,能将第2驱动线925b设定为使用状态(驱动状态)或不使用状态(非驱动状态)。切换控制部927将第1开关926a以及第2开关926b当中的一个开关设定为不能流过电流的非导通状态(也称作断开状态或作为开关的开状态),将另一个开关设定为导通状态。由此,能始终使作为2个发光元件914的第1发光元件914a以及第2发光元件914b当中的未产生不良的1个发光元件914发光。对第1开关926a以及第2开关926b运用P沟道晶体管等。在该情况下,作为第1开关926a的P沟道晶体管相对于发光控制晶体管919级联连接。此外,作为第2开关926b的P沟道晶体管相对于发光控制晶体管919级联连接。并且,在始终使第1发光元件914a发光时,切换控制部927对第1开关926a的栅极电极输入接通信号(Vga:L信号),且对第2开关926b的栅极电极输入断开信号(Vgb:H信号)。对作为断开信号的H信号的电位(也称作H电位)Vgh能运用比由第1电源线Lvd供给的第1电源电位Vdd高的电位。另一方面,在始终使第2发光元件914b发光时,切换控制部927对第1开关926a的栅极电极输入断开信号(Vga:H信号),且对第2开关926b的栅极电极输入接通信号(Vgb:L信号)。
然而,关于构成源极接地的放大电路的晶体管,已知:即使输出电阻低且栅极电压Vgs固定,若源极电极与漏极电极之间的电压Vds变动,则通过沟道长度调制效应而作为输出电流的漏极电流(也称作源极-漏极间电流)Ids会发生变动。因此,在第1参考例以及第2参考例所涉及的子像素部915的任一者的驱动晶体管913中,都会因对第1电源电位Vdd、第2电源电位Vss以及发光元件914施加的正向的电压当中的一个以上的值的变动而源极电极与漏极电极之间的电压Vds变动,作为输出电流的漏极电流Ids会发生变动。第1电源电位Vdd会根据第1电源线Lvd当中的连接第1电源电位输入部916的部位与电源的距离而下降。第2电源电位Vss会根据第2电源线Lvs当中的连接第2电源电位输入部917的部位与电源的距离而上升。对发光元件914施加的正向的电压会根据发光元件914中的发光效率以及内部电阻等各特性、和驱动电流、正向电压以及亮度的各设定值等而发生变动。在该情况下,关于驱动晶体管913,在输出电阻Ro1、漏极电极与源极电极之间的电压(也称作漏极-源极间电压)Vds的变动量ΔVds、与作为输出电流的漏极电流Ids的变动量ΔIds之间,ΔIds=ΔVds/Ro1的关系成立。在此,若输出电阻Ro1小,则与漏极-源极间电压Vds的变动量ΔVds相应的漏极电流Ids的变动量ΔIds变大。并且,若驱动晶体管913的漏极电流Ids变动,则发光元件914的发光亮度从所期望的发光亮度偏离,会在显示装置100中产生亮度的不均(也称作亮度不均)以及颜色的不均(也称作颜色不均)。亮度不均包含红(R:Red)、绿(G:Green)、蓝(B:Blue)或白(W:White)等单色的明暗的不均。颜色不均包含RGB的混合比的不均。
因此,如图43以及图44所示那样,考虑设置与驱动晶体管913的漏极电极侧级联连接且与驱动晶体管913形成共源共栅连接的晶体管(也称作共源共栅连接用晶体管)920。共源共栅连接用晶体管920是具有与驱动晶体管913相同导电型的晶体管,将第1电源电位Vdd与第2电源电位Vss之间的给定的电位(也称作输入电位)Vb输入到栅极电极。在图43以及图44的示例中,作为驱动晶体管913的P沟道晶体管的漏极电极和作为共源共栅连接用晶体管920的P沟道晶体管的源极电极连接,作为共源共栅连接用晶体管920的P沟道晶体管的漏极电极和作为发光控制晶体管919的P沟道晶体管的源极电极连接。在此,关于共源共栅连接用晶体管920,若将输出电阻设为Ro2,将互导设为gm2,则驱动晶体管913中的表观的输出电阻Ro具有Ro≈gm2×Ro2×Ro1的关系。换言之,通过共源共栅连接用晶体管920的设置所引起的共源共栅连接,驱动晶体管913的输出电阻成为约(gm2×Ro2)倍。具体地,若(gm2×Ro2)为10,则驱动晶体管913的输出电阻成为约10倍。在该情况下,在驱动晶体管913中,相对于漏极-源极间电压Vds的变动量ΔVds的漏极电流Ids的变动量ΔIds成为约1/10。由此,在驱动晶体管913中,即使对第1电源电位Vdd、第2电源电位Vss以及发光元件914施加的正向的电压当中的一个以上的值变动,也难以产生沟道长度调制效应所引起的漏极电流Ids的变动。
但在第1电源电位输入部916与第2电源电位输入部917之间,相对于驱动晶体管913级联连接有发光控制晶体管919、共源共栅连接用晶体管920、以及第1开关926a或第2开关926b中所运用的晶体管等多个晶体管。因此,电位差(Vdd-Vss)当中的与驱动晶体管913级联连接的多个晶体管中的串联电阻所占的比例变大,驱动晶体管913中的漏极-源极间电压Vds变小。由此,若因第1电源电位Vdd的下降或第2电源电位Vss的上升等而电位差(Vdd-Vss)降低,则使驱动晶体管913在饱和区域驱动的条件就变得严格。换言之,变得难以使驱动晶体管913在饱和区域驱动。其结果,易于产生在俯视观察显示装置的情况下亮度慢慢降低的渐变(也称作亮度不均)。因而,显示装置中的画质会降低。
该问题会在如下像素电路显示装置中一般共通产生,即,该像素电路在第1电源电位输入部916与第2电源电位输入部917之间级联连接有作为使发光元件914电流驱动的驱动元件的驱动晶体管913和多个晶体管。
因此,关于显示装置,在使画质提升的方面具有改善的余地。
因此,本公开的发明者创造出能使显示装置提升画质的技术。例如,像素电路包含:第1晶体管,与发光元件串联连接,通过与图像信号相应的电位输入到栅极电极来控制流过发光元件的电流;和第2晶体管,与第1晶体管级联连接,将发光元件在发光状态与非发光状态之间进行切换。对第2晶体管的栅极电极选择性地输入将第2晶体管的源极电极与漏极电极之间设定为非导通状态的第1电源电位以上或第2电源电位以下的第1电位、以及在第2晶体管的源极电极与漏极电极之间流过电流的第1电源电位与第2电源电位之间的第2电位当中的一个电位。在此,在第2晶体管在第1晶体管的漏极电极侧相对于第1晶体管级联连接的情况下,通过对第2晶体管的栅极电极输入第2电位,第2晶体管相对于第1晶体管而形成共源共栅连接。在此,在第1晶体管以及第2晶体管分别是P沟道型的情况下,第2电位例如是用于使第1晶体管在饱和区域动作的比第1晶体管的漏极电位低的电位。此外,在第1晶体管以及第2晶体管分别是N沟道型的情况下,第2电位例如是用于使第1晶体管在饱和区域动作的比第1晶体管的漏极电位高的电位。
此外,在第2晶体管在第1晶体管的源极电极侧相对于第1晶体管级联连接的情况下,通过对第2晶体管的栅极电极输入第2电位,第2晶体管相对于第1晶体管形成负反馈电阻。在此,第2电位是对第2晶体管的栅极电极施加的将发光元件设为发光状态的电位,是使第1晶体管在饱和区域动作、且用于对第2晶体管赋予第1晶体管中的栅极电压与漏极电流的关系成为线性的模拟元件的功能的电位。在此,在第1晶体管以及第2晶体管分别是P沟道型的情况下,第2电位是比第1晶体管的源极电位低的电位。此外,在第1晶体管以及第2晶体管分别是N沟道型的情况下,第2电位是比第1晶体管的源极电位高的电位。
与第1晶体管级联连接的晶体管可以仅是第2晶体管。由此,变得易于使作为驱动晶体管的第1晶体管在饱和区域驱动。其结果,变得难以产生俯视观察显示装置的情况下亮度慢慢降低的渐变。
在第1晶体管以及第2晶体管分别是P沟道型、且第2晶体管在第1晶体管的漏极电极侧相对于第1晶体管级联连接的情况下,第2电位是比第1晶体管的漏极电位低的电位。该第2电位例如能规定为以下的电位。将第2电位设为以第1晶体管的源极电极的电位(源极电位)为基准减去了作为第1晶体管的过驱动电压的负的电压与作为第2晶体管的栅极-源极间电压(栅极电压)的负的电压之和而得到的电位以下。例如,过驱动电压是从第1晶体管中的栅极-源极间电压(栅极电压)Vgs1(例如-1.5V左右)减去第1晶体管的阈值电压Vth1(例如-1V左右)而得到的值(例如-0.5V左右)。第2电位可以是比第1晶体管的漏极电位低0.5V到2V左右的电位。在第1晶体管以及第2晶体管分别是N沟道型的情况下,第2电位可以是比第1晶体管的源极电位高0.5V到2V左右的电位。
关于这些结构以及功能等,以下,参照附图来说明各种实施方式。在附图中,对具有相同或类似的结构以及功能的部分标注相同符号,在下述说明中省略重复说明。各附图示意地表示。在图1、图2以及图40中附加右手系的XYZ坐标系。在该XYZ坐标系中,将沿着基板20的第1面F1的第1方向设为+X方向,将沿着第1面F1的与+X方向正交的第2方向设为+Z方向,将与第1面F1垂直的第3方向设为+Y方向。
<1.第1实施方式>
<1-1.显示装置的概略结构>
图1是示意表示第1实施方式所涉及的显示装置100的一例的主视图。图2是示意表示第1实施方式所涉及的显示装置100的一例的背视图。图3是示意表示第1实施方式所涉及的显示装置100的结构的一例的方块电路图。如图1到图3所示那样,显示装置100具备显示面板100p和驱动部30。显示面板100p具备多个像素电路10。显示面板100p具有:显示图像的面(也称作显示面)Sf1;和与该显示面Sf1相反的一侧的面(既称作反显示面也称作非显示面)Sf2。显示面板100p的俯视观察形状为矩形的矩形平板状、梯形平板状、圆形平板状等形状。在第1实施方式中,显示面板100p具备基板20和多个像素电路10。
基板20具有第1面(也称作第1主面)F1、第2面(也称作第2主面)F2和多个侧面F3。第2面F2是第1面F1的相反侧的面。多个侧面F3分别将第1面F1和第2面F2连接。对基板20运用平板状的基板。对第1面F1以及第2面F2分别运用具有4边的矩形状的面。在该情况下,多个侧面F3包含第1侧面F31、第2侧面F32、第3侧面F33和第4侧面F34。第1侧面F31将第1面F1的第1边和第2面F2的第1边连接。换言之,第1侧面F31具有第1面F1的第1边以及第2面F2的第1边作为对置的2边。第2侧面F32将第1面F1的第2边和第2面F2的第2边连接。换言之,第2侧面F32具有第1面F1的第2边以及第2面F2的第2边作为对置的2边。第3侧面F33将第1面F1的第3边和第2面F2的第3边连接。换言之,第3侧面F33具有第1面F1的第3边以及第2面F2的第3边作为对置的2边。第4侧面F34将第1面F1的第4边和第2面F2的第4边连接。换言之,第4侧面F34具有第1面F1的第4边以及第2面F2的第4边作为对置的2边。在图1以及图2的示例中,第1面F1是沿着XZ平面的平坦的面,朝向-Y方向。第2面F2是沿着XZ平面的平坦的面,朝向+Y方向。第1侧面F31朝向+Z方向。第2侧面F32朝向-X方向。第3侧面F33朝向-Z方向。第4侧面F34朝向+X方向。对基板20运用玻璃板。玻璃板可以透明,也可以不透明。对基板20也可以运用着色的玻璃制的基板、磨砂玻璃制的基板、塑料制的基板、陶瓷制的基板或金属制的基板、或者将这些的2张以上的基板层叠的复合基板。
多个像素电路10分别是构成像素部的电路。多个像素电路10矩阵状排列。多个像素电路10在基板20的第1面F1上矩阵状排列。在该情况下,多个像素电路10构成1列的像素电路10,多个像素电路10构成1行的像素电路10。更具体地,排列n行×m列(n、m是自然数)的像素电路10。多个像素电路10构成显示图像的部分(也称作图像显示部)300。该图像显示部300位于基板20当中的第1面F1侧。在图1以及图2的示例中,图像显示部300的朝向-Y方向的表面构成显示面板100p的显示面Sf1。在此,图像显示部300可以以覆盖第1面F1的大致整面的状态设置。在该情况下,显示装置100在基板20的第1面F1侧的单面具有在整面配置图像显示部300的构造(也称作无边框构造)或极力缩窄图像显示部300的周围的边框部分的构造(也称作窄边框构造)。
多个像素电路10分别具有多个子像素电路。多个子像素电路分别是构成像素部中所含的子像素部的电路。多个子像素电路包含第1子像素电路1、第2子像素电路2和第3子像素电路3。第1子像素电路1能发出第1色的光。第2子像素电路2能发出与第1色不同的第2色的光。第3子像素电路3能发出与第1色以及第2色不同的第3色的光。对第1色、第2色以及第3色运用红色、绿色以及蓝色。在对第1色运用红色的情况下,能对第2色运用绿色且对第3色运用蓝色,或者,对第2色运用蓝色且对第3色运用绿色。在对第1色运用绿色的情况下,能对第2色运用红色且对第3色运用蓝色,或者,对第2色运用蓝色且对第3色运用红色。在对第1色运用蓝色的情况下,能对第2色运用红色且对第3色运用绿色,或者,对第2色运用绿色且对第3色运用红色。在各像素电路10中,第1子像素电路1、第2子像素电路2和第3子像素电路3在行方向上按顺序并排。在该情况下,多个第1子像素电路1构成1行的第1子像素电路1,多个第2子像素电路2构成1行的第2子像素电路2,多个第3子像素电路3构成1行的第3子像素电路3。此外,多个第1子像素电路1构成1列的第1子像素电路1,多个第2子像素电路2构成1列的第2子像素电路2,多个第3子像素电路3构成1列的第3子像素电路3。在各像素电路10中,第1子像素电路1、第2子像素电路2以及第3子像素电路3可以以任意的顺序并排。
驱动部30与多个像素电路10分别电连接。驱动部30位于显示面板100p的反显示面Sf2的一侧。在第1实施方式中,驱动部30位于基板20当中的第2面F2侧。驱动部30能通过将集成电路(Integrated Circuit:IC)或大规模集成电路(Large-Scale Integration:LSI)等驱动元件以晶玻接装(Chip On Glass:COG)方式安装于基板20的第2面F2上来形成。驱动部30可以是搭载驱动元件的电路基板。此外,驱动部30可以是具备薄膜晶体管(Thin FilmTransistor:TFT)等的薄膜的电路(也称作薄膜电路),其中该薄膜晶体管具有通过化学蒸镀(Chemical Vapor Deposition:CVD)法等薄膜形成法直接形成于基板20的第2面F2上的低温多晶硅(Low Temperature Poly Silicon:LTPS)的半导体层。驱动部30通过分别包含位于基板20的第2面F2上的布线(也称作背面布线)W2和位于基板20的侧面F3上的布线(也称作侧面布线)W3的多个布线而与位于基板20的第1面F1侧的图像显示部300电连接。因此,多个布线含在显示面板100p中。
此外,如图3所示那样,显示面板100p具备多个图像信号线4s、多个扫描信号线(也称作栅极信号线)4g和多个发光控制信号线4e。多个扫描信号线4g和多个图像信号线4s格子状设置。此外,显示面板100p具备扫描信号线驱动部30g和发光控制信号线驱动部30e。
多个图像信号线4s分别能对第1子像素电路1、第2子像素电路2以及第3子像素电路3传输用于控制发光的程度的信号(也称作图像信号)。图像信号线4s沿着1列的像素电路10而设置。在图3的示例中,3根图像信号线4s沿着1列的像素电路10而设置。3根图像信号线4s包含第1根图像信号线(也称作第1图像信号线)4s1、第2根图像信号线(也称作第2图像信号线)4s2和第3根图像信号线(也称作第3图像信号线)4s3。更具体地,在每1列的像素电路10中存在沿着1列的第1子像素电路1而设置的第1图像信号线4s1、沿着1列的第2子像素电路2而设置的第2图像信号线4s2和沿着1列的第3子像素电路3而设置的第3图像信号线4s3。在该情况下,关于各列的像素电路10,第1图像信号线4s1与形成1列的多个第1子像素电路1分别电连接,第2图像信号线4s2与形成1列的第2子像素电路2分别电连接,第3图像信号线4s3与形成1列的第3子像素电路3分别电连接。能对多个图像信号线4s分别从驱动部30供给图像信号。驱动部30可以经由时分方式的选择器电路等对多个图像信号线4s时分地供给图像信号。也可以针对各列的像素电路10配置1个选择器电路,将从驱动部30供给到选择器电路的图像信号通过选择器电路时间依次(线依次)地供给到第1图像信号线4s1、第2图像信号线4s2和第3图像信号线4s3。对选择器电路运用具有3个转移栅极元件的结构等。选择器电路可以在基板20的第1面F1上配置于图像显示部300的空白区域,也可以配置于图像显示部300的外侧的边框部分。
多个扫描信号线4g分别能对第1子像素电路1、第2子像素电路2以及第3子像素电路3分别传输用于控制输入图像信号的定时的信号(也称作扫描信号)。1根扫描信号线4g沿着1行的像素电路10而设置。在该情况下,沿着第M行(M是自然数)像素电路10的行而设置第M根扫描信号线4g。并且,在第M行像素电路10中所含的多个第1子像素电路1、多个第2子像素电路2以及多个第3子像素电路3分别连接第M根扫描信号线4g。能对多个扫描信号线4g从扫描信号线驱动部30g时间依次(线依次)地供给扫描信号。对扫描信号线驱动部30g运用移位寄存器等各种电路。扫描信号线驱动部30g位于基板20的第1面F1上。在该情况下,扫描信号线驱动部30g可以配置于图像显示部300的空白区域,也可以配置于图像显示部300的外侧的边框部分。扫描信号线驱动部30g能响应于来自驱动部30的信号来对多个扫描信号线4g时间依次(线依次)地供给扫描信号。
发光控制信号线4e能对第1子像素电路1、第2子像素电路2以及第3子像素电路3分别传输控制发光的定时的信号(也称作发光控制信号)。1根发光控制信号线4e沿着1行的像素电路10而设置。在该情况下,沿着第M行目M是自然数)像素电路10的行而设置第M根发光控制信号线4e。并且,在第M行像素电路10中所含的多个第1子像素电路1、多个第2子像素电路2以及多个第3子像素电路3分别电连接第M根发光控制信号线4e。能对多个发光控制信号线4e从发光控制信号线驱动部30e时间依次(线依次)地供给发光控制信号。发光控制信号线驱动部30e运用移位寄存器等各种电路。发光控制信号线驱动部30e位于基板20的第1面F1上。在该情况下,发光控制信号线驱动部30e可以配置于图像显示部300的空白区域,也可以配置于图像显示部300的外侧的边框部分。发光控制信号线驱动部30e能响应于来自驱动部30的信号来对多个发光控制信号线4e时间依次(线依次)地供给发光控制信号。
<1-2.子像素电路的结构>
图4是表示第1实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。在第1实施方式中,第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第1子像素电路1具备:第1电源电位输入部1dl;第2电源电位输入部1sl;和在第1电源电位输入部1dl与第2电源电位输入部1sl之间串联或级联连接的多个元件E1。
第1电源电位输入部1dl能供给第1电源电位Vdd。第1电源电位输入部1dl与第1电源线Lvd连接。第1电源线Lvd与对第1电源线Lvd赋予第1电源电位Vdd的电源连接。第1电源电位Vdd能设定为任意的正的电位。考虑将第1电源电位Vdd设定为8V左右的方式。
第2电源电位输入部1sl能供给比第1电源电位Vdd低电位的第2电源电位Vss。第2电源电位输入部1sl与第2电源线Lvs连接。第2电源线Lvs与对第2电源线Lvs赋予第2电源电位Vss的电源连接。第2电源电位Vss只要是比第1电源电位Vdd低电位,就既可以是正的电位也可以是负的电位。考虑第2电源电位Vss设定为0V左右的方式。第2电源线Lvs可以是接地的接地线。
多个元件E1包含:作为第1元件E11的发光元件12;作为第2元件E12的第1晶体管11d;和作为第3元件E13的第2晶体管11e。在图4的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第3元件E13的第2晶体管11e和作为第1元件E11的发光元件12按该记载的顺序串联或级联连接。此外,在第1实施方式中,第1子像素电路1具备第3晶体管11g和电容元件11c。在该情况下,能通过具有第1晶体管11d、第2晶体管11e、第3晶体管11g和电容元件11c的发光控制部11来控制发光元件12中的发光。更具体地,发光控制部11能控制发光元件12中的发光、非发光以及发光强度等。
发光元件12能发出给定的色的光。第1子像素电路1的发光元件12能发出第1色的光。第2子像素电路2的发光元件12能发出第2色的光。第3子像素电路3的发光元件12能发出第3色的光。对发光元件12运用微型发光二极管(LED)元件或有机电致发光(EL)元件等。对第1子像素电路1的发光元件12能运用发出第1色的光的微型LED元件或有机EL元件等。对第2子像素电路2的发光元件12运用发出第2色的光的微型LED元件或有机EL元件等。对第3子像素电路3的发光元件12运用发出第3色的光的微型LED元件或有机EL元件等。
第1晶体管11d与发光元件12串联连接。该第1晶体管11d通过将与图像信号相应的电位输入到栅极电极,能控制流过发光元件12的电流。第1晶体管11d通过将与从第1图像信号线4s1输入的图像信号相应的电位输入到栅极电极,能控制流过发光元件12的电流。从其他观点来说的话,第1晶体管11d作为根据第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)、和从第1图像信号线4s1传递的图像信号的电平(电位)来使发光元件12电流驱动的元件(也称作驱动元件)而作为功能。对第1晶体管11d运用P沟道型薄膜晶体管(P沟道晶体管)等。在该情况下,第1晶体管11d的源极电极与第1电源电位输入部1dl连接。第1晶体管11d的漏极电极经由第2晶体管11e以及发光元件12而与第2电源电位输入部1sl连接。在此,若从第1图像信号线4s1将与图像信号相应的比第1电源电位Vdd低的给定的范围的电位输入到第1晶体管11d的栅极电极,则第1晶体管11d成为能在源极电极与漏极电极之间流过电流的状态(即称作导通状态也称作接通状态)。由此,驱动电流能从第1电源电位输入部1dl经由第1晶体管11d以及第2晶体管11e流到发光元件12。这时,发光元件12能根据图像信号的电平(电位)来控制发光的强度(亮度)。换言之,第1晶体管11d能控制发光元件12中的发光强度。在此,在第2子像素电路2中,取代第1图像信号线4s1而从第2图像信号线4s2输入图像信号。在第3子像素电路3中,取代第1图像信号线4s1而从第3图像信号线4s3输入图像信号。
第3晶体管11g具有作为用于对发光控制部11内输入图像信号的元件的功能。对第3晶体管11g运用P沟道晶体管等。在该情况下,第3晶体管11g的栅极电极与扫描信号线4g连接。第3晶体管11g的源极电极(漏极电极)与第1图像信号线4s1连接。在此,第3晶体管11g的漏极电极(源极电极)与第1晶体管11d的栅极电极连接。若将来自扫描信号线4g的作为扫描信号的接通信号输入到第3晶体管11g的栅极电极,则第3晶体管11g成为能在源极电极与漏极电极之间流过电流的导通状态。由此,将来自第1图像信号线4s1的图像信号经由第3晶体管11g输入到第1晶体管11d的栅极电极。在该情况下,对接通信号运用具有第2电源电位Vss以下的电位(也称作Low(L)电位)Vgl的信号(也称作L信号)。在第2电源电位Vss为0V的情况下,L电位Vgl设定为约-2V到0V。在此,在第2子像素电路2中,第3晶体管11g的源极电极(漏极电极)取代第1图像信号线4s1而与第2图像信号线4s2连接,取代第1图像信号线4s1而输入来自第2图像信号线4s2的图像信号。在第3子像素电路3中,第3晶体管11g的源极电极(漏极电极)取代第1图像信号线4s1而与第3图像信号线4s3连接,取代第1图像信号线4s1而输入来自第3图像信号线4s3的图像信号。
电容元件11c位于将第1晶体管11d的栅极电极和源极电极连接的连接线上。该电容元件11c作为将输入到第1晶体管11d的栅极电极的图像信号的电位Vsig保持到下个图像信号的输入(改写)为止的期间(1帧的期间)的保持电容而发挥功能。
第2晶体管11e与第1晶体管11d级联连接。该第2晶体管11e能将发光元件12在发光的状态(也称作发光状态)和不发光的状态(也称作非发光状态)之间切换。在第1实施方式中,第2晶体管11e具有作为用于控制发光元件12的发光以及非发光的元件(也称作发光控制用元件)的功能。第2晶体管11e位于将第1晶体管11d和发光元件12连接的连接线(也称作驱动线)上。对第2晶体管11e运用与第1晶体管11d相同的导电型的晶体管。作为导电型,在源极电极与漏极电极之间使电流产生的载流子是空穴的P型、和在源极电极与漏极电极之间使电流产生的载流子是电子的N型。对第2晶体管11e运用P沟道晶体管等。在该情况下,第2晶体管11e在第1晶体管11d的漏极电极侧相对于第1晶体管11d级联连接。更具体地,在第1晶体管11d的漏极电极连接第2晶体管11e的源极电极。此外,在第2晶体管11e的漏极电极连接发光元件12。更具体地,在第2晶体管11e的漏极电极连接发光元件12的阳极电极(正电极)。并且,发光元件12的阴极电极(负电极)与第2电源电位输入部1sl连接。
对第2晶体管11e的栅极电极选择性地输入第1电位V1或第2电位V2。第1电位V1是用于将第2晶体管11e设定为不能在源极电极与漏极电极之间流过电流的状态(也称作非导通状态、断开状态)的电位(也称作断开电位)。在第1实施方式中,若第2晶体管11e是P沟道晶体管,则第1电位V1设定为第1电源电位Vdd以上的电位。更具体地,对第1电位V1运用作为将第2晶体管11e设为非导通状态(断开状态)的断开信号的High(H)信号的电位(H电位)Vgh。在该情况下,在第1电源电位Vdd为8V的情况下,第1电位V1设定为8V到约10V。第2电位V2是用于在第2晶体管11e的源极电极与漏极电极之间流过电流的电位。第2电位V2设定为第1电源电位Vdd与第2电源电位Vss之间的电位。换言之,第2电位V2设定为小于第1电源电位Vdd且比第2电源电位Vss大的电位。第2电位V2不是L电位以及H电位这样的数字的离散的值,能设定为L电位与H电位之间的任意的模拟的电位。第1电源电位Vdd是8V,在第2电源电位Vss为0V的情况下,第2电位V2设定为比0V大且比8V小的电位。在此,将具有第2电位V2的信号适宜也称作模拟(A)信号。
在该情况下,即使第1晶体管11d处于导通状态(接通状态),若对第2晶体管11e的栅极电极输入第1电位V1,第2晶体管11e也成为非导通状态(断开状态),不在发光元件12流过电流。由此,发光元件12成为不发光的状态(非发光状态)。此外,在第1晶体管11d处于导通状态(接通状态)的情况下,若对第2晶体管11e的栅极电极输入第2电位V2,则在第2晶体管11e的源极电极与漏极电极之间流过电流。由此,发光元件12成为发光的状态(发光状态)。在该情况下,第2晶体管11e是在第1晶体管11d的漏极电极侧级联连接且具有与第1晶体管11d相同的导电型的晶体管,并且对栅极电极输入第1电源电位Vdd与第2电源电位Vss之间的第2电位V2。因此,第2晶体管11e成为相对于第1晶体管11d形成共源共栅连接的状态。
在此,将第1晶体管11d的输出电阻设为Ro1,将第2晶体管11e的输出电阻设为Ro2,将第2晶体管11e的互导设为gm2。在该情况下,第1晶体管11d的表观的输出电阻Ro具有Ro≈gm2×Ro2×Ro1的关系。因此,通过第2晶体管11e所引起的共源共栅连接,第1晶体管11d的输出电阻成为约(gm2×Ro2)倍。具体地,若将(gm2×Ro2)设定为约10,则第1晶体管11d的输出电阻成为约10倍。这时,在第1晶体管11d中,相对于漏极电极与源极电极之间的电压(也称作漏极-源极间电压)Vds的变动量ΔVds的作为输出电流的漏极电流Ids的变动量ΔIds成为约1/10。由此,在第1晶体管11d中,即使对第1电源电位Vdd、第2电源电位Vss以及发光元件12施加的正向的电压当中的一个以上的值变动,也难以产生沟道长度调制效应所引起的漏极电流Ids的变动。其结果,在显示装置100中难以产生亮度不均以及颜色不均。
在第1实施方式中,第2晶体管11e除了具有将发光元件12在发光状态与非发光状态之间进行切换的开关的功能以外,还具有作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。由此,可在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到对第1晶体管11d的共源共栅连接所带来的效果。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
第2电位V2能在显示面板100p或显示装置100出厂前适宜设定。第2电位V2能设定为基于第1晶体管11d以及第2晶体管11e的导电型、第1电源电位Vdd、第2电源电位Vss、第1晶体管11d的阈值电压(也称作第1阈值电压)Vth1、第2晶体管11e的阈值电压(也称作第2阈值电压)Vth2、和与输入到第1晶体管11d的栅极电极的图像信号相应的电位Vin的值域的给定的电位。在此,设想如下情况:第1晶体管11d以及第2晶体管11e两者都是P沟道晶体管,第1电源电位Vdd为8V,第2电源电位Vss为0V,第1阈值电压Vth1为-1V,第2阈值电压Vth2为-1V,电位Vin的值域的最小值为5V。在该情况下,第1晶体管11d的夹断电压(也称作第1夹断电压)Vdsat1成为从第1晶体管11d的栅极电压(也称作第1栅极电压)Vgs1减去第1阈值电压Vth1的值。具体地,Vdsat1=Vgs1-Vth1=-3V-(-1V)=-2V。在此,第1夹断电压Vdsat1采用满足比第1晶体管11d的源极-漏极间电压Vds大的关系(Vdsat1>Vds)且使第1晶体管11d在饱和区域驱动的设定。具体地,考虑将第1晶体管11d的源极-漏极间电压Vds设为比第1夹断电压Vdsat1(==-2V)小的-3V、将第1晶体管11d的漏极电极的电位(也称作漏极电位)维持在5V(=8V-3V)的设定。此外,第2晶体管11e的夹断电压(也称作第2夹断电压)Vsat2成为从第2晶体管11e的栅极电压(也称作第2栅极电压)Vgs2减去第2阈值电压Vth2的值。在此,采用与第1夹断电压Vdsat1相比而第2夹断电压Vdsat2更接近于0V、使第2晶体管11e在饱和区域驱动的设定。具体地,若将第2夹断电压Vdsat2设为-1V,则第2栅极电压Vgs2成为在作为第2夹断电压Vdsat2的-1V上加上作为第2阈值电压Vth2的-1V的值即-2V。并且,考虑将第2电位V2设定为在作为第1晶体管11d的漏极电位的5V上加上作为第2栅极电压Vgs2的-2V的值即3V的方式。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1晶体管11d仅级联连接第2晶体管11e的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的、第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<1-3.控制部>
对第2晶体管11e的栅极电极从控制部5选择性地输出第1电位V1或第2电位V2。换言之,控制部5能对第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。在此,若第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备控制部5,则能按子像素电路1、2、3的每一者将发光元件12在发光状态与非发光状态之间进行切换。
控制部5经由信号线(也称作电位输出信号线)L1而与第2晶体管11e的栅极电极连接。由此,控制部5能经由电位输出信号线L1对第2晶体管11e的栅极电极输出信号(也称作切换控制信号)CTL。
图5是示意表示控制部5的输入输出所涉及的一结构例的图。控制部5具备进行第2晶体管11e的开关控制的元件(也称作开关元件)的功能。开关控制包含将第2晶体管11e选择性地切换成流过源极电极与漏极电极之间的电流的状态和未流过的状态的控制。开关元件的功能包含将发光元件12选择性地设定为发光状态或非发光状态的功能。如图5所示那样,控制部5具备:输入信号的部分(也称作信号输入部)5I;和输出信号的部分(也称作信号输出部)5U。信号输入部5I例如能由多个端子或多个布线等构成。信号输出部5U例如能由一个以上的端子或一个以上的布线等构成。对控制部5的也称作信号输入部的5I选择性地输入接通或断开所涉及的信号,并且输入第2电位V2。在第1实施方式中,对断开所涉及的信号运用从发光控制信号线4e输入到控制部5的用于使发光元件12为非发光状态的信号。对接通所涉及的信号运用从发光控制信号线4e输入到控制部5的用于使发光元件12为发光状态的信号。对断开所涉及的信号运用H信号,对接通所涉及的信号运用L信号。换言之,对控制部5从发光控制信号线4e选择性地输入H信号或L信号,作为发光控制信号(也称作Emi信号)。将第2电位V2从供给第2电位V2的布线(也称作第2电位供给线)Lva输入到控制部5。第2电位供给线Lva与对第2电位供给线Lva赋予第2电位V2的电源连接。
控制部5根据对信号输入部5I的、断开所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出第1电位V1。在第1实施方式中,控制部5根据对信号输入部5I的、作为断开所涉及的信号的H信号的输入,来从信号输出部5U经由电位输出信号线L1对第2晶体管11e的栅极电极输出具有第1电位V1的H信号。此外,控制部5根据对信号输入部5I的、接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出第2电位V2。在第1实施方式中,控制部5根据对信号输入部5I的、作为接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由电位输出信号线L1对第2晶体管11e的栅极电极输出具有第2电位V的A信号。
换言之,控制部5经由电位输出信号线L1来对第2晶体管11e的栅极电极选择性地输入作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为切换控制信号CTL。由此,能使用1个第2晶体管11e来容易地实现将发光元件12在发光状态与非发光状态之间切换的开关的功能、和作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。
在此,控制部5能通过开关元件的功能来控制发光元件12的发光的定时。由此,能使用1个第2晶体管11e来容易地实现发光元件12的发光的定时所涉及的开关控制、和作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。
如图5所示那样,对控制部5可以从供给H电位Vgh的布线(即称作H电位供给线也称作高电位供给线)Lvh输入H电位Vgh,也可以从供给L电位Vgl的布线(即称作L电位供给线也称作低电位供给线)Lvl输入L电位Vgl。H电位供给线Lvh与对H电位供给线Lvh赋予H电位Vgh的电源连接。L电位供给线Lvl与对L电位供给线Lvl赋予L电位Vgl的电源连接。在此,对控制部5也可以取代从H电位供给线Lvh输入H电位Vgh而从第1电源线Lvd输入第1电源电位Vdd。对控制部5也可以取代从L电位供给线Lvl输入L电位Vg1而从第2电源线Lvs输入第2电源电位Vss。
图6是表示控制部5的一例的电路图。如图6所示那样,控制部5具有逻辑电路部51和电位变换部52。
逻辑电路部51将从发光控制信号线4e输入的发光控制信号适宜进行变换并输出到电位变换部52。在图6的示例中,对逻辑电路部51运用NOT门51n。在该情况下,逻辑电路部51若从发光控制信号线4e输入H信号,则变换成L信号并输出到电位变换部52。逻辑电路部51若从发光控制信号线4e输入L信号,则变换成H信号并输出到电位变换部52。
电位变换部52若从逻辑电路部51输入L信号,则变换成作为具有第1电位V1的断开信号的H信号,并输出。此外,电位变换部52若从逻辑电路部51输入H信号,则变换成具有第2电位V的A信号,并输出。对电位变换部52运用与作为反相逻辑电路的CMOS型NOT电路类似的电路。电位变换部52具有在供给H电位Vgh的H电位供给线Lvh与供给第2电位V2的第2电位供给线Lva之间级联连接的P沟道晶体管和N沟道型薄膜晶体管(也称作N沟道晶体管)。更具体地,P沟道晶体管的源极电极与H电位供给线Lvh连接,P沟道晶体管的漏极电极与N沟道晶体管的漏极电极连接,N沟道晶体管的源极电极与第2电位供给线Lva连接。此外,在电位变换部52中,P沟道晶体管的栅极电极和N沟道晶体管的栅极电极连接的部分是输入部52I,P沟道晶体管的漏极电极和N沟道晶体管的漏极电极连接的部分是输出部52U。若从逻辑电路部51对输入部52I输入L信号,则该电位变换部52从输出部52U输出作为具有第1电位V1的断开信号的H信号。此外,若从逻辑电路部51对输入部52I输入H信号,则电位变换部52从输出部52U输出具有第2电位V的A信号。电位变换部52的输出部52U与电位输出信号线L1连接。
由此,控制部5能根据对信号输入部5I的、作为发光控制信号的断开所涉及的信号的H信号的输入,来从信号输出部5U经由电位输出信号线L1对第2晶体管11e的栅极电极输出第1电位V1。此外,控制部5根据对信号输入部5I的、作为发光控制信号的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由电位输出信号线L1对第2晶体管11e的栅极电极输出第2电位V2。
图7是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5以从第2电位供给线Lva输入的电位(也称作输入电位)Vb、从发光控制信号线4e输入的发光控制信号和输出到电位输出信号线L1的切换控制信号CTL满足图7所示的关系的方式进行设计。若从第2电位供给线Lva输入到控制部5的输入电位Vb是任意的电位、输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,则从控制部5输出到电位输出信号线L1的切换控制信号CTL成为具有第1电位V1的H信号。这时,第2晶体管11e在栅极电极输入作为具有第1电位V1的断开信号的H信号,成为非导通状态。由此,发光元件12成为不发光的非发光状态。此外,若从第2电位供给线Lva输入到控制部5的输入电位Vb为第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,则从控制部5输出到电位输出信号线L1的切换控制信号CTL成为具有第2电位V的A信号。这时,第2晶体管11e在栅极电极输入具有第2电位V的A信号,从而在第2晶体管11e的源极电极与漏极电极之间流过电流。由此,发光元件12成为发光的发光状态,并且,第2晶体管11e成为相对于第1晶体管11d形成共源共栅连接的状态。
在此,作为从发光控制信号线4e输入的发光控制信号,也可以对断开所涉及的信号运用L信号,对接通所涉及的信号运用H信号。在该情况下,控制部5也可以没有逻辑电路部51,将从发光控制信号线4e输入的发光控制信号直接输入到电位变换部52的输入部52I。在该情况下,控制部5能根据对信号输入部5I的、来自发光控制信号线4e的作为断开所涉及的信号的L信号的输入,来从信号输出部5U经由电位输出信号线L1对第2晶体管11e的栅极电极输出第1电位V1。由此,发光元件12成为不发光的非发光状态。此外,控制部5根据对信号输入部5I的、来自发光控制信号线4e的作为接通所涉及的信号的H信号的输入、和第2电位V2的输入,来从信号输出部5U经由电位输出信号线L1对第2晶体管11e的栅极电极输出第2电位V2。由此,发光元件12成为发光的发光状态。
<1-4.第1实施方式中的变形>
各像素电路10可以具备对第1子像素电路1、第2子像素电路2以及第3子像素电路3分别选择性地输出第1电位V1或第2电位V2的控制部5。图8是表示控制部5与多个子像素电路1、2、3的连接的一例的方块电路图。如图8所示那样,能采用与控制部5连接的电位输出信号线L1与多个子像素电路1、2、3连接的结构。通过该结构,在1个像素电路10中控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
此外,显示面板100p可以具备对多个像素电路10分别选择性地输出第1电位V1或第2电位V2的控制部5。在该情况下,控制部5能对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。在该情况下,控制部5在基板20的第1面F1上可以配置于图像显示部300的空白区域或边框部分,也可以配置于基板20的第2面F2上。在此,控制部5能按构成1行的像素电路10的多个像素电路10的每一者来配置。图9是表示控制部5与多个像素电路10的连接的一例的方块电路图。如图9所示那样,能采用与控制部5连接的电位输出信号线L1与多个像素电路10连接的结构。更具体地,能采用与控制部5连接的电位输出信号线L1与多个像素电路10各自中所含的多个子像素电路1、2、3分别连接的结构。通过该结构,针对多个像素电路10设置1个控制部5,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
在该情况下,控制部5能根据对信号输入部5I的、关于开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出作为断开电位的第1电位V1。更具体地,控制部5能根据对信号输入部5I的、关于开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2晶体管11e的栅极电极输出作为断开电位的第1电位V1。换言之,控制部5能根据对信号输入部5I的、作为关于开关元件的功能的断开所涉及的信号的H信号的输入,来从信号输出部5U经由电位输出信号线L1对多个像素电路10各自中的第2晶体管11e的栅极电极输出作为具有第1电位V1的断开信号的H信号。更具体地,控制部5能根据对信号输入部5I的、作为关于开关元件的功能的断开所涉及的信号的H信号的输入,来从信号输出部5U经由电位输出信号线L1对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2晶体管11e的栅极电极输出作为具有第1电位V1的断开信号的H信号。
控制部5能根据对信号输入部5I的、关于开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出第2电位V2。更具体地,控制部5能根据对信号输入部5I的、关于开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2晶体管11e的栅极电极输出第2电位V2。换言之,控制部5能根据对信号输入部5I的、作为关于开关元件的功能的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由电位输出信号线L1对多个像素电路10各自中的第2晶体管11e的栅极电极输出具有第2电位V的A信号。更具体地,控制部5能根据对信号输入部5I的、作为关于开关元件的功能的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由电位输出信号线L1对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2晶体管11e的栅极电极输出具有第2电位V的A信号。
进一步换言之,控制部5能经由电位输出信号线L1对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为切换控制信号CTL。更具体地,控制部5能经由电位输出信号线L1对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2晶体管11e的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为切换控制信号CTL。
此外,在第1实施方式中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间串联或级联连接的多个元件E1也可以包含作为第1元件E11的发光元件12、作为第2元件E12的第1晶体管11d以及作为第3元件E13的第2晶体管11e以外的元件。
如图10所示那样,也可以将作为第1元件E11的发光元件12变更为并联连接的作为第1个第1元件(也称作第1A元件)E11a的发光元件12(也称作第1发光元件)12a和作为第2个第1元件(也称作第1B元件)E11b的发光元件12(也称作第2发光元件12b)。在该情况下,多个元件E1也可以包含:与第1发光元件12a串联连接的作为第1个第4元件(也称作第4A元件)E14a的第4晶体管13(也称作第4A晶体管13a);和与第2发光元件12b串联连接的作为第2个第4元件(也称作第4B元件)E14b的第4晶体管13(也称作第4B晶体管13b)。
图10是表示第1实施方式的另一例所涉及的第1子像素电路1的电路图。在第1实施方式的另一例中,第2子像素电路2以及第3子像素电路3也分别具有与第1子像素电路1相同或类似的结构。
第1实施方式的另一例所涉及的第1子像素电路1将图4所示的第1实施方式所涉及的第1子像素电路1的一例作为基础。第1实施方式的另一例所涉及的第1子像素电路1在第2晶体管11e与第2电源电位输入部1sl之间取代1个发光元件12而包含并联连接的2组第4晶体管13以及发光元件12。第4晶体管13以及发光元件12串联连接。在此,2组串联连接的第4晶体管13以及发光元件12包含:串联连接的第4A晶体管13a以及第1发光元件12a的组;和串联连接的第4B晶体管13b以及第2发光元件12b的组。从其他观点来说的话,第1子像素电路1包含在第1电源电位输入部1dl与第2电源电位输入部1sl之间串联或级联连接的2组多个元件E1。2组多个元件E1包含第1组多个元件E1和第2组多个元件E1。
第1组多个元件E1包含:作为第1个第1元件(第1A元件)E11a的第1发光元件12a;作为第2元件E12的第1晶体管11d;作为第3元件E13的第2晶体管11e;和作为第1个第4元件(第4A元件)E14a的第4A晶体管13a。在图10的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第3元件E13的第2晶体管11e、作为第4A元件E14a的第4A晶体管13a和作为第1A元件E11a的第1发光元件12a按该记载的顺序串联或级联连接。
第2组多个元件E1包含:作为第2个第1元件(第1B元件)E11b的第2发光元件12b;作为第2元件E12的第1晶体管11d;作为第3元件E13的第2晶体管11e;和作为第2个第4元件(第4B元件)E14b的第4B晶体管13b。在图10的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第3元件E13的第2晶体管11e、作为第4B元件E14b的第4B晶体管13b和作为第1B元件E11b的第2发光元件12b按该记载的顺序串联或级联连接。
第4A晶体管13a相对于第1晶体管11d以及第2晶体管11e级联连接。第4A晶体管13a位于将第2晶体管11e和第1发光元件12a连接的连接线(驱动线)上。在对第4A晶体管13a运用P沟道晶体管的情况下,第4A晶体管13a的源极电极与第2晶体管11e的漏极电极连接,第4A晶体管13a的漏极电极与第1发光元件12a的正电极连接。第4A晶体管13a具有用于旋转速度设定使用第1发光元件12a的状态(也称作使用状态)或不使用的状态(也称作不使用状态)的元件(也称作使用状态设定用元件)的功能。第4A晶体管13a根据从设定控制部7选择性输入的H信号或L信号,来在不能在源极电极与漏极电极之间流过电流的状态(非导通状态)与能在源极电极与漏极电极之间流过电流的状态(导通状态)之间切换。设想对第4A晶体管13a运用P沟道晶体管的情况。在该情况下,若对第4A晶体管13a的栅极电极输入H信号,则第4A晶体管13a成为非导通状态,第1发光元件12a设定为不使用状态。若对第4A晶体管13a的栅极电极输入L信号,则第4A晶体管13a成为导通状态,第1发光元件12a设定为使用状态。设定控制部7可以是多个子像素电路1、2、3各自中所含的控制电路,也可以是多个像素电路10各自中所含的控制电路,也可以是在显示面板100p中按多个像素电路10的每一者包含的控制电路,还可以是驱动部30中所含的控制电路。
第4B晶体管13b相对于第1晶体管11d以及第2晶体管11e级联连接。第4B晶体管13b位于将第2晶体管11e和第2发光元件12b连接的连接线(驱动线)上。在对第4B晶体管13b运用P沟道晶体管的情况下,第4B晶体管13b的源极电极与第2晶体管11e的漏极电极连接,第4B晶体管13b的漏极电极与第2发光元件12b的正电极连接。第4B晶体管13b具有用于选择性地设定使用第2发光元件12b的状态(使用状态)或不使用的状态(不使用状态)的元件(使用状态设定用元件)的功能。第4B晶体管13b根据从设定控制部7选择性输入的H信号或L信号来在非导通状态与导通状态之间切换。设想对第4B晶体管13b运用P沟道晶体管。在该情况下,若对第4B晶体管13b的栅极电极输入H信号,则第4B晶体管13b成为非导通状态,第2发光元件12b设定为不使用状态。若对第4B晶体管13b的栅极电极输入L信号,则第4B晶体管13b成为导通状态,第2发光元件12b设定为使用状态。
在此,可以对第4A晶体管13a运用N沟道晶体管,可以对第4B晶体管13b运用N沟道晶体管。设想第4A晶体管13a是N沟道晶体管的情况。在该情况下,若对第4A晶体管13a的栅极电极输入L信号,则第4A晶体管13a成为非导通状态,第1发光元件12a设定为不使用状态。若对第4A晶体管13a的栅极电极输入H信号,则第4A晶体管13a成为导通状态,第1发光元件12a设定为使用状态。此外,设想第4B晶体管13b是N沟道晶体管的情况。在该情况下,若对第4B晶体管13b的栅极电极输入L信号,则第4B晶体管13b成为非导通状态,第2发光元件12b设定为不使用状态。若对第4B晶体管13b的栅极电极输入H信号,则第4B晶体管13b成为导通状态,第2发光元件12b设定为使用状态。
此外,在此,第4A晶体管13a可以位于第1发光元件12a与第2电源电位输入部1sl之间,第4B晶体管13b可以位于第2发光元件12b与第2电源电位输入部1sl之间。
<1-5.第1实施方式的汇总>
如上述那样,像素电路10具备:在第1电源电位输入部1dl与第2电源电位输入部1sl之间串联或级联连接的、发光元件12、第1晶体管11d以及第2晶体管11e。在该情况下,第1晶体管11d能控制通过将与图像信号相应的电位输入到栅极电极而流过发光元件12的电流。第2晶体管11e相对于第1晶体管11d级联连接,能将发光元件12在发光状态与非发光状态之间切换。此外,第2晶体管11e是与第1晶体管11d相同的导电型的晶体管,在第1晶体管11d的漏极侧相对于第1晶体管11d级联连接。在第2晶体管11e的漏极电极连接发光元件12。并且,对第2晶体管11e的栅极电极选择性地输入用于将第2晶体管11e设定为非导通状态的第1电位V1、以及用于在第2晶体管11e的源极电极与漏极电极之间流过电流的第1电源电位Vdd与第2电源电位Vss之间的第2电位V2当中任意一者的电位。
通过该结构,第2晶体管11e除了具有将发光元件12在发光状态与非发光状态之间切换的开关的功能以外,还具有作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。由此,可在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到对第1晶体管11d的共源共栅连接所带来的效果。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<2.其他实施方式>
本公开并不限定于上述的第1实施方式,能在不脱离本公开的要旨的范围内进行各种变更以及改良等。
<2-1.第2实施方式>
上述在第1实施方式中,如图11所示那样,第1子像素电路1可以具备多个发光元件12和多个第2晶体管11e。在该情况下,多个发光元件12包含并联连接的第1发光元件12a以及第2发光元件12b。多个第2晶体管11e包含:与第1发光元件12a串联连接的第2晶体管11e(也称作第2A晶体管11ea);和与第2发光元件12b串联连接的第2晶体管11e(也称作第2B晶体管11eb)。并且,可以对第2A晶体管11ea的栅极电极选择性地输入第1电位V1或第2电位V2,并且,对第2B晶体管11eb的栅极电极选择性地输入第1电位V1或第2电位V2。
在该情况下,具有将冗余地设置的多个发光元件12在发光状态与非发光状态之间切换的功能的多个第2晶体管11e具有作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。由此,能够在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到对第1晶体管11d的共源共栅连接所带来的效果。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图11是表示第2实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第2实施方式所涉及的第1子像素电路1的一例将图4所示的第1实施方式所涉及的第1子像素电路1的一例作为基础。第2实施方式所涉及的第1子像素电路1在第1晶体管11d与第2电源电位输入部1sl之间取代1组串联连接的第2晶体管11e以及发光元件12而包含并联连接的2组第2晶体管11e以及发光元件12。第2晶体管11e以及发光元件12串联连接。在此,2组串联连接的第2晶体管11e以及发光元件12包含:串联连接的第2A晶体管11ea以及第1发光元件12a的组;和串联连接的第2B晶体管11eb以及第2发光元件12b的组。从其他观点来说的话,第1子像素电路1包含在第1电源电位输入部1dl与第2电源电位输入部1sl之间分别串联或级联连接的2组多个元件E1。2组多个元件E1包含第1组多个元件E1和第2组多个元件E1。
第1组多个元件E1包含:作为第1个第1元件(第1A元件)E11a的第1发光元件12a;作为第2元件E12的第1晶体管11d;和作为第1个第3元件(也称作第3A元件)E13a的第2A晶体管11ea。在图11的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第3A元件E13a的第2A晶体管11ea、作为第1A元件E11a的第1发光元件12a按该记载的顺序串联或级联连接。
第2组多个元件E1包含:作为第2个第1元件(第1B元件)E11b的第2发光元件12b;作为第2元件E12的第1晶体管11d;和作为第2个第3元件(也称作第3B元件)E13b的第2B晶体管11eb。在图11的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第3B元件E13b的第2B晶体管11eb和作为第1B元件E11b的第2发光元件12b按该记载的顺序串联或级联连接。
在该情况下,能通过具有第1晶体管11d、多个第2晶体管11e、第3晶体管11g和电容元件11c的发光控制部11来控制多个发光元件12中的发光。
第2A晶体管11ea能将第1发光元件12a在发光状态与非发光状态之间切换。在第2实施方式中,第2A晶体管11ea具有:作为用于将第1发光元件12a选择性地设定为使用状态或不使用状态的元件(使用状态设定用元件)的功能;和作为用于控制第1发光元件12a的发光以及非发光的元件(发光控制用元件)的功能。第2A晶体管11ea位于将第1晶体管11d和第1发光元件12a连接的连接线(驱动线)上。对第2A晶体管11ea运用与第1晶体管11d相同的导电型的晶体管。对相同的导电型的晶体管运用P沟道晶体管。在该情况下,第2A晶体管11ea在第1晶体管11d的漏极电极侧相对于第1晶体管11d级联连接。更具体地,在第1晶体管11d的漏极电极连接第2A晶体管11ea的源极电极。在第2A晶体管11ea的漏极电极连接第1发光元件12a。更具体地,在第2A晶体管11ea的漏极电极连接第1发光元件12a的正电极。第1发光元件12a的负电极与第2电源电位输入部1sl连接。
第2B晶体管11eb能将第2发光元件12b在发光状态与非发光状态之间切换。在第2实施方式中,第2B晶体管11eb具有:作为用于将第2发光元件12b选择性地设定为使用状态或不使用状态的元件(使用状态设定用元件)的功能;和作为用于控制第2发光元件12b的发光以及非发光的元件(发光控制用元件)的功能。第2B晶体管11eb位于将第1晶体管11d和第2发光元件12b连接的连接线(驱动线)上。对第2B晶体管11eb运用与第1晶体管11d相同的导电型的晶体管。对相同的导电型的晶体管运用P沟道晶体管。在该情况下,第2B晶体管11eb在第1晶体管11d的漏极电极侧相对于第1晶体管11d级联连接。更具体地,在第1晶体管11d的漏极电极连接第2B晶体管11eb的源极电极。在第2B晶体管11eb的漏极电极连接第2发光元件12b。更具体地,在第2B晶体管11eb的漏极电极连接第2发光元件12b的正电极。第2发光元件12b的负电极与第2电源电位输入部1sl连接。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1晶体管11d仅级联连接作为第2晶体管11e的第2A晶体管11ea以及第2B晶体管11eb的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对第1发光元件12a以及第2发光元件12b施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<控制部>>
在第2实施方式中,对第2A晶体管11ea的栅极电极从控制部5选择性地输出第1电位V1或第2电位V2。换言之,控制部5能对第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2。此外,对第2B晶体管11eb的栅极电极从控制部5选择性地输出第1电位V1或第2电位V2。换言之,控制部5能对第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2。在此,若第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备控制部5,则能按子像素电路1、2、3的每一者将第1发光元件12a以及第2发光元件12b分别在发光状态与非发光状态之间进行切换。
在该情况下,控制部5经由第1个电位输出信号线(第1电位输出信号线)L1a而与第2A晶体管11ea的栅极电极连接。由此,控制部5能经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第1个切换控制信号(也称作第1切换控制信号)CTLA。进而,控制部5经由第2个电位输出信号线(第2电位输出信号线)L1b而与第2B晶体管11eb的栅极电极连接。由此,控制部5能经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第2个切换控制信号(也称作第2切换控制信号)CTLB。
图12是示意表示控制部5的输入输出栅极所涉及的一结构例的栅极电路图。在第2实施方式中,控制部5具备进行第2晶体管11e的开关控制的多个开关元件的功能。开关控制包含将第2晶体管11e选择性地切换成流过源极电极与漏极电极之间的电流的状态和不流过的状态的控制。多个开关元件的功能包含:将发光元件12选择性地设定为使用的状态(使用状态)或不使用的状态(不使用状态)的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。关于第1发光元件12a,多个开关元件的功能包含:将第1发光元件12a选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。关于第2发光元件12b,多个开关元件的功能包含:将第2发光元件12b选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。从其他观点来说的话,控制部5具备:包含将第1发光元件12a选择性地设定为使用状态或不使用状态的功能的开关元件(也称作第1开关元件)的功能;和包含将第2发光元件12b选择性地设定为使用状态或不使用状态的功能的开关元件(也称作第2开关元件)的功能。此外,控制部5还具备:包含将第1发光元件12a以及第2发光元件12b分别选择性地设定为发光状态或非发光状态的功能的开关元件(也称作第3开关元件)的功能。
如图12所示那样,对控制部5的信号输入部5I选择性地输入分别关于进行1个第2晶体管11e的开关控制的多个开关元件的功能的接通或断开所涉及的信号,并且输入第2电位V2。在第2实施方式中,对控制部5的信号输入部5I选择性地输入关于第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于第2开关元件的功能的接通或断开所涉及的信号,并且输入第2电位V2。此外,对控制部5的信号输入部5I选择性地输入关于第3开关元件的功能的接通或断开所涉及的信号。
在该情况下,关于第1发光元件12a所涉及的第1开关元件的功能,对断开所涉及的信号运用用于将第1发光元件12a设为不使用状态的信号,对接通所涉及的信号运用用于将第1发光元件12a设为使用状态的信号。关于第2发光元件12b所涉及的第2开关元件的功能,对断开所涉及的信号运用用于将第2发光元件12b设为不使用状态的信号,对接通所涉及的信号运用用于将第2发光元件12b设为使用状态的信号。关于第3开关元件的功能,对断开所涉及的信号运用用于将发光元件12设为非发光状态的信号,对接通所涉及的信号运用用于将发光元件12设为发光状态的信号。对断开所涉及的信号运用H信号,对接通所涉及的信号运用L信号。
更具体地,对控制部5输入关于第1开关元件的功能的接通或断开所涉及的信号(也称作第1选择设定信号)SELA、关于第2开关元件的功能的接通或断开所涉及的信号(也称作第2选择设定信号)SELB、和关于第3开关元件的功能的接通或断开所涉及的来自发光控制信号线4e的发光控制信号。对控制部5选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,来作为第1选择设定信号SELA。对控制部5选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,来作为第2选择设定信号SELB。对控制部5从发光控制信号线4e选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,来作为发光控制信号。将第2电位V2从第2电位供给线Lva输入到控制部5。
在此,控制部5关于1个发光元件12,根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出第1电位V1。此外,控制部5关于1个发光元件12,根据对信号输入部5I的、关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出第2电位V2。
控制部5根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出第1电位V1。此外,控制部5根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、关于第3开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出第2电位V2。
在该情况下,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出作为具有第1电位V1的断开信号的H信号。更具体地,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有第1电位V1的断开信号即H信号,作为第1切换控制信号CTLA。此外,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有第2电位V的A信号。更具体地,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号即L信号的输入、作为发光控制信号的接通所涉及的信号即L信号的输入、和来自第2电位供给线Lva的第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有第2电位V的A信号,作为第1切换控制信号CTLA。
由此,控制部5能经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极选择性地输出具有第1电位V1的断开信号即H信号或具有第2电位V的A信号,作为第1切换控制信号CTLA。其结果,能使用1个第2A晶体管11ea,来关于冗余地设置的2个发光元件12当中的第1发光元件12a容易地实现在使用状态与不使用状态之间切换的开关的功能、在发光状态与非发光状态之间切换的开关的功能、和作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。
此外,在此,控制部5根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出第1电位V1。此外,控制部5根据对信号输入部5I、关于第2开关元件的功能的接通所涉及的信号的输入、关于第3开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出第2电位V2。
在该情况下,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出作为具有第1电位V1的断开信号的H信号。更具体地,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有第1电位V1的断开信号即H信号,作为第2切换控制信号CTLB。此外,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有第2电位V的A信号。更具体地,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号即L信号的输入、作为发光控制信号的接通所涉及的信号即L信号的输入、和来自第2电位供给线Lva的第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有第2电位V的A信号,作为第2切换控制信号CTLB。
由此,控制部5能经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极选择性地输出具有第1电位V1的断开信号即H信号或具有第2电位V的A信号,作为第2切换控制信号CTLB。其结果,能使用1个第2B晶体管11eb,关于冗余地设置的2个发光元件12当中的第2发光元件12b,容易地实现在使用状态与不使用状态之间切换的开关的功能、在发光状态与非发光状态之间切换的开关的功能、和作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。
图13是表示控制部5的一例的电路图。第2实施方式所涉及的控制部5的一例将图6所示的上述第1实施方式所涉及的控制部5的一例作为基础。第2实施方式所涉及的控制部5具有将第1实施方式所涉及的逻辑电路部51以及电位变换部52的结构变更的逻辑电路部51以及电位变换部52。
在第2实施方式中,逻辑电路部51能根据第1选择设定信号SELA、第2选择设定信号SELB以及发光控制信号的输入,来输出第1中间的信号(也称作第1中间输出信号)XCTLA和第2中间的信号(也称作第2中间输出信号)XCTLB。在该情况下,逻辑电路部51根据关于第1选择设定信号SELA、第2选择设定信号SELB以及发光控制信号这3个信号的作为接通信号的L信号与作为断开信号的H信号的组合,来输出L信号或H信号,分别作为第1中间输出信号XCTLA以及第2中间输出信号XCTLB。对控制部5以及逻辑电路部51可以从H电位供给线Lvh输入H电位Vgh,也可以从L电位供给线Lvl输入L电位Vgl。在此,对控制部5以及逻辑电路部51也可以取代从H电位供给线Lvh输入H电位Vgh而从第1电源线Lvd输入第1电源电位Vdd。对控制部5以及逻辑电路部51也可以取代从L电位供给线Lvl输入L电位Vgl而从第2电源线Lvs输入第2电源电位Vss。
电位变换部52包含第1电位变换部52a和第2电位变换部52b。
第1电位变换部52a若从逻辑电路部51输入作为第1中间输出信号XCTLA的L信号,则变换成具有第1电位V1的H信号,输出作为第1切换控制信号CTLA的断开信号即H信号。此外,第1电位变换部52a若从逻辑电路部51输入作为第1中间输出信号XCTLA的H信号,则变换成具有第2电位V的A信号,输出作为第1切换控制信号CTLA的A信号。对第1电位变换部52a运用与作为反相逻辑电路的CMOS型NOT电路类似的电路。第1电位变换部52a具有在供给H电位Vgh的H电位供给线Lvh与供给第2电位V2的第2电位供给线Lva之间级联连接的P沟道晶体管和N沟道晶体管。更具体地,P沟道晶体管的源极电极与H电位供给线Lvh连接,P沟道晶体管的漏极电极与N沟道晶体管的漏极电极连接,N沟道晶体管的源极电极与第2电位供给线Lva连接。此外,在第1电位变换部52a中,P沟道晶体管的栅极电极和N沟道晶体管的栅极电极连接的部分是输入部(也称作第1输入部)52Ia,P沟道晶体管的漏极电极和N沟道晶体管的漏极电极连接的部分是输出部(也称作第1输出部)52Ua。若从逻辑电路部51对第1输入部52Ia输入作为第1中间输出信号XCTLA的L信号,则该第1电位变换部52a从第1输出部52Ua输出作为具有第1电位V1的断开信号的H信号。此外,若从逻辑电路部51对第1输入部52Ia输入作为第1中间输出信号XCTLA的H信号,则第1电位变换部52a从第1输出部52Ua输出具有第2电位V的A信号。第1电位变换部52a的第1输出部52Ua与第1电位输出信号线L1a连接。
由此,控制部5能根据对信号输入部5I的、作为第1选择设定信号SELA的断开所涉及的信号的H信号以及作为发光控制信号的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第1电位V1。此外,控制部5能根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号的L信号的输入、作为发光控制信号的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第2电位V2。
第2电位变换部52b具有与第1电位变换部52a相同或类似的结构。第2电位变换部52b若从逻辑电路部51输入作为第2中间输出信号XCTLB的L信号,则变换成具有第1电位V1的H信号,输出作为第2切换控制信号CTLB的断开信号即H信号。此外,第2电位变换部52b若从逻辑电路部51输入作为第2中间输出信号XCTLB的H信号,则变换成具有第2电位V的A信号,输出作为第2切换控制信号CTLB的A信号。对第2电位变换部52b运用与作为反相逻辑电路的CMOS型NOT电路类似的电路。第2电位变换部52b具有在供给H电位Vgh的H电位供给线Lvh与供给第2电位V2的第2电位供给线Lva之间级联连接的P沟道晶体管和N沟道晶体管。更具体地,P沟道晶体管的源极电极与H电位供给线Lvh连接,P沟道晶体管的漏极电极与N沟道晶体管的漏极电极连接,N沟道晶体管的源极电极与第2电位供给线Lva连接。此外,在第2电位变换部52b中,P沟道晶体管的栅极电极和N沟道晶体管的栅极电极连接的部分是输入部(也称作第2输入部)52Ib,P沟道晶体管的漏极电极和N沟道晶体管的漏极电极连接的部分是输出部(也称作第2输出部)52Ub。若从逻辑电路部51对第2输入部52Ib输入作为第2中间输出信号XCTLB的L信号,则该第2电位变换部52b从第2输出部52Ub输出作为具有第1电位V1的断开信号的H信号。此外,若从逻辑电路部51对第2输入部52Ib输入作为第2中间输出信号XCTLB的H信号,则第2电位变换部52b从第2输出部52Ub输出具有第2电位V的A信号。第2电位变换部52b的第2输出部52Ub与第2电位输出信号线L1b连接。
由此,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的断开所涉及的信号的H信号以及作为发光控制信号的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第1电位V1。此外,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号的L信号的输入、作为发光控制信号的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第2电位V2。
图14是表示控制部5中的输入、中间输出信号、输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5按照从第2电位供给线Lva输入的输入电位Vb、从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图14所示的关系的方式来设计。此外,在该情况下,逻辑电路部51以如下结构设计:按照从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位变换部52a的第1中间输出信号XCTLA、和输出到第2电位变换部52b的第2中间输出信号XCTLB满足图14所示的关系的方式来执行各种逻辑输出。
如图14所示那样,若从第2电位供给线Lva输入到控制部5的输入电位Vb是任意的电位,输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,则控制部5输出到第1电位输出信号线L1a的第1切换控制信号CTLA以及控制部5输出到第2电位输出信号线L1b的第2切换控制信号CTLB分别成为作为具有第1电位V1的断开信号的H信号。在该情况下,在逻辑电路部51中,若输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,则不管第1选择设定信号SELA以及第2选择设定信号SELB分别是作为接通所涉及的信号的L信号,还是作为断开所涉及的信号的H信号,第1中间输出信号XCTLA以及第2中间输出信号XCTLB都分别成为L信号。并且,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有第1电位V1的断开信号的H信号而成为非导通状态。由此,第1发光元件12a以及第2发光元件12b两方都成为非发光状态。
此外,若从第2电位供给线Lva输入到控制部5的输入电位Vb是第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则控制部5输出到第1电位输出信号线L1a的第1切换控制信号CTLA成为具有第2电位V的A信号,控制部5输出到第2电位输出信号线L1b的第2切换控制信号CTLB成为作为具有第1电位V1的断开信号的H信号。在该情况下,在逻辑电路部51中,通过输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,第1中间输出信号XCTLA成为H信号,第2中间输出信号XCTLB成为L信号。并且,对第2A晶体管11ea的栅极电极输入具有第2电位V的A信号,从而成为第1发光元件12a处于发光状态的状态(也称作第1发光状态)。这时,第2A晶体管11ea成为相对于第1晶体管11d形成共源共栅连接的状态。此外对,第2B晶体管11eb的栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为第2发光元件12b处于非发光状态的状态(也称作第2非发光状态)。
此外,若从第2电位供给线Lva输入到控制部5的输入电位Vb是第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则控制部5输出到第1电位输出信号线L1a的第1切换控制信号CTLA成为作为具有第1电位V1的断开信号的H信号,控制部5输出到第2电位输出信号线L1b的第2切换控制信号CTLB成为具有第2电位V的A信号。在该情况下,在逻辑电路部51中,通过输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,第1中间输出信号XCTLA成为L信号,第2中间输出信号XCTLB成为H信号。并且,在第2A晶体管11ea的栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为第1发光元件12a处于非发光状态的状态(也称作第1非发光状态)。此外,在第2B晶体管11eb的栅极电极输入具有第2电位V的A信号,从而成为第2发光元件12b处于发光状态的状态(也称作第2发光状态)。这时,第2B晶体管11eb成为相对于第1晶体管11d形成共源共栅连接的状态。
此外,若从第2电位供给线Lva输入到控制部5的输入电位Vb是第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则控制部5输出到第1电位输出信号线L1a的第1切换控制信号CTLA成为具有第2电位V的A信号,控制部5输出到第2电位输出信号线L1b的第2切换控制信号CTLB成为具有第2电位V的A信号。在该情况下,在逻辑电路部51中,通过输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,第1中间输出信号XCTLA以及第2中间输出信号XCTLB都成为H信号。并且,在第2A晶体管11ea以及第2B晶体管11eb各自的栅极电极输入具有第2电位V的A信号,从而成为第1发光元件12a以及第2发光元件12b两方都处于发光状态的状态(也称作两发光状态)。这时,第2A晶体管11ea以及第2B晶体管11eb两方都成为相对于第1晶体管11d形成共源共栅连接的状态。
图15是表示对控制部5输出第1选择设定信号SELA以及第2选择设定信号SELB的信号输出电路6的一例的方块电路图。如图15所示那样,信号输出电路6包含第1信号输出部6a和第2信号输出部6b。第1信号输出部6a能输出第1选择设定信号SELA。第2信号输出部6b能输出第2选择设定信号SELB。更具体地,第1信号输出部6a能将作为断开所涉及的信号的H信号或接通所涉及的信号即L信号选择性地输出到控制部5,作为第1选择设定信号SELA。第2信号输出部6b能将作为断开所涉及的信号的H信号或接通所涉及的信号即L信号选择性地输出到控制部5,作为第2选择设定信号SELB。对第1信号输出部6a运用能将第1选择设定信号SELA选择性地切换为L信号或H信号并保持该状态的双稳态多谐振荡器电路、或锁存电路等保持数据的电路(也称作保持电路)等。对第2信号输出部6b运用能将第2选择设定信号SELB选择性地切换为L信号或H信号并保持该状态的双稳态多谐振荡器电路、或锁存电路等保持数据的电路(保持电路)等。
作为第1信号输出部6a的保持电路通过暂时进行作为用于设定状态的数据的信号(也称作第1设定信号)的输入(写入),来设定成持续输出L信号以及H信号当中的任一者作为第1选择设定信号SELA状态。作为第2信号输出部6b的保持电路通过暂时进行作为用于设定状态的数据的信号(也称作第2设定信号)的输入(写入),来设定成持续输出L信号以及H信号当中的任一者作为第2选择设定信号SELB的状态。考虑将图像信号线4s作为对第1信号输出部6a进行第1设定信号的输入(写入)的信号线(也称作第1写入信号线)使用、并且作为对第2信号输出部6b进行第2设定信号的输入(写入)的信号线(也称作第2写入信号线)使用的方式。此外,考虑将扫描信号线4g作为用于输入指定对第1信号输出部6a进行设定信号的输入(写入)的定时的信号(也称作第1指定信号)的信号线(也称作第1指定信号线)利用、并且作为用于输入指定对第2信号输出部6b进行设定信号的输入(写入)的定时的信号(也称作第2指定信号)的信号线(也称作第2指定信号线)利用的方式。
如图15所示那样,考虑1根图像信号线4s与第1信号输出部6a以及第2信号输出部6b分别连接的结构。并且,考虑1根扫描信号线4g与第1信号输出部6a连接并且经由NOT电路与第2信号输出部6b连接的结构。在该情况下,能通过1根扫描信号线4g时间依次地指定从图像信号线4s对作为第1信号输出部6a的保持电路进行设定信号的输入(写入)的第1定时、和从图像信号线4s对作为第2信号输出部6b的保持电路进行设定信号的输入(写入)的第2定时。从扫描信号线4g将作为第1指定信号的L信号输入到作为第1信号输出部6a的保持电路,将来自扫描信号线4g的作为第1指定信号的L信号在NOT电路变换成作为第2非指定信号的H信号,并输入到作为第2信号输出部6b的保持电路。这时,能进行从图像信号线4s对作为第1信号输出部6a的保持电路的第1设定信号的输入(写入)。从扫描信号线4g将作为信号(也称作第1非指定信号)的H信号输入到作为第1信号输出部6a的保持电路,将作为来自扫描信号线4g的第1非指定信号的H信号在NOT电路变换成作为第2指定信号的L信号,并输入到作为第2信号输出部6b的保持电路。这时,能进行从图像信号线4s对作为第2信号输出部6b的保持电路的第2设定信号的输入(写入)。在作为第1信号输出部6a的保持电路中,在从扫描信号线4g输入第1指定信号的定时,从图像信号线4s进行作为第1设定信号的L信号或H信号的输入(写入)。此外,在作为第2信号输出部6b的保持电路中,在从扫描信号线4g输入第2指定信号的定时,从图像信号线4s进行作为第2设定信号的L信号或H信号的输入(写入)。
<<第2实施方式中的变形>>
在此,各像素电路10可以针对第1子像素电路1、第2子像素电路2以及第3子像素电路3的组而具备1个控制部5以及1个信号输出电路6。换言之,各像素电路10也可以在第1子像素电路1、第2子像素电路2以及第3子像素电路3中分别具备选择性地输出第1电位V1或第2电位V2的控制部5。图16是表示控制部5、信号输出电路6与多个子像素电路1、2、3的连接的一例的方块电路图。如图16所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个子像素电路1、2、3连接的结构。通过该结构,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
此外,显示面板100p可以针对多个像素电路10而具备1个控制部5以及1个信号输出电路6。换言之,显示面板100p可以具备对多个像素电路10分别选择性地输出第1电位V1或第2电位V2的控制部5。在该情况下,控制部5以及信号输出电路6在基板20的第1面F1上可以配置于图像显示部300的空白区域或边框部分,也可以配置于基板20的第2面F2上。在该情况下,控制部5能对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。更具体地,控制部5能对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2。此外,控制部5能对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2。
在该情况下,控制部5以及信号输出电路6能按构成1行的像素电路10的多个像素电路10的每一者来配置。图17是表示控制部5、信号输出电路6与多个像素电路10的连接的一例的方块电路图。如图17所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10连接的结构。更具体地,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10各自中所含的多个子像素电路1、2、3分别连接的结构。在该结构的情况下,针对多个像素电路10设置1个控制部5以及1个信号输出电路6,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
控制部5关于1个发光元件12,根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出第1电位V1。此外,控制部5关于1个发光元件12,根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出第2电位V2。
在该情况下,控制部5根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出第1电位V1。更具体地,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有第1电位V1的断开信号的H信号。此外,控制部5根据对信号输入部5I、关于第1开关元件的功能的接通所涉及的信号的输入、关于第3开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出第2电位V2。更具体地,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、作为用于将第1发光元件12a设为发光状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2A晶体管11ea的栅极电极输出具有第2电位V的A信号。换言之,控制部5能经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第1切换控制信号CTLA。更具体地,控制部5能经由第1电位输出信号线L1a对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2A晶体管11ea的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第1切换控制信号CTLA。
控制部5根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出第1电位V1。更具体地,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出作为具有第1电位V1的断开信号的H信号。此外,控制部5根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入、关于第3开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出第2电位V2。更具体地,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、作为用于将第2发光元件12b设为发光状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2B晶体管11eb的栅极电极输出具有第2电位V的A信号。换言之,控制部5能经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第2切换控制信号CTLB。更具体地,控制部5能经由第2电位输出信号线L1b对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2B晶体管11eb的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第2切换控制信号CTLB。
<2-2.第3实施方式>
在上述第2实施方式中,如图18所示那样,作为第3A元件E13a的第2A晶体管11ea以及作为第3B元件E13b的第2B晶体管11eb所具有的功能当中的作为发光控制用元件的功能可以通过作为第5元件E15的第5晶体管11m来实现。
在该情况下,也是第1子像素电路1具备多个发光元件12和多个第2晶体管11e。多个发光元件12包含并联连接的第1发光元件12a以及第2发光元件12b。多个第2晶体管11e包含:与第1发光元件12a串联连接的第2晶体管11e即第2A晶体管11ea;和与第2发光元件12b串联连接的第2晶体管11e即第2B晶体管11eb。并且,对第2A晶体管11ea的栅极电极选择性地输入第1电位V1或第2电位V2,并且,对第2B晶体管11eb的栅极电极选择性地输入第1电位V1或第2电位V2。
在该结构中,也是具有将冗余地设置的多个发光元件12在发光状态与非发光状态之间切换的功能的多个第2晶体管11e具有作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。由此,可在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到对第1晶体管11d的共源共栅连接所带来的效果。由此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图18是表示第3实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第3实施方式所涉及的第1子像素电路1的一例将图11所示的上述第2实施方式所涉及的第1子像素电路1的一例作为基础,具有追加了作为第5元件E15的第5晶体管11m的形态。第5晶体管11m含在发光控制部11中。在此,也是第1子像素电路1包含分别在第1电源电位输入部1dl与第2电源电位输入部1sl之间串联或级联连接的第1组多个元件E1和第2组多个元件E1。
第1组多个元件E1包含:作为第1A元件E11a的第1发光元件12a;作为第2元件E12的第1晶体管11d;作为第3A元件E13a的第2A晶体管11ea;和作为第5元件E15的第5晶体管11m。在图18的示例中,作为第2元件E12的第1晶体管11d、作为第3A元件E13a的第2A晶体管11ea、作为第1A元件E11a的第1发光元件12a和作为第5元件E15的第5晶体管11m按该记载的顺序串联或级联连接。
第2组多个元件E1包含:作为第1B元件E11b的第2发光元件12b;作为第2元件E12的第1晶体管11d;作为第3B元件E13b的第2B晶体管11eb;和作为第5元件E15的第5晶体管11m。在图18的示例中,作为第2元件E12的第1晶体管11d、作为第3B元件E13b的第2B晶体管11eb、作为第1B元件E11b的第2发光元件12b和作为第5元件E15的第5晶体管11m按该记载的顺序串联或级联连接。
在该情况下,能由具有第1晶体管11d、多个第2晶体管11e、第3晶体管11g、电容元件11c和第5晶体管11m的发光控制部11控制多个发光元件12中的发光。
在第3实施方式中,第2A晶体管11ea具有作为用于将第1发光元件12a选择性地设定为使用状态或不使用状态的元件(使用状态设定用元件)的功能,没有作为用于控制第1发光元件12a的发光以及非发光的元件(发光控制用元件)的功能。第2B晶体管11eb具有作为用于将第2发光元件12b选择性地设定为使用状态或不使用状态的元件(使用状态设定用元件)的功能,没有作为用于控制第2发光元件12b的发光以及非发光的元件(发光控制用元件)的功能。
第5晶体管11m能将第1发光元件12a以及第2发光元件12b在发光状态与非发光状态之间切换。第5晶体管11m具有第1发光元件12a以及作为用于控制第2发光元件12b的发光以及非发光的元件(发光控制用元件)的功能。第5晶体管11m位于第1发光元件12a与第2电源电位输入部1sl之间。此外,第5晶体管11m位于第2发光元件12b与第2电源电位输入部1sl之间。对第5晶体管11m运用P沟道晶体管。在该情况下,第5晶体管11m的源极电极与第1发光元件12a的负电极连接,并且与第2发光元件12b的负电极连接。第5晶体管11m的漏极电极与第2电源电位输入部1sl连接。对第5晶体管11m的栅极电极从发光控制信号线4e输入发光控制信号。并且,若对第5晶体管11m的栅极电极输入作为发光控制信号的接通所涉及的信号即L信号,则第5晶体管11m成为能在源极电极与漏极电极之间流过电流的导通状态。若对第5晶体管11m的栅极电极输入作为发光控制信号的断开所涉及的信号即H信号,第5晶体管11m成为不能在源极电极与漏极电极之间流过电流的非导通状态。
<<控制部>>
在第3实施方式中,与上述第2实施方式相同,控制部5能对第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2。控制部5能对第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2。在此,若第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备控制部5,能按子像素电路1、2、3的每一者将第1发光元件12a以及第2发光元件12b分别在使用状态与不使用状态之间切换。此外,与上述第2实施方式相同,控制部5经由第1电位输出信号线L1a与第2A晶体管11ea的栅极电极连接。由此,控制部5能经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第1切换控制信号CTLA。此外,控制部5经由第2电位输出信号线L1b与第2B晶体管11eb的栅极电极连接。由此,控制部5能经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第2切换控制信号CTLB。
图19是示意表示控制部5的输入输出所涉及的一结构例的图。控制部5具备进行第2晶体管11e的开关控制的开关元件的功能。开关控制包含将第2晶体管11e选择性地切换成流过源极电极与漏极电极之间的电流的状态和不流过的状态的控制。开关元件的功能包含将发光元件12选择性地设定为使用的状态(使用状态)或不使用的状态(不使用状态)的功能。关于第1发光元件12a,开关元件的功能包含将第1发光元件12a选择性地设定为使用状态或不使用状态的功能。关于第2发光元件12b,开关元件的功能包含将第2发光元件12b选择性地设定为使用状态或不使用状态的功能。换言之,控制部5具备:将第1发光元件12a选择性地设定为使用状态或不使用状态的开关元件(第1开关元件)的功能;将第2发光元件12b选择性地设定为使用状态或不使用状态的开关元件(第2开关元件)的功能。
如图19所示那样,对控制部5的信号输入部5I选择性地输入关于第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于第2开关元件的功能的接通或断开所涉及的信号,并且输入第2电位V2。在该情况下,关于第1发光元件12a所涉及的第1开关元件的功能,对断开所涉及的信号运用用于将第1发光元件12a设为不使用状态的信号,对接通所涉及的信号运用用于将第1发光元件12a设为使用状态的信号。关于第2开关元件的功能,对断开所涉及的信号运用用于将第2发光元件12b设为不使用状态的信号,对接通所涉及的信号运用用于将第2发光元件12b设为使用状态的信号。对断开所涉及的信号运用H信号,对接通所涉及的信号运用L信号。
更具体地,对控制部5输入关于第1开关元件的功能的接通或断开所涉及的信号(第1选择设定信号)SELA和关于第2开关元件的功能的接通或断开所涉及的信号(第2选择设定信号)SELB。对控制部5选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,作为第1选择设定信号SELA。对控制部5选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,作为第2选择设定信号SELB。将第2电位V2从第2电位供给线Lva输入到控制部5。
在此,控制部5根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出第1电位V1。在该情况下,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有第1电位V1的断开信号即H信号,作为第1切换控制信号CTLA。此外,控制部5根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出第2电位V2。在该情况下,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有第2电位V的A信号,作为第1切换控制信号CTLA。由此,控制部5能经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极选择性地输出具有第1电位V1的断开信号即H信号或具有第2电位V的A信号,作为第1切换控制信号CTLA。其结果,能使用1个第2A晶体管11ea,关于冗余地设置的2个发光元件12当中的第1发光元件12a,容易地实现在使用状态与不使用状态之间切换的开关的功能、和作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。
控制部5根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出第1电位V1。在该情况下,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有第1电位V1的断开信号即H信号,作为第2切换控制信号CTLB。此外,控制部5根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出第2电位V2。在该情况下,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有第2电位V的A信号,作为第2切换控制信号CTLB。由此,控制部5能经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第2切换控制信号CTLB。其结果,能使用1个第2B晶体管11eb,关于冗余地设置的2个发光元件12当中的第2发光元件12b,容易地实现在使用状态与不使用状态之间切换的开关的功能、和作为相对于第1晶体管11d形成共源共栅连接的模拟元件的功能。
图20是表示控制部5的一例的电路图。第3实施方式所涉及的控制部5的一例将图13所示的上述第2实施方式所涉及的控制部5的一例作为基础。第3实施方式所涉及的控制部5具有将上述第2实施方式所涉及的控制部5当中的逻辑电路部51变更的结构。
逻辑电路部51将第1切换控制信号SELA适宜变换并输出到第1电位变换部52a,并且,将第2切换控制信号SELB适宜变换并输出到第2电位变换部52b。在图20的示例中,逻辑电路部51具有第1NOT门51na和第2NOT门51nb。第1NOT门51na将作为第1切换控制信号SELA的H信号变换成L信号,并输出到第1电位变换部52a。第1NOT门51na将作为第1切换控制信号SELA的L信号变换成H信号,并输出到第1电位变换部52a。第2NOT门51nb将作为第2切换控制信号SELB的H信号变换成L信号,并输出到第2电位变换部52b。第2NOT门51nb将作为第2切换控制信号SELB的L信号变换成H信号,并输出到第2电位变换部52b。
第1电位变换部52a若从逻辑电路部51输入L信号,则变换成具有第1电位V1的H信号,并输出断开信号即H信号,作为第1切换控制信号CTLA。此外,第1电位变换部52a若从逻辑电路部51输入H信号,则变换成具有第2电位V的A信号,输出A信号,作为第1切换控制信号CTLA。第1电位变换部52a具有与上述第2实施方式所涉及的第1电位变换部52a相同或类似的结构。由此,控制部5根据对信号输入部5I的、第1选择设定信号SELA的断开所涉及的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第1电位V1。此外,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第2电位V2。
第2电位变换部52b若从逻辑电路部51输入L信号,则变换成具有第1电位V1的H信号,输出断开信号即H信号,作为第2切换控制信号CTLB。此外,第2电位变换部52b若从逻辑电路部51输入H信号,则变换成具有第2电位V的A信号,输出A信号,作为第2切换控制信号CTLB。第2电位变换部52b具有与上述第2实施方式所涉及的第2电位变换部52b相同或类似的结构。由此,控制部5能根据对信号输入部5I的、第2选择设定信号SELB的断开所涉及的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第1电位V1。此外,控制部5能根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第2电位V2。
图21是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5按照从第2电位供给线Lva输入的输入电位Vb、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图21所示的关系的方式来设计。
若输入电位Vb是第2电位V2,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为具有第2电位V的A信号,第2切换控制信号CTLB成为具有第1电位V1的断开信号即H信号。在该情况下,将第1发光元件12a设定为使用状态,第2A晶体管11ea成为相对于第1晶体管11d形成共源共栅连接的状态。此外,第2B晶体管11eb成为非导通状态,将第2发光元件12b设定为不使用状态。
若输入电位Vb是第2电位V2,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为具有第1电位V1的断开信号的H信号,第2切换控制信号CTLB成为具有第2电位V的A信号。在该情况下,第2A晶体管11ea成为非导通状态,将第1发光元件12a设定为不使用状态。此外,将第2发光元件12b设定为使用状态,第2B晶体管11eb成为相对于第1晶体管11d形成共源共栅连接的状态。
若输入电位Vb是第2电位V2,第1选择设定信号SELA以及第2选择设定信号SELB分别是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为具有第2电位V的A信号。在该情况下,将第1发光元件12a以及第2发光元件12b两者都设定为使用状态,第2A晶体管11ea以及第2B晶体管11eb分别成为相对于第1晶体管11d形成共源共栅连接的状态。
此外,在第3实施方式中,作为对控制部5输出第1选择设定信号SELA以及第2选择设定信号SELB的信号输出电路6,能采用具有与上述第2实施方式所涉及的信号输出电路6相同或类似的结构的电路。
在此,作为第1切换控制信号SELA以及第2切换控制信号SELB的各自,也可以对断开所涉及的信号运用L信号,对接通所涉及的信号运用H信号。在该情况下,控制部5也可以没有逻辑电路部51,将第1切换控制信号SELA直接输入到第1电位变换部52a的第1输入部52Ia,还可以将第2切换控制信号SELB直接输入到第2电位变换部52b的第2输入部52Ib。由此,控制部5能根据对信号输入部5I的、作为第1切换控制信号SELA的断开所涉及的信号的L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第1电位V1。其结果,将第1发光元件12a设定为不使用状态。此外,控制部5根据对信号输入部5I的、作为第1切换控制信号SELA的接通所涉及的信号的H信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出第2电位V2。其结果,将第1发光元件12a设定为使用状态。此外,控制部5根据对信号输入部5I的、作为第2切换控制信号SELB的断开所涉及的信号的L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第1电位V1。其结果,将第2发光元件12b设定为不使用状态。此外,控制部5能根据对信号输入部5I的、作为第2切换控制信号SELB的接通所涉及的信号的H信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出第2电位V2。其结果,将第2发光元件12b设定为使用状态。
<<第3实施方式中的变形>>
在此,与上述第2实施方式相同,各像素电路10可以针对第1子像素电路1、第2子像素电路2以及第3子像素电路3的组而具备1个控制部5以及1个信号输出电路6。换言之,各像素电路10也可以在第1子像素电路1、第2子像素电路2以及第3子像素电路3的各自中具备选择性地输出第1电位V1或第2电位V2的控制部5。在该情况下,如图16所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个子像素电路1、2、3连接的结构。通过该结构,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
此外,与上述第2实施方式相同,显示面板100p也可以针对多个像素电路10而具备1个控制部5以及1个信号输出电路6。换言之,显示面板100p可以具备对多个像素电路10分别选择性地输出第1电位V1或第2电位V2的控制部5。在该情况下,控制部5能对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。更具体地,控制部5能对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2。控制部5能对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2。在该结构中,控制部5以及信号输出电路6在基板20的第1面F1上可以配置于图像显示部300的空白区域或边框部分,也可以配置于基板20的第2面F2上。如此地,若针对多个像素电路10设置1个控制部5以及1个信号输出电路6,则像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
在该情况下,控制部5以及信号输出电路6能按构成1行的像素电路10的多个像素电路10的每一者来配置。如图17所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10连接的结构。更具体地,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10各自中所含的多个子像素电路1、2、3分别连接的结构。
在该情况下,控制部5根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出第1电位V1。更具体地,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有第1电位V1的断开信号的H信号。此外,控制部5根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出第2电位V2。更具体地,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2A晶体管11ea的栅极电极输出具有第2电位V的A信号。换言之,控制部5能经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第1切换控制信号CTLA。更具体地,控制部5能经由第1电位输出信号线L1a对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2A晶体管11ea的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第1切换控制信号CTLA。
在该情况下,控制部5根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出第1电位V1。更具体地,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出作为具有第1电位V1的断开信号的H信号。此外,控制部5根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入、和第2电位V2的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出第2电位V2。更具体地,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、和第2电位V2的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2B晶体管11eb的栅极电极输出具有第2电位V的A信号。换言之,控制部5能经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第2切换控制信号CTLB。更具体地,控制部5能经由第2电位输出信号线L1b对多个像素电路10中分别所含的多个子像素电路1、2、3各自中的第2B晶体管11eb的栅极电极选择性地输出作为具有第1电位V1的断开信号的H信号或具有第2电位V的A信号,作为第2切换控制信号CTLB。
在此,对第5晶体管11m可以运用N沟道晶体管。在该情况下,若对第5晶体管11m的栅极电极输入作为发光控制信号的接通所涉及的信号即H信号,则第5晶体管11m成为导通状态。若对第5晶体管11m的栅极电极输入作为发光控制信号的断开所涉及的信号即L信号,则第5晶体管11m成为非导通状态。
<2-3.第4实施方式>
上述在第1实施方式中,如图22所示那样,第2晶体管11e可以在第1晶体管11d的源极电极侧与第1晶体管11d级联连接。在该结构的情况下,能使具有将发光元件12在发光状态与非发光状态之间切换的功能的第2晶体管11e拥有作为模拟元件的功能的负反馈电阻的功能。由此,第1晶体管11d中的栅极电压Vgs与漏极电流Ids的关系能接近于线性。因此,通过利用了第1晶体管11d的栅极电压Vgs的变更而进行的漏极电流Ids的微调整能变得容易。其结果,能提升显示装置100中的画质。此外,能在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到相对于第1晶体管11d的负反馈电阻所带来的效果。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
即,通过对与第1晶体管11d级联连接的第2晶体管11e的栅极电极选择性地输入第1电位V1或第2电位V2的结构,能使具有将发光元件12在发光状态与非发光状态之间切换的功能的第2晶体管11e拥有模拟元件的功能。由此,能提升显示装置100中的画质。
<<子像素电路的结构>>
图22是表示第4实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第4实施方式所涉及的第1子像素电路1将图4所示的上述第1实施方式所涉及的第1子像素电路1的一例作为基础。第4实施方式所涉及的第1子像素电路1具有第2晶体管11e不是在第1晶体管11d的漏极电极侧而是在第1晶体管11d的源极电极侧与第1晶体管11d级联连接的结构。在图22的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3元件E13的第2晶体管11e、作为第2元件E12的第1晶体管11d和作为第1元件E11的发光元件12按该记载的顺序串联或级联连接。此外,第4实施方式所涉及的第1子像素电路1具有在将第2晶体管11e中的源极电极以及漏极电极当中的不与第1晶体管11d连接的电极、和第1晶体管11d的栅极电极连接的连接线上设置电容元件11c的结构。在此,也与上述第1实施方式相同,能通过具有第1晶体管11d、第2晶体管11e、第3晶体管11g和电容元件11c的发光控制部11来控制发光元件12中的发光。
在此,设想对第1晶体管11d和第2晶体管11e运用相同的导电型的P沟道晶体管的情况。在该情况下,第2晶体管11e的源极电极与第1电源电位输入部1dl连接。电容元件11c位于将第2晶体管11e的源极电极和第1晶体管11d的栅极电极连接的连接线上。第2晶体管11e的漏极电极与第1晶体管11d的源极电极连接。第1晶体管11d的漏极电极与发光元件12的正电极连接。发光元件12的负电极与第2电源电位输入部1sl连接。在此,也与上述第1实施方式相同,对第2晶体管11e的栅极电极选择性地输入第1电位V1或第2电位V2。第2电位V2能设定为如下电位:在显示面板100p或显示装置100的出厂前等给定的定时对第2晶体管11e的栅极电极施加第2电位V2的情况下,第1晶体管11d中的栅极电压Vgs与漏极电流Ids的关系能成为接近于线性的状态。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1晶体管11d仅级联连接第2晶体管11e的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<控制部>>
在第4实施方式中,与上述第1实施方式相同地,能采用对第2晶体管11e的栅极电极从控制部5选择性地输出第1电位V1或第2电位V2的结构。换言之,如上述第1实施方式说明的那样,能采用控制部5对第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2的结构。对第4实施方式所涉及的控制部5能运用上述第1实施方式所涉及的控制部5。在此,如上述第1实施方式说明的那样,若第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备控制部5,则能按子像素电路1、2、3的每一者将发光元件12在发光状态与非发光状态之间切换。此外,如上述第1实施方式说明的那样,各像素电路10可以在第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备选择性地输出第1电位V1或第2电位V2的控制部5。在该情况下,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。此外,如上述第1实施方式说明的那样,显示面板100p也可以在多个像素电路10分别具备选择性地输出第1电位V1或第2电位V2的控制部5。在该情况下,控制部5能对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。在该情况下,针对多个像素电路10设置1个控制部5,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
图23是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5按照从第2电位供给线Lva输入的电位(输入电位)Vb、从发光控制信号线4e输入的发光控制信号、和输出到电位输出信号线L1的切换控制信号CTL满足图23所示的关系的方式来设计。图23的真值表将图7所示的真值表作为基础,是关于第1子像素电路1的状态而将相对于第1晶体管11d形成共源共栅连接的状态变更为相对于第1晶体管11d形成负反馈电阻的状态的真值表。
若输入电位Vb是任意的电位,发光控制信号是作为断开所涉及的信号的H信号,则切换控制信号CTL成为作为具有第1电位V1的断开信号的H信号。这时,第2晶体管11e在栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为非导通状态。由此,发光元件12成为非发光状态。此外,若输入电位Vb是第2电位V2,发光控制信号是作为接通所涉及的信号的L信号,则切换控制信号CTL成为具有第2电位V的A信号。这时,第2晶体管11e在栅极电极输入具有第2电位V的A信号,从而在第2晶体管11e的源极电极与漏极电极之间流过电流。由此,发光元件12成为发光状态。这时,第2晶体管11e成为相对于第1晶体管11d形成负反馈电阻的状态。
<<第4实施方式中的变形>>
在此,对第2晶体管11e可以运用N沟道晶体管。在该情况下,针对第2晶体管11e的作为断开电位的第1电位V1设定为第2电源电位Vss以下的电位。在该情况下,对作为断开电位的第1电位V1运用作为将第2晶体管11e设为非导通状态(断开状态)的断开信号的L信号的L电位Vgl。在第2电源电位Vss是0V的情况下,第1电位V1没定为约-2V到0V。如此地,输入到第2晶体管11e的栅极电极的作为断开电位的第1电位V1能根据第2晶体管11e的导电型而成为第1电源电位Vdd以上或第2电源电位Vss以下。
<2-4.第5实施方式>
在上述第2实施方式中,如图24所示那样,第2晶体管11e可以在第1晶体管11d的源极电极侧与第1晶体管11d级联连接。通过该结构,能使具有将发光元件12在发光状态与非发光状态之间切换的功能的第2晶体管11e拥有作为模拟元件的功能的负反馈电阻的功能。由此,第1晶体管11d中的栅极电压Vgs与漏极电流Ids的关系能接近于线性。因此,通过利用了第1晶体管11d的栅极电压Vgs的变更而进行的漏极电流Ids的微调整能变得容易。其结果,能提升显示装置100中的画质。此外,能在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到相对于第1晶体管11d的负反馈电阻所带来的效果。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图24是表示第5实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第5实施方式所涉及的第1子像素电路1将图11所示的上述第2实施方式所涉及的第1子像素电路1的一例作为基础。第5实施方式所涉及的第1子像素电路1取代第1晶体管11d而具备多个第1晶体管11d。因此,第5实施方式所涉及的第1子像素电路1具备多个发光元件12、多个第1晶体管11d和多个第2晶体管11e。此外,第5实施方式所涉及的第1子像素电路1具有多个第2晶体管11e分别不是在第1晶体管11d的漏极电极侧而是在第1晶体管11d的源极电极侧与第1晶体管11d级联连接的结构。进而,第5实施方式所涉及的第1子像素电路1具有电容元件11c位于将第2晶体管11e的源极电极和漏极电极当中的不与第1晶体管11d连接的电极和第1晶体管11d的栅极电极连接的连接线上的结构。
第5实施方式所涉及的第1子像素电路1包含在第1电源电位输入部1dl与第2电源电位输入部1sl之间分别串联或级联连接的、第1组多个元件E1以及第2组多个元件E1。
第1组多个元件E1包含:作为第1A元件E11a的第1发光元件12a;作为第1个第2元件(也称作第2A元件)E12a的第1晶体管11d(也称作第1A晶体管11da);和作为第3A元件E13a的第2A晶体管11ea。在图24的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3A元件E13a的第2A晶体管11ea、作为第2A元件E12a的第1A晶体管11da、和作为第1A元件E11a的第1发光元件12a按该记载的顺序串联或级联连接。
第2组多个元件E1包含:作为第1B元件E11b的第2发光元件12b;作为第2个第2元件(也称作第2B元件)E12b的第1晶体管11d(也称作第1B晶体管11db);和作为第3B元件E13b的第2B晶体管11eb。在图24的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3B元件E13b的第2B晶体管11eb、作为第2B元件E12b的第1B晶体管11db、和作为第1B元件E11b的第2发光元件12b按该记载的顺序串联或级联连接。
换言之,在图24的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,串联或级联连接的第1组多个元件E1和串联或级联连接的第2组多个元件E1并联连接。
在该情况下,如图24所示那样,多个发光元件12包含并联连接的第1发光元件12a和第2发光元件12b。多个第1晶体管11d包含第1A晶体管11da和第1B晶体管11db。第1A晶体管11da与第1发光元件12a串联连接。第1B晶体管11db与第2发光元件12b串联连接。多个第2晶体管11e包含第2A晶体管11ea和第2B晶体管11eb。第2A晶体管11ea在第1A晶体管11da的源极电极侧与第1A晶体管11da级联连接。第2B晶体管11eb在第1B晶体管11db的源极电极侧与第1B晶体管11db级联连接。并且,能通过具有多个第1晶体管11d、多个第2晶体管11e、第3晶体管11g和电容元件11c发光控制部11来控制多个发光元件12中的发光。
在此,设想对第1A晶体管11da、第1B晶体管11db、第2A晶体管11ea以及第2B晶体管11eb分别运用相同的导电型的P沟道晶体管的情况。在该情况下,第2A晶体管11ea的源极电极与第1电源电位输入部1dl连接。第2A晶体管11ea的漏极电极与第1A晶体管11da的源极电极连接。第1A晶体管11da的漏极电极与第1发光元件12a的正电极连接。第1发光元件12a的负电极与第2电源电位输入部1sl连接。此外,第2B晶体管11eb的源极电极与第1电源电位输入部1dl连接。第2B晶体管11eb的漏极电极与第1B晶体管11db的源极电极连接。第1B晶体管11db的漏极电极与第2发光元件12b的正电极连接。第2发光元件12b的负电极与第2电源电位输入部1sl连接。
此外,第3晶体管11g的漏极电极(源极电极)与第1A晶体管11da以及第1B晶体管11db各自的栅极电极连接。若将作为来自扫描信号线4g的扫描信号的接通信号输入到第3晶体管11g的栅极电极,则第3晶体管11g成为能在源极电极与漏极电极之间流过电流的导通状态。由此,将来自第1图像信号线4s1的图像信号经由第3晶体管11g输入到第1A晶体管11da以及第1B晶体管11db各自的栅极电极。在对第3晶体管11g运用P沟道晶体管的情况下,对接通信号运用具有L电位Vgl的L信号。在此,在第2子像素电路2中,取代从第1图像信号线4s1而从第2图像信号线4s2输入图像信号,在第3子像素电路3中,取代从第1图像信号线4s1而从第3图像信号线4s3输入图像信号。
此外,电容元件11c位于将第1A晶体管11da的栅极电极和第2A晶体管11ea的源极电极连接的连接线上,并且位于将第1B晶体管11db的栅极电极和第2B晶体管11eb的源极电极连接的连接线上。电容元件11c作为将输入到第1A晶体管11da以及第1B晶体管11db各自的栅极电极的图像信号的电位Vsig保持到下个图像信号的输入(改写)为止的期间(1帧的期间)的保持电容发挥功能。
在此,也与上述第2实施方式相同地,对第2A晶体管11ea的栅极电极选择性地输入第1电位V1或第2电位V2,并且,对第2B晶体管11eb的栅极电极选择性地输入第1电位V1或第2电位V2。第2电位V2能适宜设定为如下电位:在显示面板100p或显示装置100的出厂前等给定的定时关于各第1晶体管11d对相对于第1晶体管11d级联连接的第2晶体管11e的栅极电极施加第2电位V2的情况下,该第1晶体管11d中的栅极电压Vgs与漏极电流Ids的关系能成为接近于线性的状态。由此,能使具有将冗余地设置的第1发光元件12a以及第2发光元件12b在发光状态与非发光状态之间切换的功能的第2A晶体管11ea以及第2B晶体管11eb拥有负反馈电阻的功能。由此,在第1A晶体管11da以及第1B晶体管11db的各自中,栅极电压Vgs与漏极电流Ids的关系能接近于线性。因此,通过利用了第1A晶体管11da以及第1B晶体管11db的各自的栅极电压Vgs的变更而进行的漏极电流Ids的微调整能变得容易。其结果,能提升显示装置100中的画质。此外,能在不增加与第1A晶体管11da级联连接的晶体管的数量的情况下,通过第2A晶体管11ea来得到相对于第1A晶体管11da的负反馈电阻所带来的效果。能在不增加与第1B晶体管11db级联连接的晶体管的数量的情况下,通过第2B晶体管11eb来得到相对于第1B晶体管11db的负反馈电阻所带来的效果。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1A晶体管11da以及第1B晶体管11db各自中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,即使对第1发光元件12a以及第2发光元件12b施加的正向的电压变大,使第1A晶体管11da以及第1B晶体管11db在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1A晶体管11da仅级联连接第2A晶体管11ea的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1A晶体管11da中的漏极-源极间电压Vds难以降低。其结果,假没因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,即使对第1发光元件12a施加的正向的电压变大,使第1A晶体管11da在饱和区域驱动的条件也难以变得严格。此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1B晶体管11db仅级联连接第2B晶体管11eb的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1B晶体管11db中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,即使对第2发光元件12b施加正向的电压变大,使第1B晶体管11db在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<控制部>>
在第5实施方式中,与上述第2实施方式相同,能采用控制部5对第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2,对第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2的结构。对第5实施方式所涉及的控制部5能运用上述第2实施方式所涉及的控制部5。在此,如上述第2实施方式中说明的那样,若第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备控制部5,则能按子像素电路1、2、3的每一者将第1发光元件12a以及第2发光元件12b分别在发光状态与非发光状态之间进行切换。在此,如上述第2实施方式中说明的那样,各像素电路10可以针对第1子像素电路1、第2子像素电路2以及第3子像素电路3的组而具备1个控制部5以及1个信号输出电路6。在该情况下,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。此外,如上述第2实施方式中说明的那样,显示面板100p可以针对多个像素电路10而具备1个控制部5以及1个信号输出电路6。在该情况下,控制部5能对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。更具体地,控制部5能对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2。此外,控制部5能对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2。在该情况下,针对多个像素电路10设置1个控制部5以及1个信号输出电路6,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
图25是表示控制部5中的输入、中间输出信号、输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5按照从第2电位供给线Lva输入的输入电位Vb、从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图25所示的关系的方式来设计。此外,在该情况下,逻辑电路部51以如下结构来设计:按照从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位变换部52a的第1中间输出信号XCTLA、和输出到第2电位变换部52b的第2中间输出信号XCTLB满足图25所示的关系的方式来执行各种逻辑输出。图25的真值表将图14所示的真值表作为基础,是关于第1子像素电路1的状态将相对于第1晶体管11d形成共源共栅连接的状态变更为相对于第1A晶体管11da以及第1B晶体管11db当中的一个以上的第1晶体管11d形成负反馈电阻的状态的真值表。
如图25所示那样,若输入电位Vb是任意的电位,输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有第1电位V1的断开信号的H信号。在该情况下,在逻辑电路部51中,若输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,则不管第1选择设定信号SELA以及第2选择设定信号SELB分别是作为接通所涉及的信号的L信号还是作为断开所涉及的信号的H信号,第1中间输出信号XCTLA以及第2中间输出信号XCTLB分别都成为L信号。并且,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有第1电位V1的断开信号的H信号而成为非导通状态。由此,第1发光元件12a以及第2发光元件12b两方都成为非发光状态。
此外,若输入电位Vb是第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为具有第2电位V的A信号,第2切换控制信号CTLB成为作为具有第1电位V1的断开信号的H信号。在该情况下,在逻辑电路部51中,通过输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,第1中间输出信号XCTLA成为H信号,第2中间输出信号XCTLB成为L信号。并且,在第2A晶体管11ea的栅极电极输入具有第2电位V的A信号,从而成为第1发光元件12a处于发光状态的状态(第1发光状态)。这时,第2A晶体管11ea成为相对于第1A晶体管11da形成负反馈电阻的状态。此外,在第2B晶体管11eb的栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为第2发光元件12b处于非发光状态的状态(第2非发光状态)。
此外,若输入电位Vb是第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为具有第1电位V1的H信号,第2切换控制信号CTLB成为具有第2电位V的A信号。在该情况下,在逻辑电路部51中,通过输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,第1中间输出信号XCTLA成为L信号,第2中间输出信号XCTLB成为H信号。并且,在第2A晶体管11ea的栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为第1发光元件12a处于非发光状态的状态(第1非发光状态)。此外,在第2B晶体管11eb的栅极电极输入具有第2电位V的A信号,从而成为第2发光元件12b处于发光状态的状态(第2发光状态)。这时,第2B晶体管11eb成为相对于第1B晶体管11db形成负反馈电阻的状态。
此外,若输入电位Vb是第2电位V2,输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为具有第2电位V的A信号。在该情况下,在逻辑电路部51中,通过输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,第1中间输出信号XCTLA以及第2中间输出信号XCTLB两方都成为H信号。并且,在第2A晶体管11ea以及第2B晶体管11eb各自的栅极电极输入具有第2电位V的A信号,成为第1发光元件12a以及第2发光元件12b两方都处于发光状态的状态(两发光状态)。这时,第2A晶体管11ea相对于第1A晶体管11da形成负反馈电阻,第2B晶体管11eb成为相对于第1B晶体管11db形成负反馈电阻的状态。
<<第5实施方式中的变形>>
在此,对第2A晶体管11ea可以运用N沟道晶体管,对第2B晶体管11eb可以运用N沟道晶体管。在对第2A晶体管11ea运用N沟道晶体管的情况下,针对第2A晶体管11ea的作为断开电位的第1电位V1设定为第2电源电位Vss以下的电位。在对第2B晶体管11eb运用N沟道晶体管的情况下,针对第2B晶体管11eb的作为断开电位的第1电位V1设定为第2电源电位Vss以下的电位。在该情况下,对作为断开电位的第1电位V1运用作为将第2晶体管11e设为非导通状态(断开状态)的断开信号的L信号的L电位Vgl。在第2电源电位Vss是0V的情况下,第1电位V1设定为约-2V到0V。如此地,输入到第2A晶体管11ea以及第2B晶体管11eb的栅极电极的作为断开电位的第1电位V1能根据第2A晶体管11ea以及第2B晶体管11eb的导电型成为第1电源电位Vdd以上或第2电源电位Vss以下。
<2-5.第6实施方式>
在上述第5实施方式中,如图26所示那样,作为第3A元件E13a的第2A晶体管11ea以及作为第3B元件E13b的第2B晶体管11eb所具有的功能当中的作为发光控制用元件的功能可以通过作为第5元件E15的第5晶体管11m来实现。
在该情况下,也是第1子像素电路1具备多个发光元件12、多个第1晶体管11d和多个第2晶体管11e。多个发光元件12包含并联连接的第1发光元件12a以及第2发光元件12b。多个第1晶体管11d包含:与第1发光元件12a串联连接的第1A晶体管11da;与第2发光元件12b串联连接的第1B晶体管11db。多个第2晶体管11e包含:在第1A晶体管11da的源极侧与第1A晶体管11da级联连接的第2A晶体管11ea;和在第1B晶体管11db的源极侧与第1B晶体管11db级联连接的第2B晶体管11eb。并且,对第2A晶体管11ea的栅极电极选择性地输入第1电位V1或第2电位V2,并且,对第2B晶体管11eb的栅极电极选择性地输入第1电位V1或第2电位V2。
在该结构中,也能使具有将冗余地设置的第1发光元件12a以及第2发光元件12b在发光状态与非发光状态之间切换的功能的第2A晶体管11ea以及第2B晶体管11eb拥有负反馈电阻的功能。由此,在第1A晶体管11da以及第1B晶体管11db的各自中,栅极电压Vgs与漏极电流Ids的关系能接近于线性。因此,通过利用了第1A晶体管11da以及第1B晶体管11db的各自的栅极电压Vgs的变更而进行的漏极电流Ids的微调整能变得容易。其结果,能提升显示装置100中的画质。此外,能在不增加与第1A晶体管11da级联连接的晶体管的数量的情况下,通过第2A晶体管11ea来得到相对于第1A晶体管11da的负反馈电阻所带来的效果。能在不增加与第1B晶体管11db级联连接的晶体管的数量的情况下,通过第2B晶体管11eb来得到相对于第1B晶体管11db的负反馈电阻所带来的效果。由此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1A晶体管11da以及第1B晶体管11db各自中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,即使对第1发光元件12a以及第2发光元件12b施加的正向的电压变大,使第1A晶体管11da以及第1B晶体管11db在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图26是表示第6实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第6实施方式所涉及的第1子像素电路1的一例将图24所示的第6实施方式所涉及的第1子像素电路1的一例作为基础,具有追加了作为第5元件E15的第5晶体管11m的形态。第5晶体管11m含在发光控制部11中。在该结构中,也是第1子像素电路1包含分别在第1电源电位输入部1dl与第2电源电位输入部1sl之间串联或级联连接的第1组多个元件E1和第2组多个元件E1。
第1组多个元件E1包含:作为第1A元件E11a的第1发光元件12a;作为第2A元件E12a的第1A晶体管11da;作为第3A元件E13a的第2A晶体管11ea;和作为第5元件E15的第5晶体管11m。在图26的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3A元件E13a的第2A晶体管11ea、作为第2A元件E12a的第1A晶体管11da、作为第1A元件E11a的第1发光元件12a、和作为第5元件E15的第5晶体管11m按该记载的顺序串联或级联连接。
第2组多个元件E1包含:作为第1B元件E11b的第2发光元件12b;作为第2B元件E12b的第1B晶体管11db;作为第3B元件E13b的第2B晶体管11eb;和作为第5元件E15的第5晶体管11m。在图26的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3B元件E13b的第2B晶体管11eb、作为第2B元件E12b的第1B晶体管11db、作为第1B元件E11b的第2发光元件12b、和作为第5元件E15的第5晶体管11m按该记载的顺序串联或级联连接。
并且,能通过具有多个第1晶体管11d、多个第2晶体管11e、第3晶体管11g、电容元件11c和第5晶体管11m的发光控制部11来控制多个发光元件12中的发光。
在第6实施方式中,第2A晶体管11ea具有作为用于将第1发光元件12a选择性地设定为使用状态或不使用状态的元件(使用状态设定用元件)的功能,没有作为用于控制第1发光元件12a的发光以及非发光的元件(发光控制用元件)的功能。第2B晶体管11eb具有作为用于将第2发光元件12b选择性地设定为使用状态或不使用状态的元件(使用状态设定用元件)的功能,没有作为用于控制第2发光元件12b的发光以及非发光的元件(发光控制用元件)的功能。
第5晶体管11m能将第1发光元件12a以及第2发光元件12b在发光状态与非发光状态之间切换。第5晶体管11m具有第1发光元件12a以及作为用于控制第2发光元件12b的发光以及非发光的元件(发光控制用元件)的功能。第5晶体管11m位于第1发光元件12a与第2电源电位输入部1sl之间。此外,第5晶体管11m位于第2发光元件12b与第2电源电位输入部1sl之间。对第5晶体管11m运用P沟道晶体管。在该情况下,第5晶体管11m的源极电极与第1发光元件12a的负电极连接,并且与第2发光元件12b的负电极连接。第5晶体管11m的漏极电极与第2电源电位输入部1sl连接。对第5晶体管11m的栅极电极从发光控制信号线4e输入发光控制信号。并且,若对第5晶体管11m的栅极电极输入作为发光控制信号的接通所涉及的信号即L信号,则第5晶体管11m成为导通状态。若对第5晶体管11m的栅极电极输入作为发光控制信号的断开所涉及的信号即H信号,则第5晶体管11m成为非导通状态。
<<控制部>>
在第6实施方式中,与上述第3实施方式相同,能采用控制部5对第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2,对第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2的结构。对第6实施方式所涉及的控制部5能运用上述第3实施方式所涉及的控制部5。在该结构中,如上述第3实施方式中说明的那样,若第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备控制部5,则能按子像素电路1、2、3的每一者将第1发光元件12a以及第2发光元件12b分别在使用状态与不使用状态之间切换。此外,在该结构中,如上述第3实施方式中说明的那样,各像素电路10可以针对第1子像素电路1、第2子像素电路2以及第3子像素电路3的组而具备1个控制部5以及1个信号输出电路6。在该情况下,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。此外,如上述第3实施方式中说明的那样,显示面板100p可以针对多个像素电路10而具备1个控制部5以及1个信号输出电路6。在该情况下,控制部5能对多个像素电路10各自中的第2晶体管11e的栅极电极选择性地输出第1电位V1或第2电位V2。更具体地,控制部5能对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出第1电位V1或第2电位V2。此外,控制部5能对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出第1电位V1或第2电位V2。在该情况下,针对多个像素电路10设置1个控制部5以及1个信号输出电路6,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
图27是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5按照从第2电位供给线Lva输入的输入电位Vb、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图27所示的关系的方式来设计。图27的真值表将图21所示的真值表作为基础,是关于第1子像素电路1的状态将相对于第1晶体管11d形成共源共栅连接的状态变更为相对于第1A晶体管11da以及第1B晶体管11db当中的一个以上的第1晶体管11d形成负反馈电阻的状态的真值表。
如图27所示那样,若输入电位Vb是第2电位V2,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为具有第2电位V的A信号,第2切换控制信号CTLB成为作为具有第1电位V1的断开信号的H信号。在该情况下,在第2A晶体管11ea的栅极电极输入具有第2电位V的A信号,来将第1发光元件12a设定为使用状态。这时,第2A晶体管11ea成为相对于第1A晶体管11da形成负反馈电阻的状态。此外,在第2B晶体管11eb的栅极电极输入作为具有第1电位V1的断开信号的H信号,来将第2发光元件12b设定为不使用状态。
若输入电位Vb是第2电位V2,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为具有第1电位V1的断开信号的H信号,第2切换控制信号CTLB成为具有第2电位V的A信号。在该情况下,在第2A晶体管11ea的栅极电极输入作为具有第1电位V1的断开信号的H信号,来将第1发光元件12a设定为不使用状态。此外,在第2B晶体管11eb的栅极电极输入具有第2电位V的A信号,来将第2发光元件12b设定为使用状态。这时,第2B晶体管11eb成为相对于第1B晶体管11db形成负反馈电阻的状态。
若输入电位Vb是第2电位V2,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为具有第2电位V的A信号。在该情况下,在第2A晶体管11ea以及第2B晶体管11eb各自的栅极电极输入具有第2电位V的A信号,来将第1发光元件12a以及第2发光元件12b两方都设定为使用状态。这时,第2A晶体管11ea相对于第1A晶体管11da形成负反馈电阻,第2B晶体管11eb成为相对于第1B晶体管11db形成负反馈电阻的状态。
<<第6实施方式中的变形>>
在该结构中,对第2A晶体管11ea可以运用N沟道晶体管,对第2B晶体管11eb可以运用N沟道晶体管。在对第2A晶体管11ea运用N沟道晶体管的情况下,针对第2A晶体管11ea的作为断开电位的第1电位V1设定为第2电源电位Vss以下的电位。在对第2B晶体管11eb运用N沟道晶体管的情况下,针对第2B晶体管11eb的作为断开电位的第1电位V1设定为第2电源电位Vss以下的电位。在该情况下,对作为断开电位的第1电位V1运用作为将第2晶体管11e设为非导通状态(断开状态)的断开信号的L信号的L电位Vgl。在第2电源电位Vss是0V的情况下,第1电位V1设定为约-2V到0V。如此地,输入到第2A晶体管11ea以及第2B晶体管11eb的栅极电极的作为断开电位的第1电位V1能根据第2A晶体管11ea以及第2B晶体管11eb的导电型成为第1电源电位Vdd以上或第2电源电位Vss以下。
<2-6.第7实施方式>
在上述第2实施方式中,也可以不对控制部5的信号输入部5I输入第2电位V2,而是选择性地输入分别关于进行1个第2晶体管11e的开关控制的多个开关元件的功能的接通或断开所涉及的信号。并且,控制部5关于1个发光元件12,根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出用于将1个发光元件12设为非发光状态的电位。此外,控制部5也可以关于1个发光元件12,根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出用于将1个发光元件12设为发光状态的电位。
在该情况下,能在不增加与第1晶体管11d级联连接的晶体管的数量的情况下,使用将1个发光元件12在发光状态与非发光状态之间切换的1个第2晶体管11e来实现多个开关元件的功能所涉及的开关控制。多个开关元件的功能包含:将发光元件12选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图28是表示第7实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第7实施方式所涉及的第1子像素电路1的一例将图11所示的上述第2实施方式所涉及的第1子像素电路1的一例作为基础,具有将输入到第2A晶体管11ea以及第2B晶体管11eb各自的栅极电极的具有第2电位V的A信号变更为具有第3电位V3的信号的形态。第3电位V3是用于将第2A晶体管11ea以及第2B晶体管11eb设定为能在源极电极与漏极电极之间流过电流的状态(导通状态)的电位(也称作接通电位)。对第2A晶体管11ea运用P沟道晶体管的情况下,对接通电位运用第2电源电位Vss以下的L电位Vgl。在第2电源电位Vss是0V的情况下,L电位Vgl设定为约-2V到0V。
如图28所示那样,与上述第2实施方式相同,第1子像素电路1具备多个发光元件12和多个第2晶体管11e。多个发光元件12包含并联连接的第1发光元件12a和第2发光元件12b。多个第2晶体管11e包含:与第1发光元件12a串联连接的第2A晶体管11ea;和与第2发光元件12b串联连接的第2B晶体管11eb。
在此,着眼于在第1电源电位输入部1dl与第2电源电位输入部1sl之间分别串联或级联连接的2组多个元件E1当中的第1组多个元件E1。在该情况下,第1子像素电路1包含:作为第1A元件E11a的第1发光元件12a;作为第2元件E12的第1晶体管11d;和作为第3A元件E13a的第2A晶体管11ea。第1晶体管11d与第1发光元件12a串联连接,能通过将与图像信号相应的电位输入到栅极电极来控制流过第1发光元件12a的电流。第2A晶体管11ea与第1晶体管11d级联连接,能将第1发光元件12a在发光状态与非发光状态之间切换。
此外,着眼于在第1电源电位输入部1dl与第2电源电位输入部1sl之间分别串联或级联连接的2组多个元件E1当中的第2组多个元件E1。在该情况下,第1子像素电路1包含:作为第1B元件E11b的第2发光元件12b;作为第2元件E12的第1晶体管11d;和作为第3B元件E13b的第2B晶体管11eb。第1晶体管11d与第2发光元件12b串联连接,能通过将与图像信号相应的电位输入到栅极电极来控制流过第2发光元件12b的电流。第2B晶体管11eb与第1晶体管11d级联连接,能将第2发光元件12b在发光状态与非发光状态之间切换。
在该结构中,也与上述第2实施方式相同,能通过具有第1晶体管11d、多个第2晶体管11e、第3晶体管11g和电容元件11c的发光控制部11来控制多个发光元件12中的发光。
<<控制部>>
图29是示意表示控制部5的输入输出栅极所涉及的一结构例的栅极电路图。在第7实施方式中,控制部5具备进行第2晶体管11e的开关控制的多个开关元件的功能。在该情况下,控制部5具备进行作为第3A元件E13a的第2A晶体管11ea的开关控制的多个开关元件的功能。此外,控制部5具备进行作为第3B元件E13b的第2B晶体管11eb的开关控制的多个开关元件的功能。开关控制包含将第2晶体管11e选择性地切换成流过源极电极与漏极电极之间的电流的状态和不流过的状态的控制。多个开关元件的功能包含:将发光元件12选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。关于上述的第1组多个元件E1,多个开关元件的功能包含:将第1发光元件12a选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。关于上述的第2组多个元件E1,多个开关元件的功能包含:将第2发光元件12b选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。
从其他观点来说的话,控制部5具备第1开关元件的功能、第2开关元件的功能和第3开关元件的功能。第1开关元件的功能包含将第1发光元件12a选择性地设定为使用状态或不使用状态的功能。第2开关元件的功能包含将第2发光元件12b选择性地设定为使用状态或不使用状态的功能。第3开关元件的功能包含将作为多个发光元件12的第1发光元件12a以及第2发光元件12b选择性地设定为发光状态或非发光状态的功能。由此,关于冗余地设置的多个发光元件12的各自,能使用1个第2晶体管11e来容易地实现在使用状态与不使用状态之间选择性地进行切换的开关控制、和发光的定时所涉及的开关控制。
如图29所示那样,对控制部5的信号输入部5I,关于各发光元件12,选择性地输入分别关于多个开关元件的功能的接通或断开所涉及的信号。在该情况下,对控制部5的信号输入部5I,关于作为第1A元件E11a的第1发光元件12a,选择性地输入分别关于多个开关元件的功能的接通或断开所涉及的信号。此外,对控制部5的信号输入部5I,关于作为第1B元件E11b的第2发光元件12b,选择性地输入分别关于多个开关元件的功能的接通或断开所涉及的信号。在第7实施方式中,对控制部5的信号输入部5I,选择性地输入关于第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于第2开关元件的功能的接通或断开所涉及的信号,选择性地输入关于第3开关元件的功能的接通或断开所涉及的信号。
在该情况下,关于第1开关元件的功能,对断开所涉及的信号运用用于将第1发光元件12a设为不使用状态的信号,对接通所涉及的信号运用用于将第1发光元件12a设为使用状态的信号。关于第2开关元件的功能,对断开所涉及的信号运用用于将第2发光元件12b设为不使用状态的信号,对接通所涉及的信号运用用于将第2发光元件12b设为使用状态的信号。关于第3开关元件的功能,对断开所涉及的信号运用用于使发光元件12为非发光状态的信号,对接通所涉及的信号运用用于使发光元件12为发光状态的信号。对断开所涉及的信号运用H信号,对接通所涉及的信号运用L信号。
更具体地,对控制部5输入关于第1开关元件的功能的接通或断开所涉及的第1选择设定信号SELA、关于第2开关元件的功能的接通或断开所涉及的第2选择设定信号SELB、和关于第3开关元件的功能的接通或断开所涉及的来自发光控制信号线4e的发光控制信号。对控制部5选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,作为第1选择设定信号SELA。对控制部5选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,作为第2选择设定信号SELB。对控制部5,从发光控制信号线4e选择性地输入作为断开所涉及的信号的H信号或作为接通所涉及的信号的L信号,作为发光控制信号。
控制部5关于1个发光元件12,根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出用于将1个发光元件12设为非发光状态的电位。此外,控制部5关于1个发光元件12,根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出用于将1个发光元件12设为发光状态的电位。
在该情况下,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对作为第3A元件E13a的第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为非发光状态的电位。此外,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为发光状态的电位。
此外,在该情况下,控制部5关于作为第1B元件E1b的第2发光元件12b,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对作为第3B元件E13b的第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为非发光状态的电位。此外,控制部5关于作为第1B元件E11b的第2发光元件12b,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为发光状态的电位。
通过该结构,能不增加与第1晶体管11d级联连接的晶体管的数量地使用将1个发光元件12在发光状态与非发光状态之间切换的1个第2晶体管11e来实现多个开关元件的功能所涉及的开关控制。因此,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
在第7实施方式中,控制部5根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为非导通状态的电位(断开电位)。控制部5根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为导通状态的电位(接通电位)。
控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出作为具有断开电位的断开信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有断开电位的断开信号即H信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为非导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出作为具有接通电位的接通信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为导通状态。
通过该结构,控制部5能经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极选择性地输出具有断开电位的断开信号即H信号或具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。其结果,关于冗余地设置的2个发光元件12当中的第1发光元件12a,能使用1个第2A晶体管11ea容易地实现在使用状态与不使用状态之间选择性地进行切换的开关控制、和发光的定时所涉及的开关控制。
此外,控制部5根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出将第2B晶体管11eb设为非导通状态的电位(断开电位)。控制部5根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出将第2B晶体管11eb设定为导通状态的电位(接通电位)。
控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出作为具有断开电位的断开信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有断开电位的断开信号即H信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为非导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出作为具有接通电位的接通信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有接通电位的接通信号即L信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为导通状态。
通过该结构,控制部5能经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极选择性地输出具有断开电位的断开信号即H信号或具有接通电位的接通信号即L信号,作为第2切换控制信号CTLB。其结果,关于冗余地设置的2个发光元件12当中的第2发光元件12b,能使用1个第2B晶体管11eb容易地实现在使用状态与不使用状态之间选择性地进行切换的开关控制、和发光的定时所涉及的开关控制。
图30是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5以如下结构设计:按照从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图30所示的关系的方式来执行各种逻辑输出。控制部5能由多个逻辑电路的组合等构成。
如图30所示那样,若输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有第1电位V1的断开信号的H信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有第1电位V1的断开信号的H信号而成为非导通状态。由此,第1发光元件12a以及第2发光元件12b两者都成为非发光状态。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为作为具有接通电位的接通信号的L信号,第2切换控制信号CTLB成为作为具有第1电位V1的断开信号的H信号。在该情况下,第2A晶体管11ea在栅极电极输入作为具有接通电位的接通信号的L信号,从而成为导通状态。由此,成为第1发光元件12a处于发光状态的状态(第1发光状态)。此外,第2B晶体管11eb在栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为非导通状态。由此,成为第2发光元件12b处于非发光状态的状态(第2非发光状态)。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为具有第1电位V1的断开信号的H信号,第2切换控制信号CTLB成为作为具有接通电位的接通信号的L信号。在该情况下,第2A晶体管11ea在栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为非导通状态。由此,成为第1发光元件12a处于非发光状态的状态(第1非发光状态)。此外,第2B晶体管11eb在栅极电极输入作为具有接通电位的接通信号的L信号,从而成为导通状态。由此,成为第2发光元件12b处于发光状态的状态(第2发光状态)。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有接通电位的接通信号的L信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有接通电位的接通信号的L信号,从而成为导通状态。由此,成为第1发光元件12a以及第2发光元件12b分别处于发光状态的状态(两发光状态)。
在该结构中,能采用从具有与上述第2实施方式相同或类似的结构的信号输出电路6对控制部5输出第1选择设定信号SELA以及第2选择设定信号SELB的结构。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1晶体管11d仅级联连接作为第2晶体管11e的第2A晶体管11ea以及第2B晶体管11eb的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对第1发光元件12a以及第2发光元件12b施加的正向的电压变大,使第1晶体管1d在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<第7实施方式中的变形>>
在该结构中,与上述第2实施方式相同,各像素电路10可以针对第1子像素电路1、第2子像素电路2以及第3子像素电路3的组而具备1个控制部5以及1个信号输出电路6。换言之,各像素电路10可以在第1子像素电路1、第2子像素电路2以及第3子像素电路3分别具备选择性地输出用于将发光元件12设为非发光状态的电位或用于将发光元件12设为发光状态的电位的控制部5。在该情况下,如图16所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个子像素电路1、2、3连接的结构。通过该结构,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
此外,与上述第2实施方式相同,显示面板100p可以针对多个像素电路10而具备1个控制部5以及1个信号输出电路6。换言之,显示面板100p可以在多个像素电路10分别具备选择性地输出用于将发光元件12设为非发光状态的电位或用于将发光元件12设为发光状态的电位的控制部5。在该情况下,控制部5以及信号输出电路6在基板20的第1面F1上可以配置于图像显示部300的空白区域或边框部分,也可以配置于基板20的第2面F2上。
在该情况下,控制部5关于1个发光元件12,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出用于将1个发光元件12设为非发光状态的电位。此外,控制部5关于1个发光元件12,能根据对信号输入部5I的、分别关于多个开关元件当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出用于将1个发光元件12设为发光状态的电位。
在该情况下,控制部5以及信号输出电路6能按构成1行的像素电路10的多个像素电路10的每一者来配置。如图17所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10连接的结构。更具体地,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10各自中所含的多个子像素电路1、2、3分别连接的结构。在该情况下,针对多个像素电路10设置1个控制部5以及1个信号输出电路6,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
在该情况下,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的作为第3A元件E13a的第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为非发光状态的电位。此外,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为发光状态的电位。
此外,在该情况下,控制部5关于作为第1B元件E11b的第2发光元件12b,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的作为第3B元件E13b的第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为非发光状态的电位。此外,控制部5关于作为第1B元件E11b的第2发光元件12b,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为发光状态的电位。
更具体地,控制部5能根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为非导通状态的电位(断开电位)。控制部5能根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为导通状态的电位(接通电位)。
控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有断开电位的断开信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出具有断开电位的断开信号即H信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为非导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有接通电位的接通信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为导通状态。
通过该结构,控制部5能经由第1电位输出信号线L1a,对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出具有断开电位的断开信号即H信号或具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。
此外,控制部5能根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出用于将第2B晶体管11eb设定为非导通状态的电位(断开电位)。控制部5能根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出将第2B晶体管11eb设定为导通状态的电位(接通电位)。
控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出作为具有断开电位的断开信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出具有断开电位的断开信号即H信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为非导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出作为具有接通电位的接通信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出具有接通电位的接通信号即L信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为导通状态。
通过该结构,控制部5能经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出具有断开电位的断开信号即H信号或具有接通电位的接通信号即L信号,作为第2切换控制信号CTLB。
在该结构中,对第2A晶体管11ea可以运用N沟道晶体管,对第2B晶体管11eb可以运用N沟道晶体管。在对第2A晶体管11ea运用N沟道晶体管的情况下,对于第2A晶体管11ea,将断开电位设定为第2电源电位Vss以下的电位,将接通电位设定为第1电源电位Vdd以上的电位。在对第2B晶体管11eb运用N沟道晶体管的情况下,对于第2B晶体管11eb,将断开电位设定为第2电源电位Vss以下的电位,将接通电位设定为第1电源电位Vdd以上的电位。在该情况下,对断开电位运用作为将第2晶体管11e设为非导通状态(断开状态)的断开信号的L信号的L电位Vgl。在第2电源电位Vss是0V的情况下,断开电位设定为约-2V到0V。对接通电位运用作为将第2晶体管11e设为导通状态(接通状态)的接通信号的H信号的H电位Vgh。在第2电源电位Vdd为8V的情况下,接通电位设定为8V到约10V。
在该情况下,若在第2A晶体管11ea的栅极电极输入作为断开电位的L电位Vgl,则第2A晶体管11ea成为非导通状态,第1发光元件12a成为非发光状态。若在第2A晶体管11ea的栅极电极输入作为接通电位的H电位Vgh,则第2A晶体管11ea成为导通状态,第1发光元件12a成为发光状态。此外,若在第2B晶体管11eb的栅极电极输入作为断开电位的L电位Vgl,则第2B晶体管11eb成为非导通状态,第2发光元件12b成为非发光状态。若在第2B晶体管11eb的栅极电极输入作为接通电位的H电位Vgh,则第2B晶体管11eb成为导通状态,第2发光元件12b成为发光状态。
图31是表示第7实施方式的另一例所涉及的第1子像素电路1的一例的电路图。在第7实施方式的另一例中,也是第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第7实施方式的另一例所涉及的第1子像素电路1的一例将图28所示的第7实施方式所涉及的第1子像素电路1的一例作为基础。第7实施方式的另一例所涉及的第1子像素电路1取代运用P沟道晶体管的第2A晶体管11ea而具有运用位于第1发光元件12a的负电极侧的N沟道晶体管的第2A晶体管11ea。此外,第7实施方式的另一例所涉及的第1子像素电路1取代运用P沟道晶体管的第2B晶体管11eb而具有运用位于第2发光元件12b的负电极侧的N沟道晶体管的第2B晶体管11eb。
在图31的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第1A元件E11a的第1发光元件12a、和作为第3A元件E13a的第2A晶体管11ea按该记载的顺序串联或级联连接。此外,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第1B元件E11b的第2发光元件12b、和作为第3B元件E13b的第2B晶体管11eb按该记载的顺序串联或级联连接。更具体地,第1晶体管11d的源极电极与第1电源电位输入部1dl连接。第1晶体管11d的漏极电极与第1发光元件12a以及第2发光元件12b各自的正电极连接。第1发光元件12a的负电极与第2A晶体管11ea的漏极电极连接。第2发光元件12b的负电极与第2B晶体管11eb的漏极电极连接。第2A晶体管11ea以及第2B晶体管11eb各自的源极电极与第2电源电位输入部1sl连接。
图32是表示第7实施方式的另一例中的控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5以如下结构设计:按照从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图32所示的关系的方式来执行各种逻辑输出。图32的真值表将图30所示的真值表作为基础,是峰关于第1切换控制信号CTLA以及第2切换控制信号CTLB将L信号和H信号交换的真值表。
如图32所示那样,若输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有第1电位V1的断开信号的L信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有第1电位V1的断开信号的L信号而成为非导通状态。由此,第1发光元件12a以及第2发光元件12b两者都成为非发光状态。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为作为具有接通电位的接通信号的H信号,第2切换控制信号CTLB成为作为具有第1电位V1的断开信号的L信号。在该情况下,在第2A晶体管11ea的栅极电极输入作为具有接通电位的接通信号的H信号,从而成为第1发光元件12a处于发光状态的状态(第1发光状态)。此外,在第2B晶体管11eb的栅极电极输入作为具有第1电位V1的断开信号的L信号,从而成为第2发光元件12b处于非发光状态的状态(第2非发光状态)。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为具有第1电位V1的断开信号的L信号,第2切换控制信号CTLB成为作为具有接通电位的接通信号的H信号。在该情况下,在第2A晶体管11ea的栅极电极输入作为具有第1电位V1的断开信号的L信号,从而成为第1发光元件12a处于非发光状态的状态(第1非发光状态)。此外,在第2B晶体管11eb的栅极电极输入作为具有接通电位的接通信号的H信号,从而成为第2发光元件12b处于发光状态的状态(第2发光状态)。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA以及第2选择设定信号SELB分别是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有接通电位的接通信号的H信号。在该情况下,在第2A晶体管11ea以及第2B晶体管11eb各自的栅极电极输入作为具有接通电位的接通信号的H信号,从而成为第1发光元件12a以及第2发光元件12b两方都处于发光状态的状态(两发光状态)。
<2-7.第8实施方式>
在上述第7实施方式中,如图33所示那样,也可以变更多个发光元件12以及多个第2晶体管11e的连接形态。在该情况下,多个发光元件12取代并联连接的第1发光元件12a以及第2发光元件12b而包含串联连接的第1发光元件12a以及第2发光元件12b。此外,多个第2晶体管11e期待与第1发光元件12a串联连接的第2A晶体管11ea以及与第2发光元件12b串联连接的第2B晶体管11eb而包含与第1发光元件12a并联连接的第2A晶体管11ea以及与第2发光元件12b并联连接的第2B晶体管11eb。
在该结构中,也能在不增加与第1晶体管11d级联连接的晶体管的数量的情况下,使用将冗余地设置的2个发光元件12当中的1个发光元件12在发光状态与非发光状态之间切换的1个第2晶体管11e来实现多个开关元件的功能所涉及的开关控制。多个开关元件的功能包含:将发光元件12选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图33是表示第8实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第8实施方式所涉及的第1子像素电路1的一例将图28所示的第7实施方式所涉及的第1子像素电路1的一例作为基础,具有变更多个发光元件12以及多个第2晶体管11e的连接形态的形态。在该情况下,第1子像素电路1取代并联连接的第1发光元件12a以及第2发光元件12b而包含串联连接的第1发光元件12a以及第2发光元件12b,作为多个发光元件12。此外,第1子像素电路1取代与第1发光元件12a串联连接的第2A晶体管11ea以及与第2发光元件12b串联连接的第2B晶体管11eb而包含与第1发光元件12a并联连接的第2A晶体管11ea以及与第2发光元件12b并联连接的第2B晶体管11eb,作为多个第2晶体管11e。
如图33所示那样,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第1A元件E11a的第1发光元件12a、和作为第1B元件E11b的第2发光元件12b串联连接。在图33的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第2元件E12的第1晶体管11d、作为第1A元件E11a的第1发光元件12a、和作为第1B元件E11b的第2发光元件12b按该记载的顺序串联连接。更具体地,对第1晶体管11d运用P沟道晶体管。第1晶体管11d的源极电极与第1电源电位输入部1dl连接。第1晶体管11d的漏极电极与第1发光元件12a的正电极连接。第1发光元件12a的负电极与第2发光元件12b的正电极连接。第2发光元件12b的负电极与第2电源电位输入部1sl连接。
此外,第2A晶体管11ea位于将第1发光元件12a的正电极和负电极连接的连接线上。第2B晶体管11eb位于将第2发光元件12b的正电极和负电极连接的连接线上。对第2A晶体管11ea可以运用P沟道晶体管以及N沟道晶体管的任一者。对第2B晶体管11eb可以运用P沟道晶体管以及N沟道晶体管的任一者。在图33的示例中,对第2A晶体管11ea运用P沟道晶体管,对第2B晶体管11eb运用N沟道晶体管。更具体地,第2A晶体管11ea的源极电极与第1发光元件12a的正电极连接,第2A晶体管11ea的漏极电极与第1发光元件12a的负电极连接。第2B晶体管11eb的漏极电极与第2发光元件12b的正电极连接,第2B晶体管11eb的源极电极与第2发光元件12b的负电极连接。
并且,能通过具有第1晶体管11d、多个第2晶体管11e、第3晶体管11g和电容元件11c的发光控制部11来控制多个发光元件12中的发光。
<<控制部>>
对第8实施方式所涉及的控制部5能运用具有与上述第7实施方式所涉及的控制部5相同或类似的结构的控制部。在第8实施方式中,与上述第7实施方式相同,控制部5具备进行第2晶体管11e的开关控制的多个开关元件的功能。在该情况下,控制部5具备进行作为第3A元件E13a的第2A晶体管11ea的开关控制的多个开关元件的功能。此外,控制部5具备进行作为第3B元件E13b的第2B晶体管11eb的开关控制的多个开关元件的功能。多个开关元件的功能包含:将发光元件12选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。关于第1发光元件12a,多个开关元件的功能包含:将第1发光元件12a选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。关于第2发光元件12b,多个开关元件的功能包含:将第2发光元件12b选择性地设定为使用状态或不使用状态的功能;和将发光元件12选择性地设定为发光状态或非发光状态的功能。
从其他观点来说的话,与上述第7实施方式相同,控制部5具备第1开关元件的功能、第2开关元件的功能和第3开关元件的功能。第1开关元件的功能包含将第1发光元件12a选择性地设定为使用状态或不使用状态的功能。第2开关元件的功能包含将第2发光元件12b选择性地设定为使用状态或不使用状态的功能。第3开关元件的功能包含将作为多个发光元件12的第1发光元件12a以及第2发光元件12b选择性地设定为发光状态或非发光状态的功能。由此,关于冗余地设置的多个发光元件12的各自,能使用1个第2晶体管11e容易地实现在使用状态与不使用状态之间选择性地进行切换的开关控制、和发光的定时所涉及的开关控制。
在第8实施方式中,与上述第7实施方式相同,对控制部5的信号输入部5I,关于各发光元件12,选择性地输入分别关于多个开关元件的功能的接通或断开所涉及的信号。在该情况下,对控制部5的信号输入部5I,关于作为第1A元件E11a的第1发光元件12a,选择性地输入分别关于多个开关元件的功能的接通或断开所涉及的信号。此外,对控制部5的信号输入部5I,关于作为第1B元件E11b的第2发光元件12b,选择性地输入分别关于多个开关元件的功能的接通或断开所涉及的信号。在第8实施方式中,与上述第7实施方式相同,对控制部5的信号输入部5I,选择性地输入关于第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于第2开关元件的功能的接通或断开所涉及的信号,选择性地输入关于第3开关元件的功能的接通或断开所涉及的信号。
控制部5关于1个发光元件12,根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对第2晶体管11e的栅极电极输出用于将1个发光元件12设为非发光状态的电位。此外,控制部5关于1个发光元件12,根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入来从信号输出部5U对第2晶体管11e的栅极电极输出用于将1个发光元件12设为发光状态的电位。
在该情况下,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对作为第3A元件E13a的第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为非发光状态的电位。此外,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为发光状态的电位。
此外,控制部5关于作为第1B元件E11b的第2发光元件12b,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,从信号输出部5U对作为第3B元件E13b的第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为非发光状态的电位。此外,控制部5关于作为第1B元件E11b的第2发光元件12b,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为发光状态的电位。
在第8实施方式中,控制部5根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为导通状态的电位(接通电位)。控制部5根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为非导通状态的电位(断开电位)。
控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出作为具有接通电位的接通信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出作为具有断开电位的断开信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极输出具有断开电位的断开信号即H信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为非导通状态。
通过该结构,控制部5能经由第1电位输出信号线L1a对第2A晶体管11ea的栅极电极选择性地输出作为具有接通电位的接通信号的L信号或作为具有断开电位的断开信号的H信号,作为第1切换控制信号CTLA。其结果,关于冗余地设置的2个发光元件12当中的第1发光元件12a,能使用1个第2A晶体管11ea容易地实现在使用状态与不使用状态之间选择性地进行切换的开关控制、和发光的定时所涉及的开关控制。
此外,控制部5根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出将第2B晶体管11eb设为导通状态的电位(接通电位)。控制部5根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对第2B晶体管11eb的栅极电极输出用于将第2B晶体管11eb设定为非导通状态的电位(断开电位)。
控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出作为具有接通电位的接通信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出具有接通电位的接通信号即H信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出作为具有断开电位的断开信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极输出作为具有断开电位的断开信号的L信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为非导通状态。
通过该结构,控制部5能经由第2电位输出信号线L1b对第2B晶体管11eb的栅极电极选择性地输出作为具有接通电位的接通信号的H信号或作为具有断开电位的断开信号的L信号,作为第2切换控制信号CTLB。其结果,关于冗余地设置的2个发光元件12当中的第2发光元件12b,能使用1个第2B晶体管11eb容易地实现在使用状态与不使用状态之间选择性地进行切换的开关控制、和发光的定时所涉及的开关控制。
图34是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5以如下结构设计:按照从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图34所示的关系的方式来执行各种逻辑输出。图34的真值表将图30所示的真值表作为基础,是关于第1切换控制信号CTLA将L信号和H信号交换的真值表。
如图34所示那样,若输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,第1切换控制信号CTLA成为作为接通信号的L信号,第2切换控制信号CTLB成为作为接通信号的H信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别成为导通状态。由此,第1发光元件12a以及第2发光元件12b两方都成为非发光状态。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为作为断开信号的H信号,第2切换控制信号CTLB成为作为接通信号的H信号。在该情况下,第2A晶体管11ea成为非导通状态,第2B晶体管11eb成为导通状态。由此,成为第1发光元件12a处于发光状态的状态(第1发光状态),成为第2发光元件12b处于非发光状态的状态(第2非发光状态)。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为接通信号的L信号,第2切换控制信号CTLB成为作为断开信号的L信号。在该情况下,第2A晶体管11ea成为导通状态,第2B晶体管11eb成为非导通状态。由此,成为第1发光元件12a处于非发光状态的状态(第1非发光状态),成为第2发光元件12b处于发光状态的状态(第2发光状态)。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为断开信号的H信号,第2切换控制信号CTLB成为作为断开信号的L信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别成为非导通状态。由此,成为第1发光元件12a以及第2发光元件12b两者都处于发光状态的状态(两发光状态)。
在该结构中,能采用从与上述第2实施方式相同或类似的结构的信号输出电路6对控制部5输出第1选择设定信号SELA以及第2选择设定信号SELB的结构。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在第1晶体管11d仅级联连接作为第2晶体管11e的第2A晶体管11ea以及第2B晶体管11eb的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对第1发光元件12a以及第2发光元件12b施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<第8实施方式中的变形>>
在该结构中,各像素电路10可以针对第1子像素电路1、第2子像素电路2以及第3子像素电路3的组而具备1个控制部5以及1个信号输出电路6。换言之,各像素电路10可以在第1子像素电路1、第2子像素电路2以及第3子像素电路3的各自中具备选择性地输出用于将发光元件12设为非发光状态的电位或用于将发光元件12设为发光状态的电位的控制部5。在该情况下,如图16所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个子像素电路1、2、3连接的结构。通过该结构,在1个像素电路10中,控制部5的数量难以增加,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
此外,与上述第7实施方式相同,显示面板100p可以针对多个像素电路10而具备1个控制部5以及1个信号输出电路6。换言之,显示面板100p可以在多个像素电路10的各自中具备选择性地输出用于将发光元件12设为非发光状态的电位或用于将发光元件12设为发光状态的电位的控制部5。在该情况下,控制部5以及信号输出电路6在基板20的第1面F1上可以配置于图像显示部300的空白区域或边框部分,也可以配置于基板20的第2面F2上。
在该情况下,与上述第7实施方式相同,控制部5关于1个发光元件12,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出用于将1个发光元件12设为非发光状态的电位。此外,控制部5关于1个发光元件12,能根据对信号输入部5I的、关于多个开关元件当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2晶体管11e的栅极电极输出与用于将1个发光元件12设为发光状态的电位。
在该情况下,控制部5以及信号输出电路6能按构成1行的像素电路10的多个像素电路10的每一者来配置。如图17所示那样,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10连接的结构。更具体地,能采用与控制部5连接的第1电位输出信号线L1a以及第2电位输出信号线L1b分别与多个像素电路10各自中所含的多个子像素电路1、2、3分别连接的结构。在该情况下,针对多个像素电路10设置1个控制部5以及1个信号输出电路6,像素电路10难以增大。由此,在显示装置100以及显示面板100p中,能缩窄排列多个像素电路10的间距,能谋求解析度的提升。因此,能提升显示装置100中的画质。
在该情况下,与上述第7实施方式相同,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的作为第3A元件E13a的第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为非发光状态的电位。此外,控制部5关于作为第1A元件E11a的第1发光元件12a,能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出用于将第1发光元件12a设为发光状态的电位。
此外,在该情况下,控制部5关于作为第1B元件E11b的第2发光元件12b,能根据对信号输入部5I的、关于多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的作为第3B元件E13b的第2B晶体管11eb的栅极电极输出用于将第2发光元件12b设为非发光状态的电位。此外,控制部5关于作为第1B元件E11b的第2发光元件12b。能根据对信号输入部5I的、分别关于多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出与用于将第2发光元件12b设为发光状态的电位。
更具体地,控制部5能根据对信号输入部5I的、关于第1开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为导通状态的电位(接通电位)。控制部5能根据对信号输入部5I的、关于第1开关元件的功能的接通所涉及的信号的输入、和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出用于将第2A晶体管11ea设定为非导通状态的电位(断开电位)。
控制部5经由对信号输入部5I的、作为用于将第1发光元件12a设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有接通电位的接通信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第1发光元件12a设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有断开电位的断开信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第1选择设定信号SELA的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极输出作为具有断开电位的断开信号的H信号,作为第1切换控制信号CTLA。由此,第2A晶体管11ea成为非导通状态。
通过该结构,控制部5能经由第1电位输出信号线L1a对多个像素电路10各自中的第2A晶体管11ea的栅极电极选择性地输出具有断开电位的断开信号即H信号或具有接通电位的接通信号即L信号,作为第1切换控制信号CTLA。
控制部5能根据对信号输入部5I的、关于第2开关元件的功能的断开所涉及的信号以及关于第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出将第2B晶体管11eb设定为导通状态的电位(接通电位)。控制部5能根据对信号输入部5I的、关于第2开关元件的功能的接通所涉及的信号的输入和关于第3开关元件的功能的接通所涉及的信号的输入,来从信号输出部5U对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出用于将第2B晶体管11eb设定为非导通状态的电位(断开电位)。
控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为不使用状态的断开所涉及的信号的H信号以及作为用于将发光元件12设为非发光状态的断开所涉及的信号的H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出作为具有接通电位的接通信号的H信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的断开所涉及的信号即H信号以及作为发光控制信号的断开所涉及的信号即H信号当中的一个以上的信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出具有接通电位的接通信号即H信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为导通状态。此外,控制部5根据对信号输入部5I的、作为用于将第2发光元件12b设为使用状态的接通所涉及的信号的L信号的输入、和作为用于将发光元件12设为发光状态的接通所涉及的信号的L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出作为具有断开电位的断开信号的L信号。在该情况下,控制部5根据对信号输入部5I的、作为第2选择设定信号SELB的接通所涉及的信号即L信号的输入、和作为发光控制信号的接通所涉及的信号即L信号的输入,来从信号输出部5U经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极输出具有断开电位的断开信号即L信号,作为第2切换控制信号CTLB。由此,第2B晶体管11eb成为非导通状态。
通过该结构,控制部5能经由第2电位输出信号线L1b对多个像素电路10各自中的第2B晶体管11eb的栅极电极选择性地输出具有断开电位的断开信号即L信号或具有接通电位的接通信号即H信号,作为第2切换控制信号CTLB。
在此,在对第2A晶体管11ea运用N沟道晶体管的情况下,接通电位设定为第1电源电位Vdd以上的电位,断开电位设定为第2电源电位Vss以下的电位。具体地,对接通电位运用作为将第2A晶体管11ea设为导通状态(接通状态)的接通信号的H信号的H电位Vgh。对断开电位运用作为将第2A晶体管11ea设为非导通状态(断开状态)的断开信号的L信号的L电位Vgl。在该情况下,若在第2A晶体管11ea的栅极电极输入作为接通电位的H信号,则第2A晶体管11ea成为导通状态,第1发光元件12a成为非发光状态。若在第2A晶体管11ea的栅极电极输入作为断开电位的L信号,则第2A晶体管11ea成为非导通状态,第1发光元件12a成为发光状态。
在此,在对第2B晶体管11eb运用P沟道晶体管的情况下,接通电位设定为第2电源电位Vss以下的电位,断开电位设定为第1电源电位Vdd以上的电位。具体地,对接通电位运用作为将第2B晶体管11eb设为导通状态(接通状态)的接通信号的L信号的L电位Vgl。对断开电位运用作为将第2B晶体管11eb设为非导通状态(断开状态)的断开信号的H信号的H电位Vgh。在该情况下,若在第2B晶体管11eb的栅极电极输入作为接通电位的L信号,则第2B晶体管11eb成为导通状态,第2发光元件12b成为非发光状态。若在第2B晶体管11eb的栅极电极输入作为断开电位的H信号,则第2B晶体管11eb成为非导通状态,第2发光元件12b成为发光状态。
<2-8.第9实施方式>
在上述第7实施方式中,如图35所示那样,第2晶体管11e可以在第1晶体管11d的源极电极侧与第1晶体管11d级联连接。通过该结构,第2晶体管11e在第1晶体管11d的源极电极侧级联连接,即使为了将发光元件12设为发光状态而成为导通状态,也具有电阻。因此,能使用于进行多个开关元件的功能所涉及的开关控制的第2晶体管11e拥有作为模拟元件的功能的负反馈电阻的功能。由此,由于第1晶体管11d中的栅极电压Vgs与漏极电流Ids的关系能接近于线性,因此,通过利用了第1晶体管11d的栅极电压Vgs的变更而进行的漏极电流Ids的微调整能变得容易。其结果,能提升显示装置100中的画质。此外,能在不使与第1晶体管11d级联连接的晶体管的数量增加的情况下,通过第2晶体管11e来得到相对于第1晶体管11d的负反馈电阻所带来的效果。因而,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1晶体管11d中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对发光元件12施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因此,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<子像素电路的结构>>
图35是表示第9实施方式所涉及的第1子像素电路1的一例的电路图。在多个像素电路10的各自中,第1子像素电路1具有相同或类似的结构。第2子像素电路2以及第3子像素电路3分别具有与第1子像素电路1相同或类似的结构。
第9实施方式所涉及的第1子像素电路1将图28所示的第7实施方式所涉及的第1子像素电路1的一例作为基础。第9实施方式所涉及的第1子像素电路1取代第1晶体管11d而具备多个第1晶体管11d。此外,第9实施方式所涉及的第1子像素电路1具有多个第2晶体管11e分别不是在第1晶体管11d的漏极电极侧而是在第1晶体管11d的源极电极侧与第1晶体管11d级联连接的结构。进而,第9实施方式所涉及的第1子像素电路1具有电容元件11c位于将第2晶体管11e的源极电极和漏极电极当中的不与第1晶体管11d连接的电极和第1晶体管11d的栅极电极连接的连接线上的结构。
第9实施方式所涉及的第1子像素电路1包含在第1电源电位输入部1dl与第2电源电位输入部1sl之间分别串联或级联连接的、第1组多个元件E1以及第2组多个元件E1。
第1组多个元件E1包含:作为第1A元件E11a的第1发光元件12a;作为第2A元件E12a的第1A晶体管11da;和作为第3A元件E13a的第2A晶体管11ea。在图35的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3A元件E13a的第2A晶体管11ea、作为第2A元件E12a的第1A晶体管11da、和作为第1A元件E11a的第1发光元件12a按该记载的顺序串联或级联连接。
第2组多个元件E1包含:作为第1B元件E11b的第2发光元件12b;作为第2B元件E12b的第1B晶体管11db;和作为第3B元件E13b的第2B晶体管11eb。在图35的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第3B元件E13b的第2B晶体管11eb、作为第2B元件E12b的第1B晶体管11db、和作为第1B元件E11b的第2发光元件12b按该记载的顺序串联或级联连接。
换言之,在图35的示例中,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,串联或级联连接的第1组多个元件E1、和串联或级联连接的第2组多个元件E1并联连接。
在该情况下,如图35所示那样,第9实施方式所涉及的第1子像素电路1具备多个发光元件12、多个第1晶体管11d和多个第2晶体管11e。多个发光元件12包含并联连接的第1发光元件12a和第2发光元件12b。多个第1晶体管11d包含第1A晶体管11da和第1B晶体管11db。第1A晶体管11da与第1发光元件12a串联连接。第1B晶体管11db与第2发光元件12b串联连接。多个第2晶体管11e包含第2A晶体管11ea和第2B晶体管11eb。第2A晶体管11ea与第1A晶体管11da级联连接。第2B晶体管11eb与第1B晶体管11db级联连接。并且,第2A晶体管11ea在第1A晶体管11da的源极电极侧与第1A晶体管11da级联连接。第2B晶体管11eb在第1B晶体管11db的源极电极侧与第1B晶体管11db级联连接。
通过该结构,能使与第1发光元件12a串联连接的第2A晶体管11ea拥有负反馈电阻的功能,并且,能使与第2发光元件12b串联连接的第2B晶体管11eb拥有负反馈电阻的功能。由此,第1A晶体管11da以及第1B晶体管11db各自中的栅极电压与漏极电流的关系能接近于线性。因此,通过利用了第1A晶体管11da以及第1B晶体管11db的各自的栅极电压Vgs的变更而进行的漏极电流Ids的微调整能变得容易。其结果,能提升显示装置100中的画质。
在此,着眼于在第1电源电位输入部1dl与第2电源电位输入部1sl之间分别串联或级联连接的2组多个元件E1当中的第1组多个元件E1。在该情况下,第1子像素电路1包含:作为第1A元件E11a的第1发光元件12a;作为第2A元件E12a的第1A晶体管11da;和作为第3A元件E13a的第2A晶体管11ea。第1A晶体管11da与第1发光元件12a串联连接,能通过将与图像信号相应的电位输入到栅极电极来控制流过第1发光元件12a的电流。第2A晶体管11ea与第1A晶体管11da级联连接,能将第1发光元件12a在发光状态与非发光状态之间切换。并且,第2A晶体管11ea在第1A晶体管11da的源极电极侧与第1A晶体管11da级联连接。
此外,着眼于在第1电源电位输入部1dl与第2电源电位输入部1s1之间分别串联或级联连接的2组多个元件E1当中的第2组多个元件E1。在该情况下,第1子像素电路1包含:作为第1B元件E11b的第2发光元件12b;作为第2B元件E12b的第1B晶体管11db;和作为第3B元件E13b的第2B晶体管11eb。第1B晶体管11db与第1发光元件12a串联连接,能通过将与图像信号相应的电位输入到栅极电极,来控制流过第2发光元件12b的电流。第2B晶体管11eb与第1B晶体管11db级联连接,能将第2发光元件12b在发光状态与非发光状态之间切换。并且,第2B晶体管11eb在第1B晶体管11db的源极电极侧与第1B晶体管11db级联连接。
在此,设想对第1A晶体管11da、第1B晶体管11db、第2A晶体管11ea以及第2B晶体管11eb的各自运用P沟道晶体管的情况。在该情况下,第2A晶体管11ea的源极电极与第1电源电位输入部1dl连接。第2A晶体管11ea的漏极电极与第1A晶体管11da的源极电极连接。第1A晶体管11da的漏极电极与第1发光元件12a的正电极连接。第1发光元件12a的负电极与第2电源电位输入部1sl连接。此外,第2B晶体管11eb的源极电极与第1电源电位输入部1dl连接。第2B晶体管11eb的漏极电极与第1B晶体管11db的源极电极连接。第1B晶体管11db的漏极电极与第2发光元件12b的正电极连接。第2发光元件12b的负电极与第2电源电位输入部1sl连接。
此外,第3晶体管11g的漏极电极(源极电极)与第1A晶体管11da以及第1B晶体管11db各自的栅极电极连接。若将作为来自扫描信号线4g的扫描信号的接通信号输入到第3晶体管11g的栅极电极,则第3晶体管11g成为能在源极电极与漏极电极之间流过电流的导通状态。由此,将来自第1图像信号线4s1的图像信号经由第3晶体管11g输入到第1A晶体管11da以及第1B晶体管11db各自的栅极电极。在对第3晶体管11g运用P沟道晶体管的情况下,对接通信号运用具有L电位Vgl的L信号。在此,在第2子像素电路2中,取代从第1图像信号线4s1而从第2图像信号线4s2输入图像信号,在第3子像素电路3中,取代从第1图像信号线4s1而从第3图像信号线4s3输入图像信号。
此外,电容元件11c位于将第1A晶体管11da的栅极电极和第2A晶体管11ea的源极电极连接的连接线上,并且位于将第1B晶体管11db的栅极电极和第2B晶体管11eb的源极电极连接的连接线上。电容元件11c作为将输入到第1A晶体管11da以及第1B晶体管11db各自的栅极电极的图像信号的电位Vsig保持到下个图像信号的输入(改写)为止的期间(1帧的期间)的保持电容发挥功能。
并且,能通过具有多个第1晶体管11d、多个第2晶体管11e、第3晶体管11g和电容元件11c发光控制部11来控制多个发光元件12中的发光。
此外,在第1子像素电路1中,能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在作为第1个第1晶体管11d的第1A晶体管11da仅级联连接作为第1个第2晶体管11e的第2A晶体管11ea的形态。能采用在第1电源电位输入部1dl与第2电源电位输入部1sl之间在作为第2个第1晶体管11d的第1B晶体管11db仅级联连接作为第2个第2晶体管11e的第2B晶体管11eb的形态。在该情况下,第1电源电位Vdd与第2电源电位Vss的电位差(Vdd-Vss)当中的第1A晶体管11da以及第1B晶体管11db中的漏极-源极间电压Vds难以降低。其结果,假设因第1电源电位Vdd的下降等而电位差(Vdd-Vss)降低,也是即使对第1发光元件12a以及第2发光元件12b施加的正向的电压变大,使第1晶体管11d在饱和区域驱动的条件也难以变得严格。因而,在显示装置100中难以产生亮度慢慢降低的渐变(亮度不均),能提升显示装置100中的画质。
<<控制部>>
对第9实施方式所涉及的控制部5能运用具有与上述第7实施方式所涉及的控制部5相同或类似的结构的控制部。
图36是表示控制部5中的输入和输出与第1子像素电路1的状态的关系的一例的真值表。在该情况下,控制部5以如下结构设计:按照从发光控制信号线4e输入的发光控制信号、所输入的第1选择设定信号SELA、所输入的第2选择设定信号SELB、输出到第1电位输出信号线L1a的第1切换控制信号CTLA、和输出到第2电位输出信号线L1b的第2切换控制信号CTLB满足图36所示的关系的方式来执行各种逻辑输出。图36的真值表将图30所示的真值表作为基础,是关于第1子像素电路1的状态加进相第2晶体管11e相对于第1晶体管11d形成负反馈电阻的状态的真值表。控制部5能由多个逻辑电路的组合等构成。
如图36所示那样,若输入到控制部5的发光控制信号是作为断开所涉及的信号的H信号,第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有第1电位V1的断开信号的H信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有第1电位V1的断开信号的H信号而成为非导通状态。由此,第1发光元件12a以及第2发光元件12b两者都成为非发光状态。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为断开所涉及的信号的H信号,则第1切换控制信号CTLA成为作为具有接通电位的接通信号的L信号,第2切换控制信号CTLB成为作为具有第1电位V1的断开信号的H信号。在该情况下,第2A晶体管11ea在栅极电极输入作为具有接通电位的接通信号的L信号,从而成为导通状态。由此,成为第1发光元件12a处于发光状态的状态(第1发光状态)。此外,第2B晶体管11eb在栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为非导通状态。由此,成为第2发光元件12b处于非发光状态的状态(第2非发光状态)。这时,第2A晶体管11ea成为相对于第1A晶体管11da形成负反馈电阻的状态。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为断开所涉及的信号的H信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA成为作为具有第1电位V1的断开信号的H信号,第2切换控制信号CTLB成为作为具有接通电位的接通信号的L信号。在该情况下,第2A晶体管11ea在栅极电极输入作为具有第1电位V1的断开信号的H信号,从而成为非导通状态。由此,成为第1发光元件12a处于非发光状态的状态(第1非发光状态)。此外,第2B晶体管11eb在栅极电极输入作为具有接通电位的接通信号的L信号,从而成为导通状态。由此,成为第2发光元件12b处于发光状态的状态(第2发光状态)。这时,第2B晶体管11eb成为相对于第1B晶体管11db形成负反馈电阻的状态。
若输入到控制部5的发光控制信号是作为接通所涉及的信号的L信号,第1选择设定信号SELA是作为接通所涉及的信号的L信号,第2选择设定信号SELB是作为接通所涉及的信号的L信号,则第1切换控制信号CTLA以及第2切换控制信号CTLB分别成为作为具有接通电位的接通信号的L信号。在该情况下,第2A晶体管11ea以及第2B晶体管11eb分别在栅极电极输入作为具有接通电位的接通信号的L信号,从而成为导通状态。由此,成为第1发光元件12a以及第2发光元件12b分别处于发光状态的状态(两发光状态)。这时,第2A晶体管11ea成为相对于第1A晶体管11da形成负反馈电阻的状态,并且,第2B晶体管11eb成为相对于第1B晶体管11db形成负反馈电阻的状态。
在此,能采用从具有与上述第2实施方式相同或类似的结构的信号输出电路6对控制部5输出第1选择设定信号SELA以及第2选择设定信号SELB的结构。
<<第9实施方式中的变形>>
在该结构中,对第2A晶体管11ea可以运用N沟道晶体管,对第2B晶体管11eb可以运用N沟道晶体管。在对第2A晶体管11ea运用N沟道晶体管的情况下,对于第2A晶体管11ea,将断开电位设定为第2电源电位Vss以下的电位,将接通电位设定为第1电源电位Vdd以上的电位。在对第2B晶体管11eb运用N沟道晶体管的情况下,对于第2B晶体管11eb,将断开电位设定为第2电源电位Vss以下的电位,将接通电位设定为第1电源电位Vdd以上的电位。在该情况下,对断开电位运用作为将第2晶体管11e设为非导通状态(断开状态)的断开信号的L信号的L电位Vgl。在第2电源电位Vss是0V的情况下,断开电位设定为约-2V到0V。对接通电位运用作为将第2晶体管11e设为导通状态(接通状态)的接通信号的H信号的H电位Vgh。在第2电源电位Vdd为8V的情况下,接通电位设定为8V到约10V。
<3.其他>
在上述各实施方式中,发光控制部11可以适宜变更为具有各种结构的电路。
<<发光控制部的其他第1例>>
在上述各实施方式中,关于第1子像素电路1、第2子像素电路2以及第3子像素电路3的任一者,对第1晶体管11d都可以运用N沟道晶体管。在该情况下,考虑在第1电源电位输入部Ldl与第2电源电位输入部Ls1之间串联或级联连接的多个元件E1的配置的顺序与上述各实施方式相反的结构。在该情况下,对第1子像素电路1、第2子像素电路2以及第3子像素电路3分别能运用相同或类似的电路的结构。因此,举出对第1子像素电路1的第1晶体管11d运用N沟道晶体管的具体例来进行说明。
图37是表示对第1晶体管11d运用N沟道晶体管的第1子像素电路1的一例的电路图。图37所示的第1子像素电路1能在上述第1实施方式中采用。在图37的示例中,对第1晶体管11d、第2晶体管11e以及第3晶体管11g分别运用N沟道晶体管。
在该情况下,在第1电源电位输入部1dl与第2电源电位输入部1sl之间,作为第1元件E11的发光元件12、作为第3元件E13的第2晶体管11e、和作为第2元件E12的第1晶体管11d按该记载的顺序串联或级联连接。发光元件12与第1电源电位输入部1dl连接。更具体地,发光元件12的正电极与第1电源电位输入部1dl连接。此外,发光元件12经由第2晶体管11e以及第1晶体管11d与第2电源电位输入部1sl连接。更具体地,发光元件12的负电极与第2晶体管11e的漏极电极连接。第2晶体管11e的源极电极与第1晶体管11d的漏极电极连接。第1晶体管11d的源极电极与第2电源电位输入部1sl连接。换言之,第2晶体管11e相对于第1晶体管11d级联连接。
此外,第3晶体管11g的栅极电极与扫描信号线4g连接。第3晶体管11g的漏极电极(源极电极)与第1图像信号线4s1连接。第3晶体管11g的源极电极(漏极电极)与第1晶体管11d的栅极电极连接。若将作为来自扫描信号线4g的扫描信号的接通信号(在该情况下是H信号)输入到第3晶体管11g的栅极电极,则第3晶体管11g成为能在漏极电极与源极电极之间流过电流的导通状态。在该情况下,将与来自第1图像信号线4s1的图像信号相应的电位经由第3晶体管11g输入到第1晶体管11d的栅极电极。由此,第1晶体管11d成为能在漏极电极与源极电极之间流过电流的导通状态。电容元件11c位于将第1晶体管11d的栅极电极和源极电极连接的连接线上。第2晶体管11e的栅极电极与电位输出信号线L1连接。
此外,对第2晶体管11e的栅极电极从控制部5经由电位输出信号线L1选择性地输入作为断开电位的第1电位V1或作为模拟的电位的第2电位V2。在此,若将具有第1电位V1的L信号作为切换控制信号CTL而输入到第2晶体管11e的栅极电极,则第2晶体管11e成为不能在源极电极与漏极电极之间流过电流的非导通状态。若将具有第2电位V的A信号作为切换控制信号CTL而输入到第2晶体管11e的栅极电极,则第2晶体管11e成为能在源极电极与漏极电极之间流过电流的状态。这时,驱动电流从第1电源电位输入部1dl流到发光元件12,发光元件12能发光。在该情况下,能根据图像信号的电平(电位)来控制发光元件12中的发光的强度(亮度)。此外,这时,第2晶体管11e成为相对于第1晶体管11d形成共源共栅连接的状态。
<<发光控制部的其他第2例>>
在上述各实施方式中,关于第1子像素电路1、第2子像素电路2以及第3子像素电路3的任一者,都可以在发光控制部11中装入根据驱动元件的阈值电压来修正图像信号的电平(电位)的电路(也称作阈值电压修正电路)等具有各种功能的各种电路当中的一个以上的电路。在该情况下,在第1子像素电路1、第2子像素电路2以及第3子像素电路3的各自中,能装入相同或类似的电路。因此,举出在第1子像素电路1装入阈值电压修正电路的具体例来进行说明。
图38是表示装入阈值电压修正电路14的第1子像素电路1的一例的电路图。可以在第2子像素电路2以及第3子像素电路3的各自中装入图38所示的阈值电压修正电路14。图38所示的第1子像素电路1具有在图37所示的第1子像素电路1中加进阈值电压修正电路14的结构。
如图38所示那样,阈值电压修正电路14具有第1修正用的晶体管(也称作第1修正用晶体管)11p、第2修正用的晶体管(也称作第2修正用晶体管)11z和修正用的电容元件(也称作修正用电容元件)11i。
修正用电容元件11i位于将第3晶体管11g和第1晶体管11d的栅极电极连接的连接线上。
第1修正用晶体管11p是用于对第1晶体管11d的栅极电极经由修正用电容元件11i赋予基准的电位(也称作基准电位)Vref的元件。对第1修正用晶体管11p运用N沟道晶体管。在该情况下,第1修正用晶体管11p的栅极电极与赋予用于将第1修正用晶体管11p在导通状态与非导通状态之间切换的信号(也称作第1开闭切换信号)的信号线(也称作第1开闭切换信号线)4r连接。对第1开闭切换信号线4r从驱动部30经由给定的布线输入信号。第1修正用晶体管11p的漏极电极与供给基准电位Vref的电源线(也称作第3电源线)Lvr连接。第3电源线Lvr与对第3电源线Lvr赋予基准电位Vref的电源连接。对基准电位Vref运用正的给定的电位。第1修正用晶体管11p的源极电极与将第3晶体管11g的源极电极(漏极电极)和修正用电容元件11i连接的连接线连接。
第2修正用晶体管11z是用于将第1晶体管11d设为栅极电极和漏极电极连接的状态(二极管连接的状态)的元件。第2修正用晶体管11z位于将第1晶体管11d的栅极电极和第1晶体管11d的漏极电极连接的连接线上。对第2修正用晶体管11z运用N沟道晶体管。在该情况下,第2修正用晶体管11z的栅极电极与赋予用于将第2修正用晶体管11z在导通状态与非导通状态之间切换的信号(也称作第2开闭切换信号)的信号线(也称作第2开闭切换信号线)4z连接。对第2开闭切换信号线4z从驱动部30经由给定的布线输入信号。第2修正用晶体管11z的漏极电极与第1晶体管11d的栅极电极连接。第2修正用晶体管11z的源极电极与第1晶体管11d的漏极电极连接。
图39是表示装入阈值电压修正电路14的第1子像素电路1的动作的一例的时序图。在该情况下,将从第1开闭切换信号线4r输入到第1修正用晶体管11p的栅极电极的第1开闭切换信号的电位设为电位Vr。将从扫描信号线4g输入到第3晶体管11g的栅极电极的电位设为电位Vg。将从第2开闭切换信号线4z输入到第2修正用晶体管11z的栅极电极的第2开闭切换信号的电位设为电位Va。将从控制部5经由电位输出信号线L1输入到第2晶体管11e的栅极电极的切换控制信号CTL的电位设为电位Vc。在图39中示出关于第1子像素电路1根据图像信号而进行1次发光时、相对于时间的经过的电位Vr、电位Vg、电位Va以及电位Vc各自中的变化。在该情况下,如图39所示那样,按顺序进行如下的[i]到[vii]的动作。
[i]在时刻t1,通过在第1修正用晶体管11p的栅极电极输入H信号,第1修正用晶体管11p成为导通状态。这时,对第1晶体管11d的栅极电极经由修正用电容元件11i赋予与基准电位Vref相应的正电位。
[ii]在时刻t2,通过在第2修正用晶体管11z的栅极电极输入H信号,第2修正用晶体管11z成为导通状态。这时,第1晶体管11d成为栅极电极和漏极电极连接的二极管连接的状态。由此,直到第1晶体管11d中的栅极电极与源极电极之间的电压(栅极电压)Vgs来到第1晶体管11d的阈值电压Vth为止,在第1晶体管11d电流都从栅极电极经过漏极电极流到源极电极。
[iii]在时刻t3,通过在第2修正用晶体管11z的栅极电极输入L信号,第2修正用晶体管11z成为非导通状态。这时,第1晶体管11d中的栅极电压Vgs维持在阈值电压Vth。
[iv]在时刻t4,通过在第1修正用晶体管11p的栅极电极输入L信号,第1修正用晶体管11p成为非导通状态。这时,通过电容元件11c,第1晶体管11d中的栅极电压Vgs维持在阈值电压Vth。
[v]在时刻t5,通过在第3晶体管11g的栅极电极输入H信号,扫描信号线4g成为导通状态。这时,从图像信号线4s经由第3晶体管11g以及修正用电容元件11i来对第1晶体管11d的栅极电极赋予与图像信号的电位Vsig相应的电位。由此,按照第1晶体管11d的栅极电压Vgs成为满足Vgs=Vth+(Vsig-Vref)的关系的电压的方式来进行图像信号的电位的输入(改写)。其结果,与图像信号的电位相应的第1晶体管11d的栅极电压Vgs成为根据按每个第1子像素电路1而不同的第1晶体管11d的阈值电压Vth进行过补偿的值。在该情况下,第1晶体管11d的栅极电压Vgs当中的电压(Vsig-Vref)控制流过第1晶体管11d的漏极电极与源极电极之间的电流(漏极电流)Ids的大小。
[vi]在时刻t6,通过在第3晶体管11g的栅极电极输入L信号,第3晶体管11g成为非导通状态。由此,对第1晶体管11d的图像信号的电位的输入(改写)结束。
[vii]在时刻t7,通过对第2晶体管11e的栅极电极赋予具有第2电位V的A信号,第2晶体管11e成为在源极电极与漏极电极之间流过电流的状态。由此,从第1电源电位输入部1dl向第2电源电位输入部1sl流过与第1晶体管11d的栅极电压Vgs(实质是电压(Vsig-Vref))相应的电流(驱动电流),发光元件12发光。这时,第2晶体管11e成为相对于第1晶体管11d形成共源共栅连接的状态。
<<发光控制部的其他一例>>
在上述第2实施方式、上述第3实施方式、上述第5实施方式、上述第6实施方式、上述第7实施方式以及上述第9实施方式中,关于第1子像素电路1、第2子像素电路2以及第3子像素电路3的任一者,发光控制部11都可以具有将以与冗余设置且并联连接的第1发光元件12a以及第2发光元件12b对应的形式将各元件适宜变更为冗余地设置的2个元件的电路的结构。
在上述第2实施方式、上述第3实施方式以及上述第7实施方式中,第1晶体管11d可以置换成冗余设置且并联连接的第1个第1晶体管11d以及第2个第1晶体管11d。
更具体地,在图11、图18、图28的示例中,第1个第1晶体管11d可以具有:与第1电源电位输入部1dl连接的源极电极;和与第2A晶体管11ea的源极电极连接的漏极电极。第2个第1晶体管11d可以具有:与第1电源电位输入部1dl连接的源极电极和与第2B晶体管11eb的源极电极连接的漏极电极。进而,电容元件11c可以置换成冗余设置且并联连接的第1个电容元件11c以及第2个电容元件11c。在该情况下,第1个电容元件11c可以位于将第1个第1晶体管11d的栅极电极和源极电极连接的连接线上。第2个电容元件11c可以位于将第2个第1晶体管11d的栅极电极和源极电极连接的连接线上。
此外,在图31的示例中,第1个第1晶体管11d可以具有:与第1电源电位输入部1dl连接的源极电极;和与第1发光元件12a的正电极连接的漏极电极。第2个第1晶体管11d可以具有:与第1电源电位输入部1dl连接的源极电极;和与第2发光元件12b的正电极连接的漏极电极。进而,电容元件11c可以置换成冗余设置且并联连接的第1个电容元件11c以及第2个电容元件11c。在该情况下,第1个电容元件11c可以位于将第1个第1晶体管11d的栅极电极和源极电极连接的连接线上。第2个电容元件11c可以位于将第2个第1晶体管11d的栅极电极和源极电极连接的连接线上。
在上述第5实施方式、上述第6实施方式以及上述第9实施方式中,电容元件11c可以置换成冗余设置且并联连接的第1个电容元件11c以及第2个电容元件11c。
更具体地,图24、图26以及在图35的示例中,第1个电容元件11c可以位于将第1A晶体管11da的栅极电极和第2A晶体管11ea的源极电极连接的连接线上。第2个电容元件11c可以位于将第1B晶体管11db的栅极电极和第2B晶体管11eb的源极电极连接的连接线上。
<<其他各种例>>
在上述第1实施方式到上述第3实施方式中,可以在第1晶体管11d的源极电极侧加进负反馈电阻。
在上述第4实施方式到上述第9实施方式中,可以在第1晶体管11d的漏极电极侧加进用于相对于第1晶体管11d形成共源共栅连接的晶体管。
在上述各实施方式中,如图40所示那样,也可以构成将多个显示装置100瓦片状并排的1个显示器(也称作拼接显示器、多屏显示器)700。图40是示意表示拼接显示器700的一例的主视图。在图40的示例中,拼接显示器700具有沿着XZ平面矩阵状并排的多个显示装置100。多个显示装置100分别是平板状。
在上述各实施方式中,可以第1子像素电路1和第2子像素电路2具有不同的结构,也可以第1子像素电路1和第3子像素电路3具有不同的结构,也可以第2子像素电路2和第3子像素电路3具有不同的结构。此外,还可以第1子像素电路1、第2子像素电路2和第3子像素电路3具有相互不同的结构。
在上述各实施方式中,各像素电路10至少具有第1子像素电路1即可。各像素电路10可以具有第1子像素电路1和第2子像素电路2。各像素电路10也可以除了第1子像素电路1、第2子像素电路2以及第3子像素电路3以外,还具有发出与第1色、第2色以及第3色不同色的光的一个以上的子像素电路。在该情况下,也可以第1子像素电路1以及其他一个以上的子像素电路各自中的第2晶体管11e的栅极电极与共通的电位输出信号线L1连接。
在上述第2实施方式、上述第3实施方式、上述第5实施方式到上述第9实施方式中,信号输出电路6可以设为驱动部30的一部分功能。在该情况下,驱动部30可以对各控制部5输出第1选择设定信号SELA以及第2选择设定信号SELB。通过该结构,能由驱动部30对全部像素电路10一并设定使用像素电路10中冗余地设置的多个发光元件12的哪个发光元件12。
能将分别构成上述各实施方式以及各种例的全部或一部分适宜在不矛盾的范围内组合,这点不言自明。
符号说明
1 第1子像素电路
10 像素电路
100 显示装置
100p 显示面板
11d 第1晶体管
11da 第1A晶体管
11db 第1B晶体管
11e 第2晶体管
11ea 第2A晶体管
11eb 第2B晶体管
12 发光元件
12a 第1发光元件
12b 第2发光元件
1dl 第1电源电位输入部
1sl 第2电源电位输入部
2 第2子像素电路
3 第3子像素电路
30 驱动部
5 控制部
5I 信号输入部
5U 信号输出部
E1 元件
Sf1 显示面
Sf2 反显示面
V1 第1电位(断开电位)
V2 第2电位
V3 第3电位(接通电位)。

Claims (23)

1.一种像素电路,具备:
第1电源电位输入部,供给第1电源电位;
第2电源电位输入部,供给比所述第1电源电位低电位的第2电源电位;和
多个元件,在所述第1电源电位输入部与所述第2电源电位输入部之间串联或级联连接,
该多个元件包含:
发光元件;
第1晶体管,与该发光元件串联连接,通过与图像信号相应的电位输入到栅极电极来控制流过所述发光元件的电流;和
第2晶体管,与该第1晶体管级联连接,将所述发光元件在发光状态与非发光状态之间切换,
对所述第2晶体管的栅极电极选择性地输入第1电位以及第2电位当中的任一者的电位,所述第1电位是用于将该第2晶体管设定为不能在源极电极与漏极电极之间流过电流的非导通状态的所述第1电源电位以上或所述第2电源电位以下的电位,所述第2电位是用于在所述第2晶体管的源极电极与漏极电极之间流过电流的所述第1电源电位与所述第2电源电位之间的电位。
2.根据权利要求1所述的像素电路,其中,
在所述第2晶体管是P沟道晶体管的情况下,所述第1电位为所述第1电源电位以上,
在所述第2晶体管是N沟道晶体管的情况下,所述第1电位为所述第2电源电位以下。
3.根据权利要求1或2所述的像素电路,其中,
所述第2晶体管是与所述第1晶体管相同的导电型的晶体管,在所述第1晶体管的漏极电极侧相对于所述第1晶体管级联连接,
在所述第2晶体管的漏极电极连接所述发光元件。
4.根据权利要求3所述的像素电路,其中,
所述像素电路具备多个所述发光元件以及多个所述第2晶体管,
多个所述发光元件包含并联连接的第1发光元件以及第2发光元件,
多个所述第2晶体管包含与所述第1发光元件串联连接的第2A晶体管以及与所述第2发光元件串联连接的第2B晶体管,
对所述第2A晶体管的栅极电极选择性地输入所述第1电位或所述第2电位,
对所述第2B晶体管的栅极电极选择性地输入所述第1电位或所述第2电位。
5.根据权利要求1或2所述的像素电路,其中,
所述第2晶体管在所述第1晶体管的源极电极侧,与该第1晶体管级联连接。
6.根据权利要求5所述的像素电路,其中,
所述像素电路具备多个所述发光元件、多个所述第1晶体管和多个所述第2晶体管,
多个所述发光元件包含并联连接的第1发光元件以及第2发光元件,
多个所述第1晶体管包含:与所述第1发光元件串联连接的第1A晶体管;以及与所述第2发光元件串联连接的第1B晶体管,
多个所述第2晶体管包含:在所述第1A晶体管的源极电极侧与该第1A晶体管级联连接的第2A晶体管;以及在所述第1B晶体管的源极电极侧与该第1B晶体管级联连接的第2B晶体管,
所述第2A晶体管对栅极电极选择性地输入所述第1电位或所述第2电位,
所述第2B晶体管对栅极电极选择性地输入所述第1电位或所述第2电位。
7.根据权利要求1~6中任一项所述的像素电路,其中,
在所述第1电源电位输入部与所述第2电源电位输入部之间,所述第1晶体管仅级联连接所述第2晶体管。
8.根据权利要求1~7中任一项所述的像素电路,其中,
所述像素电路具备:控制部,对所述第2晶体管的栅极电极选择性地输出所述第1电位或所述第2电位。
9.根据权利要求8所述的像素电路,其中,
所述控制部具备:对所述第2晶体管进行开关控制的开关元件的功能,
对所述控制部选择性地输入接通或断开所涉及的信号,并且输入所述第2电位,
所述控制部根据所述断开所涉及的信号的输入,来对所述第2晶体管的栅极电极输出所述第1电位,
所述控制部根据所述接通所涉及的信号的输入和所述第2电位的输入,来对所述第2晶体管的栅极电极输出所述第2电位。
10.根据权利要求9所述的像素电路,其中,
所述控制部通过所述开关元件的功能来控制所述发光元件的发光的定时。
11.根据权利要求8所述的像素电路,其中,
所述控制部具备:对所述第2晶体管进行开关控制的多个开关元件的功能,
对所述控制部选择性地输入分别关于所述多个开关元件的功能的接通或断开所涉及的信号,并且输入所述第2电位,
所述控制部根据关于所述多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来对所述第2晶体管的栅极电极输出所述第1电位,
所述控制部根据分别关于所述多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入和所述第2电位的输入,来对所述第2晶体管的栅极电极输出所述第2电位。
12.根据权利要求4或6所述的像素电路,其中,
所述像素电路具备:控制部,对所述第2A晶体管的栅极电极选择性地输出所述第1电位或所述第2电位,对所述第2B晶体管的栅极电极选择性地输出所述第1电位或所述第2电位,
所述控制部具备:
第1开关元件的功能,将所述第1发光元件选择性地设定为使用状态或不使用状态;和
第2开关元件的功能,将所述第2发光元件选择性地设定为使用状态或不使用状态,
对所述控制部选择性地输入关于所述第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于所述第2开关元件的功能的接通或断开所涉及的信号,并且输入所述第2电位,
所述控制部根据关于所述第1开关元件的功能的断开所涉及的信号的输入,来对所述第2A晶体管的栅极电极输出所述第1电位,
所述控制部根据关于所述第1开关元件的功能的接通所涉及的信号的输入和所述第2电位的输入,来对所述第2A晶体管的栅极电极输出所述第2电位,
所述控制部根据关于所述第2开关元件的功能的断开所涉及的信号的输入,来对所述第2B晶体管的栅极电极输出所述第1电位,
所述控制部根据关于所述第2开关元件的功能的接通所涉及的信号的输入和所述第2电位的输入,来对所述第2B晶体管的栅极电极输出所述第2电位。
13.根据权利要求12所述的像素电路,其中,
所述控制部还具备:第3开关元件的功能,将所述第1发光元件以及所述第2发光元件分别选择性地设定为发光状态或非发光状态,
对所述控制部选择性地输入关于所述第3开关元件的功能的接通或断开所涉及的信号,
所述控制部根据关于所述第1开关元件的功能的断开所涉及的信号以及关于所述第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来对所述第2A晶体管的栅极电极输出所述第1电位,
所述控制部根据关于所述第1开关元件的功能的接通所涉及的信号的输入、关于所述第3开关元件的功能的接通所涉及的信号的输入、和所述第2电位的输入,来对所述第2A晶体管的栅极电极输出所述第2电位,
所述控制部根据关于所述第2开关元件的功能的断开所涉及的信号以及关于所述第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来对所述第2B晶体管的栅极电极输出所述第1电位,
所述控制部根据关于所述第2开关元件的功能的接通所涉及的信号的输入、关于所述第3开关元件的功能的接通所涉及的信号的输入、和所述第2电位的输入,来对所述第2B晶体管的栅极电极输出所述第2电位。
14.一种显示面板,具备多个权利要求1~7中任一项所述的像素电路,
所述显示面板具备:
控制部,对多个所述像素电路各自中的所述第2晶体管的栅极电极选择性地输出所述第1电位或所述第2电位。
15.一种像素电路,包含:
发光元件;
第1晶体管,与该发光元件串联连接,通过与图像信号相应的电位输入到栅极电极来控制流过所述发光元件的电流;和
第2晶体管,与该第1晶体管级联连接,将所述发光元件在发光状态与非发光状态之间切换,
所述像素电路具备:
控制部,具备对所述第2晶体管进行开关控制的多个开关元件的功能,
对所述控制部选择性地输入分别关于所述多个开关元件的功能的接通或断开所涉及的信号,
所述控制部根据关于所述多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来对所述第2晶体管的栅极电极输出用于将所述发光元件设为非发光状态的电位,
所述控制部根据分别关于所述多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来对所述第2晶体管的栅极电极输出用于将所述发光元件设为发光状态的电位。
16.根据权利要求15所述的像素电路,其中,
所述第2晶体管在所述第1晶体管的源极电极侧与该第1晶体管级联连接。
17.根据权利要求15或16所述的像素电路,其中,
所述像素电路具备多个所述发光元件和多个所述第2晶体管,
多个所述发光元件包含并联连接的第1发光元件以及第2发光元件,
多个所述第2晶体管包含:与所述第1发光元件串联连接的第2A晶体管;以及与所述第2发光元件串联连接的第2B晶体管,
所述控制部具备第1开关元件的功能、第2开关元件的功能和第3开关元件的功能,
对所述控制部选择性地输入关于所述第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于所述第2开关元件的功能的接通或断开所涉及的信号,选择性地输入关于所述第3开关元件的功能的接通或断开所涉及的信号,
所述控制部根据关于所述第1开关元件的功能的断开所涉及的信号以及关于所述第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来对所述第2A晶体管的栅极电极输出将该第2A晶体管设定为不能在源极电极与漏极电极之间流过电流的非导通状态的电位,
所述控制部根据关于所述第1开关元件的功能的接通所涉及的信号的输入、和关于所述第3开关元件的功能的接通所涉及的信号的输入,来对所述第2A晶体管的栅极电极输出将该第2A晶体管设定为能在源极电极与漏极电极之间流过电流的导通状态的电位,
所述控制部根据关于所述第2开关元件的功能的断开所涉及的信号以及关于所述第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来对所述第2B晶体管的栅极电极输出将该第2B晶体管设定为不能在源极电极与漏极电极之间流过电流的非导通状态的电位,
所述控制部根据关于所述第2开关元件的功能的接通所涉及的信号的输入、和关于所述第3开关元件的功能的接通所涉及的信号的输入,来对所述第2B晶体管的栅极电极输出将该第2B晶体管设定为能在源极电极与漏极电极之间流过电流的导通状态的电位。
18.根据权利要求17所述的像素电路,其中,
所述像素电路具备多个所述第1晶体管,
多个所述第1晶体管包含:与所述第1发光元件串联连接的第1A晶体管;以及与所述第2发光元件串联连接的第1B晶体管,
所述第2A晶体管在所述第1A晶体管的源极电极侧与该第1A晶体管级联连接,
所述第2B晶体管在所述第1B晶体管的源极电极侧与该第1B晶体管级联连接。
19.根据权利要求15所述的像素电路,其中,
所述像素电路具备多个所述发光元件和多个所述第2晶体管,
多个所述发光元件包含串联连接的第1发光元件以及第2发光元件,
多个所述第2晶体管包含:与所述第1发光元件并联连接的第2A晶体管;以及与所述第2发光元件并联连接的第2B晶体管,
所述控制部具备第1开关元件的功能、第2开关元件的功能和第3开关元件的功能,
对所述控制部,选择性地输入关于所述第1开关元件的功能的接通或断开所涉及的信号,选择性地输入关于所述第2开关元件的功能的接通或断开所涉及的信号,选择性地输入关于所述第3开关元件的功能的接通或断开所涉及的信号,
所述控制部根据关于所述第1开关元件的功能的断开所涉及的信号以及关于所述第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来对所述第2A晶体管的栅极电极输出将该第2A晶体管设定为能在源极电极与漏极电极之间流过电流的导通状态的电位,
所述控制部根据关于所述第1开关元件的功能的接通所涉及的信号的输入、和关于所述第3开关元件的功能的接通所涉及的信号的输入,来对所述第2A晶体管的栅极电极输出将该第2A晶体管设定为不能在源极电极与漏极电极之间流过电流的非导通状态的电位,
所述控制部根据关于所述第2开关元件的功能的断开所涉及的信号以及关于所述第3开关元件的功能的断开所涉及的信号当中的一个以上的信号的输入,来对所述第2B晶体管的栅极电极输出将该第2B晶体管设定为能在源极电极与漏极电极之间流过电流的导通状态的电位,
所述控制部根据关于所述第2开关元件的功能的接通所涉及的信号的输入、和关于所述第3开关元件的功能的接通所涉及的信号的输入,来对所述第2B晶体管的栅极电极输出将该第2B晶体管设定为不能在源极电极与漏极电极之间流过电流的非导通状态的电位。
20.根据权利要求17~19中任一项所述的像素电路,其中,
所述第1开关元件的功能包含将所述第1发光元件选择性地设定为使用状态或不使用状态的功能,
所述第2开关元件的功能包含将所述第2发光元件选择性地设定为使用状态或不使用状态的功能,
所述第3开关元件的功能包含将多个所述发光元件选择性地设定为发光状态或非发光状态的功能。
21.根据权利要求15~20中任一项所述的像素电路,其中,
所述像素电路具备:
第1电源电位输入部,供给第1电源电位;和
第2电源电位输入部,供给比所述第1电源电位低电位的第2电源电位,
在所述第1电源电位输入部与所述第2电源电位输入部之间,所述第1晶体管仅级联连接所述第2晶体管。
22.一种显示面板,具备:
多个像素电路;和
控制部,具有多个开关元件的功能,
所述多个像素电路分别包含:
发光元件;
第1晶体管,与该发光元件串联连接,通过与图像信号相应的电位输入到栅极电极来控制流过所述发光元件的电流;和
第2晶体管,与该第1晶体管级联连接,将所述发光元件在发光状态与非发光状态之间切换,
对所述控制部选择性地输入分别关于所述多个开关元件的功能的接通或断开所涉及的信号,
所述控制部根据关于所述多个开关元件的功能当中的一个以上的开关元件的功能的断开所涉及的信号的输入,来对所述多个像素电路各自中的所述第2晶体管的栅极电极输出用于将所述发光元件设为非发光状态的电位,
所述控制部根据分别关于所述多个开关元件的功能当中的全部开关元件的功能的接通所涉及的信号的输入,来对所述多个像素电路各自中的所述第2晶体管的栅极电极输出用于将所述发光元件设为发光状态的电位。
23.一种显示装置,具备:
权利要求14或22所述的显示面板;和
驱动部,位于所述显示面板的与显示面相反的一侧的反显示面的一侧,与所述像素电路电连接。
CN202280054572.0A 2021-08-23 2022-08-17 像素电路、显示面板以及显示装置 Pending CN117859168A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2021135713 2021-08-23
JP2021-135713 2021-08-23
PCT/JP2022/031053 WO2023026919A1 (ja) 2021-08-23 2022-08-17 画素回路、表示パネルおよび表示装置

Publications (1)

Publication Number Publication Date
CN117859168A true CN117859168A (zh) 2024-04-09

Family

ID=85322011

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280054572.0A Pending CN117859168A (zh) 2021-08-23 2022-08-17 像素电路、显示面板以及显示装置

Country Status (4)

Country Link
US (1) US20240395203A1 (zh)
JP (1) JPWO2023026919A1 (zh)
CN (1) CN117859168A (zh)
WO (1) WO2023026919A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20250102388A (ko) * 2023-12-28 2025-07-07 엘지디스플레이 주식회사 표시패널과 이를 포함한 표시장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4024557B2 (ja) * 2002-02-28 2007-12-19 株式会社半導体エネルギー研究所 発光装置、電子機器
KR100590068B1 (ko) * 2004-07-28 2006-06-14 삼성에스디아이 주식회사 발광 표시 장치와, 그 표시 패널 및 화소 회로
JP5081374B2 (ja) * 2005-01-17 2012-11-28 株式会社ジャパンディスプレイイースト 画像表示装置
KR101359362B1 (ko) * 2005-12-02 2014-02-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 디스플레이 장치, 및 전자 장치
JP4281765B2 (ja) * 2006-08-09 2009-06-17 セイコーエプソン株式会社 アクティブマトリクス型発光装置、電子機器およびアクティブマトリクス型発光装置の画素駆動方法
CN110473496B (zh) * 2018-05-09 2021-01-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN113424658A (zh) * 2019-02-26 2021-09-21 京瓷株式会社 发光元件基板、显示装置以及显示装置的修复方法

Also Published As

Publication number Publication date
WO2023026919A1 (ja) 2023-03-02
US20240395203A1 (en) 2024-11-28
JPWO2023026919A1 (zh) 2023-03-02

Similar Documents

Publication Publication Date Title
CN110223636B (zh) 像素驱动电路及其驱动方法、显示装置
CN102439652B (zh) 有机电致发光显示装置及其控制方法
KR100605347B1 (ko) 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자 기기
US7417607B2 (en) Electro-optical device and electronic apparatus
US8674914B2 (en) Display device and method of driving the same
US7038392B2 (en) Active-matrix light emitting display and method for obtaining threshold voltage compensation for same
US20100073344A1 (en) Pixel circuit and display device
WO2020062802A1 (zh) 显示面板及像素电路的驱动方法
JP5014338B2 (ja) 電流駆動型表示装置
US9412299B2 (en) Drive circuit, display device, and drive method
US10140918B2 (en) Actively driven organic light-emitting display apparatus
EP2200010B1 (en) Current-driven display
KR20060023534A (ko) 화소회로, 표시장치 및 화소회로의 구동방법
CN101536070A (zh) 像素电路及显示装置
WO2004107078A9 (ja) 半導体装置
CN101401145B (zh) 电流驱动型显示装置和像素电路
US8723843B2 (en) Pixel driving circuit with capacitor having threshold voltages information storing function, pixel driving method and light emitting display device
WO2021184893A1 (zh) 像素电路及其驱动方法、显示基板、显示装置
CN114467134A (zh) 显示装置
CN117321672A (zh) 像素电路、显示面板、显示装置以及复合型显示装置
TW201428720A (zh) 顯示裝置、驅動裝置、驅動方法及電子機器
KR101102372B1 (ko) 반도체장치 및 발광 장치
CN1918617B (zh) 发光驱动电路及其驱动控制方法和显示单元及其显示驱动方法
CN100399397C (zh) 抑制显示不匀的图像显示装置
CN111354315B (zh) 显示面板及显示装置、像素驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination