[go: up one dir, main page]

CN117456930A - 一种像素电路、显示装置及驱动方法 - Google Patents

一种像素电路、显示装置及驱动方法 Download PDF

Info

Publication number
CN117456930A
CN117456930A CN202311369829.4A CN202311369829A CN117456930A CN 117456930 A CN117456930 A CN 117456930A CN 202311369829 A CN202311369829 A CN 202311369829A CN 117456930 A CN117456930 A CN 117456930A
Authority
CN
China
Prior art keywords
gate
coupled
transistor
terminal
driving transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311369829.4A
Other languages
English (en)
Inventor
于子阳
邱海军
胡明
蒋志亮
张跳梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202311369829.4A priority Critical patent/CN117456930A/zh
Publication of CN117456930A publication Critical patent/CN117456930A/zh
Priority to PCT/CN2024/117169 priority patent/WO2025082089A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开涉及显示技术领域,公开了一种像素电路、显示装置及驱动方法,该像素电路包括:驱动晶体管、发光器件、补偿子电路和耦合子电路,驱动晶体管的第一极与第一电源端耦接,被配置为根据数据电压产生驱动电流,第一电源端分时写入数据电压和第一电源电压,补偿子电路与驱动晶体管的栅极和驱动晶体管的第二极耦接,被配置为响应于扫描信号端的信号,将驱动晶体管的栅极和驱动晶体管的第二极导通,耦合子电路与驱动晶体管的栅极耦接,被配置为响应于选通控制端的信号,改变驱动晶体管的栅极的电压,发光器件在驱动电流的作用下发光,上述像素电路通过少量晶体管和电容即可实现像素驱动的功能,在高PPI显示中减少了电路的占用空间。

Description

一种像素电路、显示装置及驱动方法
技术领域
本公开涉及显示技术领域,提供了一种像素电路、显示装置及驱动方法。
背景技术
OLED像素需要采用电流驱动的方式实现发光,对驱动晶体管(Driving TFT,DTFT)的电流稳定性要求很高。然而,采用LTPS工艺制作的DTFT通常无法维持稳定,在ELA晶化、长时间压力、温度变化等的作用下的阈值电压等会发生偏移。因此需要设计复杂的像素电路(例如,7T1C)对DTFT进行补偿,保证在不同工作条件下DTFT输出稳定的电流,进而保证OLED显示器的显示效果和寿命。但是,制作显示面板的工艺能力有限,随着显示面板的像素密度单位(Pixels Per Inch,PPI)的升高,7T1C像素电路由于占用的空间较大将无法用于驱动高PPI显示。
发明内容
本公开实施例提供一种像素电路、显示装置及驱动方法,用以运用较少的晶体管实现像素驱动的功能,以在高PPI显示面板中减少电路的占用空间。
本公开提供的具体技术方案如下:
第一方面,本公开实施例提供了一种像素电路,包括:驱动晶体管、发光器件、补偿子电路和耦合子电路;
驱动晶体管的第一极与第一电源端耦接,被配置为根据数据电压产生驱动电流,其中,第一电源端分时写入数据电压和第一电源电压;
补偿子电路与驱动晶体管的栅极和驱动晶体管的第二极耦接,被配置为响应于扫描信号端的信号,将驱动晶体管的栅极和驱动晶体管的第二极导通;
耦合子电路与驱动晶体管的栅极耦接,被配置为响应于选通控制端的信号,改变驱动晶体管的栅极的电压;
发光器件的阳极与驱动晶体管的第二极耦接,发光器件的阴极与第二电源端耦接,被配置为在驱动电流的作用下发光。
可选地,补偿子电路包括:第一晶体管;
第一晶体管的控制端与扫描信号端耦接,第一晶体管的第一端与驱动晶体管的栅极耦接,第一晶体管的第二端与发光器件的阳极耦接。
可选地,耦合子电路包括:第一电容;
第一电容的第一端与选通控制端耦接,第一电容的第二端与驱动晶体管的栅极耦接。
可选地,还包括复位子电路;
复位子电路与发光器件的阳极耦接,被配置为响应于复位信号端的信号,将初始化信号提供给发光器件的阳极和驱动晶体管的栅极。
可选地,复位子电路包括:第二晶体管;
第二晶体管的控制端与复位信号端耦接,第二晶体管的第一端与发光器件的阳极耦接,第二晶体管的第二端与初始化信号端耦接。
可选地,第一晶体管为单栅型晶体管或者双栅型晶体管;
当第一晶体管为双栅型晶体管时,第一晶体管的第一栅极与扫描信号端耦接,第一晶体管的第二栅极与扫描信号端耦接。
可选地,初始化信号端与选通控制端为同一个信号端。
第二方面,本公开实施例还提供了一种显示面板,包括:多个像素,其中,每个像素包括上述任一项的像素电路。
可选地,包括选通信号线;
每个像素电路的选通控制端与同一个选通信号线耦接。
可选地,包括:多条复位线和多条栅线;
一行像素中的像素电路的复位信号端与一条复位线耦接,一行像素中的栅极控制端与一条栅线耦接。
可选地,复位控制电路与复位线耦接,栅极驱动电路与栅线耦接,源极驱动电路与选通信号线相耦接。
第三方面,本公开实施例还提供了一种显示装置,包括:上述任一项的显示面板。
第四方面,本公开实施例还提供了一种上述任一项的像素电路的驱动方法,包括:
复位阶段:复位子电路响应于复位信号端的信号,将初始化信号提供给驱动晶体管的栅极和发光器件的阳极;
数据写入阶段:补偿子电路响应于扫描信号端的信号,将驱动晶体管的栅极和驱动晶体管的第二极导通;
发光阶段:耦合子电路响应于选通控制端的信号,改变驱动晶体管的栅极的电压,以使驱动晶体管根据数据电压产生驱动电流,以及使发光器件在驱动电流的作用下发光。
第五方面,本公开实施例还提供了一种上述任一项的显示面板的驱动方法,包括:
每个显示帧包括第一阶段和第二阶段,在第一阶段逐行驱动每个像素中的像素电路执行复位阶段和数据写入阶段;
在第二阶段控制每个像素中的像素电路执行发光阶段。
本公开有益效果如下:
综上所述,本公开实施例中提供了一种像素电路、显示装置及驱动方法,该像素电路包括:驱动晶体管、发光器件、补偿子电路和耦合子电路,驱动晶体管的第一极与第一电源端耦接,被配置为根据数据电压产生驱动电流,第一电源端分时写入数据电压和第一电源电压,补偿子电路与驱动晶体管的栅极和驱动晶体管的第二极耦接,被配置为响应于扫描信号端的信号,将驱动晶体管的栅极和驱动晶体管的第二极导通,耦合子电路与驱动晶体管的栅极耦接,被配置为响应于选通控制端的信号,改变驱动晶体管的栅极的电压,发光器件在驱动电流的作用下发光,上述像素电路通过少量晶体管和电容即可实现像素驱动的功能,在高PPI显示中减少了电路的占用空间。
本公开的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。
附图说明
此处所说明的附图用来提供对本公开的进一步理解,构成本公开的一部分,本公开的示意性实施例及其说明用于解释本公开,并不构成对本公开的不当限定。在附图中:
图1为本公开实施例中的一种像素电路的连接示意图;
图2为本公开实施例中的另一种像素电路的连接示意图;
图3为本公开实施例中一种像素电路的电路连接图;
图4为本公开实施例中一种像素电路的时序图;
图5为本公开实施例中一种显示面板的连接示意图;
图6为本公开实施例中一种像素电路的驱动方法的流程图;
图7为本公开实施例中一种显示面板的驱动方法的流程图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开技术方案的一部分实施例,而不是全部的实施例。基于本公开文件中记载的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开技术方案保护的范围。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够使用除了在这里图示或描述的那些以外的顺序实施。
相关技术中,OLED像素需要采用电流驱动的方式实现发光,对驱动晶体管(Driving TFT,DTFT)的电流稳定性要求很高。然而,采用LTPS工艺制作的DTFT通常无法维持稳定,在ELA晶化、长时间压力、温度变化等的作用下的阈值电压等会发生偏移。因此需要设计复杂的像素电路(例如,7T1C)对DTFT进行补偿,保证在不同工作条件下DTFT输出稳定的电流,进而保证OLED显示器的显示效果和寿命。
但是,制作显示面板的工艺能力有限,随着显示面板的像素密度单位(Pixels PerInch,PPI)的升高,7T1C像素电路由于占用的空间较大将无法用于驱动高PPI显示,例如,在高于600PPI的显示面板中,7T1C像素电路的像素尺寸将无法提供足够的版图空间,无法完成像素设计。
下面结合附图对本公开优选的实施方式进行详细说明。
参阅图1和图2所示,本申请实施例中提出的一种像素电路,包括:驱动晶体管DTFT、发光器件L1、补偿子电路10和耦合子电路30。
上述驱动晶体管DTFT的第一极与第一电源端耦接,被配置为根据数据电压Data产生驱动电流,其中,第一电源端分时写入数据电压Data和第一电源电压ELVDD。
本申请实施例中,驱动晶体管DTFT是复用的。当第一电源端写入数据电压Data时,数据电压Data经驱动晶体管DTFT的第一极后写入驱动晶体管DTFT的栅极,以使驱动晶体管DTFT根据数据电压Data产生驱动电流。当第一电源端写入第一电源电压ELVDD时,驱动晶体管DTFT在第一电源电压ELVDD以及第二电源电压的作用下将驱动电流传输给发光器件L1,以使发光器件L1发光。
上述补偿子电路10与驱动晶体管DTFT的栅极和驱动晶体管DTFT的第二极耦接,被配置为响应于扫描信号端Gate的信号,将驱动晶体管DTFT的栅极和驱动晶体管DTFT的第二极导通。
本申请实施例中,当扫描信号端Gate的信号有效时,补偿子电路10导通,此时,第一电源端写入数据电压Data,数据电压Data由驱动晶体管DTFT的第一极和导通的补偿子电路10提供给驱动晶体管DTFT的栅极。
参阅图3所示,上述补偿子电路10包括:第一晶体管T1。
第一晶体管T1与图3中其他元器件之间的连接关系为:第一晶体管T1的控制端与扫描信号端Gate耦接,第一晶体管T1的第一端与驱动晶体管DTFT的栅极耦接,第一晶体管T1的第二端与发光器件L1的阳极耦接。
实施过程中,当扫描信号端Gate的信号为低电平时,第一晶体管T1导通,数据电压Data经导通的驱动晶体管DTFT提供给发光器件L1的阳极,进而经导通的第一晶体管T1提供给驱动晶体管DTFT的栅极。
需要进行说明的是,上述第一晶体管T1为单栅型晶体管或者双栅型晶体管。
当第一晶体管T1为双栅型晶体管时,第一晶体管T1的第一栅极与扫描信号端Gate耦接,第一晶体管T1的第二栅极与扫描信号端Gate耦接。
第一晶体管T1采用双栅型晶体管,即在源极和栅极之间加入了一个额外的栅极(即第二栅极),形成双栅结构,这样,当源极和栅极之间的电压为零时,第二栅极能够吸引源极与漏极之间的电荷,从而减小漏电流。
上述耦合子电路30与驱动晶体管DTFT的栅极耦接,被配置为响应于选通控制端EM的信号,改变驱动晶体管DTFT的栅极的电压。
参阅图3所示,上述耦合子电路30包括:第一电容C1。
第一电容C1与图3中其他元器件之间的连接关系为:第一电容C1的第一端与选通控制端EM耦接,第一电容C1的第二端与驱动晶体管DTFT的栅极耦接。
实施过程中,当选通控制端EM的信号有波动时,促使第一电容C1将存储的电压耦合至驱动晶体管DTFT的栅极,从而改变驱动晶体管DTFT的栅极的电压。
上述发光器件L1的阳极与驱动晶体管DTFT的第二极耦接,发光器件L1的阴极与第二电源端ELVSS耦接,被配置为在驱动电流的作用下发光。
实施过程中,当第一电源端写入第一电源电压ELVDD时,驱动晶体管DTFT和发光器件L1在第一电源电压ELVDD和第二电源电压的作用下导通,并使发光器件L1在驱动电流的作用下发光。
此外,参阅图3所示,上述像素电路还包括复位子电路30。
本申请实施例中,为了对发光器件L1的阳极和驱动晶体管DTFT的栅极进行复位,复位子电路30与发光器件L1的阳极耦接,被配置为响应于复位信号端Reset的信号,将初始化信号Vinit提供给发光器件L1的阳极和驱动晶体管DTFT的栅极。
参阅图3所示,上述复位子电路30包括:第二晶体管T2。
第二晶体管T2与图3中其他元器件之间的连接关系为:第二晶体管T2的控制端与复位信号端Reset耦接,第二晶体管T2的第一端与发光器件L1的阳极耦接,第二晶体管T2的第二端与初始化信号Vinit端耦接。
当复位信号端Reset的信号为低电平时,第二晶体管T2导通,初始化信号Vinit端的初始化信号Vinit经导通的第二晶体管T2提供给发光器件L1的阳极,并经过导通的第一晶体管T1提供给驱动晶体管DTFT的栅极,从而实现对发光器件L1的阳极和驱动晶体管DTFT的栅极的复位。
需要补充说明的是,为了节省空间,上述初始化信号Vinit端与选通控制端EM为同一个信号端,即在初始化阶段使选通控制端EM为有效信号,并将该有效信号作用于第二晶体管T2的栅极。
下面结合时序图4对本申请实施例中的像素电路的工作过程进行详细描述。时序t1阶段:Data=1,ELVDD无效,ELVSS无效,EM=1,Reset=0,Gate=0
当复位信号端Reset为低电平时,第二晶体管T2导通,初始化信号Vinit端的信号对发光器件L1的阳极进行复位。当扫描信号端Gate为低电平时,第一晶体管T1导通,初始化信号Vinit端的信号经发光器件L1的阳极和导通的第一晶体管T1提供给驱动晶体管DTFT的栅极,实现对驱动晶体管DTFT的栅极的复位。
时序t2阶段:Data=1,ELVDD无效,ELVSS无效,EM=1,Reset=1,Gate信号由低变高,驱动晶体管DTFT的第一极连接的第一电源端写入的是数据电压Data
驱动晶体管DTFT的栅极复位后,驱动晶体管DTFT导通,当扫描信号端Gate为低电平时,第一晶体管T1导通,数据电压Data经导通的驱动晶体管DTFT和第一晶体管T1提供给驱动晶体管DTFT的栅极。需要说明的是,导通的驱动晶体管DTFT和第一晶体管T1形成二极管,驱动晶体管DTFT的栅极也就是第一电容C1的第二端的电压向第一电源端放电,最终驱动晶体管DTFT的栅极也就是第一电容C1的第二端的电压为数据电压Data与驱动晶体管DTFT的阈值电压的和值,即Vdata+Vth。Gate信号由低变高后,第一电容C1的第二端与第一晶体管T1之间处于断路状态,第一电容C1的第二端的电压空置,上述电压Vdata+Vth存入第一电容C1。
时序t3阶段:Data=1,ELVDD无效,ELVSS无效,EM由高变低,Reset=1,Gate=1
当选通控制端EM的信号由高电平变为低电平时,第一电容C1将驱动晶体管DTFT的栅极的电平耦合至Vdata+Vth+(VEMlow-VEMhigh)。同时,第一电源端输入端写入第一电源电压ELVDDELVDD,结合第二电源端ELVSS的第二电源电压ELVSS,使驱动晶体管DTFT的栅源电压Vgs=VN1-ELVDD=Vdata+Vth+(VEMlow-VEMhigh)-ELVDD,并产生驱动电流进一步转化为由公式(2)可知,驱动电流中不包括驱动晶体管DTFT的阈值电压Vth,从而完成了阈值电压Vth的补偿,其中,VEMlow表示选通控制端EM的初始低电位,VEMhigh表示选通控制端EM的初始高电位,即在驱动电流的产生过程中加入了选通控制端EM本身的电位波动的影响,从而使驱动电流更加精确。
基于同一发明构思,本公开实施例中提供了一种显示面板,包括:多个像素,其中,每个像素包括上述任一项的像素电路。
参阅图5所示,显示面板可以包括多个阵列排布的像素,多条栅线GA(例如,GA1、GA2、GA3、GA4)、多条数据线DA(例如,DA1、DA2、DA3)、多条复位线(例如,复位线1、复位线2、复位线3和复位线4)栅极驱动电路以及源极驱动电路。栅极驱动电路分别与栅线GA1、GA2、GA3、GA4耦接,源极驱动电路分别与数据线DA1、DA2、DA3耦接。实施过程中,时序控制器可以通过电平转换(Level Shift)电路向栅极驱动电路输入控制信号,从而驱动栅线GA1、GA2、GA3、GA4。时序控制器向源极驱动电路输入信号,以使源极驱动电路向数据线输入数据电压Data,从而对像素充电,使像素输入相应的数据电压Data,实现图像显示功能。示例性地,源极驱动电路可以设置为2个,其中一个源极驱动电路连接一半数量的数据线,另一个源极驱动电路连接另一半数量的数据线。当然,源极驱动电路也可以设置3个、4个、或更多个,其可以根据实际应用的需求进行设计确定,在此不作限定。
示例性地,参见图5所示,每个像素中包括像素电路。其中,一行像素对应一条栅线,一列像素对应一条数据线。晶体管的栅极与对应的栅线电连接,晶体管的源极与对应的数据线电连接,晶体管的漏极与像素电极电连接,
参阅图5所示,上述显示面板,包括选通信号线;
每个像素电路的选通控制端EM与同一个选通信号线耦接。
在本申请实施例中,每个像素电路的选通控制端EM(也就是源极驱动电路)与同一个选通信号线电连接,这样,各像素在完成初始化和数据电压Data写入后才统一在选通信号线的控制下发光。
参阅图5所示,上述显示面板,包括:多条复位线和多条栅线;
一行像素中的像素电路的复位信号端Reset与一条复位线耦接,一行像素中的栅极控制端与一条栅线耦接。
参阅图5所示,上述复位控制电路与复位线耦接,栅极驱动电路与栅线耦接,源极驱动电路与选通信号线相耦接。
此外,一行像素中的像素电路的复位信号端Reset与一条复位线电连接,通过将复位控制电路与复位线电连接,以及将复位线中的信号引入到对应行的像素电路的复位信号端Reset,以实现对该行像素的发光器件L1的阳极和驱动晶体管DTFT的栅极的复位。需要说明的是,本公开像素阵列结构还可以是双栅结构,即相邻两行像素之间设置两条栅极线,此排布方式可以减少一半的数据线,即包含相邻两列像素之间有的数据线,有的相邻两列像素之间不包括数据线,具体像素排布结构和数据线,扫描线的排布方式不限定。
基于同一发明构思,本公开实施例中提供了一种显示装置,包括上述任一项的显示面板。
在本发明实施例中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
基于同一发明构思,本公开实施例中提供了一种像素电路的驱动方法,参阅图6所示,包括:
步骤201:复位阶段:复位子电路30响应于复位信号端Reset的信号,将初始化信号Vinit提供给驱动晶体管DTFT的栅极和发光器件L1的阳极。
实施过程中,复位阶段中,当复位信号端Reset的信号有效(即复位信号端Reset的信号为低电平)时,复位子电路30导通,初始化信号Vinit端的初始化信号Vinit经导通的复位子电路30提供给驱动晶体管DTFT的栅极和发光器件L1的阳极,从而实现对驱动晶体管DTFT的栅极和发光器件L1的阳极的复位。
步骤202:数据写入阶段:补偿子电路10响应于扫描信号端Gate的信号,将驱动晶体管DTFT的栅极和驱动晶体管DTFT的第二极导通。
数据写入阶段中,当扫描信号端Gate的信号有效(即扫描信号端Gate的信号为低电平)时,补偿子电路10导通,驱动晶体管DTFT的栅极和驱动晶体管DTFT的第二极导通,并且,此阶段中,驱动晶体管DTFT的第一极连接的第一电源端中写入的是数据电压Data,数据电压Data经驱动晶体管DTFT的第一极和导通的补偿子电路10写入驱动晶体管DTFT的栅极,从而实现数据电压Data的写入。
步骤203:发光阶段:耦合子电路30响应于选通控制端EM的信号,改变驱动晶体管DTFT的栅极的电压,以使驱动晶体管DTFT根据数据电压Data产生驱动电流,以及使发光器件L1在驱动电流的作用下发光。
发光阶段中,当选通控制端EM的信号有效(即选通控制端EM的信号为低电平)时,耦合子电路30导通,在耦合子电路30的作用下,驱动晶体管DTFT的栅极的电压变为Vdata+Vth,驱动晶体管DTFT进一步根据上述公式(1)和公式(2)产生驱动电流,这样,发光器件L1在驱动电流的作用下发光。
基于同一发明构思,本公开实施例中提供了一种显示面板的驱动方法,参阅图7所示,包括:
步骤301:每个显示帧包括第一阶段和第二阶段,在第一阶段逐行驱动每个像素中的像素电路执行复位阶段和数据写入阶段。
一个显示帧包括多行像素,例如,N1(1)、N1(2)…N1(N)。实施过程中,一个显示帧中的各行像素先执行发光前的复位阶段和数据写入阶段,即在第一阶段逐行驱动每个像素中的像素电路的复位子电路30和补偿子电路10导通,先统一实现各像素电路的驱动晶体管DTFT的栅极和发光器件L1的阳极的复位,以及,实现数据电压Data的写入。
步骤302:在第二阶段控制每个像素中的像素电路执行发光阶段。
在各像素电路完成上述第一阶段后,在第二阶段控制每个像素中的像素电路执行发光阶段,即控制耦合子电路30导通,在耦合子电路30的作用下,驱动晶体管DTFT的栅极的电压产生驱动电流,这样,发光器件L1在驱动电流的作用下发光。
综上所述,本公开实施例中,提供的一种像素电路、显示装置及驱动方法,该像素电路包括:驱动晶体管、发光器件、补偿子电路和耦合子电路,驱动晶体管的第一极与第一电源端耦接,被配置为根据数据电压产生驱动电流,第一电源端分时写入数据电压和第一电源电压,补偿子电路与驱动晶体管的栅极和驱动晶体管的第二极耦接,被配置为响应于扫描信号端的信号,将驱动晶体管的栅极和驱动晶体管的第二极导通,耦合子电路与驱动晶体管的栅极耦接,被配置为响应于选通控制端的信号,改变驱动晶体管的栅极的电压,发光器件在驱动电流的作用下发光,上述像素电路通过少量晶体管和电容即可实现像素驱动的功能,在高PPI显示中减少了电路的占用空间。
本领域内的技术人员应明白,本公开的实施例可提供为方法、系统、或计算机程序产品系统。因此,本公开可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本公开可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品系统的形式。
本公开是参照根据本公开的方法、设备(系统)、和计算机程序产品系统的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本公开进行各种改动和变型而不脱离本公开的精神和范围。这样,倘若本公开的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

Claims (14)

1.一种像素电路,其中,包括:驱动晶体管、发光器件、补偿子电路和耦合子电路;
所述驱动晶体管的第一极与第一电源端耦接,被配置为根据数据电压产生驱动电流,其中,所述第一电源端分时写入数据电压和第一电源电压;
所述补偿子电路与所述驱动晶体管的栅极和所述驱动晶体管的第二极耦接,被配置为响应于扫描信号端的信号,将所述驱动晶体管的栅极和所述驱动晶体管的第二极导通;
所述耦合子电路与所述驱动晶体管的栅极耦接,被配置为响应于选通控制端的信号,改变所述驱动晶体管的栅极的电压;
所述发光器件的阳极与所述驱动晶体管的第二极耦接,所述发光器件的阴极与第二电源端耦接,被配置为在所述驱动电流的作用下发光。
2.如权利要求1所述的像素电路,其中,所述补偿子电路包括:第一晶体管;
所述第一晶体管的控制端与所述扫描信号端耦接,所述第一晶体管的第一端与所述驱动晶体管的栅极耦接,所述第一晶体管的第二端与所述发光器件的阳极耦接。
3.如权利要求1所述的像素电路,其中,所述耦合子电路包括:第一电容;
所述第一电容的第一端与所述选通控制端耦接,所述第一电容的第二端与所述驱动晶体管的栅极耦接。
4.如权利要求1所述的像素电路,其中,还包括复位子电路;
所述复位子电路与所述发光器件的阳极耦接,被配置为响应于复位信号端的信号,将初始化信号提供给所述发光器件的阳极和所述驱动晶体管的栅极。
5.如权利要求4所述的像素电路,其中,所述复位子电路包括:第二晶体管;
所述第二晶体管的控制端与复位信号端耦接,所述第二晶体管的第一端与所述发光器件的阳极耦接,所述第二晶体管的第二端与所述初始化信号端耦接。
6.如权利要求2~5任一项所述的像素电路,其中,所述第一晶体管为单栅型晶体管或者双栅型晶体管;
当所述第一晶体管为双栅型晶体管时,所述第一晶体管的第一栅极与所述扫描信号端耦接,所述第一晶体管的第二栅极与所述扫描信号端耦接。
7.如权利要求4所述的像素电路,其中,所述初始化信号端与所述选通控制端为同一个信号端。
8.一种显示面板,其中,包括:多个像素,其中,每个像素包括如权利要求1~7任一项所述的像素电路。
9.如权利要求8所述的显示面板,其中,包括选通信号线;
每个像素电路的选通控制端与同一个选通信号线耦接。
10.如权利要求8所述的显示面板,其中,包括:多条复位线和多条栅线;
一行像素中的像素电路的复位信号端与一条复位线耦接,一行像素中的栅极控制端与一条栅线耦接。
11.如权利要求10所述的显示面板,其中,复位控制电路与所述复位线耦接,栅极驱动电路与栅线耦接,源极驱动电路与选通信号线相耦接。
12.一种显示装置,其中,包括:如权利要求8~11任一项所述的显示面板。
13.一种如权利要求1~7任一项所述的像素电路的驱动方法,其中,包括:
复位阶段:复位子电路响应于复位信号端的信号,将初始化信号提供给驱动晶体管的栅极和发光器件的阳极;
数据写入阶段:补偿子电路响应于扫描信号端的信号,将驱动晶体管的栅极和驱动晶体管的第二极导通;
发光阶段:耦合子电路响应于选通控制端的信号,改变驱动晶体管的栅极的电压,以使驱动晶体管根据数据电压产生驱动电流,以及使发光器件在所述驱动电流的作用下发光。
14.一种如权利要求12所示的显示面板的驱动方法,其中,包括:
每个显示帧包括第一阶段和第二阶段,在第一阶段逐行驱动每个像素中的像素电路执行复位阶段和数据写入阶段;
在第二阶段控制每个像素中的像素电路执行发光阶段。
CN202311369829.4A 2023-10-20 2023-10-20 一种像素电路、显示装置及驱动方法 Pending CN117456930A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202311369829.4A CN117456930A (zh) 2023-10-20 2023-10-20 一种像素电路、显示装置及驱动方法
PCT/CN2024/117169 WO2025082089A1 (zh) 2023-10-20 2024-09-05 一种像素电路、显示装置及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311369829.4A CN117456930A (zh) 2023-10-20 2023-10-20 一种像素电路、显示装置及驱动方法

Publications (1)

Publication Number Publication Date
CN117456930A true CN117456930A (zh) 2024-01-26

Family

ID=89586606

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311369829.4A Pending CN117456930A (zh) 2023-10-20 2023-10-20 一种像素电路、显示装置及驱动方法

Country Status (2)

Country Link
CN (1) CN117456930A (zh)
WO (1) WO2025082089A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2025082089A1 (zh) * 2023-10-20 2025-04-24 京东方科技集团股份有限公司 一种像素电路、显示装置及驱动方法
WO2025180327A1 (zh) * 2024-02-29 2025-09-04 华为技术有限公司 显示面板及电子设备
WO2025261000A1 (zh) * 2024-06-20 2025-12-26 京东方科技集团股份有限公司 一种像素驱动电路、显示装置及驱动方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107424564A (zh) * 2017-08-07 2017-12-01 北京大学深圳研究生院 像素装置、用于像素装置的驱动方法和显示设备
CN108389549A (zh) * 2018-01-30 2018-08-10 上海天马微电子有限公司 像素电路及其驱动方法、显示面板及其驱动方法
CN108470539A (zh) * 2018-06-13 2018-08-31 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN108877669A (zh) * 2017-05-16 2018-11-23 京东方科技集团股份有限公司 一种像素电路、驱动方法及显示装置
CN110322841A (zh) * 2018-03-27 2019-10-11 夏普株式会社 利用发光器件初始化的tft像素阈值电压补偿电路
CN110364117A (zh) * 2019-07-17 2019-10-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
CN110969986A (zh) * 2019-12-18 2020-04-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置及其驱动方法
CN111048041A (zh) * 2020-01-02 2020-04-21 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
CN112435630A (zh) * 2020-11-25 2021-03-02 京东方科技集团股份有限公司 一种像素驱动电路、驱动方法及显示面板
CN114005407A (zh) * 2021-11-02 2022-02-01 武汉天马微电子有限公司 显示面板和显示装置
CN115762413A (zh) * 2022-08-19 2023-03-07 武汉天马微电子有限公司 显示面板及显示装置
CN116682344A (zh) * 2023-06-13 2023-09-01 昆山国显光电有限公司 显示面板及显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106531067B (zh) * 2016-12-23 2019-08-30 上海天马有机发光显示技术有限公司 一种像素电路及其显示装置
CN112509523B (zh) * 2021-02-04 2021-05-25 上海视涯技术有限公司 一种显示面板、驱动方法及显示装置
CN117456930A (zh) * 2023-10-20 2024-01-26 京东方科技集团股份有限公司 一种像素电路、显示装置及驱动方法

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108877669A (zh) * 2017-05-16 2018-11-23 京东方科技集团股份有限公司 一种像素电路、驱动方法及显示装置
CN107424564A (zh) * 2017-08-07 2017-12-01 北京大学深圳研究生院 像素装置、用于像素装置的驱动方法和显示设备
CN108389549A (zh) * 2018-01-30 2018-08-10 上海天马微电子有限公司 像素电路及其驱动方法、显示面板及其驱动方法
CN110322841A (zh) * 2018-03-27 2019-10-11 夏普株式会社 利用发光器件初始化的tft像素阈值电压补偿电路
CN108470539A (zh) * 2018-06-13 2018-08-31 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN110364117A (zh) * 2019-07-17 2019-10-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
CN110969986A (zh) * 2019-12-18 2020-04-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置及其驱动方法
CN111048041A (zh) * 2020-01-02 2020-04-21 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
CN112435630A (zh) * 2020-11-25 2021-03-02 京东方科技集团股份有限公司 一种像素驱动电路、驱动方法及显示面板
CN114005407A (zh) * 2021-11-02 2022-02-01 武汉天马微电子有限公司 显示面板和显示装置
CN115762413A (zh) * 2022-08-19 2023-03-07 武汉天马微电子有限公司 显示面板及显示装置
CN116682344A (zh) * 2023-06-13 2023-09-01 昆山国显光电有限公司 显示面板及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2025082089A1 (zh) * 2023-10-20 2025-04-24 京东方科技集团股份有限公司 一种像素电路、显示装置及驱动方法
WO2025180327A1 (zh) * 2024-02-29 2025-09-04 华为技术有限公司 显示面板及电子设备
WO2025261000A1 (zh) * 2024-06-20 2025-12-26 京东方科技集团股份有限公司 一种像素驱动电路、显示装置及驱动方法

Also Published As

Publication number Publication date
WO2025082089A1 (zh) 2025-04-24

Similar Documents

Publication Publication Date Title
US11972732B2 (en) Pixel circuit, shift register unit, gate driving circuit and display device
CN109493794B (zh) 像素电路、像素驱动方法和显示装置
CN110718193B (zh) 显示面板及其驱动方法、显示装置
KR102595263B1 (ko) 게이트 구동 회로 및 이를 포함하는 유기 발광 표시 장치
CN207217082U (zh) 像素电路及显示装置
CN104464643B (zh) 显示装置、像素驱动电路及其驱动方法
CN108389549B (zh) 像素电路及其驱动方法、显示面板及其驱动方法
CN107452338B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
US12027114B2 (en) Pixel driving circuit, method for driving the same and display device
KR102372054B1 (ko) 표시 장치 및 화소
CN117456930A (zh) 一种像素电路、显示装置及驱动方法
CN111276102B (zh) 一种像素电路及其驱动方法、显示装置
CN107945743A (zh) 一种像素电路、其驱动方法及显示装置
CN104409051A (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN106971691A (zh) 一种像素电路、驱动方法及显示装置
CN110176215B (zh) 显示面板和显示装置
CN112289269A (zh) 一种像素电路及其控制方法和显示面板
CN203480810U (zh) 一种像素电路及显示器
CN110930944B (zh) 显示面板的驱动方法和显示装置
CN104715725A (zh) 像素电路、显示装置及其驱动方法
US11107410B2 (en) Pixel circuit and method of controlling the same, display panel and display device
JP2018105917A (ja) 表示パネルおよび表示装置
CN103208254A (zh) 像素电路及其驱动方法、阵列基板、显示装置
CN103474027A (zh) 一种像素电路及显示器
CN111754941A (zh) 像素电路及其驱动方法、显示基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination