CN116936629A - 半导体元件及其制作方法 - Google Patents
半导体元件及其制作方法 Download PDFInfo
- Publication number
- CN116936629A CN116936629A CN202210377055.9A CN202210377055A CN116936629A CN 116936629 A CN116936629 A CN 116936629A CN 202210377055 A CN202210377055 A CN 202210377055A CN 116936629 A CN116936629 A CN 116936629A
- Authority
- CN
- China
- Prior art keywords
- insulating layer
- opening
- layer
- semiconductor device
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/473—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT
- H10D30/4732—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
Landscapes
- Junction Field-Effect Transistors (AREA)
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
Abstract
本发明公开一种半导体元件及其制作方法,其中半导体元件包含基板、半导体叠层、绝缘结构以及电极。半导体叠层设置于基板之上,且包含二维电子气区域。绝缘结构设置于半导体叠层之上,且包含第一绝缘层和第二绝缘层。第一绝缘层包含第一开口,第一开口暴露出第一绝缘层的第一内侧壁。第二绝缘层设置于第一绝缘层之上,且覆盖住第一绝缘层的第一内侧壁。第二绝缘层包含第二开口,位于第一开口内且暴露出第二绝缘层的第二内侧壁。第二绝缘层包含阶梯轮廓,且阶梯轮廓的梯缘重合第二内侧壁。电极设置于绝缘结构之上,且位于第二开口内。
Description
技术领域
本发明有关于一种半导体元件,特别是一种包含场板的半导体元件及其制作方法。
背景技术
在半导体技术中,III-V族的化合物半导体,例如氮化镓(GaN),具备低导通电阻和高崩溃电压的材料特性,利用III-V族的化合物半导体材料制作的高电子迁移率晶体管(high electron mobility transistor,HEMT),可用于形成各种集成电路装置,例如:高功率场效晶体管或高频晶体管。HEMT包括彼此堆叠的能隙不同的化合物半导体层,例如高能隙半导体层和低能隙半导体层,而具有异质接面。此能阶不连续的异质接面会使得二维电子气(two dimensional electron gas,2-DEG)形成于异质接面的附近,而得以传输HEMT中的载子。由于HEMT并非使用掺杂区域作为晶体管的载子通道,而是使用2-DEG作为晶体管的载子通道,因此相较于现有的金氧半场效晶体管(MOSFET),HEMT具有多种吸引人的特性,例如:高电子迁移率及以传输高频信号的能力。
对于现有的HEMT,一般会使用场板(field plate)以调控化合物半导体层中的电场分布及/或电场波峰大小,以避免HEMT在操作时产生电性崩溃。然而,在制作场板的过程中,常会破坏化合物半导体层的结构,而劣化化合物半导体层的电性,进而影响了对应的HEMT的电性表现。
发明内容
有鉴于此,有必要提出一种改良的半导体元件,以改善现有半导体元件所存在的缺失。
根据本发明的一些实施例,提供一种半导体元件,其包含基板、半导体叠层、绝缘结构以及电极。半导体叠层设置于基板之上,且包含二维电子气区域。绝缘结构设置于半导体叠层之上,且包含第一绝缘层和第二绝缘层。第一绝缘层包含第一开口,第一开口暴露出第一绝缘层的第一内侧壁。第二绝缘层设置于第一绝缘层之上,且覆盖住第一绝缘层的第一内侧壁。第二绝缘层包含第二开口,位于第一开口内且暴露出第二绝缘层的第二内侧壁。第二绝缘层包含阶梯轮廓,且阶梯轮廓的梯缘重合第二内侧壁。电极设置于绝缘结构之上,且位于第二开口内。
根据本发明的一些实施例,提供一种制作半导体元件的方法,包含下述步骤。提供基板;设置半导体叠层于基板之上,且半导体叠层包含二维电子气区域;设置第一绝缘层于半导体叠层之上;蚀刻第一绝缘层以形成第一开口;设置第二绝缘层于第一绝缘层上,并填入第一开口;蚀刻第二绝缘层以形成一第二开口,第二开口位于第一开口中;以及设置至少一金属材料于第二绝缘层上以形成电极。
为了对本发明的上述及其他方面有更佳的了解,下文特举实施例,并配合所附图式详细说明如下。
附图说明
为了使下文更容易被理解,在阅读本发明时可同时参考图式及其详细文字说明。通过本文中的具体实施例并参考相对应的图式,以详细解说本发明的具体实施例,并用以阐述本发明的具体实施例的作用原理。此外,为了清楚起见,图式中的各特征可能未按照实际的比例绘制,因此某些图式中的部分特征的尺寸可能被刻意放大或缩小。
图1是本发明实施例的半导体元件的剖面示意图,其中半导体元件包含两层绝缘层。
图2是本发明实施例的半导体元件的局部区域的剖面示意图。
图3是本发明变化型实施例的半导体元件的剖面示意图,其中半导体元件包含三层绝缘层。
图4是本发明变化型实施例的半导体元件的剖面示意图,其中半导体元件中的电极贯穿保护层。
图5是本发明变化型实施例的半导体元件的剖面示意图,其中半导体元件中的绝缘结构直接接触半导体层。
图6至图9是本发明实施例的制作半导体元件的剖面示意图。
图10是本发明变化型实施例的制作半导体元件的剖面示意图。
附图标记说明:100-半导体元件;200-半导体元件;300-半导体元件;400-半导体元件;102-基板;104-半导体叠层;106-二维电子气区域;108-基层;110-缓冲层;112-高电阻层;114-通道层;116-阻障层;118-保护层;120-绝缘结构;122-第一绝缘层;124-第二绝缘层;126-第一层间介电层;128-第二层间介电层;130-电极;132-焊垫结构;134-汲极电极;136-源极电极;140-主体部;142-第一延伸部;144-第二延伸部;150-第一开口;152-第二开口;154-第三开口;156-第四开口;158-第五开口;160-第一内侧壁;162-第二内侧壁;164-第三内侧壁;166-第四内侧壁;168-第五内侧壁;170-阶梯轮廓;172-梯缘;174-梯缘;180-第三绝缘层;602-剖面图;604-剖面图;606-剖面图;608-剖面图;702-剖面图;A-区域;S-表面;t11-厚度;t21-第一厚度;t22-第二厚度;t23-第三厚度;T1-第一阶厚度;T2-第二阶厚度;T3-第三阶厚度;T4-第四阶厚度;T5-第五阶厚度;W1-第一宽度;W2-第二宽度;W3-第三宽度;W4-第四宽度;W5-第五宽度;θ1-第一夹角;θ2-第二夹角;θ3-第三夹角。
具体实施方式
本发明提供了数个不同的实施例,可用于实现本发明的不同特征。为简化说明起见,本发明也同时描述了特定构件与布置的范例。提供这些实施例的目的仅在于示意,而非予以任何限制。举例而言,下文中针对“第一特征形成在第二特征上或上方”的叙述,其可以是指“第一特征与第二特征直接接触”,也可以是指“第一特征与第二特征间另存在有其他特征”,致使第一特征与第二特征并不直接接触。此外,本发明中的各种实施例可能使用重复的参考符号和/或文字注记。使用这些重复的参考符号与注记是为了使叙述更简洁和明确,而非用以指示不同的实施例及/或配置之间的关联性。
另外,针对本发明中所提及的空间相关的叙述词汇,例如:“在...之下”,“低”,“下”,“上方”,“之上”,“下”,“顶”,“底”和类似词汇时,为便于叙述,其用法均在于描述图式中一个元件或特征与另一个元件或特征的相对关系。除了图式中所显示的摆向外,这些空间相关词汇也用来描述半导体元件在使用中以及操作时的可能摆向。随着半导体元件的摆向的不同(旋转90度或其它方位),用以描述其摆向的空间相关叙述亦应通过类似的方式予以解释。
虽然本发明使用第一、第二、第三等用语以叙述各种元件、部件、区域、层及/或区块(section),但应了解这些元件、部件、区域、层及/或区块不应被该些用语所限制。该些用语仅是用以区分某一元件、部件、区域、层及/或区块与另一个元件、部件、区域、层及/或区块,其本身并不代表该元件有任何前置的序数,也不代表某一元件与另一元件之间的排列顺序、或是制造方法上的顺序。因此,在不背离本发明的具体实施例的范畴下,下列所论述的第一元件、部件、区域、层或区块亦可以第二元件、部件、区域、层或区块的用语称之。
本发明中所提及的“约”或“实质上”的用语通常表示在一给定值或范围的20%之内,较佳是10%之内,且更佳是5%之内,或3%之内,或2%之内,或1%之内,或0.5%之内。应注意的是,说明书中所提供的数量为大约的数量,亦即在没有特定说明“约”或“实质上”的情况下,仍可隐含“约”或“实质上”的含义。
在本发明中,“III-V族半导体”指包含至少一III族元素与至少一V族元素的化合物半导体。其中,III族元素可以是硼(B)、铝(Al)、镓(Ga)或铟(In),而V族元素可以是氮(N)、磷(P)、砷(As)或锑(Sb)。进一步而言,“III-V族半导体”可以是二元化合物半导体、三元化合物半导体、四元化合物半导体、四元以上的化合物半导体或上述组合,但不限定于此,例如是氮化铝(AlN)、氮化镓(GaN)、磷化铟(InP)、砷化铝(AlAs)、砷化镓(GaAs)等二元化合物半导体;氮化铝镓(AlGaN)、氮化铟镓(InGaN)、磷化镓铟(GaInP)、砷化铝镓(AlGaAs)、砷化铝铟(InAlAs)、砷化镓铟(InGaAs)等三元半导体化合物;或氮化铟铝镓(InAlGaN)或其他的四元化合物半导体。端视需求,III-V族半导体亦可包括掺质,而具有特定导电型,例如N型或P型。
虽然下文通过具体实施例以描述本发明,然而本发明的发明原理亦可应用至其他的实施例。此外,为了不致使本发明的精神晦涩难懂,特定的细节会被予以省略,该些被省略的细节属于所属技术领域中具有通常知识者的知识范围。
本发明有关于一种半导体元件,例如是一种包含场板(field plate)的高电子迁移率晶体管(HEMT)。
图1是本发明实施例的半导体元件的剖面示意图,其中半导体元件包含两层绝缘层。图2是本发明实施例的半导体元件的局部区域的剖面示意图。如图1所示,半导体元件100,例如是高电子迁移率晶体管或是其他高压功率晶体管元件,包含依序堆叠的基板102、半导体叠层104、绝缘结构120及电极130。半导体叠层104设置于基板上102,且包含二维电子气区域106。绝缘结构120设置在半导体叠层104之上,且绝缘结构120可以是堆叠结构,例如包含第一绝缘层122及第二绝缘层124。如图2所示,图2是图1的局部区域A的放大示意图,第一绝缘层122包含第一开口150,第一开口150暴露出第一绝缘层122的第一内侧壁160。第二绝缘层124设置在第一绝缘层122之上,且覆盖住第一绝缘层122的第一内侧壁160,其中第二绝缘层124包含第二开口152,第二开口152位于第一开口150内且暴露出第二绝缘层124的第二内侧壁162。如图1所示,第二绝缘层124包含阶梯轮廓170,且如图2所示,阶梯轮廓的梯缘172重合第二绝缘层124的第二内侧壁162。电极130设置于绝缘结构120之上且位于第二开口152内。
如图1和图2所示,根据本发明的一些实施例,由于半导体元件100中的第二绝缘层124覆盖住第一绝缘层122的第一内侧壁160,且第二绝缘层124的第二开口152设置于第一绝缘层122的第一开口150内,因此当电极130设置于绝缘结构120之上时,会使得电极130的底面沿着某一方向被阶梯状抬升,而包含不同的底面高度。当施加预定的偏压至电极130时,底面位于不同高度的电极130会对下方对应的半导体叠层104产生不同的电场强度,因而能有效重新分布半导体叠层104中的电场分布,进而提升半导体元件100的耐压能力。
除了上述的各部件及层之外,半导体元件100可进一步包含其他选择性的部件和层。以下就半导体元件100中的各部件及层进一步描述。
参照图1,半导体元件100包含基板102,基板102包含表面S,例如是最顶表面。基板102可以是磊晶基板(例如块硅基板、碳化硅(SiC)基板、氮化铝(AlN)基板)或蓝宝石(sapphire)基板)、陶瓷基板、或绝缘层上覆半导体基板(例如绝缘层上覆硅(silicon oninsulator,SOI)基板、或绝缘层上覆锗(germanium on insulator,GOI)基板),但不限定于此。基板102的厚度为500μm至2mm,例如为670μm至1000μm,但不限定于此。根据本发明一些实施例,基板102的整体或是表面可具有电绝缘性,因而得以进一步避免分别设置于基板102之上和之下的结构产生不必要的电连接。然而,根据本发明一些实施例,基板102亦可以具有导电性,而不局限于绝缘基板。
半导体叠层104会设置于基板102的表面S之上,且包含多层的III-V族半导体层。举例而言,半导体叠层104由下至上依序包含基层108、缓冲层110、高电阻层112、通道层114及阻障层116。基层108是III-V族半导体层,例如AlN等氮化物半导体层,其可让设置于基层108上方的半导体层具有较佳的结晶性。缓冲层110可以用于降低存在于基板102和半导体叠层104之间的应力或晶格不匹配的程度,缓冲层110可包括复数个III-V族子半导体,该复数个子半导体层可以构成组成比例渐变层(composition ratio gradient layers)或是超晶格结构(supper lattice structure)。其中,组成渐变层是指彼此相邻的子半导体层的组成比例会沿着某一方向持续变化,例如是组成比例渐变的氮化铝镓(AlxGa(1-x)N),且沿着远离基板102的方向,所述X值会以连续或阶梯变化方式自0.9降低至0.15。超晶格结构包含组成比例略有差异且交替堆叠的子半导体层,这些子半导体层彼此相邻且成对出现(例如成对的Alx1Ga(1-x1)N及Alx2Ga(1-x2)N,0.1>X1-X2>0.01),以作为超晶格结构中的最小重复单元。
高电阻层112会被设置于基板102之上,例如是被设置于缓冲层110之上。高电阻层112相较于其他的层具有较高的电阻率,因此可避免设置于高电阻层112上的半导体层和基板102间产生漏电流。举例而言,高电阻层112可以是具有掺质的III-V半导体层,例如碳掺杂氮化镓(c-GaN),但不限定于此。
通道层114会被设置于基板102之上,例如是被设置于高电阻层112之上。通道层114可包含一层或多层III-V族半导体层,且III-V族半导体层的成份可以是GaN、AlGaN、InGaN或InAlGaN,但不限定于此。举例而言,通道层114为未掺杂的III-V族半导体,例如是未掺杂的GaN(undoped-GaN,u-GaN)。
阻障层116会被设置于通道层114上。阻障层116可包含一层或多层III-V族半导体层,且其组成会不同于通道层114的III-V族半导体。举例来说,阻障层116的材料可包含能隙大于通道层114的材料能隙,例如AlN、AlxGa(1-x)N(0<x<1)或其组合。根据一实施例,阻障层116可以是N型III-V族半导体,例如是本质上为N型的AlGaN层,但不限定于此。
由于通道层114和阻障层116间具有不连续的能隙,通过将通道层114和阻障层116互相堆叠设置,于通道层114中靠近其和阻障层116的异质接面形成一位能井,电子会因压电效应(piezoelectric effect)而被聚集于位能井,因而产生高电子迁移率的薄层,亦即二维电子气(2-DEG)区域106。
根据不同的需求,半导体叠层104内的基层108、缓冲层110及高电阻层112的排列顺序可以被予以调整而不限于上述,且该复数个层的至少一部分可以被予以重复、省略或置换成其他半导体层。半导体叠层104内亦可包含其他的III-V族半导体层。以此,以使得通道层114和阻障层116可以单晶成长于基板102之上,而仅具有较少或几乎不存在晶格缺陷。
保护层118会被设置于半导体叠层104之上,且位于绝缘结构120与半导体叠层104之间,其可用于消除或减少存在于阻障层116顶面的表面缺陷,进而提升二维电子气区域106的电子迁移率。保护层118亦可用于保护下方的半导体叠层104,以避免半导体叠层104在蚀刻过程中被损伤。保护层118的导电率会低于阻障层116的导电率,且保护层118的材料与绝缘结构120的材料不同,例如可以是绝缘层或III-V族半导体层。其中,绝缘层包含氮化硅(SiN),III-V族半导体层包含氮化镓。
绝缘结构120会被设置于保护层118之上。绝缘结构120中包含开口,以暴露出下方的保护层118。电极130会填入绝缘结构120的开口中,而直接接触保护层118。根据本发明的一些实施例,第二绝缘层124的第二开口152暴露出下方的保护层118,电极130填入第二开口152中,并接触保护层118。汲极电极134及源极电极136会分别设置于电极130的两侧,并且均被绝缘结构120覆盖,其中,第一绝缘层122及第二绝缘层124分别包含两个开口以分别暴露出下方的汲极电极134及源极电极136。于一些实施例中,保护层118包含两个开口,汲极电极134及源极电极136会分别经由两个开口电连接下方的半导体层,例如通道层114及/或阻障层116,并产生欧姆接触(ohmic contact)。第一绝缘层122的两个开口及第二绝缘层124的两个开口可于不同制程下形成,或于同一制程下一次形成。
多个层间介电层,例如第一层间介电层126及第二层间介电层128,会被设置于绝缘结构120之上。层间介电层彼此间可以具有相同或不同的组成,例如是SiN、AlN、Al2O3、SiON或SiO2,但不限定于此。第一层间介电层126会覆盖住电极130(包含闸极电极和场板),且其中包含两个开口以分别暴露出下方的汲极电极134及源极电极136。至少两个焊垫结构132会分别被设置于汲极电极134及源极电极136之上,且分别经由第一层间介电层126的两个开口,以及第二绝缘层124的两个开口电连接至汲极电极134及源极电极136。第二绝缘层124的两个开口与第一层间介电层126的两个开口可于不同制程下形成,或于同一制程下一次形成。第二层间介电层128会覆盖住第一层间介电层126、半导体叠层104的侧壁及两个焊垫结构132。第二层间介电层128包含两个开口,暴露出焊垫结构132的顶面,以作为半导体元件100和外部元件产生电连接的区域。半导体元件100亦可以包含另一焊垫结构(图未示),电连接至电极130。
下文就图1的区域A内的各部件进一步予以描述。图2是本发明实施例的半导体元件局部区域的剖面示意图,例如是图1的区域A的放大示意图。如图2所示,绝缘结构120包含设置于保护层118之上的第一绝缘层122及第二绝缘层124。第一绝缘层122中包含第一开口150,且第一开口150的底面具有第一宽度W1。第一开口150会暴露出第一绝缘层122的第一内侧壁160。第一内侧壁160和保护层118的表面(或是基板的表面)之间会具有第一夹角θ1,例如是不大于70度的锐角。
第二绝缘层124会顺向性的设置于第一绝缘层122的表面,使得第二绝缘层124的一部分会被设置于第一开口150内,而第二绝缘层124的其他部分则会被设置于第一开口150之外。第二绝缘层124除了包含第二开口152之外,还会包含设置于第二开口152之上的第三开口154,且第三开口154会被设置于第一开口150之上。第二开口152的底面具有第二宽度W2,且第二开口152会暴露出第二绝缘层124的第二内侧壁162。第二内侧壁162和保护层118的表面(或是基板的表面)之间会具有第二夹角θ2,例如是不大于70度及/或不小于45度的锐角,且根据不同需求,第二夹角θ2亦可能小于45度。第三开口154的底面具有第三宽度W3,第三开口154会暴露出第二绝缘层124的第三内侧壁164。第三内侧壁164和保护层118的表面(或是基板的表面)之间会具有第三夹角θ3,例如是不大于70度及/或不小于45度的锐角,且根据不同需求,第三夹角θ3亦可能小于45度。第二内侧壁162及第三内侧壁164会由下往上依序设置,使得第二绝缘层124展现出的阶梯轮廓的梯缘172、174会分别重合第二内侧壁162及第三内侧壁164。此外,第三开口154的第三宽度W3会介于该第一开口150的第一宽度W1及第二开口152的第二宽度W2之间。
针对第一夹角θ1、第二夹角θ2、第三夹角θ3,三者的角度均为锐角,分别为20度-60度、20度-65度、20度-70度,且第一夹角θ1会小于或等于第三夹角θ3,第二夹角θ2会小于或等于第三夹角θ3。
第一绝缘层122具有第一厚度t21,例如为150nm至500nm,而第二绝缘层124具有第二厚度t22,例如为100nm至400nm。第一绝缘层122的第一厚度t21大于第二绝缘层124的第二厚度t22,且第一厚度t21大于保护层118的厚度t11。就绝缘结构120的整体而言,邻接第二开口152且位于第一开口150内的第一绝缘层122会展现出第一阶厚度T1,而相互堆叠的第一绝缘层122及第二绝缘层124则会展现出第二阶厚度T2,使得第二阶厚度T2大于第一阶厚度T1。
电极130会填入第二开口152,且自第二开口152向外延伸,例如是至少往汲极电极(图未示)的方向延伸。电极130会包含主体部140、第一延伸部142及第二延伸部144。主体部140作为半导体元件100的闸极电极,当对主体部140施予预定的偏压时,便可调控主体部140正下方通道层114中的二维电子气106的浓度,进而使得半导体元件100的电流导通或截止。第一延伸部142会被设置于第二绝缘层124之上,且沿着远离第二开口152的方向,第一延伸部142的底面会被抬升。第一延伸部142作为半导体元件100的场板,以调控下方的半导体叠层104的电场分布及/或电场峰值大小。由于部分的第一延伸部142会较靠近半导体叠层104,而其他部分的第一延伸部142会较远离半导体叠层104,因此当施加预定的偏压至第一延伸部142时,会对下方对应的半导体叠层104产生不同的电场强度,因而能有效重新分布半导体叠层104中的电场分布,进而提升半导体元件100的耐压能力。第二延伸部144会被设置于第二绝缘层124之上,其用于确保即使在对位误差的情况下,电极130仍会填满第二开口152。
针对绝缘结构120中的第二绝缘层124,由于第二绝缘层124的第二夹角θ2及第三夹角θ3均为锐角,因此设置于第二绝缘层124上方的第一延伸部142不仅会对下方的半导体叠层104产生纵向的电场,还可以产生横向的电场,因而能更有效的调控半导体叠层104中的电场分布,使得峰值电场较远离主体部140的底缘,进而避免半导体元件100产生电性崩溃。
根据本发明的一些实施例,当保护层118为绝缘层时,位于第二开口152内的电极130、第二开口152正下方的保护层118及第二开口152正下方的通道层114会构成金属-绝缘层-半导体层(metal-insulator-semiconductor,MIS)的电容结构。在此情况下,在操作半导体元件100时,电流可以受到保护层118的阻挡,而不会在电极130及通道层114之间流通,避免漏电流产生。根据本发明的一些实施例,当保护层118为半导体层时,位于第二开口152内的电极130及第二开口152正下方的保护层118会构成萧基接触结构。在此情况下,在操作半导体元件100时,电流因萧基接触结构的能障,便不易流经电极130,避免漏电流产生。
除了上述实施例之外,本发明的半导体元件亦可能有其它的实施态样,而不限于前述。下文将进一步针对半导体元件的变化型进行说明。为简化说明,以下说明主要针对各实施例不同之处进行详述,而不再对相同之处作重复赘述。此外,本发明中的各种实施例可能使用重复的参考符号和/或文字注记。使用这些重复的参考符号与注记是为了使叙述更简洁和明确,而非用以指示不同的实施例及/或配置之间的关联性。
图3是本发明变化型实施例的半导体元件的剖面示意图,其中半导体元件包含三层绝缘层。如图3所示,图3的半导体元件200的结构类似于图1的半导体元件100的结构,两者之间的主要差异在于,图3的半导体元件200中的绝缘结构120除了包含第一绝缘层122及第二绝缘层124之外,还进一步包含顺向性设置于第二绝缘层124之上的第三绝缘层180,并部分填入于第二开口152中。第三绝缘层180具有第三厚度t23,此第三厚度t23可小于第二绝缘层124的第二厚度t22。第三绝缘层180包含第四开口156,且第四开口156会暴露出第三绝缘层180的第四内侧壁166。第四开口156的底面具有第四宽度W4,此第四宽度W4小于第二开口152的第二宽度W2。电极130会被设置于第三绝缘层180之上,使得电极130的底面会沿着远离第四开口156的方向而被阶梯状抬升。通过设置第三绝缘层180,会使得绝缘结构120具有阶梯状增加的厚度(例如第三阶厚度T3、第四阶厚度T4、第五阶厚度T5),而使得电极130的主体部140也具有不同高度,进而有场板的功效,会让电极130(即对应至第三绝缘层180正上方的电极130)具有三阶的不等高度,而更能有效调控半导体叠层104中的电场分布。
图4是本发明变化型实施例的半导体元件的剖面示意图,其中半导体元件中的电极贯穿保护层。如图4所示,图4的半导体元件300的结构类似于图1的半导体元件100的结构,两者之间的主要差异在于,图4的半导体元件300的保护层118具有第五开口158,而暴露出下方的半导体叠层104(例如阻障层116),并暴露出保护层118的第五内侧壁168。通过在保护层118中设置第五开口158,电极130会填入第五开口158,并直接接触下方的阻障层116,使得电极130和阻障层116之间产生萧基接触。通过在保护层118中设置第五开口158,使得电极130的主体部140也具有不同高度,进而有场板的功效,会让电极130(即分别对应至保护层118正上方和第二绝缘层124正上方的电极130)具有三阶的不等高度,而更能有效调控半导体叠层104中的电场分布。第五内侧壁168与半导体叠层104之间具有一第五夹角,其中第五夹角大于第一夹角、第二夹角、第三夹角或第四夹角。
图5是本发明变化型实施例的半导体元件的剖面示意图,其中半导体元件中的绝缘结构直接接触半导体层。如图5所示,图5的半导体元件400的结构类似于图1的半导体元件100的结构,两者之间的主要差异在于,图5的半导体元件400未设置保护层118,因此绝缘结构120及电极130会直接接触半导体叠层104。
为了使本技术领域中具有通常知识者可据以实现本发明,以下进一步具体描述本发明的半导体元件的制作方法。
图6至图9是本发明实施例的制作半导体元件的剖面示意图。如图6所示的剖面602,在此制程阶段,半导体叠层104中的各半导体层会经由磊晶或沉积制程而被依序形成于基板102的表面S之上。举例而言,可通过施行分子束磊晶(molecular-beam epitaxy,MBE)、有机金属化学气相沉积(metal-organic chemical vapor deposition,MOCVD)、氢化物气相磊晶(hydride vapor phase epitaxy,HVPE)、原子层沉积(atomic layerdeposition,ALD)或其他合适的方式,以形成半导体叠层104中的各半导体层。在形成半导体叠层104之后,会形成一保护材料层(保护层118)于半导体叠层104之上,例如通过施行磊晶制程或沉积制程,再搭配后续蚀刻制程后形成保护层118。在后续的蚀刻制程中,保护层118会作为蚀刻停止层。此外,保护层118亦可作为钝化层,以保护下方的半导体叠层104。举例而言,保护层118的材料包括氮化物(例如氮化硅(SiN)、氮化铝(AlN)或氮化镓(GaN))、氧化物(例如氧化铝(Al2O3)或氧化硅(SiOx))、或氮氧化物(例如氮氧化硅(SiON)),但不限定于此。接着,会施行蚀刻制程,以移除部分的保护材料层(保护层118)及部分的半导体层(半导体叠层104),以形成凸出的平台区(mesa),此平台区会被用以容纳半导体元件的电极,例如闸极、源极及汲极。后续会蚀穿保护材料层(保护层118)的部分区域,以暴露出下方的阻障层116,或进一步蚀穿阻障层116,以暴露出通道层114,形成保护层118的开口。
继以形成汲极电极134及源极电极136,以填入保护层118中的开口。此外,可施行合适的热处理制程,例如是温度高于300℃的热处理制程,以让汲极电极134及源极电极136和下方的阻障层116及通道层114的至少其中之一产生欧姆接触。汲极电极134及源极电极136的材料包括金属、合金或其堆叠层,堆叠层例如是Ti/Al、Ti/Al/Ti/TiN、Ti/Al/Ti/Au、Ti/Al/Ni/Au或Ti/Al/Mo/Au,但不限定于此。
接着,施行沉积制程,例如气相沉积制程,以形成覆盖半导体叠层104及保护层118的第一绝缘材料层(第一绝缘层122),再搭配后续蚀刻制程后形成第一绝缘层122。第一绝缘层122的材料会不同于保护层118的材料,举例而言,第一绝缘层122的材料包含氮化物,例如氮化硅(SiN)或氮化铝(AlN),氧化物,例如氧化铝(Al2O3)或氧化硅(SiOx),或氮氧化物,例如氮氧化硅(SiON),但不限定于此。此外,第一绝缘层122不限于是单层结构,其亦可以是多层堆叠结构。
在完成如图6所示的制程阶段后,接着如图7所示的剖面604所示,施行光微影及蚀刻制程,于第一绝缘材料层中形成第一开口150以形成第一绝缘层122,第一开口150暴露出下方的保护层118。蚀刻制程例如是干蚀刻或湿蚀刻制程,蚀刻形成的第一绝缘层122的第一内侧壁160会呈现倾斜状而非垂直状,因而第一内侧壁160会和下方的保护层118(或是基板的表面)具有第一夹角θ1,第一夹角θ1为锐角。于本发明的一些实施例中,可通过湿蚀刻制程的侧向蚀刻特性,蚀刻第一绝缘层122形成倾斜的第一内侧壁160。此外,在选定的湿蚀刻条件下,保护层118会作为蚀刻阻挡层,亦即蚀刻剂对于保护层118的蚀刻速率会小于蚀刻剂对于第一绝缘层122的蚀刻速率,而使得保护层118和第一绝缘层122之间的蚀刻选择比值小于1,例如为0.95、0.65、0.35、0.05、0.01、0.005或其中的任何数值。根据本发明的一些实施例,当第一绝缘层122的材料为氧化硅,且保护层118的材料为氮化硅时,可以采用缓冲氧化物蚀刻(buffered oxide etch,BOE),以于第一绝缘层122中形成第一开口150,且不会在保护层118中形成开口或是凹陷。
接着如图8的剖面606所示,施行沉积制程,例如气相沉积制程,以形成顺向性覆盖第一绝缘层122的第二绝缘材料层,再搭配后续蚀刻制程以形成第二绝缘层124。第二绝缘层124会具有第三内侧壁164,邻近于第一绝缘层122的第一内侧壁160。第三内侧壁164和保护层118的表面(或是基板的表面)之间会具有第三夹角θ3,且第三夹角θ3是锐角。第二绝缘层122及第一绝缘层122的材料可以相同或相异,且第二绝缘层124的材料会不同于保护层118的材料。举例而言,第二绝缘层124的材料包含氮化物,例如氮化硅(SiN)或氮化铝(AlN),氧化物,例如氧化铝(Al2O3)或氧化硅(SiOx),或氮氧化物,例如氮氧化硅(SiON),但不限定于此。此外,第二绝缘层124不限于是单层结构,其亦可以是多层堆叠结构。
接着,施行光微影及蚀刻制程,于第二绝缘材料层中形成第二开口152,而暴露出下方的保护层118,完成第二绝缘材料层的制程。第二开口152会被设置于第一开口150之中,且第二开口152的第二宽度W2会小于第一开口150的第一宽度W1。蚀刻制程例如是干蚀刻或湿蚀刻制程。形成第二绝缘层124第二开口152的蚀刻方式可以和第一绝缘层122第一开口150的蚀刻方式相同或不同。以湿蚀刻制程为例,通过湿蚀刻制程的侧向蚀刻特性,第二绝缘层124的第二内侧壁162会呈现倾斜状而非垂直状,因而第二内侧壁162会和下方的保护层118(或是基板的表面)具有第二夹角θ2,其中第二夹角θ2为锐角。此外,在选定的湿蚀刻条件下,保护层118会作为蚀刻阻挡层,亦即蚀刻剂对于保护层118的蚀刻速率会小于蚀刻剂对于第二绝缘层124的蚀刻速率,而使得保护层118和第二绝缘层124之间的蚀刻选择比值小于1,例如为0.95、0.65、0.35、0.05、0.01、0.005或其中的任何数值。根据本发明的一些实施例,当第二绝缘层124的材料为氧化硅,且保护层118的材料为氮化硅时,可以采用缓冲氧化物蚀刻,以于第二绝缘层124中形成第二开口152,且不会在保护层118中形成开口或是凹陷。
当完成对第二绝缘层124的蚀刻制程之后,第二绝缘层124会展现出阶梯轮廓170,且阶梯轮廓170的梯缘172、174会分别重合第二绝缘层124的第二内侧壁162及第三内侧壁164。
接着如图9的剖面608所示,设置至少一金属材料于第二绝缘层124之上,并通过施行合适的图案化制程,以形成电极130。电极130会填入第二绝缘层124的第二开口152。电极130会自第二开口152往外延伸,且具有不对称的剖面结构。电极130的材料可包含金属、合金、半导体材料或其堆叠层。举例而言,电极130可包含金(Au)、镍(Ni)、铂(Pt)、钯(Pd)、铱(Ir)、钛(Ti)、铬(Cr)、钨(W)、铝(Al)、铜(Cu)、钼(Mo)等其它合适的导电材料或前述的组合。后续会进行光微影和蚀刻制程,以去除特定区域内的各层,而暴露出部分基板102的表面。
在完成图9的制程阶段之后,接着可在电极130及第二绝缘层124之上形成至少两个层间介电层及至少两个焊垫结构,使得焊垫结构分别电连接至其下方的汲极电极134及源极电极136,而获得如图1所示的半导体元件100。
图10是本发明变化型实施例的制作半导体元件的剖面示意图。如图10的剖面702所示,图10的制程类似于图8的制程,主要差异在于,在形成第二绝缘层124的第二开口152之后,会进一步施行光微影和蚀刻制程,以于保护层118中形成第五开口158,而暴露出下方的半导体叠层104,以及第五内侧壁168。其中,第五开口158的底面具有第五宽度W5,且第五宽度W5小于第二绝缘层124的第二宽度W2。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (20)
1.一种半导体元件,其特征在于,包含:
一基板,包含一表面;
一半导体叠层,设置于该基板之上,包含一二维电子气区域;
一绝缘结构,设置于该半导体叠层之上,包含:
一第一绝缘层,包含一第一开口,该第一开口暴露出该第一绝缘层的一第一内侧壁;以及
一第二绝缘层,设置于该第一绝缘层之上,且覆盖住该第一绝缘层的该第一内侧壁,其中该第二绝缘层包含一第二开口,位于该第一开口内且暴露出该第二绝缘层的一第二内侧壁,其中该第二绝缘层包含一阶梯轮廓,且该阶梯轮廓的一梯缘重合该第二内侧壁;以及
一电极,设置于该绝缘结构之上,且位于该第二开口内。
2.如权利要求1所述的半导体元件,其特征在于,部分该第二绝缘层位于该第一开口内。
3.如权利要求1所述的半导体元件,其特征在于,该第二绝缘层还包含一第三内侧壁,设置于该第二内侧壁之上。
4.如权利要求3所述的半导体元件,其特征在于,该第二绝缘层的该阶梯轮廓包含另一梯缘,该另一梯缘重合该第三内侧壁。
5.如权利要求3所述的半导体元件,其特征在于,该第一内侧壁、该第二内侧壁及该第三内侧壁分别与该表面构成一第一夹角、一第二夹角及一第三夹角,其中该第二夹角不等于该第三夹角。
6.如权利要求5所述的半导体元件,其特征在于,该第二夹角小于该第三夹角。
7.如权利要求5所述的半导体元件,其特征在于,该第一夹角、该第二夹角及该第三夹角为锐角。
8.如权利要求7所述的半导体元件,其特征在于,该第一夹角、该第二夹角及该第三夹角为均不大于70度。
9.如权利要求1所述的半导体元件,其特征在于,该第一绝缘层的材料与该第二绝缘层的材料相同。
10.如权利要求1所述的半导体元件,其特征在于,该第一绝缘层的厚度大于该第二绝缘层的厚度,且该第一绝缘层及该第二绝缘层的厚度均大于100nm。
11.如权利要求1所述的半导体元件,其特征在于,该第二绝缘层还包括一第三开口,设置于该第一开口及该第二开口之上。
12.如权利要求11所述的半导体元件,其特征在于,该第三开口的宽度介于该第一开口的宽度及该第二开口的宽度之间。
13.如权利要求1所述的半导体元件,其特征在于,还包含一保护层,位于该绝缘结构与该半导体叠层之间,该保护层的材料与该绝缘结构的材料不同。
14.如权利要求13所述的半导体元件,其特征在于,该保护层还包含一开口,暴露出该半导体叠层。
15.一种制作半导体元件的方法,其特征在于,包含:
提供一基板;
设置一半导体叠层于该基板之上,该半导体叠层包含一二维电子气区域;
设置一第一绝缘层于该半导体叠层之上;
蚀刻该第一绝缘层以形成一第一开口;
设置一第二绝缘层于该第一绝缘层上,并填入该第一开口;
蚀刻该第二绝缘层以形成一第二开口,该第二开口位于该第一开口中;以及
设置至少一金属材料于该第二绝缘层上以形成一电极。
16.如权利要求15所述的制作半导体元件的方法,其特征在于,设置该第一绝缘层及该第二绝缘层的步骤包含气相沉积制程。
17.如权利要求15所述的制作半导体元件的方法,其特征在于,该第一绝缘层与该第二绝缘层包含氧化硅。
18.如权利要求15所述的制作半导体元件的方法,其特征在于,蚀刻该第一绝缘层及该第二绝缘层的步骤包含湿蚀刻。
19.如权利要求18所述的制作半导体元件的方法,其特征在于,于设置该第一绝缘层前,还包含设置一保护层于该半导体叠层上,该保护层的材料与该第一绝缘层的材料不同。
20.如权利要求19所述的制作半导体元件的方法,其特征在于,在蚀刻该第一绝缘层及该第二绝缘层时,该保护层作为蚀刻阻挡层。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202210377055.9A CN116936629A (zh) | 2022-04-11 | 2022-04-11 | 半导体元件及其制作方法 |
| US18/132,958 US20230326981A1 (en) | 2022-04-11 | 2023-04-10 | Semiconductor device and manufacturing method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202210377055.9A CN116936629A (zh) | 2022-04-11 | 2022-04-11 | 半导体元件及其制作方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN116936629A true CN116936629A (zh) | 2023-10-24 |
Family
ID=88239897
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202210377055.9A Pending CN116936629A (zh) | 2022-04-11 | 2022-04-11 | 半导体元件及其制作方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20230326981A1 (zh) |
| CN (1) | CN116936629A (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12464759B2 (en) * | 2022-08-18 | 2025-11-04 | Macom Technology Solutions Holdings, Inc. | High electron mobility transistors having reduced drain current drift and methods of fabricating such devices |
-
2022
- 2022-04-11 CN CN202210377055.9A patent/CN116936629A/zh active Pending
-
2023
- 2023-04-10 US US18/132,958 patent/US20230326981A1/en active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| US20230326981A1 (en) | 2023-10-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9502550B2 (en) | High electron mobility semiconductor device and method therefor | |
| CN112490286B (zh) | 半导体装置及其制作方法 | |
| US11929407B2 (en) | Method of fabricating high electron mobility transistor | |
| US11201234B1 (en) | High electron mobility transistor | |
| TWI775276B (zh) | 高電子遷移率電晶體及其製作方法 | |
| CN112490285B (zh) | 半导体装置及其制作方法 | |
| US20240178285A1 (en) | High electron mobility transistor and fabrication method thereof | |
| US11916139B2 (en) | Semiconductor device | |
| US20220293779A1 (en) | High electron mobility transistor and fabrication method thereof | |
| CN116936629A (zh) | 半导体元件及其制作方法 | |
| US20230335596A1 (en) | Semiconductor device and manufacturing method thereof | |
| CN113871476A (zh) | 高电子迁移率晶体管及高压半导体装置 | |
| TWI794599B (zh) | 高電子遷移率電晶體及其製作方法 | |
| TWI740554B (zh) | 高電子遷移率電晶體 | |
| CN117616581A (zh) | 氮化物基半导体装置及其制造方法 | |
| CN113451403A (zh) | 高电子迁移率晶体管及其制作方法 | |
| TWI831494B (zh) | 高電子遷移率電晶體 | |
| WO2023197088A1 (zh) | 半导体元件及其制作方法 | |
| CN114975573B (zh) | 高电子迁移率晶体管及其制作方法 | |
| TW202341484A (zh) | 半導體元件及其製作方法 | |
| CN115812253B (zh) | 氮化物基半导体器件及其制造方法 | |
| US20260032986A1 (en) | Semiconductor device and electronic system including the same | |
| US20250040220A1 (en) | High electron mobility transistor and fabrication method thereof | |
| WO2023201448A1 (zh) | 半导体元件及其制作方法 | |
| TW202519028A (zh) | 半導體元件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |