CN116436306A - 一种高频变压器电压输出电路与电子设备 - Google Patents
一种高频变压器电压输出电路与电子设备 Download PDFInfo
- Publication number
- CN116436306A CN116436306A CN202310402149.1A CN202310402149A CN116436306A CN 116436306 A CN116436306 A CN 116436306A CN 202310402149 A CN202310402149 A CN 202310402149A CN 116436306 A CN116436306 A CN 116436306A
- Authority
- CN
- China
- Prior art keywords
- signal
- output
- unit
- driving
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/22—Conversion of DC power input into DC power output with intermediate conversion into AC
- H02M3/24—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters
- H02M3/28—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC
- H02M3/325—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal
- H02M3/335—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/33569—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
- H02M1/088—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
Abstract
本申请提供了一种高频变压器电压输出电路与电子设备,涉及高频变压器技术领域。该高频变压器电压输出电路包括信号生成模块、驱动模块以及信号输出模块,信号生成模块、驱动模块以及信号输出模块依次电连接;其中,信号生成模块用于生成驱动信号;驱动模块用于依据驱动信号输出驱动电压;信号输出模块用于对驱动电压进行处理,并输出脉冲电压。本申请提供的高频变压器电压输出电路与电子设备具有电路结构相对简单,功耗与成本较低的优点。
Description
技术领域
本申请涉及高频变压器技术领域,具体而言,涉及一种高频变压器电压输出电路与电子设备。
背景技术
高频变压器是工作频率超过中频(10kHz)的电源变压器,主要用于高频开关电源中作高频开关电源变压器,也有用于高频逆变电源和高频逆变焊机中作高频逆变电源变压器的。按工作频率高低,可分为几个档次:10kHz-50kHz、50kHz-100kHz、100kHz~500kHz、500kHz~1MHz、10MHz以上。
目前,当驱动高频变压器工作时,需要相应的脉冲电压进行驱动,然而,目前的脉冲电压产生电路的电路结构相对复杂,成本较高。
发明内容
本申请的目的在于提供一种高频变压器电压输出电路与电子设备,以解决现有技术中存在的脉冲电压产生电路的电路结构相对复杂,成本较高。
为了实现上述目的,本申请实施例采用的技术方案如下:
一方面,本申请实施例提供了一种高频变压器电压输出电路,所述电路包括信号生成模块、驱动模块以及信号输出模块,所述信号生成模块、所述驱动模块以及所述信号输出模块依次电连接;其中,
所述信号生成模块用于生成驱动信号;
所述驱动模块用于依据所述驱动信号输出驱动电压;
所述信号输出模块用于对所述驱动电压进行处理,并输出脉冲电压。
可选地,所述信号生成模块包括信号源、脉冲调制单元以及第一非门,所述信号源、所述脉冲调制单元以及所述第一非门依次电连接;其中,
所述信号源用于生成脉冲信号;
所述脉冲调制单元用于对所述脉冲信号进行处理,并输出预设脉宽的信号;
所述第一非门用于将所述预设脉宽的信号进行反相,并输出驱动信号。
可选地,所述预设脉宽的信号为15ns的脉冲信号。
可选地,所述驱动模块包括驱动单元、连接单元以及输出单元,所述驱动单元、所述连接单元均与所述信号生成模块电连接,且所述驱动单元、所述连接单元还与所述输出单元电连接,所述驱动单元还连接电源;其中,
当所述驱动信号处于第一电平状态时,所述连接单元导通,所述驱动单元处于第一导通状态,以向所述输出单元输出电源电压;
当所述驱动信号处于第二电平状态时,所述连接单元截止,所述驱动单元处于第二导通状态,以将所述输出单元接地。
可选地,所述驱动单元包括第一开关管、第二开关管、第三开关管以及第四开关管,所述第一开关管与所述第三开关管的控制端均用于接收驱动信号,所述第一开关管与所述第二开关管的第一端均连接电源,所述第一开关管的第二端分别与所述第三开关管的第一端、所述第二开关管、所述第四开关管的控制端电连接,所述第三开关管的第二端接地,所述第二开关管的第二端分别与所述第四开关管的第一端、所述输出单元电连接,所述第四开关管的第二端接地。
可选地,所述连接单元包括第五开关管,所述第五开关管的控制端用于接收驱动信号,所述第五开关管的第一端与所述输出单元电连接,所述第五开关管的另一端接地。
可选地,所述输出单元包括二极管与变压器,所述二极管的阳极分别与所述驱动单元、连接单元电连接,所述二极管的阴极接地,所述二极管还与所述变压器的初级线圈并联,所述变压器的次级线圈与所述信号输出模块电连接。
可选地,所述信号输出模块包括第二非门、D触发器以及同相器,所述第二非门的输入端与所述驱动模块电连接,输出端与所述D触发器电连接,所述D触发器的输出端通过所述同相器输出脉冲电压。
可选地,所述高频变压器电压输出电路还包括静电释放组件,所述第二非门的输入端还与所述静电释放组件电连接。
另一方面,本申请实施例还提供了一种电子设备,所述电子设备包括上述的高频变压器电压输出电路。
相对于现有技术,本申请具有以下有益效果:
本申请提供了一种高频变压器电压输出电路,电路包括信号生成模块、驱动模块以及信号输出模块,信号生成模块、驱动模块以及信号输出模块依次电连接;其中,信号生成模块用于生成驱动信号;驱动模块用于依据驱动信号输出驱动电压;信号输出模块用于对驱动电压进行处理,并输出脉冲电压。由于本申请提供的高频变压器电压输出电路的电路结构相对简单,包括较少的电路模块,因此达到了节约成本的目的。
为使本申请的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它相关的附图。
图1为本申请实施例提供的高频变压器电压输出电路的模块示意图。
图2为本申请实施例提供的高频变压器电压输出电路的电路示意图。
图3为本申请实施例提供的驱动信号周期为15ns时对应的一种仿真试验波形图。
图4为本申请实施例提供的驱动信号周期为15ns时对应的另一种仿真试验波形图。
图5为本申请实施例提供的非门电路的电路示意图。
图6为本申请实施例提供的驱动模块的电路示意图。
图7为本申请实施例提供的驱动单元的逻辑电路示意图。
图8为本申请实施例提供的D触发器的逻辑电路示意图。
图9为本申请实施例提供的第一使能信号与第二使能信号生成的逻辑电路示意图。
图10为本申请实施例提供的同相器的电路示意图。
图中:100-高频变压器电压输出电路;110-信号生成模块;120-驱动模块;130-信号输出模块;111-信号源;112-脉冲调制单元;113-第一非门;121-驱动单元;122-连接单元;123-输出单元;131-第二非门;132-D触发器;133-同相器;Q1-第一开关管;Q2-第二开关管;Q3-第三开关管;Q4-第四开关管;Q5-第五开关管;D1-二极管。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本申请的描述中,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
在本申请的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
正如背景技术中所述,当驱动高频变压器工作时,需要相应的脉冲电压进行驱动,然而,目前的脉冲电压产生电路的电路结构相对复杂,成本较高。为了解决上述问题,本申请提供了一种高频变压器电压输出电路,通过设置相对简单的电路结构,达到节约成本的目的。
下面对本申请提供的高频变压器电压输出电路进行示例性说明:
作为一种实现方式,请参阅图1,该电路包括信号生成模块110、驱动模块120以及信号输出模块130,信号生成模块110、驱动模块120以及信号输出模块130依次电连接;其中,信号生成模块110用于生成驱动信号;驱动模块120用于依据驱动信号输出驱动电压;信号输出模块130用于对驱动电压进行处理,并输出脉冲电压。
通过设置相对简单的电路模块,实现了脉冲电压的输出,因此可以实现成本的降低。并且,由于其电路结构相对简单,因此降低了高频变压器的功耗,提升了灵敏度。
作为一种实现方式,请参阅图2,信号生成模块110包括信号源111、脉冲调制单元112以及第一非门113,信号源111、脉冲调制单元112以及第一非门113依次电连接;其中,信号源111用于生成脉冲信号;脉冲调制单元112用于对脉冲信号进行处理,并输出预设脉宽的信号;第一非门113用于将预设脉宽的信号进行反相,并输出驱动信号。
具体地,信号源111可以为脉冲信号发生器,其可以产生固定脉冲宽度的脉冲信号。需要说明的是,该固定脉冲宽度可以由脉冲信号发生器的型号确定,例如,固定脉冲宽度为30ns。在生成脉冲信号后,需要将转定脉宽的脉冲信号转换为高频变压器的需求脉冲信号,因此,本申请设置脉冲调制单元112对脉冲信号的脉宽进行调制,并输出需求脉宽下的脉冲信号。
在一种实现方式中,预设脉宽的信号为15ns的脉冲信号,即脉冲调制单元112可以将脉宽为30ns的秒冲信号调制为脉宽为15ns的脉冲信号。之后,利用第一非门113将预设脉宽的信号进行反相,进而输出驱动信号。调制信号如图3与图4所示,由图可知,调制信号的脉冲宽度为15ns。当然地,在可能的实现方式中,信号源111也可以直接生成脉宽为15ns的脉冲信号,此时,脉冲调制单元112在进行信号调制时,无需对信号的参数进行调制,在此不做限定。
其中,用以实现基本逻辑运算和复合逻辑运算的单元电路称为门电路,非门电路可以使输出的信号反相,即利用内部结构使输出的电平变成与输入相反的电平。非门电路是逻辑电路的基本单元,有一个输入和一个输出端。如图2所述,逻辑符号中输出端的圆圈代表反相的意思。当其输入端为高电平(逻辑1)时输出端为低电平(逻辑0),当其输入端为低电平时输出端为高电平。
请参阅图5,示出了目前非门电路的电路示意图,其中,非门包括一个NMOS管与一个PMOS管,NMOS管与PMOS管的栅极均连接非门的输入端,PMOS管的源极连接电源,PMOS管的漏极与NMOS管的漏极电连接,NMOS管的源极接地,且PMOS管与NMOS管的漏极均连接非门的输出端。
当非门输入端输入高电平时,NMOS管导通,PMOS管关断,此时非门的输出端接地,即非门输出低电平;而当非门输入端输入低电平时,PMOS管导通,NMOS管关断,此时非门的输出端接电源,即非门输出高电平,进而实现了输出信号与输入信号反相的效果。需要说明的是,通过非门的引入,不仅能够实现信号反相的效果,并且,非门连接的电源的电压可以与输入信号的电压不同,进而当输入信号为低电平时,非门输出的信号电压可以为选定的电压,进而实现信号幅值的转换。
并且,脉冲调制可以指脉冲本身的参数(幅度、宽度、相位)随信号发生变化的过程。脉冲幅度随信号变化,称为脉冲振幅调制;脉冲相位随信号变化,称为脉冲相位调制;同理还有脉冲宽度调制、双脉冲间隔调制、脉冲编码调制等。脉冲调制单元即可以利用脉冲调制技术将固定脉冲宽度为的信号调制为需求脉宽的脉冲信号。
因此,本申请提供的信号生成模块的工作原理为:在信号源111生成脉冲信号后,可以利用脉冲调制单元进112行脉冲调制,并生成脉宽为15ns的信号,最后经过第一非门113反相后输出。并且,第一非门113也具有一定的幅度调制效果,通过脉冲调制单元进112与第一非门113能够共同实现脉冲调制的效果。
作为一种实现方式,请参阅图6,驱动模块120包括驱动单元121、连接单元122以及输出单元123,所述驱动单元121、所述连接单元均与所述信号生成模块110电连接,且所述驱动单元121、所述连接单元还与所述输出单元123电连接,所述驱动单元121还连接电源;其中,当所述驱动信号处于第一电平状态时,所述连接单元122导通,所述驱动单元121处于第一导通状态,以向所述输出单元123输出电源电压;当所述驱动信号处于第二电平状态时,所述连接单元122截止,所述驱动单元121处于第二导通状态,以将所述输出单元123接地。
需要说明的是,本申请所述的第一电平状态与第二电平状态,可以指高电平状态与低电平状态,例如,当第一电平状态为高电平状态时,第二电平状态为低电平状态;当第一电平状态为低电平状态时,第二电平状态为高电平状态,其可以根据驱动单元121的设置情况灵活设置,在此不做限定。在一种实现方式中,当驱动信号为高电平时,则驱动单元121向输单元输出电源电压;当驱动信号为高电平时,则驱动单元121向输出单元123输出接地电压。
作为一种实现方式,驱动单元121包括第一开关管Q1、第二开关管Q2、第三开关管Q3以及第四开关管Q4,第一开关管Q1与第三开关管Q3的控制端均用于接收驱动信号,第一开关管Q1与第二开关管Q2的第一端均连接电源,第一开关管Q1的第二端分别与第三开关管Q3的第一端、第二开关管Q2、第四开关管Q4的控制端电连接,第三开关管Q3的第二端接地,第二开关管Q2的第二端分别与第四开关管Q4的第一端、输出单元123电连接,第四开关管Q4的第二端接地。
在该实现方式的基础上,当驱动信号输入高电平时,第二开关管Q2与第三开关管Q3导通,此时驱动单元121向输出单元123输出高电平;当驱动信号输入低电平时,第一开关管Q1与第四开关管Q4导通,此时驱动单元121将输出单元123的电压拉地,实现了电压的转换。
可选地,连接单元122包括第五开关管Q5,第五开关管Q5的控制端用于接收驱动信号,第五开关管Q5的第一端与输出单元123电连接,第五开关管Q5的另一端接地。其中,连接单元122与驱动单元121的作用相同,且当驱动信号处于高电平时,驱动单元121的输出电压为VC,连接单元122的输出电压为VL,在此不做赘述。
同于设置上述的多个开关管,实现了对驱动信号的处理,为驱动后续电路提供基础。并且,如图所示,在一种可能的实现方式中,第一开关管Q1与第二开关管Q2采用PMOS管,第三开关管Q3与第四开关管Q4采用NMOS管,第五开关管Q5采用NMOS管。
其中,为了提升驱动单元121的驱动能力,请参阅图7,驱动单元121还包括非门NOT1、与非门NAND以及非门NOT2,非门NOT1的输入端连接信号生成模块,非门NOT1的输出端与与非门NAND的第一输入端连接,与非门NAND的第二输入端连接信号生成模块,与非门NAND的输出端与非门NOT2的输出端电连接,非门NOT2的输出端信号。且非门NOT2的输出端与第一非门113电连接。
与非门是与门和非门的结合,先进行与运算,再进行非运算。与非运算输入要求有两个,如果输入都用0和1表示的话,那么与运算的结果就是这两个数的乘积。如1和1(两端都有信号),则输出为0;1和0,则输出为1;0和0,则输出为1。与非门的结果就是对两个输入信号先进行与运算,再对此与运算结果进行非运算的结果。
并且,为了实现电路中信号的稳定性,非门NOT1的输出端还连接有电容,电容的另一端接地,进而实现滤波功能。
通过设置非门NOT1、与非门NAND以及非门NOT2,可以输出稳定的模拟信号。
并且,输出单元123包括二极管D1与变压器,二极管D1的阳极分别与驱动单元121、连接单元122电连接,二极管D1的阴极接地,二极管D1还与变压器的初级线圈并联,变压器的次级线圈与信号输出模块130电连接。其中,变压器可以实现驱动模块120与信号输出模块130之间的隔离。通过设置并联的二极管D1与变压器,在实现信号隔离的基础上,可以利用二极管的单向导电性使得信号传输更加稳定。
请继续参阅图2,信号输出模块130包括第二非门131、D触发器132以及同相器133,第二非门131的输入端与驱动模块120电连接,输出端与D触发器132电连接,D触发器132的输出端通过同相器133输出脉冲电压。通过信号输出模块130,可以输出脉冲电压为电源电压的信号。
第二非门131的工作原理与电路结构与上述的非门的工作原理与电路结构相同,即其内部结构也可以包括一个NMOS管与一个PMOS管,因此在此不做赘述。
其中,D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。因此,D触发器在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。D触发器有集成触发器和门电路组成的触发器。触发方式有电平触发和边沿触发两种,前者在CP(时钟脉冲)=1时即可触发,后者多在CP的前沿(正跳变0→1)触发。D触发器的次态取决于触发前D端的状态,即次态=D。因此,它具有置0、置1两种功能。对于边沿D触发器,由于在CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D端的数据状态变化,不会影响触发器的输出状态。D触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等。
请参阅图8,示出了D触发器的电路示意图。该D触发器包括第一三态信号门T1、第二三态信号门T2、第三三态信号门T3、第四三态信号门T4、第五非门NOT5、第六非门NOT6、第七非门NOT7、第八非门NOT8、第二或非门NOR2以及第三或非门NOR3,第一三态信号门的输入端分别与第一使能信号、第二使能信号以及第一输入信号相连,第一使能信号、第二使能信号基于控制信号生成,第一三态信号门的输出端分别与第二或非门的第一输入端、第二三态信号门的输出端电连接,第五非门的输入端用于接收第二输入信号,第五非门的输出端与第二或非门的第二输入端、第三或非门的第二输入端电连接,第二或非门的输出端分别与第二三态信号门的输入端、第三三态信号门的输入端电连接,第三三态信号门的输出端分别与第三或非门的第一输入端、第四三态信号门的输出端电连接,第三或非门的输出端分别与第四三态信号门的输入端、第六非门与第七非门的输入端电连接,第六非门的输出端用于输出反相后的信号,第七非门的输出端与第八非门的输入端电连接,第八非门的输出端用于输出转换后的信号。
其中,需要说明的是,三态门即三态电路。三态电路可提供三种不同的输出值:逻辑“0”,逻辑“1”和高阻态。高阻态主要用来将逻辑门同系统的其他部分加以隔离。例如双向I/O电路和共用总线结构中广泛应用三态特性。在此基础上,每个三态信号门的输入端均输入第一使能信号CN、第二使能信号C,其中,第一使能信号CN与第二使能信号可以通过相应的电路生成,请参阅图9,第一使能信号CN与第二使能信号C基于控制信号生成,且第一使能信号CN与第二使能信号C互为反相信号。
如图9所述,当控制信号CK为高电平时,则第一使能信号CN为低电平,第二使能信号C为高电平;而当控制信号CK为低电平时,则第一使能信号CN为高电平,第二使能信号C为低电平。
作为一种实现方式,请参阅图10,该同相器的具体电路包括PMOS管Q21、PMOS管Q22、NMOS管Q23、NMOS管Q24,其中,PMOS管Q21与PMOS管Q22的源极连接电源,NMOS管Q23与NMOS管Q24的源极接地,PMOS管Q21与NMOS管Q23的栅极连接同相器的输入端,PMOS管Q21的漏极与NMOS管Q23的漏极互连,PMOS管Q22的漏极与NMOS管Q24的漏极互连,并共同连接反相器的输出端,PMOS管Q22与NMOS管Q24的栅极连接PMOS管Q21与NMOS管Q23的漏极。
在此基础上,其工作原理为:当输入端输入高电平信号时,NMOS管Q23导通,PMOS管Q21截止,同时PMOS管Q22导通,NMOS管Q24截止,同相器的输出端输出电源电压,即输出高电平;而当输入端输入低电平信号时,NMOS管Q23截止,PMOS管Q21导通,同时PMOS管Q22截止,NMOS管Q24导通,同相器的输出端接地,即输出电平。通过该设置方式,实现了当输入高电平时,输出也是高电平,当输入低电平时,输出也是低电平,实现了同相的效果。同时,输出的电平电压为电源电压,因此可以实现对输出信号中脉冲振幅的调节,使其适配于高频变压器电压输出电路的幅值需求。
此外,高频变压器电压输出电路100还包括第一静电释放组件,第二非门131的输入端还与第一静电释放组件电连接。当然地,高频变压器电压输出电路100还包括第二静电释放组件,第二静电释放组件与同相器133的输出端电连接,进而实现静电保护。通过设置两个静电释放组件,可以在对信号处理前与信号处理后就能实现保护的作用,当电路中产生静电作用时,可以通过第一静电释放组件与第二静电释放组件实现静电释放,进而使得电路的稳定性提升。
当然地,在实际应用中,电路中还包括其它的元件,例如,电路中还可以包括电容与电阻,电容用于滤波,电阻用于限流,实现电路的保护,在此不做限定。
基于上述实现方式,本申请实施例还提供了一种电子设备,该电子设备包括上述的高频变压器电压输出电路100。
综上所述,本申请提供了一种高频变压器电压输出电路100与电子设备,该电路包括信号生成模块110、驱动模块120以及信号输出模块130,信号生成模块110、驱动模块120以及信号输出模块130依次电连接;其中,信号生成模块110用于生成驱动信号;驱动模块120用于依据驱动信号输出驱动电压;信号输出模块130用于对驱动电压进行处理,并输出脉冲电压。由于本申请提供的高频变压器电压输出电路100的电路结构相对简单,包括较少的电路模块,因此达到了节约成本的目的。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
对于本领域技术人员而言,显然本申请不限于上述示范性实施例的细节,而且在不背离本申请的精神或基本特征的情况下,能够以其它的具体形式实现本申请。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本申请的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本申请内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
Claims (10)
1.一种高频变压器电压输出电路,其特征在于,所述电路包括信号生成模块、驱动模块以及信号输出模块,所述信号生成模块、所述驱动模块以及所述信号输出模块依次电连接;其中,
所述信号生成模块用于生成驱动信号;
所述驱动模块用于依据所述驱动信号输出驱动电压;
所述信号输出模块用于对所述驱动电压进行处理,并输出脉冲电压。
2.如权利要求1所述的高频变压器电压输出电路,其特征在于,所述信号生成模块包括信号源、脉冲调制单元以及第一非门,所述信号源、所述脉冲调制单元以及所述第一非门依次电连接;其中,
所述信号源用于生成脉冲信号;
所述脉冲调制单元用于对所述脉冲信号进行处理,并输出预设脉宽的信号;
所述第一非门用于将所述预设脉宽的信号进行反相,并输出驱动信号。
3.如权利要求2所述的高频变压器电压输出电路,其特征在于,所述预设脉宽的信号为15ns的脉冲信号。
4.如权利要求1所述的高频变压器电压输出电路,其特征在于,所述驱动模块包括驱动单元、连接单元以及输出单元,所述驱动单元、所述连接单元均与所述信号生成模块电连接,且所述驱动单元、所述连接单元还与所述输出单元电连接,所述驱动单元还连接电源;其中,
当所述驱动信号处于第一电平状态时,所述连接单元导通,所述驱动单元处于第一导通状态,以向所述输出单元输出电源电压;
当所述驱动信号处于第二电平状态时,所述连接单元截止,所述驱动单元处于第二导通状态,以将所述输出单元接地。
5.如权利要求4所述的高频变压器电压输出电路,其特征在于,所述驱动单元包括第一开关管、第二开关管、第三开关管以及第四开关管,所述第一开关管与所述第三开关管的控制端均用于接收驱动信号,所述第一开关管与所述第二开关管的第一端均连接电源,所述第一开关管的第二端分别与所述第三开关管的第一端、所述第二开关管、所述第四开关管的控制端电连接,所述第三开关管的第二端接地,所述第二开关管的第二端分别与所述第四开关管的第一端、所述输出单元电连接,所述第四开关管的第二端接地。
6.如权利要求4所述的高频变压器电压输出电路,其特征在于,所述连接单元包括第五开关管,所述第五开关管的控制端用于接收驱动信号,所述第五开关管的第一端与所述输出单元电连接,所述第五开关管的另一端接地。
7.如权利要求4所述的高频变压器电压输出电路,其特征在于,所述输出单元包括二极管与变压器,所述二极管的阳极分别与所述驱动单元、连接单元电连接,所述二极管的阴极接地,所述二极管还与所述变压器的初级线圈并联,所述变压器的次级线圈与所述信号输出模块电连接。
8.如权利要求1所述的高频变压器电压输出电路,其特征在于,所述信号输出模块包括第二非门、D触发器以及同相器,所述第二非门的输入端与所述驱动模块电连接,输出端与所述D触发器电连接,所述D触发器的输出端通过所述同相器输出脉冲电压。
9.如权利要求8所述的高频变压器电压输出电路,其特征在于,所述高频变压器电压输出电路还包括静电释放组件,所述第二非门的输入端还与所述静电释放组件电连接。
10.一种电子设备,其特征在于,所述电子设备包括如权利要求1至9任一项所述的高频变压器电压输出电路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202310402149.1A CN116436306A (zh) | 2023-04-14 | 2023-04-14 | 一种高频变压器电压输出电路与电子设备 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202310402149.1A CN116436306A (zh) | 2023-04-14 | 2023-04-14 | 一种高频变压器电压输出电路与电子设备 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN116436306A true CN116436306A (zh) | 2023-07-14 |
Family
ID=87092246
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202310402149.1A Pending CN116436306A (zh) | 2023-04-14 | 2023-04-14 | 一种高频变压器电压输出电路与电子设备 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN116436306A (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN118611397A (zh) * | 2024-05-14 | 2024-09-06 | 科华数据股份有限公司 | 驱动电路、驱动信号生成方法及功率变换设备 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103280948A (zh) * | 2013-06-05 | 2013-09-04 | 广州金升阳科技有限公司 | 一种脉冲调制磁隔离驱动电路 |
| CN103817407A (zh) * | 2014-03-14 | 2014-05-28 | 上海沪工焊接集团股份有限公司 | 驱动电路 |
| CN112769337A (zh) * | 2020-12-31 | 2021-05-07 | 武汉船舶通信研究所(中国船舶重工集团公司第七二二研究所) | 一种与开关频率无关的调制型变压器隔离驱动电路 |
| CN114079367A (zh) * | 2020-08-11 | 2022-02-22 | 比亚迪半导体股份有限公司 | 功率管驱动电路和功率管驱动方法 |
| CN220067229U (zh) * | 2023-04-14 | 2023-11-21 | 上海芯稳微电子有限公司 | 一种高频变压器电压输出电路与电子设备 |
-
2023
- 2023-04-14 CN CN202310402149.1A patent/CN116436306A/zh active Pending
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103280948A (zh) * | 2013-06-05 | 2013-09-04 | 广州金升阳科技有限公司 | 一种脉冲调制磁隔离驱动电路 |
| CN103817407A (zh) * | 2014-03-14 | 2014-05-28 | 上海沪工焊接集团股份有限公司 | 驱动电路 |
| CN114079367A (zh) * | 2020-08-11 | 2022-02-22 | 比亚迪半导体股份有限公司 | 功率管驱动电路和功率管驱动方法 |
| CN112769337A (zh) * | 2020-12-31 | 2021-05-07 | 武汉船舶通信研究所(中国船舶重工集团公司第七二二研究所) | 一种与开关频率无关的调制型变压器隔离驱动电路 |
| CN220067229U (zh) * | 2023-04-14 | 2023-11-21 | 上海芯稳微电子有限公司 | 一种高频变压器电压输出电路与电子设备 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN118611397A (zh) * | 2024-05-14 | 2024-09-06 | 科华数据股份有限公司 | 驱动电路、驱动信号生成方法及功率变换设备 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9490781B2 (en) | Redundant clock transition tolerant latch circuit | |
| US8947146B2 (en) | Pulse-based flip flop | |
| KR100394841B1 (ko) | 데이터 래치 회로와 그 구동 방법 | |
| CN220067229U (zh) | 一种高频变压器电压输出电路与电子设备 | |
| CN102394608A (zh) | 振荡器电路 | |
| CN111624469A (zh) | 数字隔离器的传播延时测试电路 | |
| CN114417760A (zh) | 包含时钟门控电路的触发单元 | |
| CN116436306A (zh) | 一种高频变压器电压输出电路与电子设备 | |
| JPH0865146A (ja) | 論理パルスをスタティック論理レベルに変換するシステムおよび方法 | |
| US10819325B2 (en) | Selectable delay buffers and logic cells for dynamic voltage scaling in ultra low voltage designs | |
| TW437169B (en) | Reset circuit for flip-flop | |
| CN115865050A (zh) | 一种cmos低功耗边沿触发器 | |
| CN111934655B (zh) | 一种脉冲时钟产生电路、集成电路和相关方法 | |
| CN112204884B (zh) | 上电复位电路及隔离式半桥驱动器 | |
| CN105720956A (zh) | 一种基于FinFET器件的双时钟控制触发器 | |
| CN103856189B (zh) | 脉冲式正反器 | |
| US10243567B2 (en) | Flip-flop and driving method thereof | |
| CN212321784U (zh) | 数字隔离器的传播延时测试电路 | |
| CN100550117C (zh) | 源极驱动器及其位准移位装置 | |
| EP2940865A1 (en) | Redundant clock transition tolerant latch circuit | |
| CN117175768A (zh) | 电源切换电路及存储器 | |
| CN100468934C (zh) | 电压转换器及其方法 | |
| CN115642910B (zh) | 锁存电路及方法、电子设备 | |
| CN115657788B (zh) | 高速多相时钟产生电路、串行器及电子设备 | |
| CN222690378U (zh) | 数据存储结构、芯片及电子设备 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |