CN116150071A - 多c口单phy的电路控制方法及装置 - Google Patents
多c口单phy的电路控制方法及装置 Download PDFInfo
- Publication number
- CN116150071A CN116150071A CN202310405775.6A CN202310405775A CN116150071A CN 116150071 A CN116150071 A CN 116150071A CN 202310405775 A CN202310405775 A CN 202310405775A CN 116150071 A CN116150071 A CN 116150071A
- Authority
- CN
- China
- Prior art keywords
- usb
- port
- phy
- ports
- protocol
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
- G06F13/4077—Precharging or discharging
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/105—Program control for peripheral devices where the programme performs an input/output emulation function
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/18—Handling requests for interconnection or transfer for access to memory bus based on priority control
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明实施例中提供了一种多C口单PHY的电路控制方法、装置及电子设备,属于USB快充电源技术领域,该方法包括:设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接;设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码;在每个USB C口通过CC1或CC2的上拉电阻握手切换监测;将存在有效设备插入的端口的通信权分配给内部的唯一的PHY;若检测到还有另外的设备通过其他的C口进行通信连接时,重新配置优先级高的C口分配给内部PHY执行PD通信握手。采用本方案,能够对多C口快充权限进行灵活分配,同时减少了控制电路在集成芯片中的电路面积。
Description
技术领域
本发明涉及USB快充电源技术领域,尤其涉及一种多C口单PHY的电路控制方法、装置及电子设备。
背景技术
USB- Power Delivery(USB PD) 是目前主流的快充协议之一。USB PD透过USB电缆和连接器增加电力输送,扩展USB应用中的电缆总线供电能力。该规范可实现更高的电压和电流,输送的功率最高可达100瓦,并可以自由的改变电力的输送方向。
现今的充电电源已经普遍支持USB PD快充协议,该协议主要通过USB C口进行协议握手和对设备进行充放电,一般的设备往往会带有多个USB C口,通过不同的C端口插入设备就可以根据PD协议通信执行不同功率的充放电动作。
现有技术中每个USB C口进行协议通信,需要单独的PHY控制器来完成BMC编解码,和对其导码头的解析,以便完成通信握手,大大增加了芯片内部的PHY的组数,导致了数字电路的功耗和面积的增加,最终导致芯片成本的增加和功耗的浪费。上述问题的存在,构成了本发明所要解决的问题。
发明内容
有鉴于此,本发明实施例提供一种多C口单PHY的电路控制方法、装置及电子设备,至少部分解决现有技术中存在的问题。
第一方面,本发明实施例提供了一种多C口单PHY的电路控制方法,包括:
在多个USB C口和单个USB PD PHY之间,设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接;
设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略;
在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入;
当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充;
当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。
根据本公开实施例的一种具体实现方式,所述方法还包括:
设置与所述USB PD PHY连接的CPU处理器,所述CPU处理器用于处理协议栈的程序,并将处理后的协议内容发送给PD PHY。
根据本公开实施例的一种具体实现方式,所述方法还包括:
所述CPU处理器在启动后,初始化针对所有USB C口的检测程序,以便于针对所有的USB C口进行状态检测。
根据本公开实施例的一种具体实现方式,所述方法还包括:
CPU处理器通过中断方式检测USB C口是否存在设备的插入中断;
当存在插入中断时,进一步判断USB C口插入设备的数量是否为多个;
若否,则直接对插入的单个设备执行快充通信协议,并等待插入设备的拔出。
根据本公开实施例的一种具体实现方式,所述方法还包括:
当USB C口插入设备的数量为多个时,CPU处理器分时打开各PD接口的协议通信功能,准备接收私有PD协议;
当存在插入设备发送的私有PD协议时,CPU处理器接收一个或多个插入设备发送的私有PD协议;
CPU处理器对接收到的一个或多个私有PD协议进行仲裁,并基于仲裁的结果,关闭优先级低的USB C口的通信,并对关闭的USB C口执行普通充电操作。
根据本公开实施例的一种具体实现方式,所述方法还包括:
CPU处理器基于仲裁的结果,对所述多个USB C口中的一个执行快充通信协议并执行快速充电操作。
根据本公开实施例的一种具体实现方式,所述方法还包括:
CPU处理器对执行快速充电的USB C口的状态进行查询;
当执行快速充电的USB C口存在设备拔出操作时,触发针对CPU处理的插入中断操作。
第二方面,本发明实施例提供了一种多C口单PHY的电路控制装置,包括:
第一设置模块,用于在多个USB C口和单个USB PD PHY之间,设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接;
第二设置模块,用于设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略;
监测模块,用于在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入;
分配模块,用于当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充;
执行模块,当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。
第三方面,本发明实施例还提供了一种电子设备,该电子设备包括:
至少一个处理器;以及,
与该至少一个处理器通信连接的存储器;其中,
该存储器存储有可被该至少一个处理器执行的指令,该指令被该至少一个处理器执行,以使该至少一个处理器能够执行前述任第一方面或第一方面的任一实现方式中的多C口单PHY的电路控制方法。
第四方面,本发明实施例还提供了一种非暂态计算机可读存储介质,该非暂态计算机可读存储介质存储计算机指令,该计算机指令用于使该计算机执行前述第一方面或第一方面的任一实现方式中的多C口单PHY的电路控制方法。
第五方面,本发明实施例还提供了一种计算机程序产品,该计算机程序产品包括存储在非暂态计算机可读存储介质上的计算程序,该计算机程序包括程序指令,当该程序指令被计算机执行时,使该计算机执行前述第一方面或第一方面的任一实现方式中的多C口单PHY的电路控制方法。
本发明实施例中的多C口单PHY的电路控制方案,包括:在多个USB C口和单个USBPD PHY之间,设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接;设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略;在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入;当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充;当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。采用本方案,能够能够对多C口快充权限进行灵活分配,同时减少了控制电路在集成芯片中的电路面积。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本发明实施例提供的一种多C口单PHY的电路控制方法流程示意图;
图2为本发明实施例提供的多C口单PHY的电路结构示意图;
图3为本发明实施例提供的另一种多C口单PHY的电路控制方法流程示意图;
图4为本发明实施例提供的多C口单PHY的电路控制装置结构示意图;
图5为本发明实施例提供的电子设备示意图。
具体实施方式
下面结合附图对本发明实施例进行详细描述。
以下通过特定的具体实例说明本公开的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本公开的其他优点与功效。显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。本公开还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本公开的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。基于本公开中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
需要说明的是,下文描述在所附权利要求书的范围内的实施例的各种方面。应显而易见,本文中所描述的方面可体现于广泛多种形式中,且本文中所描述的任何特定结构及/或功能仅为说明性的。基于本公开,所属领域的技术人员应了解,本文中所描述的一个方面可与任何其它方面独立地实施,且可以各种方式组合这些方面中的两者或两者以上。举例来说,可使用本文中所阐述的任何数目个方面来实施设备及/或实践方法。另外,可使用除了本文中所阐述的方面中的一或多者之外的其它结构及/或功能性实施此设备及/或实践此方法。
还需要说明的是,以下实施例中所提供的图示仅以示意方式说明本公开的基本构想,图式中仅显示与本公开中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
另外,在以下描述中,提供具体细节是为了便于透彻理解实例。然而,所属领域的技术人员将理解,可在没有这些特定细节的情况下实践所述方面。
本公开实施例提供一种多C口单PHY的电路控制方法。本实施例提供的多C口单PHY的电路控制方法可以由一计算装置来执行,该计算装置可以实现为软件,或者实现为软件和硬件的组合,该计算装置可以集成设置在服务器、终端设备等中。
参见图1,图2及图3,本公开实施例提供了一种多C口单PHY的电路控制方法,包括:
S101,在多个USB C口和单个USB PD PHY之间,设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接。
常规的控制电路中,通常的做法是多个USB C口对应多个 USB PD PHY,这种做法会导致由于存在多个 USB PD PHY而占用较多的芯片面积,进而导致芯片成本的增加。为此,本申请的方案中,采用多个USB C口和单个USB PD PHY的方案,进而极大的减少了USBPD PHY对于芯片面积的占用。
S102,设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略。
仲裁器可以根据实际的需要来设置可编辑逻辑代码(例如,VLOG代码),进而实现灵活的控制USB C口。
S103,在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入。
上拉电阻握手切换是USB C口PD协议所支持的状态,通过监控该状态,能够及时的对USB C口的状态进行监控,从而确定是否存在新设备插入到USB C口中。
从Type-C开始,USB扩充了其通讯信号,增加了CC1和CC2这两个配置通道,通过查询CC1和CC2和配置状态,能够检测到不同形式的下拉电阻。例如,CC1和CC2可以分别具有开路、Ra 和Rd三种状态,其中Ra=0.8-1.2K、Rd=5.1K,当CC1和CC2同时处于开路状态时,认定USB C口没有设备插入,当CC1和CC2中任意一个处于Rd状态时,认定USB C口具有设备插入。
S104,当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充。
在检测到新设备插入到USB C口后,此时便可以给新插入的设备分配唯一的PHY,通过该唯一的PHY来控制新插入设备是否需要进行基于PD协议的快充操作。
S105,当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。
通过上面的方案可以得知,通过按照预设的权限分配策略,可以对C口中不同类型的设备进行PD快充调整,从而能够根据需要来安排需要进行快充的设备进行快充操作,提高了USB C口快充调整的灵活性。
为了能够对USB C口进行有效的监控,根据本公开实施例的一种具体实现方式,所述方法还包括:设置与所述USB PD PHY连接的CPU处理器,所述CPU处理器用于处理协议栈的程序,并将处理后的协议内容发送给PD PHY。
根据本公开实施例的一种具体实现方式,所述方法还包括:所述CPU处理器在启动后,初始化针对所有USB C口的检测程序,以便于针对所有的USB C口进行状态检测。通过该检测程序,能够及时的对USB C口的状态进行监控。
为了能够快速的对设备的插入进行监控,参见图3,根据本公开实施例的一种具体实现方式,所述方法还包括:
S301,CPU处理器通过中断方式检测USB C口是否存在设备的插入中断;
S302,当存在插入中断时,进一步判断USB C口插入设备的数量是否为多个;
S303,若否,则直接对插入的单个设备执行快充通信协议,并等待插入设备的拔出。
通过该实施例的方案,能够快速的对单个设备执行基于PD协议的快充操作。
当多个设备均进行快充请求时,根据本公开实施例的一种具体实现方式,所述方法还包括:
当USB C口插入设备的数量为多个时,CPU处理器分时打开各PD接口的协议通信功能,准备接收私有PD协议。其中,私有PD协议是在公有PD协议的基础上,通过自定义PD通信规则而形成的私有通信协议。这些自定义PD通信规则可以由生产包含USB C口设备的厂商(例如,手机或笔记本生产厂商)来进行定制,例如,这些自定义PD通信规则可以是用于手机充电口的VOOC快充协议、SCP快充协议等,也可以是其他类型的自定义PD通信规则,在此对自定义PD通信规则的内容不作具体限定。
当存在插入设备发送的私有PD协议时,CPU处理器接收一个或多个插入设备发送的私有PD协议;
CPU处理器对接收到的一个或多个私有PD协议进行仲裁,并基于仲裁的结果,关闭优先级低的USB C口的通信,并对关闭的USB C口执行普通充电操作。
这样一来,通过仲裁的方式对多个USB设备进行快充仲裁,提高了USB C口快充的效率。
根据本公开实施例的一种具体实现方式,所述方法还包括:CPU处理器基于仲裁的结果,对所述多个USB C口中的一个执行快充通信协议并执行快速充电操作。
根据本公开实施例的一种具体实现方式,所述方法还包括:CPU处理器对执行快速充电的USB C口的状态进行查询;当执行快速充电的USB C口存在设备拔出操作时,触发针对CPU处理的插入中断操作。
参见图4,本发明实施例还公开了一种多C口单PHY的电路控制装置40,包括:
第一设置模块401,用于在多个USB C口和单个USB PD PHY之间,设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接;
第二设置模块402,用于设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略;
监测模块403,用于在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入;
分配模块404,用于当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充;
执行模块405,当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。
参见图5,本发明实施例还提供了一种电子设备60,该电子设备包括:
至少一个处理器;以及,
与该至少一个处理器通信连接的存储器;其中,
该存储器存储有可被该至少一个处理器执行的指令,该指令被该至少一个处理器执行,以使该至少一个处理器能够执行前述方法实施例中多C口单PHY的电路控制方法。
本发明实施例还提供了一种非暂态计算机可读存储介质,该非暂态计算机可读存储介质存储计算机指令,该计算机指令用于使该计算机执行前述方法实施例中。
本发明实施例还提供了一种计算机程序产品,该计算机程序产品包括存储在非暂态计算机可读存储介质上的计算程序,该计算机程序包括程序指令,当该程序指令被计算机执行时,使该计算机执行前述方法实施例中的多C口单PHY的电路控制方法。
下面参考图5,其示出了适于用来实现本公开实施例的电子设备60的结构示意图。本公开实施例中的电子设备可以包括但不限于诸如移动电话、笔记本电脑、数字广播接收器、PDA(个人数字助理)、PAD(平板电脑)、PMP(便携式多媒体播放器)、车载终端(例如车载导航终端)等等的移动终端以及诸如数字TV、台式计算机等等的固定终端。图5示出的电子设备仅仅是一个示例,不应对本公开实施例的功能和使用范围带来任何限制。
如图5所示,电子设备60可以包括处理装置(例如处理器、图形处理器等)601,其可以根据存储在只读存储器(ROM)602中的程序或者从存储装置608加载到随机访问存储器(RAM)603中的程序而执行各种适当的动作和处理。在RAM 603中,还存储有电子设备60操作所需的各种程序和数据。处理装置601、ROM 602以及RAM 603通过总线604彼此相连。输入/输出(I/O)接口605也连接至总线604。
通常,以下装置可以连接至I/O接口605:包括例如触摸屏、触摸板、键盘、鼠标、图像传感器、麦克风、加速度计、陀螺仪等的输入装置606;包括例如液晶显示器(LCD)、扬声器、振动器等的输出装置607;包括例如磁带、硬盘等的存储装置608;以及通信装置609。通信装置609可以允许电子设备60与其他设备进行无线或有线通信以交换数据。虽然图5示出了具有各种装置的电子设备60,但是应理解的是,并不要求实施或具备所有示出的装置。可以替代地实施或具备更多或更少的装置。
特别地,根据本公开的实施例,上文参考流程图描述的过程可以被实现为计算机软件程序。例如,本公开的实施例包括一种计算机程序产品,其包括承载在计算机可读介质上的计算机程序,该计算机程序包含用于执行流程图所示的方法的程序代码。在这样的实施例中,该计算机程序可以通过通信装置609从网络上被下载和安装,或者从存储装置608被安装,或者从ROM 602被安装。在该计算机程序被处理装置601执行时,执行本公开实施例的方法中限定的上述功能。
需要说明的是,本公开上述的计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质或者是上述两者的任意组合。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子可以包括但不限于:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机访问存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本公开中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。而在本公开中,计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读信号介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于:电线、光缆、RF(射频)等等,或者上述的任意合适的组合。
上述计算机可读介质可以是上述电子设备中所包含的;也可以是单独存在,而未装配入该电子设备中。
上述计算机可读介质承载有一个或者多个程序,当上述一个或者多个程序被该电子设备执行时,使得该电子设备:获取至少两个网际协议地址;向节点评价设备发送包括所述至少两个网际协议地址的节点评价请求,其中,所述节点评价设备从所述至少两个网际协议地址中,选取网际协议地址并返回;接收所述节点评价设备返回的网际协议地址;其中,所获取的网际协议地址指示内容分发网络中的边缘节点。
或者,上述计算机可读介质承载有一个或者多个程序,当上述一个或者多个程序被该电子设备执行时,使得该电子设备:接收包括至少两个网际协议地址的节点评价请求;从所述至少两个网际协议地址中,选取网际协议地址;返回选取出的网际协议地址;其中,接收到的网际协议地址指示内容分发网络中的边缘节点。
可以以一种或多种程序设计语言或其组合来编写用于执行本公开的操作的计算机程序代码,上述程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
附图中的流程图和框图,图示了按照本公开各种实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段、或代码的一部分,该模块、程序段、或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个接连地表示的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或操作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
描述于本公开实施例中所涉及到的单元可以通过软件的方式实现,也可以通过硬件的方式来实现。其中,单元的名称在某种情况下并不构成对该单元本身的限定,例如,第一获取单元还可以被描述为“获取至少两个网际协议地址的单元”。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (10)
1.一种多C口单PHY的电路控制方法,其特征在于,包括:
在多个USB C口和单个USB PD PHY之间,设置多路选通器,所述多路选通器用于USB PDPHY与所述多个USB C口中的一个进行通信连接;
设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略;
在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入;
当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充;
当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
设置与所述USB PD PHY连接的CPU处理器,所述CPU处理器用于处理协议栈的程序,并将处理后的协议内容发送给PD PHY。
3.根据权利要求2所述的方法,其特征在于,所述方法还包括:
所述CPU处理器在启动后,初始化针对所有USB C口的检测程序,以便于针对所有的USBC口进行状态检测。
4.根据权利要求3所述的方法,其特征在于,所述方法还包括:
CPU处理器通过中断方式检测USB C口是否存在设备的插入中断;
当存在插入中断时,进一步判断USB C口插入设备的数量是否为多个;
若否,则直接对插入的单个设备执行快充通信协议,并等待插入设备的拔出。
5.根据权利要求4所述的方法,其特征在于,所述方法还包括:
当USB C口插入设备的数量为多个时,CPU处理器分时打开各PD接口的协议通信功能,准备接收私有PD协议;
当存在插入设备发送的私有PD协议时,CPU处理器接收一个或多个插入设备发送的私有PD协议;
CPU处理器对接收到的一个或多个私有PD协议进行仲裁,并基于仲裁的结果,关闭优先级低的USB C口的通信,并对关闭的USB C口执行普通充电操作。
6.根据权利要求5所述的方法,其特征在于,所述方法还包括:
CPU处理器基于仲裁的结果,对所述多个USB C口中的一个执行快充通信协议并执行快速充电操作。
7.根据权利要求6所述的方法,其特征在于,所述方法还包括:
CPU处理器对执行快速充电的USB C口的状态进行查询;
当执行快速充电的USB C口存在设备拔出操作时,触发针对CPU处理的插入中断操作。
8.一种多C口单PHY的电路控制装置,其特征在于,包括:
第一设置模块,用于在多个USB C口和单个USB PD PHY之间,设置多路选通器,所述多路选通器用于USB PD PHY与所述多个USB C口中的一个进行通信连接;
第二设置模块,用于设置与所述多路选通器连接的仲裁器,所述仲裁器中设置有可编辑逻辑代码,所述可编辑逻辑代码中包含USB PD PHY针对USB C口的控制策略;
监测模块,用于在每个USB C口通过CC1或CC2的上拉电阻握手切换监测,以确认多个USB C口是否有设备插入;
分配模块,用于当检测到任意一组端口的CC1或者CC2上有有效设备插入时,系统在完成模拟握手后将存在有效设备插入的端口的通信权分配给内部的唯一的PHY,以便于基于PD协议交互握手通信进行快充;
执行模块,当有插入设备在执行PD协议握手时,若检测到还有另外的设备通过其他的C口进行通信连接时,根据预先设置的权限分配策略,重新配置优先级高的C口分配给内部PHY执行PD通信握手,使的高优先级的C口执行快速充电操作,优先级低的C口执行普通充电操作。
9.一种电子设备,其特征在于,所述电子设备包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行前述任一权利要求1-7所述的多C口单PHY的电路控制方法。
10.一种非暂态计算机可读存储介质,该非暂态计算机可读存储介质存储计算机指令,该计算机指令用于使该计算机执行前述任一权利要求1-7所述的多C口单PHY的电路控制方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202310405775.6A CN116150071A (zh) | 2023-04-17 | 2023-04-17 | 多c口单phy的电路控制方法及装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202310405775.6A CN116150071A (zh) | 2023-04-17 | 2023-04-17 | 多c口单phy的电路控制方法及装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN116150071A true CN116150071A (zh) | 2023-05-23 |
Family
ID=86360320
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202310405775.6A Pending CN116150071A (zh) | 2023-04-17 | 2023-04-17 | 多c口单phy的电路控制方法及装置 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN116150071A (zh) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN108539830A (zh) * | 2018-06-20 | 2018-09-14 | 深圳英集芯科技有限公司 | 一种充电切换控制电路及控制方法 |
| CN110957791A (zh) * | 2019-12-25 | 2020-04-03 | 联想(北京)有限公司 | 电子设备和充电方法 |
| CN112165140A (zh) * | 2020-10-14 | 2021-01-01 | 维沃移动通信有限公司 | 充放电控制方法、装置及电源设备 |
-
2023
- 2023-04-17 CN CN202310405775.6A patent/CN116150071A/zh active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN108539830A (zh) * | 2018-06-20 | 2018-09-14 | 深圳英集芯科技有限公司 | 一种充电切换控制电路及控制方法 |
| CN110957791A (zh) * | 2019-12-25 | 2020-04-03 | 联想(北京)有限公司 | 电子设备和充电方法 |
| CN112165140A (zh) * | 2020-10-14 | 2021-01-01 | 维沃移动通信有限公司 | 充放电控制方法、装置及电源设备 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11681643B2 (en) | Flexible mobile device connectivity to automotive systems with USB hubs | |
| CN104516760B (zh) | 一种操作系统热切换的方法、装置及移动终端 | |
| KR102904951B1 (ko) | 애플리케이션 조작 모드 스위칭 방법 및 장치, 전자 디바이스 및 저장 매체 | |
| US20190121771A1 (en) | Dual role capable connectors for separable portion of computing apparatus | |
| US20210351587A1 (en) | Interface circuitry with multiple direct current power contacts | |
| CN105676993A (zh) | 一种节省电量的方法、装置及电子设备 | |
| CN110457109B (zh) | 多窗口并行方法及装置、终端和存储介质 | |
| CN107360633B (zh) | 虚拟现实系统的配对连接方法、设备及虚拟现实系统 | |
| CN116774933A (zh) | 存储设备的虚拟化处理方法、桥接设备、系统及介质 | |
| JP7778935B2 (ja) | レビュー提示方法、装置、電子機器、記憶媒体及びプログラム製品 | |
| EP3874681B1 (en) | Snap on power over ethernet (poe) monitor system | |
| US12101792B2 (en) | Communication method and apparatus, computer-readable medium, and electronic device | |
| CN112306685B (zh) | 任务隔离方法、装置、电子设备及计算机可读介质 | |
| JP2025533459A (ja) | インタラクション方法、装置、電子機器、記憶媒体およびコンピュータプログラム | |
| CN111506426B (zh) | 内存管理方法、装置及电子设备 | |
| CN116150071A (zh) | 多c口单phy的电路控制方法及装置 | |
| CN107241147A (zh) | 射频干扰处理方法、装置、存储介质及终端 | |
| CN113407309B (zh) | 虚拟机内存申请方法、装置、存储介质及电子设备 | |
| CN110957791A (zh) | 电子设备和充电方法 | |
| JP7802957B2 (ja) | レイアウトオブジェクトの制御方法、装置、電子機器及び記憶媒体 | |
| CN113934661B (zh) | 一种电子设备、控制方法、装置及介质 | |
| CN112764941B (zh) | 资源访问方法、装置、电子设备及计算机可读存储介质 | |
| CN113391882B (zh) | 虚拟机内存管理方法、装置、存储介质及电子设备 | |
| CN115374029A (zh) | 信息传输方法、装置、存储介质及电子设备 | |
| CN114706645B (zh) | 界面信息传递方法、装置、介质及电子设备 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| RJ01 | Rejection of invention patent application after publication |
Application publication date: 20230523 |
|
| RJ01 | Rejection of invention patent application after publication |