[go: up one dir, main page]

CN115938301B - 显示模组及其控制装置和方法、显示装置和存储介质 - Google Patents

显示模组及其控制装置和方法、显示装置和存储介质 Download PDF

Info

Publication number
CN115938301B
CN115938301B CN202211652365.3A CN202211652365A CN115938301B CN 115938301 B CN115938301 B CN 115938301B CN 202211652365 A CN202211652365 A CN 202211652365A CN 115938301 B CN115938301 B CN 115938301B
Authority
CN
China
Prior art keywords
data
line
lines
display module
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211652365.3A
Other languages
English (en)
Other versions
CN115938301A (zh
Inventor
王一飞
田雪松
侯帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202211652365.3A priority Critical patent/CN115938301B/zh
Publication of CN115938301A publication Critical patent/CN115938301A/zh
Application granted granted Critical
Publication of CN115938301B publication Critical patent/CN115938301B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示模组及其控制装置和方法、显示装置和存储介质。显示模组包括多组栅线和多组数据线以及阵列排布的像素单元,每组栅线包括第一栅线和第二栅线,每组栅线中的第一栅线和第二栅线分别连接相邻两行的像素单元,每组数据线包括第一数据线和第二数据线。显示模组的控制装置包括:第一控制模块用于在第一栅线接收信号时,向第一数据线发出第一数据信号;第二控制模块用于在第二栅线接收信号时,向第二数据线发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元的亮度,以避免出现明暗相间的细密横纹,提升显示模组的显示效果。

Description

显示模组及其控制装置和方法、显示装置和存储介质
技术领域
本申请涉及显示技术领域,特别涉及一种显示模组及其控制装置和方法、显示装置和存储介质。
背景技术
目前,在OLED面板制造行业中,每一块屏幕是由百千万个小的像素电路构成的,其中数组基板行扫描驱动电路(Gate Driver On Array,GOA)的一个发光控制驱动(EM)往往对应两行或者多行的数据线路,这样在Gate关闭到EM开启时间在第2M行和第2M+1行存在明显差异,导致实际充入N1点的Data存在差异,奇偶行亮度产生差异,宏观表现为显示屏出现明暗相间的细密横纹(Close horizontalgrain)。
发明内容
本申请提供了一种显示模组及其控制装置和方法、显示装置和存储介质。
本申请实施方式的显示模组的控制装置,用于控制显示模组,其特征在于,所述显示模组包括多组栅线和多组数据线以及阵列排布的像素单元,所述栅线与所述数据线交叉绝缘设置,每组所述栅线包括第一栅线和第二栅线,每组栅线中的所述第一栅线和所述第二栅线分别连接相邻两行的所述像素单元,每组所述数据线包括第一数据线和第二数据线,每组数据线中的所述第一数据线和所述第二数据线分别连接相邻两行的所述像素单元;
所述显示模组的控制装置包括:
第一控制模块,用于在所述第一栅线接收信号时,向第一数据线发出第一数据信号;
第二控制模块,用于在所述第二栅线接收信号时,向第二数据线发出第二数据信号,其中,所述第二数据信号的电位高于所述第一数据信号的电位。
在本申请实施方式的显示模组的控制装置中,在第一栅线接收信号时,向第一数据线发出第一数据信号;在第二栅线接收信号时,向第二数据线发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元的亮度,以避免出现明暗相间的细密横纹,提升显示模组的显示效果。
在某些实施方式中,所述第二数据信号为在所述第一数据信号的基础上叠加预定信号,以使得所述第二数据信号的电位高于所述第一数据信号的电位;
所述第二数据信号可通过下列方程计算得到:
Y=X+Z;其中,X为所述第一数据信号,Y为所述第二数据信号,Z为所述预定信号。
如此,将显示模组的栅线分组,将相邻设置的两个栅线作为一组栅线第一栅线和第二栅线,在第一栅线接收信号时,第一控制模块向第一数据线发出第一数据信号X,在第二栅线接收信号时,第二控制模块向第二数据线发出第二数据信号Y,这样可以分别发出两个数据信号,同时第二数据信号是在第一数据信号的基础上贴近一个预定信号Z,保证第二数据信号的电位可以高于第一数据信号的电位,进而可以提高第二栅线驱动的第二行像素单元的亮度,以保证整个显示模组的显示效果,避免出现明暗条纹。(需要说明的是,第二栅线指的是像素单元暗的一行)
在某些实施方式中,所述预定信号根据所述显示模组当前的亮度系数、灰阶系数和/或频率系数进行调整;
所述预定信号可通过下列方程计算得到:
Z=Offset*DBV Scalari*Gray Scalari*Hz Scalar1;其中,Offset为补偿系数,DBV Scalari为当前亮度系数,Gray Scalari为当前灰阶系数,Hz Scalar1为当前频率系数。
如此,预定信号可以等价于补偿系数与当前亮度系数和当前灰阶系数以及当前频率系数的乘积,也就是说,在叠加预定信号时就已经考虑到亮度、灰阶和频率对数据的影响,因此第二数据信号可以亮度、灰阶和频率做出响应,保证显示效果。
在某些实施方式中,所述当前亮度系数可通下列方程计算得到:
其中,取任意亮度为基础亮度,令基础亮度系数DBV Scalar1=1,i为大于或等于1的整数,Lvi为当前亮度的最大灰阶亮度值,Lv1为基础亮度下的最大灰阶亮度值,PWMi为当前亮度的脉冲宽度调制,PWM1为基础亮度下的脉冲宽度调制。
如此,当前的亮度系数可以通过基础亮度进行计算,保证可以表达全部的亮度所对应的亮度系数,这样显示模组在任意亮度下都可以计算得到当前亮度系数,保证对显示模组补偿的准确性。
在某些实施方式中,所述当前灰阶系数可通下列方程计算得到:
其中,取任意灰阶为基础灰阶,令基础灰阶系数Gray Scalar1=1,i为大于或等于1的整数,grayi为当前灰度值,gray1为基础灰度值。
如此,当前的灰阶系数可以通过基础灰阶进行计算,保证可以表达全部的灰阶所对应的灰阶系数,这样显示模组在任意灰阶下都可以计算得到当前灰阶系数,保证对显示模组补偿的准确性。
在某些实施方式中,在所述显示模组充电时间不同时,所述当前频率系数可通下列方程计算得到:
其中,取任意频率为基础频率,令基础频率系数Hz Scalar1=1,i为大于或等于1的整数,Hzi为当前频率,Hz1为基础频率。
如此,当前的频率系数可以通过基础频率进行计算,保证可以表达全部的频率所对应的频率系数,这样显示模组在任意频率下都可以计算得到当前频率系数,保证对显示模组补偿的准确性。
在某些实施方式中,所述显示模组还包括控制芯片,所述控制芯片分别连接所述多组栅线和所述多组数据线,所述控制芯片用于计算所述预定信号和所述第二数据信号。
如此,第一控制模块和第二控制模块可以设置在控制芯片中,控制芯片可以同时连接所有的栅线和数据线,然后按照一定的时序分别向栅线和数据线发出信号,以保证显示模组显示正常。
在某些实施方式中,所述显示模组还包括多条发光控制线,所述控制芯片与所述多条发光控制线连接,一条所述发光控制线对应一组栅线,所述发光控制线与所述栅线和所述数据线共同构成像素电路,所述像素电路连接所述像素单元。
如此,控制芯片向发光控制线发出信号控制像素单元发光,同时先后通过一组栅线中的第一栅线和第二栅线发出信号,在发光控制线停止接收信号时第一栅线和第二栅线也停止工作,进而实现像素单元的充电和发光动作。
在某些实施方式中,每组所述栅线还包括第三栅线和第四栅线,每组栅线中的所述第一栅线、所述第二栅线、所述第三栅线和所述第四栅线分别连接相邻四行的所述像素单元,每组所述数据线还包括第三数据线和第四数据线,每组数据线中的所述第一数据线、所述第二数据线、所述第三数据线和所述第四数据线分别连接相邻四行的所述像素单元;
所述显示模组的控制装置还包括:
第三控制模块,用于在所述第三栅线接收信号时,向第三数据线发出第三数据信号,其中,所述第三数据信号的电位高于所述第二数据信号的电位;
第四控制模块,用于在所述第四栅线接收信号时,向第四数据线发出第四数据信号,其中,所述第四数据信号的电位高于所述第三数据信号的电位。
如此,一条发光控制线对应一组栅线,也就是说,在发光控制线接收到信号时,第一栅线、第二栅线、第三栅线和第四栅线先后接收信号,第一数据线、第二数据线、第三数据线和第四数据线也在对应的时序接收信号,电位以依次增加,进而避免出现明暗相间的细密横纹,提升显示模组的显示效果。
本申请实施方式的显示模组的控制方法用于上述任意一项实施方式所述的显示模组的控制装置,所述显示模组的控制方法包括:
在所述第一栅线接收信号时,向第一数据线发出第一数据信号;
在所述第二栅线接收信号时,向第二数据线发出第二数据信号,其中,所述第二数据信号的电位高于所述第一数据信号的电位。
在本申请实施方式的显示模组的控制装置和控制方法中,在第一栅线接收信号时,向第一数据线发出第一数据信号;在第二栅线接收信号时,向第二数据线发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元的亮度,以避免出现明暗相间的细密横纹,提升显示模组的显示效果。
在某些实施方式中,每组所述栅线还包括第三栅线和第四栅线,每组栅线中的所述第一栅线、所述第二栅线、所述第三栅线和所述第四栅线分别连接相邻四行的所述像素单元,每组所述数据线还包括第三数据线和第四数据线,每组数据线中的所述第一数据线、所述第二数据线、所述第三数据线和所述第四数据线分别连接相邻四行的所述像素单元;
所述显示模组的控制方法还包括:
在所述第三栅线接收信号时,向第三数据线发出第三数据信号,其中,所述第三数据信号的电位高于所述第二数据信号的电位;
在所述第四栅线接收信号时,向第四数据线发出第四数据信号,其中,所述第四数据信号的电位高于所述第三数据信号的电位。
如此,一条发光控制线对应一组四条栅线,在发光控制线接收到信号时,第一栅线、第二栅线、第三栅线和第四栅线先后接收信号,第一数据线、第二数据线、第三数据线和第四数据线也在对应的时序接收信号,电位以依次增加,进而避免出现明暗相间的细密横纹,提升显示模组的显示效果。
在某些实施方式中,所述显示模组还包括控制芯片和多条发光控制线,所述控制芯片分别连接所述多组栅线和所述多组数据线,所述控制芯片用于计算所述预定信号和所述第二数据信号,所述控制芯片与所述多条发光控制线连接,一条所述发光控制线对应一组栅线,所述发光控制线与所述栅线和所述数据线共同构成像素电路,所述像素电路连接所述像素单元;
所述在所述第一栅线接收信号时,向第一数据线发出第一数据信号之前,包括:
控制所述像素电路复位;
通过所述显示模组的发光控制线向所述像素电路充电。
如此,像素电路可以对应时序先后完成复位和充电的过程,在充电结束后进行发光的动作。在充电的过程中,控制芯片可以通过发光控制线开启充电过程,然后使得一组栅线先后接收信号,对应的一组数据线也先后接收信号,在给数据信号时,可以控制提高暗纹像素单元对应的数据线的数据信号的电位,进而可以提高像素单元的亮度,避免出现细密横纹,提升显示模组的显示效果。
本申请实施方式的显示模组包括上述任意一项实施方式所述的显示模组的控制装置。
在本申请实施方式的显示模组及其控制装置和方法中,在第一栅线接收信号时,向第一数据线发出第一数据信号;在第二栅线接收信号时,向第二数据线发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元的亮度,以避免出现明暗相间的细密横纹,提升显示模组的显示效果。
本申请实施方式的显示装置包括上述实施方式所述的显示模组。
本申请实施方式的显示装置包括处理器和存储器,其中,所述处理器用于执行所述存储器中存储的计算机程序,以执行上述任一项实施方式所述的显示模组的控制方法。
本申请实施方式的存储有计算机程序的可读存储介质,当所述计算机程序被一个或多个处理器执行时,实现上述任意一项实施方式所述的显示模组的控制方法。
在本申请实施方式的显示模组及其控制装置和方法、显示装置和存储介质中,在第一栅线接收信号时,向第一数据线发出第一数据信号;在第二栅线接收信号时,向第二数据线发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元的亮度,以避免出现明暗相间的细密横纹,提升显示模组的显示效果。
本申请的实施方式的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实施方式的实践了解到。
附图说明
本申请的上述和/或附加的方面和优点从结合下面附图对实施方式的描述中将变得明显和容易理解,其中:
图1是本申请实施方式的显示模组的平面结构示意图;
图2是本申请实施方式的控制装置的模块示意图;
图3是本申请实施方式的像素电路的电路示意图;
图4是本申请实施方式的显示模组的又一平面结构示意图;
图5是本申请实施方式的显示装置的结构示意图;
图6是本申请实施方式的显示模组的控制方法的流程示意图;
图7是本申请实施方式的显示装置的模块示意图;
图8是本申请实施方式的显示模组的控制方法的又一流程示意图;
图9是本申请实施方式的显示模组的控制方法的另一流程示意图。
主要元件符号说明:
显示装置100;
显示模组101、控制装置10、第一控制模块11、第二控制模块12、第三控制模块13、第四控制模块14、第五控制模块15、第六控制模块16、控制芯片17、处理器18、存储器19、像素单元20、像素电路21、栅线30、第一栅线31、第二栅线32、第三栅线33、第四栅线34、数据线40、第一数据线41、第二数据线42、第三数据线43、第四数据线44。
具体实施方式
下面详细描述本申请的实施方式,实施方式的示例在附图中示出,其中,相同或类似的标号自始至终表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本申请的实施方式,而不能理解为对本申请的实施方式的限制。
请参阅图1至图3,本申请实施方式的显示模组101的控制装置10,用于控制显示模组101,其特征在于,显示模组101包括多组栅线30和多组数据线40以及阵列排布的像素单元20,栅线30与数据线40交叉绝缘设置,每组栅线30包括第一栅线31和第二栅线32,每组栅线30中的第一栅线31和第二栅线32分别连接相邻两行的像素单元20,每组数据线40包括第一数据线41和第二数据线42,每组数据线40中的第一数据线41和第二数据线42分别连接相邻两行的像素单元20;
显示模组101的控制装置10包括:
第一控制模块11,用于在第一栅线31接收信号时,向第一数据线41发出第一数据信号;
第二控制模块12,用于在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。
在本申请实施方式的显示模组101的控制装置10中,在第一栅线31接收信号时,向第一数据线41发出第一数据信号;在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元20的亮度,以避免出现明暗相间的细密横纹,提升显示模组101的显示效果。
在相关技术中,一个发光控制驱动(EM)往往对应两行或者多行的数据线路,这样在Gate关闭到EM开启时间在第2M行和第2M+1行存在明显差异,导致实际充入N1点的Data存在差异,奇偶行亮度产生差异,宏观表现为显示屏出现明暗相间的细密横纹(Closehorizontalgrain)。
在本申请实施方式中,将栅线30和数据线40分组,一组栅线30对应一组数据线40,第一栅线31对应第一数据线41,第二栅线32对应第二数据线42。这样,可以将显示模组101上全部的栅线30和数据线40对应,保证所有的第二数据线42可以接受第二数据信号,第二数据信号的电位高于第一数据信号的电位,进而提高了第二栅线32对应的像素单元20的亮度,以避免奇偶行亮度产生差异,解决细密横纹的问题。
可以理解的是,一组栅线30和数据线40中,亮度较暗的像素单元20对应的栅线30和数据线40为第二栅线32和第二数据线42,直接增加第二数据信号的电位,进而可以提高对应位置的像素单元20的亮度。
请参阅图1,在某些实施方式中,显示模组101还包括控制芯片17,控制芯片17分别连接多组栅线30和多组数据线40,控制芯片17用于计算预定信号和第二数据信号。
如此,第一控制模块11和第二控制模块12可以设置在控制芯片17中,控制芯片17可以同时连接所有的栅线30和数据线40,然后按照一定的时序分别向栅线30和数据线40发出信号,以保证显示模组101显示正常。
具体地,控制芯片17可以为显示模组101的驱动芯片,控制芯片17可以进行存储和计算过程,以控制栅线30和数据线40可以实现相对应的动作。
请参阅图3,在某些实施方式中,第二数据信号为在第一数据信号的基础上叠加预定信号,以使得第二数据信号的电位高于第一数据信号的电位;
第二数据信号可通过下列方程计算得到:
Y=X+Z;其中,X为第一数据信号,Y为第二数据信号,Z为预定信号。
如此,将显示模组101的栅线30分组,将相邻设置的两个栅线30作为一组栅线30第一栅线31和第二栅线32,在第一栅线31接收信号时,第一控制模块11向第一数据线41发出第一数据信号X,在第二栅线32接收信号时,第二控制模块12向第二数据线42发出第二数据信号Y。这样可以分别发出两个数据信号,同时第二数据信号是在第一数据信号的基础上贴近一个预定信号Z,保证第二数据信号的电位可以高于第一数据信号的电位,进而可以提高第二栅线32驱动的第二行像素单元20的亮度,以保证整个显示模组101的显示效果,避免出现明暗条纹。
具体地,第二数据信号可以是第一数据信号直接叠加一个预定信号,可以直接在第一数据信号的基础上直接增加第二数据信号的电位,以提高第二栅线32和第二数据线42所对应的像素单元20的亮度。
请参阅图3,在某些实施方式中,预定信号根据显示模组101当前的亮度系数、灰阶系数和/或频率系数进行调整;
预定信号可通过下列方程计算得到:
Z=Offset*DBV Scalari*Gray Scalari*Hz Scalari;其中,Offset为补偿系数,DBV Scalari为当前亮度系数,Gray Scalari为当前灰阶系数,Hz Scalari为当前频率系数。
如此,预定信号可以等价于补偿系数与当前亮度系数和当前灰阶系数以及当前频率系数的乘积,也就是说,在叠加预定信号时就已经考虑到亮度、灰阶和频率对数据的影响,因此第二数据信号可以亮度、灰阶和频率做出响应,保证显示效果。
具体地,在调整第二数据信号时,需要考虑到显示模组101当前的亮度、灰阶和频率等条件,将亮度、灰阶和频率的系数加入方程组中,从而使得调整后的第二数据信号可以对当前的亮度、灰阶和频率参数做出响应,保证与第一数据信号相互对应,提高显示的效果。Offset为补偿系数可以根据显示模组101不同参数随时调整,以保证不同的亮度、灰阶和频率下,显示模组101可以实现一样的显示效果。
请参阅图3,在某些实施方式中,当前亮度系数可通过下列方程计算得到:
其中,取任意亮度为基础亮度,令基础亮度系数DBV Scalar1=1,i为大于或等于1的整数,Lvi为当前亮度的最大灰阶亮度值,Lv1为基础亮度下的最大灰阶亮度值,PWMi为当前亮度的脉冲宽度调制,PWM1为基础亮度下的脉冲宽度调制。
如此,当前的亮度系数可以通过基础亮度进行计算,保证可以表达全部的亮度所对应的亮度系数,这样显示模组101在任意亮度下都可以计算得到当前亮度系数,保证对显示模组101补偿的准确性。
示例性地,显示模组101的亮度范围为1-4095,可以设定任意一个亮度值作为基础亮度,并将该基础亮度的亮度系数设为1,通过上述方程即可计算出当前亮度系数DBVScalari。i为大于或等于1的整数,以表达任意亮度,在i等于1时当前亮度系数就等于基础亮度系数,即为1。在一个例子中,基础亮度的亮度为2000,i为2,当前的亮度为3000,当前亮度系数可以表达为其中,Lv2为当前亮度为3000时的最大灰阶亮度值,PWM2为当前亮度为3000时的脉冲宽度调制,从而计算得到当前亮度系数。
可以理解的是,在显示模组101的当前亮度固定时,当前的亮度系数也就固定,控制芯片17可以将该数据直接存储起来,在使用时可以直接调用,并通过方程计算得到。在某些实施方式中,显示模组101的亮度范围为1-4095时,显示模组101的最大灰阶亮度值Lv和脉冲宽度调制PWM都为4095个固定数据,控制芯片17可以直接将所有的亮度系数计算并存储,以保证直接调用,减少了计算的时间。
请参阅图3,在某些实施方式中,当前灰阶系数可通过下列方程计算得到:
其中,取任意灰阶为基础灰阶,令基础灰阶系数Gray Scalar1=1,grayi为当前灰度值,gray1为基础灰度值。
如此,当前的灰阶系数可以通过基础灰阶进行计算,保证可以表达全部的灰阶所对应的灰阶系数,这样显示模组101在任意灰阶下都可以计算得到当前灰阶系数,保证对显示模组101补偿的准确性。
具体地,显示模组101的灰阶也为一个固定范围,可以设定任意一个灰度值作为基础灰阶,并将该基础灰阶的灰阶系数设为1,通过上述方程即可计算出当前灰阶系数GrayScalari。i为大于或等于1的整数,以表达任意灰阶,在i等于1时当前灰阶系数就等于基础灰阶系数,即为1。
请参阅图3,在某些实施方式中,在显示模组101充电时间不同时,当前频率系数可通过下列方程计算得到:
其中,取任意频率为基础频率,令基础频率系数Hz Scalar1=1,Hzi为当前频率,Hz1为基础频率。
如此,当前的频率系数可以通过基础频率进行计算,保证可以表达全部的频率所对应的频率系数,这样显示模组101在任意频率下都可以计算得到当前频率系数,保证对显示模组101补偿的准确性。
具体地,显示模组101的频率也为一个固定范围,可以设定任意一个频率作为基础频率,并将该基础频率的频率系数设为1,通过上述方程即可计算出当前频率系数GrayScalari。i为大于或等于1的整数,以表达任意频率,在i等于1时当前频率系数就等于基础频率系数,即为1。
在一个例子中,基础频率可以为60Hz,60Hz的频率系数设定为1,当前的频率为120Hz,进而可以计算得出当前频率系数为0.5,以保证对显示模组101补偿的准确性,使得整个显示模组101具有较好的显示均匀性。
请参阅图1,在某些实施方式中,显示模组101还包括多条发光控制线(未在图中示出),控制芯片17与多条发光控制线连接,一条发光控制线对应一组栅线30,发光控制线与栅线30和数据线40共同构成像素电路21,像素电路21连接像素单元20。
如此,控制芯片17向发光控制线发出信号控制像素单元20发光,同时先后通过一组栅线30中的第一栅线31和第二栅线32发出信号,在发光控制线停止接收信号时第一栅线31和第二栅线32也停止工作,进而实现像素单元20的充电和发光动作。
请结合图3,图3为本申请实施方式的像素电路图,其中,Reset为复位信号端,EM为发光控制信号端,Vinit为初始化电压端,VSS为第二电压信号端,且第一电压信号端VDD用于提供第一电压信号,第二电压信号端VSS用于提供第二电压信号,第一电压信号相对于第二电压信号为高电平信号,T1为第一复位薄膜晶体管,T2为补偿薄膜晶体管、T3为驱动薄膜晶体管、T4为开关薄膜晶体管、T5为第一发光控制薄膜晶体管、T6为第二发光控制薄膜晶体管、T7为第二复位薄膜晶体管。第一复位晶体管T1的控制极与复位信号端Reset电连接,第一复位薄膜晶体管T1的第一极与初始化电压端Vinit电连接,第一复位薄膜晶体管T1的第二极通过第三节点N3与补偿薄膜晶体管T2的第二极电连接,第一复位薄膜晶体管T1的第二极通过第一节点N1与驱动薄膜晶体管T3的控制极电连接,并同时与存储电容的一块极板电连接。
请参阅图2和图4,在某些实施方式中,每组栅线30还包括第三栅线33和第四栅线34,每组栅线30中的第一栅线31、第二栅线32、第三栅线33和第四栅线34分别连接相邻四行的像素单元20,每组数据线40还包括第三数据线43和第四数据线44,每组数据线40中的第一数据线41、第二数据线42、第三数据线43和第四数据线44分别连接相邻四行的像素单元20;
显示模组101的控制装置10还包括:
第三控制模块13,用于在第三栅线33接收信号时,向第三数据线43发出第三数据信号,其中,第三数据信号的电位高于第二数据信号的电位;
第四控制模块14,用于在第四栅线34接收信号时,向第四数据线44发出第四数据信号,其中,第四数据信号的电位高于第三数据信号的电位。
如此,一条发光控制线对应一组栅线30,也就是说,在发光控制线接收到信号时,第一栅线31、第二栅线32、第三栅线33和第四栅线34先后接收信号,第一数据线41、第二数据线42、第三数据线43和第四数据线44也在对应的时序接收信号,电位以依次增加,进而避免出现明暗相间的细密横纹,提升显示模组101的显示效果。
具体地,在这样的实施方式中,四条栅线30为一组,第一栅线31、第二栅线32、第三栅线33和第四栅线34按照时序依次接收信号,接收信号越晚对应的像素单元20亮度越低,其中,亮度最高的像素单元20对应的第一栅线31,亮度最低的像素单元20对应第四栅线34。可以依次增加数据线40的电位,进而可以依次提高第一数据信号、第二数据信号、第三数据信号和第四数据信号的电位,进而可以保证显示模组101的均匀性。
请参阅图5,本申请实施方式的显示装置100包括上述实施方式的显示模组101。
在本申请实施方式的中,不限定显示装置100的具体类型,以满足多种需求。例如,显示装置100可以为智能手机或者平板等移动设备,显示装置100还可以是智能手表或者手环等穿戴设备,还可以是电视机等用于显示画面的家电。
请参阅图6,本申请实施方式的显示模组101的控制方法用于上述任意一项实施方式的显示模组101的控制装置10,显示模组101的控制方法包括:
S10,在第一栅线31接收信号时,向第一数据线41发出第一数据信号;
S20,在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。
请参阅图7,本申请实施方式的显示装置100包括处理器18和存储器19,其中,处理器18用于执行存储器19中存储的计算机程序,以执行本申请任一项实施方式的显示模组101的控制方法。也即是说,处理器18可以用于在第一栅线31接收信号时,向第一数据线41发出第一数据信号;和用于在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。
在本申请实施方式的显示模组101的控制装置10和控制方法中,在第一栅线31接收信号时,向第一数据线41发出第一数据信号;在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元20的亮度,以避免出现明暗相间的细密横纹,提升显示模组101的显示效果。
请参阅图4和图8,在某些实施方式中,每组栅线30还包括第三栅线33和第四栅线34,每组栅线30中的第一栅线31、第二栅线32、第三栅线33和第四栅线34分别连接相邻四行的像素单元20,每组数据线40还包括第三数据线43和第四数据线44,每组数据线40中的第一数据线41、第二数据线42、第三数据线43和第四数据线44分别连接相邻四行的像素单元20;
显示模组101的控制方法还包括:
S30,在第三栅线33接收信号时,向第三数据线43发出第三数据信号,其中,第三数据信号的电位高于第二数据信号的电位;
S40,在第四栅线34接收信号时,向第四数据线44发出第四数据信号,其中,第四数据信号的电位高于第三数据信号的电位。
在某些实施方式中,处理器18还可以用于在第三栅线33接收信号时,向第三数据线43发出第三数据信号,其中,第三数据信号的电位高于第二数据信号的电位;和用于在第四栅线34接收信号时,向第四数据线44发出第四数据信号,其中,第四数据信号的电位高于第三数据信号的电位。
如此,一条发光控制线对应一组四条栅线30,在发光控制线接收到信号时,第一栅线31、第二栅线32、第三栅线33和第四栅线34先后接收信号,第一数据线41、第二数据线42、第三数据线43和第四数据线44也在对应的时序接收信号,电位以依次增加,进而避免出现明暗相间的细密横纹,提升显示模组101的显示效果。
请参阅图9,在某些实施方式中,在第一栅线31接收信号时,向第一数据线41发出第一数据信号之前,包括:
S50,控制像素电路21复位;
S60,通过显示模组101的发光控制线向像素电路21充电。
在某些实施方式中,处理器18还可以用于控制像素电路21复位;和用于通过显示模组101的发光控制线向像素电路21充电。
在某些实施方式中,显示模组101的控制装置10还包括第五控制模块15和第六控制模块16,第五控制模块15用于控制像素电路21复位;第六控制模块16用于通过显示模组101的发光控制线向像素电路21充电。
如此,像素电路21可以对应时序先后完成复位和充电的过程,在充电结束后进行发光的动作。在充电的过程中,控制芯片17可以通过发光控制线开启充电过程,然后使得一组栅线30先后接收信号,对应的一组数据线40也先后接收信号,在给数据信号时,可以控制提高暗纹像素单元20对应的数据线40的数据信号的电位,进而可以提高像素单元20的亮度,避免出现细密横纹,提升显示模组101的显示效果。
请参阅图1和图2,本申请实施方式的显示模组101包括上述任意一项实施方式的显示模组101的控制装置10。
在本申请实施方式的显示模组101及其控制装置10和方法中,在第一栅线31接收信号时,向第一数据线41发出第一数据信号;在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元20的亮度,以避免出现明暗相间的细密横纹,提升显示模组101的显示效果。
请参阅图7,本申请实施方式的存储有计算机程序的可读存储介质,当计算机程序被一个或多个处理器18执行时,实现上述任意一项实施方式的显示模组101的控制方法。
在一个例子中,计算机程序可被处理器18执行以完成以下步骤的显示模组101的控制方法:
S10,在第一栅线31接收信号时,向第一数据线41发出第一数据信号;
S20,在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。
在本申请实施方式的显示模组101及其控制装置10和方法、显示装置100和存储介质中,在第一栅线31接收信号时,向第一数据线41发出第一数据信号;在第二栅线32接收信号时,向第二数据线42发出第二数据信号,其中,第二数据信号的电位高于第一数据信号的电位。如此,第二数据信号的高电位可以提高第二行像素单元20的亮度,以避免出现明暗相间的细密横纹,提升显示模组101的显示效果。
在本说明书的描述中,参考术语“上述”、“具体地”、“进一步地”、“可以理解地”等的描述意指结合实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行请求的代码的模块、片段或部分,并且本申请的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本申请的实施例所属技术领域的技术人员所理解。
尽管上面已经示出和描述了本申请的实施方式,可以理解的是,上述实施方式是示例性的,不能理解为对本申请的限制,本领域的普通技术人员在本申请的范围内可以对上述实施方式进行变化、修改、替换和变型。

Claims (14)

1.一种显示模组的控制装置,用于控制显示模组,其特征在于,所述显示模组包括多组栅线和多组数据线以及阵列排布的像素单元,所述栅线与所述数据线交叉绝缘设置,每组所述栅线包括第一栅线和第二栅线,每组栅线中的所述第一栅线和所述第二栅线分别连接相邻两行的所述像素单元,每组所述数据线包括第一数据线和第二数据线,每组数据线中的所述第一数据线和所述第二数据线分别连接相邻两行的所述像素单元;
所述显示模组的控制装置包括:
第一控制模块,用于在所述第一栅线接收信号时,向第一数据线发出第一数据信号;
第二控制模块,用于在所述第二栅线接收信号时,向第二数据线发出第二数据信号,其中,所述第二数据信号的电位高于所述第一数据信号的电位;
所述第二数据信号为在所述第一数据信号的基础上叠加预定信号,以使得所述第二数据信号的电位高于所述第一数据信号的电位;
所述第二数据信号可通过下列方程计算得到:
Y=X+Z;其中,X为所述第一数据信号,Y为所述第二数据信号,Z为所述预定信号;
所述预定信号根据所述显示模组当前的亮度系数、灰阶系数和/或频率系数进行调整;
所述预定信号可通过下列方程计算得到:
Z=Offset*DBV Scalari*Gray Scalari*Hz Scalari;其中,Offset为补偿系数,DBVScalari为当前亮度系数,Gray Scalari为当前灰阶系数,Hz Scalari为当前频率系数。
2.根据权利要求1所述的显示模组的控制装置,其特征在于,所述当前亮度系数可通过下列方程计算得到:
其中,取任意亮度为基础亮度,令基础亮度系数DBV Scalar1=1,i为大于或等于1的整数,Lvi为当前亮度的最大灰阶亮度值,Lv1为基础亮度下的最大灰阶亮度值,PWMi为当前亮度的脉冲宽度调制,PWM1为基础亮度下的脉冲宽度调制。
3.根据权利要求1所述的显示模组的控制装置,其特征在于,所述当前灰阶系数可通过下列方程计算得到:
其中,取任意灰阶为基础灰阶,令基础灰阶系数Gray Scalar1=1,i为大于或等于1的整数,grayi为当前灰度值,gray1为基础灰度值。
4.根据权利要求1所述的显示模组的控制装置,其特征在于,在所述显示模组充电时间不同时,所述当前频率系数可通过下列方程计算得到:
其中,取任意频率为基础频率,令基础频率系数Hz Scalar1=1,i为大于或等于1的整数,Hzi为当前频率,Hz1为基础频率。
5.根据权利要求1所述的显示模组的控制装置,其特征在于,所述显示模组还包括控制芯片,所述控制芯片分别连接所述多组栅线和所述多组数据线,所述控制芯片用于计算所述预定信号和所述第二数据信号。
6.根据权利要求5所述的显示模组的控制装置,其特征在于,所述显示模组还包括多条发光控制线,所述控制芯片与所述多条发光控制线连接,一条所述发光控制线对应一组栅线,所述发光控制线与所述栅线和所述数据线共同构成像素电路,所述像素电路连接所述像素单元。
7.根据权利要求1所述的显示模组的控制装置,其特征在于,每组所述栅线还包括第三栅线和第四栅线,每组栅线中的所述第一栅线、所述第二栅线、所述第三栅线和所述第四栅线分别连接相邻四行的所述像素单元,每组所述数据线还包括第三数据线和第四数据线,每组数据线中的所述第一数据线、所述第二数据线、所述第三数据线和所述第四数据线分别连接相邻四行的所述像素单元;
所述显示模组的控制装置还包括:
第三控制模块,用于在所述第三栅线接收信号时,向第三数据线发出第三数据信号,其中,所述第三数据信号的电位高于所述第二数据信号的电位;
第四控制模块,用于在所述第四栅线接收信号时,向第四数据线发出第四数据信号,其中,所述第四数据信号的电位高于所述第三数据信号的电位。
8.一种显示模组的控制方法,用于权利要求1-7任意一项所述的显示模组的控制装置,其特征在于,包括:
在所述第一栅线接收信号时,向第一数据线发出第一数据信号;
在所述第二栅线接收信号时,向第二数据线发出第二数据信号,其中,所述第二数据信号的电位高于所述第一数据信号的电位。
9.根据权利要求8所述的显示模组的控制方法,其特征在于,每组所述栅线还包括第三栅线和第四栅线,每组栅线中的所述第一栅线、所述第二栅线、所述第三栅线和所述第四栅线分别连接相邻四行的所述像素单元,每组所述数据线还包括第三数据线和第四数据线,每组数据线中的所述第一数据线、所述第二数据线、所述第三数据线和所述第四数据线分别连接相邻四行的所述像素单元;
所述显示模组的控制方法还包括:
在所述第三栅线接收信号时,向第三数据线发出第三数据信号,其中,所述第三数据信号的电位高于所述第二数据信号的电位;
在所述第四栅线接收信号时,向第四数据线发出第四数据信号,其中,所述第四数据信号的电位高于所述第三数据信号的电位。
10.根据权利要求8所述的显示模组的控制方法,其特征在于,所述显示模组还包括控制芯片和多条发光控制线,所述控制芯片分别连接所述多组栅线和所述多组数据线,所述控制芯片用于计算所述预定信号和所述第二数据信号,所述控制芯片与所述多条发光控制线连接,一条所述发光控制线对应一组栅线,所述发光控制线与所述栅线和所述数据线共同构成像素电路,所述像素电路连接所述像素单元;
所述在所述第一栅线接收信号时,向第一数据线发出第一数据信号之前,包括:
控制所述像素电路复位;
通过所述显示模组的发光控制线向所述像素电路充电。
11.一种显示模组,其特征在于,包括权利要求1-7任意一项所述的显示模组的控制装置。
12.一种显示装置,其特征在于,包括权利要求11所述的显示模组。
13.一种显示装置,其特征在于,所述显示装置包括处理器和存储器,其中,所述处理器用于执行所述存储器中存储的计算机程序,以执行权利要求8-10任一项所述的显示模组的控制方法。
14.一种存储有计算机程序的可读存储介质,其特征在于,当所述计算机程序被一个或多个处理器执行时,实现权利要求8-10任意一项所述的显示模组的控制方法。
CN202211652365.3A 2022-12-21 2022-12-21 显示模组及其控制装置和方法、显示装置和存储介质 Active CN115938301B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211652365.3A CN115938301B (zh) 2022-12-21 2022-12-21 显示模组及其控制装置和方法、显示装置和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211652365.3A CN115938301B (zh) 2022-12-21 2022-12-21 显示模组及其控制装置和方法、显示装置和存储介质

Publications (2)

Publication Number Publication Date
CN115938301A CN115938301A (zh) 2023-04-07
CN115938301B true CN115938301B (zh) 2025-07-11

Family

ID=86557425

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211652365.3A Active CN115938301B (zh) 2022-12-21 2022-12-21 显示模组及其控制装置和方法、显示装置和存储介质

Country Status (1)

Country Link
CN (1) CN115938301B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103091920A (zh) * 2013-01-25 2013-05-08 北京京东方光电科技有限公司 一种阵列基板及其驱动方法、显示装置
CN107065253A (zh) * 2017-06-14 2017-08-18 厦门天马微电子有限公司 显示面板的驱动方法、显示面板和显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100656918B1 (ko) * 2000-12-23 2006-12-12 삼성전자주식회사 2 이상의 도트 반전 구동 방식에 의한 액정 디스플레이장치, 공통 전극 전압 발생 회로 및 방법
CN105448264B (zh) * 2016-01-04 2018-09-18 京东方科技集团股份有限公司 Goa电路的驱动方法、装置、时序控制器、显示设备
CN107464518B (zh) * 2017-08-24 2020-11-06 京东方科技集团股份有限公司 一种显示控制方法、反馈电路、显示装置及ic电路
CN107578746B (zh) * 2017-10-17 2019-08-23 京东方科技集团股份有限公司 像素驱动方法、装置和显示装置
CN111883079B (zh) * 2020-07-28 2021-07-06 惠科股份有限公司 显示面板的驱动方法、电路及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103091920A (zh) * 2013-01-25 2013-05-08 北京京东方光电科技有限公司 一种阵列基板及其驱动方法、显示装置
CN107065253A (zh) * 2017-06-14 2017-08-18 厦门天马微电子有限公司 显示面板的驱动方法、显示面板和显示装置

Also Published As

Publication number Publication date
CN115938301A (zh) 2023-04-07

Similar Documents

Publication Publication Date Title
CN111710299B (zh) 一种显示面板、其驱动方法及显示装置
CN107749247B (zh) 一种显示面板及显示装置
CN106910468B (zh) 显示面板、显示装置及像素电路的驱动方法
CN105895019B (zh) 有机发光二极管显示设备
CN109872684B (zh) 一种显示面板、显示装置和显示面板的驱动方法
CN210837108U (zh) 显示面板和显示装置
CN112562589B (zh) 一种像素驱动电路、显示面板和像素驱动电路的驱动方法
CN109637426B (zh) 显示面板和显示装置
CN109841193A (zh) Oled显示面板及包括该oled显示面板的oled显示装置
CN100369092C (zh) 有机电致发光板及以其提供的显示器及其驱动装置和方法
CN112435628B (zh) 显示面板及其显示控制方法、占空比调整方法及显示装置
CN110992878A (zh) 一种显示面板及其补偿方法、显示装置
CN110675824A (zh) 一种信号输出电路、驱动ic、显示装置及其驱动方法
CN111369940A (zh) 有机发光二极管显示装置
US20250111827A1 (en) Display substrate and driving method thereof, and display apparatus
CN110599936A (zh) 一种显示面板、其显示检测方法及显示装置
CN117373392A (zh) 显示屏、显示驱动器、电子设备及其驱动方法
CN113314583A (zh) 一种显示装置及驱动方法
CN115938301B (zh) 显示模组及其控制装置和方法、显示装置和存储介质
WO2024198001A1 (zh) 显示面板及显示装置
CN118737017A (zh) 显示面板及显示装置
CN116229901A (zh) 一种显示面板及显示装置
CN114863875A (zh) 显示面板及其驱动方法、显示装置
CN114779958A (zh) 显示模组的驱动方法、电路及显示装置
US20110249209A1 (en) Liquid crystal display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant