[go: up one dir, main page]

CN115884600A - 半导体结构及其制备方法 - Google Patents

半导体结构及其制备方法 Download PDF

Info

Publication number
CN115884600A
CN115884600A CN202111144928.3A CN202111144928A CN115884600A CN 115884600 A CN115884600 A CN 115884600A CN 202111144928 A CN202111144928 A CN 202111144928A CN 115884600 A CN115884600 A CN 115884600A
Authority
CN
China
Prior art keywords
storage
lead
contact
transistor
preset pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111144928.3A
Other languages
English (en)
Other versions
CN115884600B (zh
Inventor
王晓光
曾定桂
李辉辉
邓杰芳
曹堪宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Beijing Superstring Academy of Memory Technology
Original Assignee
Changxin Memory Technologies Inc
Beijing Superstring Academy of Memory Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc, Beijing Superstring Academy of Memory Technology filed Critical Changxin Memory Technologies Inc
Priority to CN202111144928.3A priority Critical patent/CN115884600B/zh
Priority to PCT/CN2022/078665 priority patent/WO2023050715A1/zh
Priority to US17/808,797 priority patent/US12400957B2/en
Priority to TW111131544A priority patent/TWI848351B/zh
Publication of CN115884600A publication Critical patent/CN115884600A/zh
Application granted granted Critical
Publication of CN115884600B publication Critical patent/CN115884600B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • H10P50/242
    • H10W72/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明涉及一种半导体结构及其制备方法,包括:基底,具有第一表面;若干存储元件,位于基底的第一表面上,存储元件按第一预设图形排布;若干存储接触结构,与存储元件一一对应,且存储接触结构的底部与存储元件的顶部相接触,存储接触结构的顶部按第二预设图形排布;其中,存储接触结构的底部和存储接触结构的顶部相对设置。通过该设置使得按照第一预设图形排布的存储元件上可以形成按照第二预设图形排布的器件结构,消除存储元件的排布形状对存储元件上形成的器件结构的排布或形状的影响,达到降低工艺难度,降低生产成本的目的。

Description

半导体结构及其制备方法
技术领域
本申请涉及集成电路技术领域,特别是涉及一种半导体结构及其制备方法。
背景技术
非挥发性存储器具有高速读写、低功耗、抗辐射以及数据保存时间长等特点,对于可靠性要求高的领域,例如国防、航天航空等具有不可取代的地位。
随着半导体技术的发展,对非挥发性存储器的容量要求越来越高,为了提高非挥发性存储器的容量,需要密集地布置存储元件。但是,密集排布的存储元件限制了位线结构的形状,增加了非挥发性存储器的生产成本和工艺难度,如何降低非挥发性存储器的生产成本和工艺难度成为亟需解决的问题。
发明内容
本申请实施例提供了一种半导体结构及其制备方法,可以优化非挥发性存储器的制备流程,达到降低非挥发性存储器的生产成本和工艺难度的目的。
一种半导体结构,包括:
基底,具有第一表面;
若干存储元件,位于基底的第一表面上,存储元件按第一预设图形排布;
若干存储接触结构,与存储元件一一对应,且存储接触结构的底部与存储元件的顶部相接触,存储接触结构的顶部按第二预设图形排布;
其中,存储接触结构的底部和存储接触结构的顶部相对设置。
在其中一个实施例中,第一预设图形包括正六边形,各存储元件位于正六边形的顶点位置和中心位置。
在其中一个实施例中,存储接触结构的底部按第一预设图形排布。
在其中一个实施例中,第二预设图形包括多行多列排布阵列。
在其中一个实施例中,半导体结构还包括:
若干位线结构,任一位线结构与位于同一列的存储接触结构的顶部相接触,位线结构为直线。
在其中一个实施例中,半导体结构还包括:
若干晶体管,位于基底与存储元件之间,晶体管与存储元件一一对应,晶体管按第二预设图形排布;
若干晶体管接触结构,位于晶体管与存储元件之间,分别与晶体管、存储元件相接触,且晶体管接触结构的顶部按第一预设图形排布。
在其中一个实施例中,晶体管接触结构的底部按第二预设图形排布;
其中,晶体管接触结构的底部和晶体管接触结构的顶部相对设置。
在其中一个实施例中,晶体管接触结构包括:
第一引出结构,第一引出结构的底部与晶体管相接触;
第二引出结构,第二引出结构的底部与第一引出结构的顶部相接触,第二引出结构的顶部为晶体管接触结构的顶部;
其中,第一引出结构的底部和第一引出结构的顶部相对设置,第二引出结构的底部和第二引出结构的顶部相对设置。
在其中一个实施例中,第二引出结构的底部的面积不小于第一引出结构的顶部的面积。
在其中一个实施例中,存储元件包括铁电存储元件、磁阻存储元件、阻变存储元件或相变存储元件。
一种半导体结构的制备方法,包括:
提供基底,基底具有第一表面;
于基底的第一表面上形成若干存储元件,存储元件按第一预设图形排布;
于各存储元件的顶部分别形成存储接触结构,存储接触结构的顶部按第二预设图形排布。
在其中一个实施例中,第一预设图形包括正六边形,各存储元件位于正六边形的顶点位置和中心位置。
在其中一个实施例中,存储接触结构的底部与存储元件的顶部相接触,存储接触结构的底部按第一预设图形排布;
其中,存储接触结构的底部与存储接触结构的顶部相对设置。
在其中一个实施例中,第二预设图形包括多行多列排布阵列。
在其中一个实施例中,半导体结构的制备方法还包括:
于存储接触结构的顶部形成若干位线结构,任一位线结构与位于同一列的存储接触结构的顶部相接触,位线结构为直线。
在其中一个实施例中,于基底的第一表面上形成若干存储元件之前还包括:
于基底的第一表面形成若干晶体管,晶体管与存储元件一一对应,晶体管按第二预设图形排布;
于各晶体管上分别形成晶体管接触结构,晶体管接触结构分别与晶体管、存储元件相接触,且晶体管接触结构的顶部按第一预设图形排布。
在其中一个实施例中,晶体管接触结构的底部按第二预设图形排布;
其中,晶体管接触结构的底部和晶体管接触结构的顶部相对设置。
在其中一个实施例中,晶体管接触结构包括第一引出结构和第二引出结构,于各晶体管上分别形成晶体管接触结构的步骤包括:
于各晶体管上分别形成第一引出结构,第一引出结构的底部与晶体管相接触;
于第一引出结构的顶部形成第二引出结构,第二引出结构的顶部与存储元件的底部相接触;
其中,第一引出结构的底部和第一引出结构的顶部相对设置。
在其中一个实施例中,第二引出结构的底部的面积不小于第一引出结构的顶部的面积;
其中,第二引出结构的底部和第二引出结构的顶部相对设置。
在其中一个实施例中,第一引出结构的底部按第二预设图形排布,第二引出结构的顶部按第一预设图形排布。
上述半导体结构,包括若干存储元件,位于基底的第一表面上,存储元件按照第一预设图形排布,若干存储接触结构,与存储元件一一对应,且存储接触结构的底部与存储元件的顶部相接触,存储接触结构的顶部按第二预设图形排布,通过该设置使得按照第一预设图形排布的存储元件上可以形成按照第二预设图形排布的器件结构,消除存储元件的排布形状对存储元件上形成的器件结构的排布或形状的影响,达到降低工艺难度,降低生产成本的目的。
上述半导体结构的制备方法,包括提供具有第一表面的基底,于基底的第一表面形成若干按照第一预设图形排布的存储元件,于各存储元件的顶部分别形成存储接触结构,存储接触结构的顶部按第二预设图形排布。通过该设置使得按照第一预设图形排布的存储元件上可以形成按照第二预设图形排布的器件结构,消除存储元件的排布形状对存储元件上形成的器件结构的排布或形状的影响,达到降低工艺难度,降低生产成本的目的。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一实施例中半导体结构的剖面示意图;
图2为一实施例中形成存储元件之后半导体结构中存储元件的俯视示意图;
图3为一实施例中半导体结构的俯视示意图;
图4为一实施例中存储元件的剖面示意图;
图5为一实施例中半导体结构的制备方法的流程示意图;
图6为另一实施例中半导体结构的制备方法的流程示意图;
图7为一实施例中于各晶体管上分别形成晶体管接触结构的流程示意图;
图8为一实施例中形成晶体管接触掩膜层后半导体结构的剖面示意图;
图9为图8对应的一实施例中形成晶体管接触结构之后半导体结构的剖面示意图;
图10为图9对应的一实施例中形成存储元件之后半导体结构的剖面示意图;
图11为图10对应的一实施例中形成位线掩膜层后半导体结构的剖面示意图;
图12为图11对应的一实施例中形成位线结构之后半导体结构的剖面示意图。
附图标记说明:
100、基底;102、存储元件;104、存储接触结构;106、位线结构;108、晶体管;110、晶体管接触结构;112、字线结构;114、全局源极线;202、第一引出结构;204、第二引出结构;206、固定层;208、非磁性隔离层;210、自由层;212、底部电极;214、顶部电极;216、保护层;302、第一接触结构;304、第一导电薄膜;306、晶体管接触掩膜层;308、第一介质层;310、第二介质层;312、存储接触沟槽;314、第三介质层;316、存储接触层;318、位线结构层;320、位线掩膜层;322、第四介质层。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层、掺杂类型和/或部分,这些元件、部件、区、层、掺杂类型和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层、掺杂类型或部分与另一个元件、部件、区、层、掺杂类型或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层、掺杂类型或部分可表示为第二元件、部件、区、层或部分;举例来说,可以将第一掺杂类型成为第二掺杂类型,且类似地,可以将第二掺杂类型成为第一掺杂类型;第一掺杂类型与第二掺杂类型为不同的掺杂类型,譬如,第一掺杂类型可以为P型且第二掺杂类型可以为N型,或第一掺杂类型可以为N型且第二掺杂类型可以为P型。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可以用于描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。此外,器件也可以包括另外地取向(譬如,旋转90度或其它取向),并且在此使用的空间描述语相应地被解释。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应当理解的是,术语“包括/包含”或“具有”等指定所陈述的特征、整体、步骤、操作、组件、部分或它们的组合的存在,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、组件、部分或它们的组合的可能性。同时,在本说明书中,术语“和/或”包括相关所列项目的任何及所有组合。
MRAM(磁性随机存储器)为非挥发性存储器,MRAM中存储单元的存储元件包括上电极、下电极及位于上电极与下电极之间的磁性材料,通过在目标存储元件的上电极和下电极之间传递电流,向存储单元中写入数据,流经存储元件的电流产生磁场,该磁场可以以特定概率导致向非目标存储元件的错误写入,错误写入的概率依赖于存储元件的矫顽磁性(对外部磁场的耐受性)和磁场的大小,而磁场的大小与目标存储元件和受影响的非目标存储元件之间的距离的倒数成比例。
为了在提高MRAM中存储元件的集成度的同时保证写入数据的准确性,MRAM中的存储元件的排布及其对存储元件上方器件结构的形状或位置的影响,决定了MRAM的生产成本及工艺难度。
图1为一实施例中半导体结构的剖面示意图,参见图1,在本实施例中提供一种半导体结构,包括:基底100、若干存储元件102、和若干存储接触结构104;基底100具有第一表面;存储元件102位于基底100的第一表面上,存储元件102按第一预设图形排布,即各存储元件102在基底100的第一表面上按照第一预设图形排布。存储接触结构104位于存储元件102上,与基底100上的存储元件102一一对应,并且存储接触结构104的底部与存储元件102的顶部相接触,存储接触结构104的顶部按第二预设图形排布,即存储元件102上的存储接触结构104的顶部按照第二预设图形排布,第二预设图形与第一预设图形分别为不同的图形;其中,存储接触结构104的底部和存储接触结构104的顶部相对设置,即存储接触结构104的底部和存储接触结构104的顶部平行设置。
上述半导体结构,包括若干存储元件102,位于基底100的第一表面上,存储元件102按照第一预设图形排布,若干存储接触结构104,与存储元件102一一对应,且存储接触结构104的底部与存储元件102的顶部相接触,存储接触结构104的顶部按第二预设图形排布,通过该设置使得按照第一预设图形排布的存储元件102上可以形成按照第二预设图形排布的器件结构,消除存储元件102的排布形状对存储元件102上形成的器件结构的排布或形状的影响,达到降低工艺难度,降低生产成本的目的。
图2为一实施例中形成存储元件102之后半导体结构中存储元件的俯视示意图,如图2所示,在其中一个实施例中,第一预设图形包括正六边形,各存储元件102位于正六边形的顶点位置和中心位置。
在其中一个实施例中,存储接触结构104的底部按第一预设图形排布。
在其中一个实施例中,存储接触结构104的底部的面积大于存储元件102的顶部的面积。在其他实施例中,存储接触结构104的底部的面积小于或等于存储元件102的顶部的面积,通过该设置可以在满足存储接触结构104与存储元件102密切接触的同时避免形成存储接触结构104过程中损伤存储元件102。
在其中一个实施例中,存储接触结构104的材料包括多晶硅、金属、导电性金属氮化物、导电性金属氧化物和金属硅化物中的一种或多种,其中,金属可以是钨(W)、镍(Ni)或钛(Ti);导电性金属氮化物包括氮化钛(TiN);导电性金属氧化物包括氧化铱(I rO2);金属硅化物包括硅化钛(TiSi)。
图3为一实施例中半导体结构的俯视示意图,如图3所示,在其中一个实施例中,第二预设图形包括多行多列排布阵列。
继续参考图1,在其中一个实施例中,半导体结构还包括:若干位线结构106,任一位线结构106与位于同一列的存储接触结构104的顶部相接触,位线结构106为直线。示例性的,位线结构106沿X方向的长度不小于存储接触结构104的顶部沿X方向的长度,X方向与位线结构106的延伸方向相交。
继续参考图1,在其中一个实施例中,半导体结构还包括:若干晶体管108和若干晶体管接触结构110;晶体管108位于基底100与存储元件102之间,晶体管108与存储元件102一一对应,晶体管接触结构110位于晶体管108与存储元件102之间,分别与晶体管108、存储元件102相接触,且晶体管接触结构110的顶部按第一预设图形排布。
在其中一个实施例中,晶体管108按第三预设图形排布。可以理解的是,第三预设图形包括第一预设图形、第二预设图形排布。在实际应用中,可以根据需要设置晶体管108的排布形状。示例性的,当晶体管108按第一预设图形排布时,晶体管108与存储元件102的排布相同。当晶体管108按第二预设图形排布时,晶体管108与存储接触结构104的排布相同。
在其中一个实施例中,晶体管接触结构110的底部按第三预设图形排布,晶体管接触结构110的底部和晶体管接触结构110的顶部相对设置,其中,第三预设图形包括第一预设图形、第二预设图形排布。
在其中一个实施例中,晶体管接触结构110的顶部的面积大于存储元件102底部的面积。在其他实施例中,晶体管接触结构110的顶部的面积小于或等于存储元件102底部的面积,该设置可以消除工艺偏差对晶体管接触结构110与存储元件102之间接触电阻的影响。
继续参考图1,在其中一个实施例中,晶体管接触结构110包括:第一引出结构202和第二引出结构204;第一引出结构202的底部与晶体管108相接触,用于引出晶体管108;示例性的,第一引出结构202的底部与晶体管108的漏极连接,用于引出晶体管108的漏极,典型的,第一引出结构202的底部的面积等于晶体管108的漏极的面积;第二引出结构204的底部与第一引出结构202的顶部相接触,其中,第一引出结构202的底部和第一引出结构202的顶部相对设置,第二引出结构204的底部和第二引出结构204的顶部相对设置,第一引出结构202的底部为晶体管接触结构110的底部,第二引出结构204的顶部为晶体管接触结构110的顶部。此时,第一引出结构202的底部按第三预设图形排布,第二引出结构204的顶部按第一预设图形排布,例如第一引出结构202的底部按第二预设图形排布,第二引出结构204的顶部按第一预设图形排布;或者第一引出结构202的底部和第二引出结构204的顶部均按照第一预设图形排布。
在其中一个实施例中,第二引出结构204的底部的面积不小于第一引出结构202的顶部的面积。
在其中一个实施例中,第一引出结构202靠近第二引出结构204底部的部分为梯形结构。
在其中一个实施例中,第一引出结构202、第二引出结构204的材料包括多晶硅、金属、导电性金属氮化物、导电性金属氧化物和金属硅化物中的一种或多种,其中,金属可以是钨(W)、镍(Ni)或钛(Ti);导电性金属氮化物包括氮化钛(TiN);导电性金属氧化物包括氧化铱(I rO 2);金属硅化物包括硅化钛(TiSi)。示例性的,存储接触结构104、第一引出结构202和第二引出结构204中至少有一个结构的材料与其他不同,例如,第一引出结构202的材料与存储接触结构104、第二引出结构204的材料不同。在实际应用中,也可以根据需要选取相同的材料制备存储接触结构104、第一引出结构202和第二引出结构204。
在其中一个实施例中,存储元件102包括铁电存储元件、磁阻存储元件、阻变存储元件或相变存储元件。
图4为一实施例中存储元件102的剖面示意图。如图4所示,在本实施例中,存储元件102为磁阻存储元件,存储元件102包括:固定层206、非磁性隔离层208和自由层210,固定层206位于存储元件102的底部,即固定层206与晶体管接触结构110连接,具有预设方向的磁场,与自由层210相比,固定层206的膜层较厚、磁性较强,磁矩不易反转,示例性的,固定层206的材料包括CoFe、CoFeB,典型的固定层206是由多层薄膜构成的叠层结构,该叠层结构自下而上依次包括种子层(seed layer)、[Co(x)/Pt(y)]m叠层、Ru or Ir金属层、[Co(x)/Pt(y)]m叠层、Ta金属层、CoFeB金属层;非磁性隔离层208位于自由层210与固定层206之间,用于隔离固定层206和自由层210,示例性的,非磁性隔离层208的材料包括MgO、Al2O3;自由层210选用软铁磁材料,具有比较低的矫顽力、高的磁导率和对低磁场的高敏感性,自由层210的磁性较弱、磁矩容易反转,示例性的,自由层210的材料包括CoFe、NiFe、NiFeCo、CoFeB。
磁阻存储元件为电流控制元器件,通过电流流过存储元件102来控制自由层210的磁化方向,当自由层210的磁化方向与固定层206的磁化方向一致时,存储元件102处于低阻值状态,存储元件102存储数据为“0”,当自由层210的磁化方向与固定层206的磁化方向相反时,存储元件102处于高阻值状态,存储元件102存储数据为“1”。
继续参考图4,在其中一个实施例中,存储元件102还包括底部电极212,底部电极212位于晶体管接触结构110的上表面。可以理解的是,在有些实施例中,第二引出结构204同时作为存储元件102的底部电极212。
继续参考图4,在其中一个实施例中,存储元件102还包括顶部电极214,顶部电极214位于自由层210的上表面。可以理解的是,在有些实施例中,存储接触结构104同时作为存储元件102的顶部电极214。
继续参考图4,在其他实施例中,存储元件102还包括保护层216,覆盖在固定层206的侧壁,且沿固定层206的侧壁延伸覆盖在自由层210的侧壁。示例性的,保护层216的材料为氮化硅。
继续参考图1,在其中一个实施例中,半导体结构还包括:若干字线结构112和若干全局源极线114,字线结构112与晶体管108的栅极连接,全局源极线114与晶体管108的源极连接。
图5为一实施例中半导体结构的制备方法的流程示意图,如图1、5所示,本申请还提供一种半导体结构的制备方法,包括:
S102,提供基底,基底具有第一表面。
S104,于基底的第一表面上形成若干按第一预设图形排布的存储元件。
如图1所示,在基底100的第一表面上形成若干个存储元件102,各存储元件102按第一预设图形排布在基底100的第一表面上。
S106,于各存储元件的顶部分别形成顶部按第二预设图形排布的存储接触结构。
具体的,在各存储元件102上分别形成存储接触结构104,存储接触结构104的底部与存储元件102的顶部相接触,存储接触结构104的顶部按第二预设图形排布,第二预设图形与第一预设图形分别为不同的图形;其中,存储接触结构104的底部和存储接触结构104的顶部相对设置,即存储接触结构104的底部和存储接触结构104的顶部平行设置。
上述半导体结构的制备方法,包括提供具有第一表面的基底100,于基底100的第一表面形成若干按照第一预设图形排布的存储元件102,于各存储元件102的顶部分别形成存储接触结构104,存储接触结构104的顶部按第二预设图形排布。通过该设置使得按照第一预设图形排布的存储元件102上可以形成按照第二预设图形排布的器件结构,消除存储元件102的排布形状对存储元件102上形成的器件结构的排布或形状的影响,达到降低工艺难度,降低生产成本的目的。
如图2所示,在其中一个实施例中,第一预设图形包括正六边形,各存储元件102位于正六边形的顶点位置和中心位置。
在其中一个实施例中,存储接触结构104的底部与存储元件102的顶部相接触,存储接触结构104的底部按第一预设图形排布。
在其中一个实施例中,存储接触结构104的底部的面积大于存储元件102的顶部的面积。在其他实施例中,存储接触结构104的底部的面积小于或等于存储元件102的顶部的面积,通过该设置可以在满足存储接触结构104与存储元件102密切接触的同时避免形成存储接触结构104过程中损伤存储元件102。
在其中一个实施例中,存储接触结构104的材料包括多晶硅、金属、导电性金属氮化物、导电性金属氧化物和金属硅化物中的一种或多种,其中,金属可以是钨(W)、镍(Ni)或钛(Ti);导电性金属氮化物包括氮化钛(TiN);导电性金属氧化物包括氧化铱(I rO2);金属硅化物包括硅化钛(TiSi)。
如图3所示,在其中一个实施例中,第二预设图形包括多行多列排布阵列。
继续参考图1,在其中一个实施例中,半导体结构的制备方法还包括:
于存储接触结构104的顶部形成若干位线结构106,任一位线结构106与位于同一列的存储接触结构104的顶部相接触,位线结构106为直线。示例性的,位线结构106沿X方向的长度不小于存储接触结构104的顶部沿X方向的长度,X方向与位线结构106的延伸方向相交。
图6为另一实施例中半导体结构的制备方法的流程示意图,如图1、图6所示,在其中一个实施例中,步骤S104之前还包括:
S202,于基底的第一表面形成若干晶体管。
具体的,在基底100的第一表面形成若干晶体管108,晶体管108与存储元件102一一对应。在其中一个实施例中,晶体管108按第三预设图形排布。可以理解的是,第三预设图形包括第一预设图形、第二预设图形排布。在实际应用中,可以根据需要设置晶体管108的排布形状。示例性的,当晶体管108按第一预设图形排布时,晶体管108与存储元件102的排布相同。当晶体管108按第二预设图形排布时,晶体管108与存储接触结构104的排布相同。
S204,于各晶体管上分别形成顶部按第一预设图形排布的晶体管接触结构。
具体的,在各晶体管108上分别形成晶体管接触结构110,晶体管接触结构110分别与晶体管108、存储元件102相接触,且晶体管接触结构110的顶部按第一预设图形排布。
在其中一个实施例中,晶体管接触结构110的底部按第三预设图形排布,晶体管接触结构110的底部和晶体管接触结构110的顶部相对设置,其中,第三预设图形包括第一预设图形、第二预设图形排布。
在其中一个实施例中,晶体管接触结构110的顶部的面积大于存储元件102底部的面积。在其他实施例中,晶体管接触结构110的顶部的面积小于或等于存储元件102底部的面积,该设置可以消除工艺偏差对晶体管接触结构110与存储元件102之间接触电阻的影响。
图7为一实施例中于各晶体管上分别形成晶体管接触结构的流程示意图,如图1、图7所示,在其中一个实施例中,晶体管接触结构110包括第一引出结构202和第二引出结构204,步骤S204包括:
S302,于各晶体管108上分别形成第一引出结构202,第一引出结构202的底部与晶体管108相接触。
具体的,第一引出结构202的底部与晶体管108相接触,用于引出晶体管108;示例性的,第一引出结构202的底部与晶体管108的漏极连接,用于引出晶体管108的漏极,典型的,第一引出结构202的底部的面积等于晶体管108的漏极的面积。
S304,于第一引出结构的顶部形成第二引出结构,第二引出结构的顶部与存储元件的底部相接触。
具体的,第一引出结构202的底部为晶体管接触结构110的底部,第二引出结构204的顶部为晶体管接触结构110的顶部。此时,第一引出结构202的底部按第三预设图形排布,第二引出结构204的顶部按第一预设图形排布,例如第一引出结构202的底部按第二预设图形排布,第二引出结构204的顶部按第一预设图形排布;或者第一引出结构202的底部和第二引出结构204的顶部均按照第一预设图形排布。
图8为一实施例中形成晶体管接触掩膜层后半导体结构的剖面示意图,图9为图8对应的一实施例中形成晶体管接触结构之后半导体结构的剖面示意图。
如图8、图9所示,第一步,在形成有晶体管108的基底100上依次形成第一接触结构302、第一导电薄膜304和晶体管接触掩膜层306,其中,第一接触结构302与晶体管108的漏极连接,相邻第一接触结构302之间填充有上表面与第一接触结构302上表面相齐平的第一介质层308,第一导电薄膜304位于第一接触结构302的上表面,晶体管接触掩膜层306位于第一导电薄膜304上,定义出晶体管接触结构110的形状和位置。第二步,首先以晶体管接触掩膜层306为掩膜通过刻蚀工艺去除部分第一导电薄膜304、部分第一接触结构302及部分第一介质层308,得到由剩余第一接触结构302构成的第一引出结构202,剩余第一导电薄膜304构成的第二引出结构204;可以理解的是,在某些实施例中,通过刻蚀工艺仅去除未被晶体管接触掩膜层306覆盖的第一导电薄膜304和第一接触结构302,形成第二引出结构204和第一引出结构202。其次,在相邻第二引出结构204之间填充上表面与第二引出结构204上表面相齐平的第二介质层310。
在其中一个实施例中,第二引出结构204的底部的面积不小于第一引出结构202的顶部的面积;其中,第二引出结构204的底部和第二引出结构204的顶部相对设置。
在其中一个实施例中,第一引出结构202靠近第二引出结构204底部的部分为梯形结构。
在其中一个实施例中,第一引出结构202、第二引出结构204的材料包括多晶硅、金属、导电性金属氮化物、导电性金属氧化物和金属硅化物中的一种或多种,其中,金属可以是钨(W)、镍(Ni)或钛(Ti);导电性金属氮化物包括氮化钛(TiN);导电性金属氧化物包括氧化铱(I rO2);金属硅化物包括硅化钛(TiSi)。示例性的,存储接触结构104、第一引出结构202和第二引出结构204中至少有一个结构的材料与其他不同,例如,第一引出结构202的材料与存储接触结构104、第二引出结构204的材料不同。在实际应用中,也可以根据需要选取相同的材料制备存储接触结构104、第一引出结构202和第二引出结构204。
在其中一个实施例中,存储元件102包括铁电存储元件、磁阻存储元件、阻变存储元件或相变存储元件。
在其中一个实施例中,第一引出结构202的底部按第二预设图形排布,第二引出结构204的顶部按第一预设图形排布。
图10为图9对应的一实施例中形成存储元件之后半导体结构的剖面示意图;图11为图10对应的一实施例中形成位线掩膜层后半导体结构的剖面示意图;图12为图11对应的一实施例中形成位线结构之后半导体结构的剖面示意图。如图10、图11、图12所示,第三步,在各第二引出结构204上形成存储元件102,以存储元件102为磁阻存储元件来说,形成存储元件102的步骤如下,首先通过常见的沉积工艺,例如物理气相沉积工艺在第二引出结构204上表面形成固定层结构,示例性的,固定层结构由多层薄膜构成的叠层结构,包括自第二引出结构204上表面依次形成的种子层(seed layer)、[Co(x)/Pt(y)]m叠层、Ru or Ir金属层、[Co(x)/Pt(y)]m叠层、Ta金属层、CoFeB金属层;其次,在固定层结构的上表面依次形成非磁性隔离结构和自由层结构,示例性的,非磁性隔离结构的材料包括MgO、Al2O3,自由层结构的材料包括CoFe、NiFe、NiFeCo、CoFeB;再次,进行热退火工艺,并通过光刻刻蚀工艺去除多余的自由层结构、非磁性隔离结构和固定层结构,得到由剩余自由层结构构成的自由层210、剩余非磁性隔离结构构成的非磁性隔离层208和剩余固定层结构构成的固定层206;典型的,固定层206的底部的面积等于第二引出结构204的顶部的面积。然后在固定层206、非磁性隔离层208和自由层210的侧壁形成保护结构,例如氮化硅结构,所述保护结构沿自由层210的侧壁延伸覆盖在自由层210的上表面。再次,在基底100上形成第三介质结构,第三介质结构填充在相邻自由层210之间,且第三介质结构的上表面高于保护结构的上表面。再次,通过光刻刻蚀工艺去除自由层210正上方的保护结构及第三介质结构,得到位于自由层210上方的存储接触沟槽312、由剩余保护结构构成的保护层216以及由剩余第三介质结构构成的第三介质层314。第四步,在存储接触沟槽312中填充形成上表面与第三介质层314的上表面相齐平的存储接触层316。第五步,在第三介质层314的上表面形成位线结构层318。第六步,在位线结构层上形成位线掩膜层320,位线掩膜层320定义位线结构106、存储接触结构104的形状和位置,在其他实施例中,在第五步之前包括在第三介质层314的上表面形成用于定义存储接触结构104的形状和位置的存储掩膜层之后,通过光刻刻蚀工艺刻蚀去除部分存储接触层316,得到由剩余存储接触层316构成的存储接触结构104,此时的位线掩膜层320仅用于定义位线结构106的形状和位置。第七步,以位线掩膜层320为掩膜通过刻蚀工艺去除部分位线结构层、部分存储接触层316、部分第三介质层314,得到由剩余位线结构层构成的位线结构106、由剩余存储接触层316构成的存储接触结构104。第八步,在相邻位线结构106之间填充形成上表面与位线接触结构相齐平的第四介质层322。示例性的,第一介质层308、第二介质层310、第三介质层314和第四介质层322的材料包括二氧化硅、氮氧化硅、氮化硅。
这里参考作为本发明的理想实施例(和中间结构)的示意图的横截面图来描述发明的实施例,这样可以预期由于例如制造技术和/或容差导致的所示形状的变化。因此,本发明的实施例不应当局限于在此所示的区的特定形状,而是包括由于例如制造技术导致的形状偏差。例如,显示为矩形的注入区在其边缘通常具有圆的或弯曲特征和/或注入浓度梯度,而不是从注入区到非注入区的二元改变。同样,通过注入形成的埋藏区可导致该埋藏区和注入进行时所经过的表面之间的区中的一些注入。因此,图中显示的区实质上是示意性的,它们的形状并不表示器件的区的实际形状,且并不限定本发明的范围。
在本说明书的描述中,参考术语“有些实施例”、“其他实施例”、“理想实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特征包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性描述不一定指的是相同的实施例或示例。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (20)

1.一种半导体结构,其特征在于,包括:
基底,具有第一表面;
若干存储元件,位于所述基底的第一表面上,所述存储元件按第一预设图形排布;
若干存储接触结构,与所述存储元件一一对应,且所述存储接触结构的底部与所述存储元件的顶部相接触,所述存储接触结构的顶部按第二预设图形排布;
其中,所述存储接触结构的底部和所述存储接触结构的顶部相对设置。
2.根据权利要求1所述的半导体结构,其特征在于,所述第一预设图形包括正六边形,各所述存储元件位于所述正六边形的顶点位置和中心位置。
3.根据权利要求1所述的半导体结构,其特征在于,所述存储接触结构的底部按所述第一预设图形排布。
4.根据权利要求1所述的半导体结构,其特征在于,所述第二预设图形包括多行多列排布阵列。
5.根据权利要求4所述的半导体结构,其特征在于,还包括:
若干位线结构,任一所述位线结构与位于同一列的所述存储接触结构的顶部相接触,所述位线结构为直线。
6.根据权利要求1所述的半导体结构,其特征在于,还包括:
若干晶体管,位于所述基底与所述存储元件之间,所述晶体管与所述存储元件一一对应,所述晶体管按所述第二预设图形排布;
若干晶体管接触结构,位于所述晶体管与所述存储元件之间,分别与所述晶体管、所述存储元件相接触,且所述晶体管接触结构的顶部按所述第一预设图形排布。
7.根据权利要求6所述的半导体结构,其特征在于,所述晶体管接触结构的底部按所述第二预设图形排布;
其中,所述晶体管接触结构的底部和所述晶体管接触结构的顶部相对设置。
8.根据权利要求6所述的半导体结构,其特征在于,所述晶体管接触结构包括:
第一引出结构,所述第一引出结构的底部与所述晶体管相接触;
第二引出结构,所述第二引出结构的底部与所述第一引出结构的顶部相接触,所述第二引出结构的顶部为所述晶体管接触结构的顶部;
其中,所述第一引出结构的底部和所述第一引出结构的顶部相对设置,所述第二引出结构的底部和所述第二引出结构的顶部相对设置。
9.根据权利要求8所述的半导体结构,其特征在于,所述第二引出结构的底部的面积不小于所述第一引出结构的顶部的面积。
10.根据权利要求1所述的半导体结构,其特征在于,所述存储元件包括铁电存储元件、磁阻存储元件、阻变存储元件或相变存储元件。
11.一种半导体结构的制备方法,其特征在于,包括:
提供基底,所述基底具有第一表面;
于所述基底的第一表面上形成若干存储元件,所述存储元件按第一预设图形排布;
于各所述存储元件的顶部分别形成存储接触结构,所述存储接触结构的顶部按第二预设图形排布。
12.根据权利要求11所述的制备方法,其特征在于,所述第一预设图形包括正六边形,各所述存储元件位于所述正六边形的顶点位置和中心位置。
13.根据权利要求11所述的制备方法,其特征在于,所述存储接触结构的底部与所述存储元件的顶部相接触,所述存储接触结构的底部按所述第一预设图形排布;
其中,所述存储接触结构的底部与所述存储接触结构的顶部相对设置。
14.根据权利要求11所述的制备方法,其特征在于,所述第二预设图形包括多行多列排布阵列。
15.根据权利要求14所述的制备方法,其特征在于,还包括:
于所述存储接触结构的顶部形成若干位线结构,任一所述位线结构与位于同一列的所述存储接触结构的顶部相接触,所述位线结构为直线。
16.根据权利要求11所述的制备方法,其特征在于,所述于所述基底的第一表面上形成若干存储元件之前还包括:
于所述基底的第一表面形成若干晶体管,所述晶体管与所述存储元件一一对应,所述晶体管按所述第二预设图形排布;
于各所述晶体管上分别形成晶体管接触结构,所述晶体管接触结构分别与所述晶体管、所述存储元件相接触,且所述晶体管接触结构的顶部按所述第一预设图形排布。
17.根据权利要求16所述的制备方法,其特征在于,所述晶体管接触结构的底部按所述第二预设图形排布;
其中,所述晶体管接触结构的底部和所述晶体管接触结构的顶部相对设置。
18.根据权利要求16所述的制备方法,其特征在于,所述晶体管接触结构包括第一引出结构和第二引出结构,所述于各所述晶体管上分别形成晶体管接触结构的步骤包括:
于各所述晶体管上分别形成第一引出结构,所述第一引出结构的底部与所述晶体管相接触;
于所述第一引出结构的顶部形成第二引出结构,所述第二引出结构的顶部与所述存储元件的底部相接触;
其中,所述第一引出结构的底部和所述第一引出结构的顶部相对设置。
19.根据权利要求18所述的制备方法,其特征在于,所述第二引出结构的底部的面积不小于所述第一引出结构的顶部的面积;
其中,所述第二引出结构的底部和所述第二引出结构的顶部相对设置。
20.根据权利要求19所述的制备方法,其特征在于,所述第一引出结构的底部按所述第二预设图形排布,所述第二引出结构的顶部按所述第一预设图形排布。
CN202111144928.3A 2021-09-28 2021-09-28 半导体结构及其制备方法 Active CN115884600B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202111144928.3A CN115884600B (zh) 2021-09-28 2021-09-28 半导体结构及其制备方法
PCT/CN2022/078665 WO2023050715A1 (zh) 2021-09-28 2022-03-01 半导体结构及其制备方法
US17/808,797 US12400957B2 (en) 2021-09-28 2022-06-24 Geometric semiconductor memory structure and manufacturing method thereof
TW111131544A TWI848351B (zh) 2021-09-28 2022-08-22 半導體結構及其製備方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111144928.3A CN115884600B (zh) 2021-09-28 2021-09-28 半导体结构及其制备方法

Publications (2)

Publication Number Publication Date
CN115884600A true CN115884600A (zh) 2023-03-31
CN115884600B CN115884600B (zh) 2025-10-21

Family

ID=85763584

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111144928.3A Active CN115884600B (zh) 2021-09-28 2021-09-28 半导体结构及其制备方法

Country Status (3)

Country Link
CN (1) CN115884600B (zh)
TW (1) TWI848351B (zh)
WO (1) WO2023050715A1 (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1983617A (zh) * 2005-11-28 2007-06-20 尔必达存储器株式会社 电可改写非易失存储元件及其制造方法
CN106104790A (zh) * 2014-03-06 2016-11-09 株式会社 东芝 磁阻存储器件
CN107611126A (zh) * 2016-07-12 2018-01-19 三星电子株式会社 半导体装置
CN107910330A (zh) * 2017-11-29 2018-04-13 睿力集成电路有限公司 动态随机存取存储器阵列及其版图结构、制作方法
CN108040501A (zh) * 2015-10-30 2018-05-15 桑迪士克科技有限责任公司 有五重存储器堆叠结构配置的三维nand器件
CN113421895A (zh) * 2020-06-29 2021-09-21 台湾积体电路制造股份有限公司 存储器器件及其制造方法以及存储器结构

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6567300B1 (en) * 2002-02-22 2003-05-20 Infineon Technologies, Ag Narrow contact design for magnetic random access memory (MRAM) arrays
KR101209003B1 (ko) * 2010-10-14 2012-12-06 주식회사 유진테크 3차원 구조의 메모리 소자를 제조하는 방법 및 장치
CN105448927B (zh) * 2014-09-26 2018-07-06 旺宏电子股份有限公司 三维半导体元件
US9881924B2 (en) * 2016-05-11 2018-01-30 Micron Technology, Inc. Semiconductor memory device having coplanar digit line contacts and storage node contacts in memory array and method for fabricating the same
US10043819B1 (en) * 2017-05-17 2018-08-07 Macronix International Co., Ltd. Method for manufacturing 3D NAND memory using gate replacement, and resulting structures
US10854615B2 (en) * 2018-03-30 2020-12-01 Taiwan Semiconductor Manufacturing Co., Ltd. FinFET having non-merging epitaxially grown source/drains
WO2020177048A1 (en) * 2019-03-04 2020-09-10 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices
CN112582372B (zh) * 2019-09-30 2025-06-13 长鑫存储技术有限公司 Dram阵列版图及dram存储器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1983617A (zh) * 2005-11-28 2007-06-20 尔必达存储器株式会社 电可改写非易失存储元件及其制造方法
CN106104790A (zh) * 2014-03-06 2016-11-09 株式会社 东芝 磁阻存储器件
CN108040501A (zh) * 2015-10-30 2018-05-15 桑迪士克科技有限责任公司 有五重存储器堆叠结构配置的三维nand器件
CN107611126A (zh) * 2016-07-12 2018-01-19 三星电子株式会社 半导体装置
CN107910330A (zh) * 2017-11-29 2018-04-13 睿力集成电路有限公司 动态随机存取存储器阵列及其版图结构、制作方法
CN113421895A (zh) * 2020-06-29 2021-09-21 台湾积体电路制造股份有限公司 存储器器件及其制造方法以及存储器结构

Also Published As

Publication number Publication date
TWI848351B (zh) 2024-07-11
TW202314578A (zh) 2023-04-01
WO2023050715A1 (zh) 2023-04-06
CN115884600B (zh) 2025-10-21

Similar Documents

Publication Publication Date Title
JP6316474B1 (ja) 磁気メモリ
JP4945592B2 (ja) 半導体記憶装置
KR101659106B1 (ko) Stt-mram 셀 구조들
US8884389B2 (en) Magnetoresistive element and method of manufacturing the same
JP6304697B2 (ja) 磁気メモリ素子および磁気メモリ
US6657270B2 (en) Magnetic random access memory using bipolar junction transistor, and method for fabricating the same
US9620565B2 (en) Semiconductor memory device
CN109036485A (zh) 垂直自旋轨道扭矩磁阻式随机存取存储器的存储器单元
US10573449B2 (en) Tunnel magnetoresistive effect element
JP2014203931A (ja) 磁気メモリ、スピン素子およびスピンmosトランジスタ
US8729648B2 (en) Magnetic body device and manufacturing method thereof
WO2015033678A1 (en) Magnetoresistive element and magnetic random access memory
CN110323247B (zh) Mram器件及其制造方法及包括mram的电子设备
US11730001B2 (en) Tunnel magnetoresistive effect element, magnetic memory, and built-in memory
US20160133831A1 (en) Method of forming metal oxide layer and magnetic memory device including the same
KR101049651B1 (ko) 자기저항 메모리셀, 및 이를 포함하는 메모리 소자의 제조 방법
JP2003133533A (ja) マグネチックram
US12400957B2 (en) Geometric semiconductor memory structure and manufacturing method thereof
CN115884600A (zh) 半导体结构及其制备方法
US11264290B2 (en) Tunnel magnetoresistive effect element and magnetic memory
JP2006196687A (ja) 磁気メモリ
KR20170045080A (ko) 자기 메모리 장치
US20190214549A1 (en) Tunnel magnetoresistive effect element, magnetic memory, and built-in memory

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant