CN115116376A - 像素驱动电路及显示面板 - Google Patents
像素驱动电路及显示面板 Download PDFInfo
- Publication number
- CN115116376A CN115116376A CN202210907165.1A CN202210907165A CN115116376A CN 115116376 A CN115116376 A CN 115116376A CN 202210907165 A CN202210907165 A CN 202210907165A CN 115116376 A CN115116376 A CN 115116376A
- Authority
- CN
- China
- Prior art keywords
- module
- transistor
- light
- signal line
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明公开了一种像素驱动电路及显示面板。像素驱动电路包括:驱动模块、数据写入模块、存储模块、发光模块和补偿模块;数据写入模块用于在数据写入阶段为驱动模块提供数据信号;存储模块用于存储数据信号;驱动模块连接于第一电源信号线和发光模块的第一端之间,驱动模块用于在发光阶段根据数据信号产生驱动电流,发光模块的第二端与第二电源信号线连接,发光模块用于响应驱动电流发光;补偿模块与发光模块的第一端电连接,补偿模块用于在发光模块的第一端的电位小于第一电源信号线提供的第一电源信号时,补偿发光模块的第一端的电位。本发明实施例的技术方案提高了显示面板的显示均一性。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及显示面板。
背景技术
随着显示技术的发展,对显示面板的显示均一性要求越来越高。
在显示面板中,第一电源信号线为像素驱动电路提供第一电源信号,使得像素驱动电路根据第一电源信号和数据电压产生驱动电流,驱动发光器件发光。但是,现有技术中的显示面板的亮度均一性较差。
发明内容
本发明提供了一种像素驱动电路及显示面板,以提高显示面板的显示均一性。
根据本发明的一方面,提供了一种像素驱动电路,像素驱动电路包括:驱动模块、数据写入模块、存储模块、发光模块和补偿模块;
所述数据写入模块连接于所述驱动模块和数据信号线之间,所述数据写入模块用于在数据写入阶段为所述驱动模块提供数据信号;
所述存储模块连接于第一电源信号线和所述驱动模块之间,所述存储模块用于存储所述数据信号;
所述驱动模块连接于所述第一电源信号线和所述发光模块的第一端之间,所述驱动模块用于在发光阶段根据所述数据信号产生驱动电流,所述发光模块的第二端与第二电源信号线连接,所述发光模块用于响应所述驱动电流发光;
所述补偿模块与所述发光模块的第一端电连接,所述补偿模块用于在所述发光模块的第一端的电位小于所述第一电源信号线提供的第一电源信号时,补偿所述发光模块的第一端的电位。
通过设置补偿模块,当发光模块的第一端电位小于第一电源信号时,补偿模块对发光模块的第一端的电位进行补偿,提高显示面板的显示均一性。
可选地,所述补偿模块包括第一晶体管;
所述数据写入模块的控制端连接第一扫描信号线,所述数据写入模块的第一端连接所述数据信号线,所述数据写入模块的第二端与所述驱动模块的控制端电连接;
所述存储模块的第一端连接所述第一电源信号线,所述存储模块的第二端与所述驱动模块的控制端电连接;
所述驱动模块的第一端连接所述第一电源信号线,所述驱动模块的第二端与所述发光模块的第一端电连接;
所述第一晶体管的控制端连接控制信号线,所述第一晶体管的第一端与所述驱动模块的第二端电连接,所述第一晶体管的第二端与所述发光模块的第一端电连接。
补偿模块包括第一晶体管,当发光模块的第一端电位小于第一电源信号时,第一晶体管导通,对发光模块的第一端的电位进行补偿。
可选地,像素驱动电路还包括第一发光控制模块;所述补偿模块包括第一晶体管;
所述数据写入模块的控制端连接第一扫描信号线,所述数据写入模块的第一端连接所述数据信号线,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
所述存储模块的第一端连接所述第一电源信号线,所述存储模块的第二端与所述驱动模块的控制端电连接;
所述驱动模块的第一端连接所述第一电源信号线;
所述第一发光控制模块的控制端连接使能信号线,所述第一发光控制模块的第一端与所述驱动模块的第二端电连接,所述第一发光控制模块的第二端与所述发光模块的第一端电连接;
所述第一晶体管的控制端连接控制信号线,所述第一晶体管的第一端与所述第一发光控制模块的第二端电连接,所述第一晶体管的第二端与所述发光模块的第一端电连接。
第一发光控制模块导通时,发光模块的第一端通过第一发光控制模块与驱动模块连接,当发光模块的第一端电位小于第一电源信号时,第一晶体管导通,对发光模块的第一端的电位进行补偿。
可选地,所述第一晶体管为N型晶体管;
所述N型晶体管的栅极为所述第一晶体管的控制端,所述N型晶体管的第一极为所述第一晶体管的第一端,所述N型晶体管的第二极为所述第一晶体管的第二端。
第一晶体管为N型晶体管,N型晶体管的源极的电位小于其栅极的电位时,N型晶体管导通,补偿发光二极管的阳极电位。
可选地,所述第一电源信号线复用为所述控制信号线,或者,所述第一扫描信号线复用为所述控制信号线。
第一晶体管为N型晶体管时,第一电源信号线或第一扫描信号线复用为控制信号线,减少走线数量,有利于版图设计。
可选地,所述第一晶体管为P型晶体管;
所述P型晶体管的栅极为所述第一晶体管的控制端,所述P型晶体管的第一极为所述第一晶体管的第一端,所述P型晶体管的第二极为所述第一晶体管的第二端。
第一晶体管为P型晶体管,P型晶体管的栅极的电位小于其源极的电位时,P型晶体管导通,补偿发光二极管的阳极电位。
可选地,所述第二电源信号线复用为所述控制信号线。
第一晶体管为P型晶体管时,第二电源信号线可以复用为控制信号线,减少走线数量,有利于版图设计。
可选地,所述补偿模块还包括第一电容;
所述第一电容的第一端连接所述控制信号线,所述第一电容的第二端与所述第一晶体管的控制端电连接。
第一电容放电的电压可以控制第一晶体管的控制端的电位,从而控制第一晶体管的打开程度,打开程度不同,第一晶体管向发光模块的第一端补偿的电压不同。
可选地,像素驱动电路还包括:阈值补偿模块;
所述阈值补偿模块的控制端连接第一扫描信号线,所述阈值补偿模块的第一端与所述驱动模块的第二端电连接,所述阈值补偿模块的第二端与所述驱动模块的控制端电连接,所述阈值补偿模块用于抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
优选地,像素驱动电路还包括:第二发光控制模块、第一初始化模块和第二初始化模块;所述第二发光控制模块的控制端连接使能信号线,所述第二发光控制模块的第一端连接所述第一电源信号线,所述第二发光控制模块的第二端与所述驱动模块的第一端电连接;所述第一初始化模块与所述第二初始化模块的控制端连接第二扫描信号线,所述第一初始化模块与所述第二初始化模块的第一端连接初始化信号线,所述第一初始化模块的第二端与所述驱动模块的控制端电连接,所述第一初始化模块用于初始化所述驱动模块;所述第二初始化模块的第二端与所述发光模块的第一端电连接,所述第二初始化模块用于初始化所述发光模块。
阈值补偿模块可以对驱动模块进行阈值补偿,避免驱动模块的阈值电压波动导致驱动电流的变化,使得驱动电流更加稳定。
根据本发明的另一方面,提供了一种显示面板,显示面板包括本发明任一实施方案所述的像素驱动电路。
本发明实施例的技术方案,通过将补偿模块与发光模块的第一端电连接,在发光阶段,补偿模块获取发光模块的第一端的电位,当补偿模块判断发光模块的第一端的电位小于第一电源信号时,补偿模块就会对发光模块的第一端的电位进行补偿,提高发光模块的第一端的电位,使发光模块的第一端的电位接近第一电源信号;减小了第一电源信号线的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同位置像素驱动电路驱动发光模块发光时的显示均一性,提高显示面板的效果。本发明实施例的技术方案解决了显示面板均一性较差的问题,提高了显示面板的显示均一性。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是现有技术中的第一电源信号电压值与第一电源信号线长度关系示意图;
图2是本发明实施例提供的一种像素驱动电路的结构示意图;
图3是本发明实施例提供的又一种像素驱动电路的结构示意图;
图4是本发明实施例提供的又一种像素驱动电路的结构示意图;
图5是本发明实施例提供的又一种像素驱动电路的结构示意图;
图6是本发明实施例提供的又一种像素驱动电路的结构示意图;
图7是本发明实施例提供的又一种像素驱动电路的结构示意图;
图8是本发明实施例提供的又一种像素驱动电路的结构示意图;
图9是本发明实施例提供的一种像素驱动电路的时序图;
图10是本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”及其任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
图1是现有技术中的第一电源信号电压值与第一电源信号线长度关系示意图,第一电源信号线为像素驱动电路提供第一电源信号,第一电源信号例如为正电压信号,第一电源信号线从显示面板的一端延伸到每个像素驱动电路时,由于走线较长,会产生一定的压降,参考图1,横坐标表示第一电源信号线的长度,纵坐标表示第一电源信号的电压值,曲线①表示第一电源信号线的电阻较低时,第一电源信号电压值与第一电源信号线长度的关系曲线;曲线②表示第一电源信号线的电阻中等时,第一电源信号电压值与第一电源信号线长度的关系曲线;曲线③表示第一电源信号线的电阻较高时,第一电源信号电压值与第一电源信号线长度的关系曲线。由曲线①、曲线②和曲线③可知,第一电源信号线的走线长度不同,第一电源信号的压降不同;第一电源信号线越长,第一电源信号的压降越大,像素驱动电路获得的第一电源信号的电压值越小;因此,第一电源信号线从显示面板的一端延伸到每个像素驱动电路时,到达不同像素驱动电路的走线长度不同,压降就不同,导致到达不同像素驱动电路的电压值不同,即为不同像素驱动电路提供的电压值不同,从而导致显示面板亮度均一性降低。
针对上述问题,本发明实施例提供了一种像素驱动电路,图2是本发明实施例提供的一种像素驱动电路的结构示意图,参考图2,像素驱动电路包括:驱动模块101、数据写入模块102、存储模块103、发光模块104和补偿模块105;数据写入模块102连接于驱动模块101和数据信号线Data之间,数据写入模块102用于在数据写入阶段为驱动模块101提供数据信号Vdata;存储模块103连接于第一电源信号线VDD和驱动模块101之间,存储模块103用于存储数据信号Vdata;驱动模块101连接于第一电源信号线VDD和发光模块104的第一端之间,驱动模块101用于在发光阶段根据数据信号Vdata产生驱动电流,发光模块104的第二端与第二电源信号线VSS连接,发光模块104用于响应驱动电流发光;补偿模块105与发光模块104的第一端电连接,补偿模块105用于在发光模块104的第一端N1的电位小于第一电源信号线VDD提供的第一电源信号时,补偿发光模块104的第一端N1的电位。
其中,数据信号线可以提供数据信号Vdata,第一电源信号线VDD可以提供第一电源信号,第二电源信号线VSS可以提供第二电源信号,第一电源信号例如为正电压信号,第二电源信号例如为负电压信号;数据写入模块102可以将数据信号线Data提供的数据信号Vdata写入驱动模块101,驱动模块101可以根据数据信号Vdata和第一电源信号产生驱动电流,发光模块104例如包括有机发光二极管(Organic Light Emitting Diode OLED),发光模块104可以响应驱动电流发光,从而显示待显示亮度。
具体地,在数据写入阶段,数据写入模块102将数据信号Vdata写入驱动模块101;存储模块103可以存储数据信号Vdata,从而维持驱动模块101的电位。
在发光阶段,驱动模块101可以根据数据信号Vdata和第一电源信号产生驱动电流,发光模块104响应驱动电流发光。同时,补偿模块105可以获取发光模块104的第一端N1的电位,当补偿模块105判断发光模块104的第一端N1的电位小于第一电源信号线VDD提供的第一电源信号时,补偿模块105就会补偿发光模块104的第一端N1的电位,提高发光模块104的第一端N1的电位,使发光模块104的第一端N1的电位接近第一电源信号,减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同位置像素驱动电路驱动发光模块104发光时的显示均一性,提高显示面板的效果。
本实施例的技术方案,通过将补偿模块与发光模块的第一端电连接,在发光阶段,补偿模块获取发光模块的第一端的电位,当补偿模块判断发光模块的第一端的电位小于第一电源信号时,补偿模块就会对发光模块的第一端的电位进行补偿,提高发光模块的第一端的电位,使发光模块的第一端的电位接近第一电源信号;减小了由于第一电源信号线的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光模块发光时的显示均一性,提高显示面板的效果。本实施例的技术方案解决了显示面板均一性较差的问题,提高了显示面板的显示均一性。
图3是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图3,补偿模块105包括第一晶体管T1;数据写入模块102的控制端连接第一扫描信号线S1,数据写入模块102的第一端连接数据信号线Data,数据写入模块102的第二端与驱动模块101的控制端电连接;存储模块103的第一端连接第一电源信号线VDD,存储模块103的第二端与驱动模块101的控制端电连接;驱动模块101的第一端连接第一电源信号线VDD,驱动模块101的第二端与发光模块104的第一端电连接;第一晶体管T1的控制端连接控制信号线K1,第一晶体管T1的第一端与驱动模块101的第二端N2电连接,第一晶体管T1的第二端与发光模块104的第一端N1电连接。
其中,第一扫描信号线S1可以提供第一扫描信号,采用第一扫描信号可以控制数据写入模块102导通或关断;控制信号线K1可以提供控制信号,第一晶体管T1可以根据控制信号导通或关断。
具体地,在数据写入阶段,第一扫描信号线S1提供的第一扫描信号控制数据写入模块102导通,数据写入模块102将数据信号Vdata写入到驱动模块101的控制端;存储模块103可以存储数据信号Vdata,从而维持驱动模块101的控制端的电位。
在发光阶段,驱动模块101可以根据数据信号Vdata和第一电源信号产生驱动电流,发光模块104响应驱动电流发光。同时,控制信号线K1提供的控制信号例如为高电平信号,高电平信号例如等于第一电源信号,第一晶体管T1获取发光模块104的第一端N1的电位,当第一晶体管T1判断发光模块104的第一端N1的电位小于第一晶体管T1的控制端的电位,即发光模块104的第一端N1的电位小于第一电源信号时,第一晶体管T1导通,第一晶体管T1就会对发光模块104的第一端N1的电位进行补偿,可以提高发光模块104的第一端N1的电位,使发光模块104的第一端N1的电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光模块104发光时的显示均一性,提高显示面板的效果。
可选地,参考图3,第一晶体管T1为N型晶体管;N型晶体管的栅极为第一晶体管T1的控制端,N型晶体管的第一极为第一晶体管T1的第一端,N型晶体管的第二极为第一晶体管T1的第二端。
具体地,N型晶体管的第一极为漏极,N型晶体管的第二极为源极;或者,N型晶体管的第一极为源极,N型晶体管的第二极为漏极。
示例性的,N型晶体管的第一极为漏极,N型晶体管的第二极为源极。
继续参考图3,驱动模块101可以包括第二晶体管T2,第二晶体管T2的控制端为驱动模块101的控制端,第二晶体管T2的第一端为驱动模块101的第一端,第二晶体管T2的第二端为驱动模块101的第二端;数据写入模块102包括第三晶体管T3,第三晶体管T3的控制端为数据写入模块102的控制端,第三晶体管T3的第一端为数据写入模块102的第一端,第三晶体管T3的第二端为数据写入模块102的第二端;存储模块103包括第二电容C2,第二电容C2的第一极为存储模块103的第一端,第二电容C2的第二极为存储模块103的第二端;发光模块104包括发光二极管D1,发光二极管D1的阳极为发光模块104的第一端,发光二极管D1的阴极为发光模块104的第二端。示例性地,第二晶体管T2和第三晶体管T3可以为P型晶体管。
在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。
在发光阶段,控制信号例如为高电平信号,高电平信号例如等于第一电源信号,N型晶体管的栅极的电位为第一电源信号,N型晶体管的漏极和源极的初始电位均为V01,其中V01为像素驱动电路接收的第一电源信号经过驱动模块101的导通压降后的电位。当N型晶体管的源极的电位小于其栅极的电位时,N型晶体管就会导通,而N型晶体管的漏极的电位大于其源极的电位,N型晶体管的漏极的电位为V01+Vth,则N型晶体管的漏极就会将其源极的电位拉高,从而实现提高发光二极管D1的阳极的电位,实现对发光二极管D1的阳极电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
或者,N型晶体管的第一极为源极,N型晶体管的第二极为漏极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为高电平信号,高电平信号例如等于第一电源信号,N型晶体管的栅极的电位为第一电源信号,N型晶体管的漏极和源极的初始电位均为V01,N型晶体管的源极的电位小于其栅极的电位,N型晶体管就会导通,而N型晶体管的漏极的电位大于其源极的电位,N型晶体管的漏极的电位为V01+Vth,则发光二极管D1的阳极电位为V01+Vth,从而实现提高发光二极管D1的阳极电位,可以直接对发光二极管D1的阳极电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
图4是本发明实施例提供的又一种像素驱动电路的结构示意图,图5是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图4,第一电源信号线VDD复用为控制信号线K1,或者,参考图5,第一扫描信号线S1复用为控制信号线K1。
具体地,可以将第一电源信号线VDD复用为控制信号线K1,则在发光阶段,N型晶体管的栅极的电位为高电平信号,高电平信号例如为第一电源信号,当N型晶体管的源极电位小于第一电源信号时,N型晶体管导通,N型晶体管的漏极电位为V01+Vth,对发光模块104的第一端进行补偿。
或者,数据写入模块102例如为低电平信号导通,则在发光阶段,第一扫描信号为高电平,高电平例如与第一电源信号相等,则可以将第一扫描信号线S1复用为控制信号线K1,使得发光阶段,N型晶体管的栅极的电位为第一电源信号,当N型晶体管的源极电位小于第一电源信号时,N型晶体管导通,N型晶体管的漏极电位为V01+Vth,对发光模块104的第一端进行补偿。
图6是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图6,第一晶体管为P型晶体管;P型晶体管的栅极为第一晶体管T1的控制端,P型晶体管的第一极为第一晶体管T1的第一端,P型晶体管的第二极为第一晶体管T1的第二端。
具体地,P型晶体管的第一极为源极,P型晶体管的第二极为漏极;或者,P型晶体管的第一极为漏极,P型晶体管的第二级为源极。
示例性的,P型晶体管的第一极为源极,P型晶体管的第二极为漏极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为低电平信号,低电平信号例如等于第二电源信号,P型晶体管的栅极的电位为第二电源信号,P型晶体管的漏极和源极的初始电位均为V01,P型晶体管的栅极的电位小于其源极的电位,P型晶体管就会导通,而P型晶体管的源极的电位大于其漏极的电位,P型晶体管的源极的电位为V01+Vth,则P型晶体管的源极就会将其漏极的电位拉高,从而实现提高发光二极管D1的阳极电位,实现对发光二极管D1的阳极电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
或者,P型晶体管的第一极为漏极,P型晶体管的第二极为源极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为低电平信号,低电平信号例如等于第二电源信号,P型晶体管的栅极的电位为第二电源信号,P型晶体管的漏极和源极的初始电位均为V01,P型晶体管的栅极的电位小于其源极的电位,P型晶体管就会导通,而P型晶体管的源极的电位大于其漏极的电位,P型晶体管的源极的电位为V01+Vth,则发光模块104的第一端的电位为V01+Vth,从而实现提高发光二极管D1的阳极的电位,可以直接对发光二极管D1的阳极电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同的像素驱动电路产生的驱动电流差异,进而可以提高不同位置像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
可选地,继续参考图6,第二电源信号线VSS复用为控制信号线K1。
具体地,可以将第二电源信号线VSS复用为控制信号线K1,则在发光阶段,P型晶体管的栅极的电位为第二电源信号,P型晶体管的栅极电位小于其源极电位,P型晶体管导通,P型晶体管的源极电位为V01+Vth,对发光模块104的第一端进行补偿。
图7是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图7,像素驱动电路还包括第一发光控制模块106;补偿模块105包括第一晶体管T1;数据写入模块102的控制端连接第一扫描信号线S1,数据写入模块102的第一端连接数据信号线Data,数据写入模块102的第二端与驱动模块101的第一端电连接;存储模块103的第一端连接第一电源信号线VDD,存储模块103的第二端与驱动模块101的控制端电连接;驱动模块101的第一端连接第一电源信号线VDD;第一发光控制模块106的控制端连接使能信号线EM,第一发光控制模块106的第一端与驱动模块101的第二端电连接,第一发光控制模块106的第二端与发光模块104的第一端电连接;第一晶体管T1的控制端连接控制信号线K1,第一晶体管T1的第一端与第一发光控制模块106的第二端N3电连接,第一晶体管T1的第二端与发光模块104的第一端N1电连接。
其中,使能信号线EM可以提供使能信号,使能信号可以控制第一发光控制模块106导通或关断。示例性地,第一发光控制模块106包括第四晶体管T4,第四晶体管T4的控制端为第一发光控制模块106的控制端,第四晶体管T4的第一端为第一发光控制模块106的第一端,第四晶体管T4的第二端为第一发光控制模块106的第二端。当第四晶体管T4为P型晶体管时,使能信号为低电平时,控制第四晶体管T4导通,使能信号为高电平时,控制第四晶体管T4关断。
具体地,在数据写入阶段,第一扫描信号线S1提供的第一扫描信号控制数据写入模块102导通,数据写入模块102通过驱动模块101的第一端将数据信号Vdata写入到驱动模块101的控制端;存储模块103可以存储数据信号Vdata,从而维持驱动模块101的控制端的电位。
在发光阶段,驱动模块101可以根据数据信号Vdata和第一电源信号产生驱动电流,发光模块104响应驱动电流发光。同时,控制信号线K1提供的控制信号例如等于第一电源信号,第一晶体管T1获取发光模块104的第一端N1的电位,当第一晶体管T1判断发光模块104的第一端N1的电位小于第一晶体管T1的控制端的电位,即发光模块104的第一端N1的电位小于第一电源信号时,第一晶体管T1导通,第一晶体管T1就会对发光模块104的第一端N1的电位进行补偿,可以提高发光模块104的第一端N1的电位,使发光模块104的第一端N1的电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光模块104发光时的显示均一性,提高显示面板的效果。
可选地,参考图7,第一晶体管T1为N型晶体管;N型晶体管的栅极为第一晶体管T1的控制端,N型晶体管的第一极为第一晶体管T1的第一端,N型晶体管的第二极为第一晶体管T1的第二端。
具体地,N型晶体管的第一极为漏极,N型晶体管的第二极为源极;或者,N型晶体管的第一极为源极,N型晶体管的第二极为漏极。
示例性的,N型晶体管的第一极为漏极,N型晶体管的第二极为源极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为高电平信号,高电平信号例如等于第一电源信号,N型晶体管的栅极的电位为第一电源信号,N型晶体管的漏极和源极的初始电位均为V01,N型晶体管的源极的电位小于其栅极的电位,N型晶体管就会导通,而N型晶体管的漏极的电位大于其源极的电位,N型晶体管的漏极的电位为V01+Vth,则N型晶体管的漏极就会将其源极的电位拉高,从而实现提高发光二极管D1的阳极的电位,实现对发光二极管D1的阳极的电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同位置像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
或者,N型晶体管的第一极为源极,N型晶体管的第二极为漏极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为高电平信号,高电平信号例如等于第一电源信号,N型晶体管的栅极的电位为第一电源信号,N型晶体管的漏极和源极的初始电位均为V01,N型晶体管的源极的电位小于其栅极的电位,N型晶体管就会导通,而N型晶体管的漏极的电位大于其源极的电位,N型晶体管的漏极的电位为V01+Vth,则发光模块104的第一端的电位为V01+Vth,从而实现提高发光二极管D1的阳极的电位,可以直接对发光二极管D1的阳极电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同位置像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
图8是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图8,第一晶体管为P型晶体管;P型晶体管的栅极为第一晶体管T1的控制端,P型晶体管的第一极为第一晶体管T1的第一端,P型晶体管的第二极为第一晶体管T1的第二端。
具体地,P型晶体管的第一极为源极,P型晶体管的第二极为漏极;或者,P型晶体管的第一极为漏极,P型晶体管的第二级为源极。
示例性的,P型晶体管的第一极为源极,P型晶体管的第二极为漏极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为低电平信号,低电平信号例如等于第二电源信号,P型晶体管的栅极的电位为第二电源信号,P型晶体管的漏极和源极的初始电位均为V01,P型晶体管的栅极的电位小于其源极的电位,P型晶体管就会导通,而P型晶体管的源极的电位大于其漏极的电位,P型晶体管的源极的电位为V01+Vth,则P型晶体管的源极就会将其漏极的电位拉高,从而实现提高发光二极管D1的阳极电位,实现对发光二极管D1的阳极的电位进行补偿,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
或者,P型晶体管的第一极为漏极,P型晶体管的第二极为源极;在数据写入阶段,第三晶体管T3将数据信号Vdata写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位。在发光阶段,控制信号例如为低电平信号,低电平信号例如等于第二电源信号,P型晶体管的栅极的电位为第二电源信号,P型晶体管的漏极和源极的初始电位均为V01,P型晶体管的栅极的电位小于其源极的电位,P型晶体管就会导通,而P型晶体管的源极的电位大于其漏极的电位,P型晶体管的源极的电位为V01+Vth,则发光二极管D1的阳极的电位为V01+Vth,从而实现提高发光模块104的第一端的电位,可以直接对发光二极管D1的阳极的电位进行补偿,使发光二极管D1的阳极的电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
可选地,参考图3、图4、图5、图6、图7或图8,补偿模块105还包括第一电容C1;第一电容C1的第一端连接控制信号线K1,第一电容C1的第二端与第一晶体管T1的控制端电连接。
具体地,控制信号线K1向第一电容C1充电,充满电后,第一电容C1开始放电,则第一电容C1的放电的电压可以控制第一晶体管T1的控制端的电位,从而控制第一晶体管T1的打开程度,打开程度不同,第一晶体管T1向发光模块104的第一端补偿的电压不同。示例性的,当第一晶体管T1为N型管时,显示面板中一个像素驱动电路的发光模块104的第一端的初始电压例如为2.8V,第一电容C1放电,使得第一晶体管T1的控制端的电位大于2.8V时,第一晶体管T1就会导通,假设第一晶体管T1的控制端的电位为3V时,第一晶体管T1完全导通;则第一电容C1放电至3V后,即使第一电容C1继续放电,第一晶体管T1的补偿到发光模块104的电压不变;但如果存在另一像素驱动电路的发光模块104的第一端的初始电压为3V,第一电容C1继续向第一晶体管T1放电,就会使第一晶体管T1继续打开,继续进行补偿,从而使得第一晶体管T1补偿的电压可以满足不同像素驱动电路的需求,有利于提高显示面板的显示均一性。
可选地,继续参考图7或图8,像素驱动电路还包括:阈值补偿模块107;阈值补偿模块107的控制端连接第一扫描信号线S1,阈值补偿模块107的第一端与驱动模块101的第二端电连接,阈值补偿模块107的第二端与驱动模块101的控制端电连接,阈值补偿模块107用于抓取驱动模块101的阈值电压至驱动模块101的控制端。
其中,阈值补偿模块107包括第五晶体管T5,第五晶体管T5的控制端为阈值补偿模块107的控制端,第五晶体管T5的第一端为阈值补偿模块107的第一端,第五晶体管T5的第二端为阈值补偿模块107的第二端。
具体地,第一扫描信号线S1提供的第一扫描信号可以控制阈值补偿模块107是否导通,在数据写入阶段,第一扫描信号控制阈值补偿模块107导通,阈值补偿模块107可以抓取驱动模块101的阈值电压至驱动模块101的控制端,对驱动模块101进行补偿,避免驱动模块101的阈值电压波动导致驱动电流的变化,使得驱动电流更加稳定,发光模块104可以更好的显示待显示亮度。
可选地,继续参考图7或图8,像素驱动电路还包括:第二发光控制模块108、第一初始化模块109和第二初始化模块110;第二发光控制模块108的控制端连接使能信号线EM,第二发光控制模块108的第一端连接第一电源信号线VDD,第二发光控制模块108的第二端与驱动模块101的第一端电连接;第一初始化模块109与第二初始化模块110的控制端连接第二扫描信号线S2,第一初始化模块109与第二初始化模块110的第一端连接初始化信号线Vref,第一初始化模块109的第二端与驱动模块101的控制端电连接,第一初始化模块109用于初始化驱动模块101;第二初始化模块110的第二端与发光模块104的第一端电连接,第二初始化模块110用于初始化发光模块104。
可选地,继续参考图7或图8,第二发光控制模块108包括第六晶体管T6,第六晶体管T6的控制端为第二发光控制模块108的控制端,第六晶体管T6的第一端为第二发光控制模块108的第一端,第六晶体管T6的第二端为第二发光控制模块108的第二端;第一初始化模块109包括第七晶体管T7,第七晶体管T7的控制端为第一初始化模块109的控制端,第七晶体管T7的第一端为第一初始化模块109的第一端,第七晶体管T7的第二端为第一初始化模块109的第二端;第二初始化模块110包括第八晶体管T8,第八晶体管T8的控制端为第二初始化模块110的控制端,第八晶体管T8的第一端为第二初始化模块110的第一端,第八晶体管T8的第二端为第二初始化模块110的第二端。
可选地,第五晶体管T5例如为双栅晶体管,双栅晶体管可以降低漏电流,从而减小驱动模块101的控制端的漏电流,使得驱动模块101的控制端的电位较稳定;第七晶体管T7例如为双栅晶体管,可以进一步减小驱动模块101的控制端的漏电流,使得驱动模块101可以产生稳定的驱动电流,发光模块104可以稳定发光。
图9是本发明实施例提供的一种像素驱动电路的时序图,参考图9,Scan1为第一扫描信号线S1提供的第一扫描信号,Scan2为第二扫描信号线S2提供的第二扫描信号,E1为使能信号线EM提供的使能信号。
参考图7和图9,在初始化阶段t0,第二扫描信号线S2提供的第二扫描信号Scan2为低电平,第七晶体管T7和第八晶体管T8导通,第七晶体管T7初始化第二晶体管T2的控制端,第八晶体管T8初始化发光二极管D1的阳极。
在数据写入阶段t1,第一扫描信号线S1提供的第一扫描信号Scan1为低电平,第三晶体管T3和第五晶体管T5导通,第三晶体管T3将数据信号线Data提供的数据信号Vdata经过第二晶体管T2的第一端写入第二晶体管T2的控制端,第二电容C2可以存储数据信号Vdata,从而维持第二晶体管T2的控制端的电位;同时,第五晶体管T5抓取第二晶体管T2的阈值电压至第二晶体管T2的控制端,实现阈值补偿。
在发光阶段t2,使能信号线EM提供的使能信号E1为低电平,第四晶体管T4和第六晶体管T6导通;第一扫描信号线S1提供的第一扫描信号Scan1为高电平,高电平信号例如与第一电源信号相等;第二晶体管T2可以根据数据信号Vdata和第一电源信号产生驱动电流,发光二极管D1响应驱动电流发光。同时,第一晶体管T1可以获取发光二极管D1的阳极电位,当第一晶体管T1判断发光二极管D1的阳极电位小于第一电源信号线VDD提供的第一电源信号时,第一晶体管T1就会补偿发光二极管D1的第一端N1的电位,可以提高发光二极管D1的阳极电位,使发光二极管D1的阳极电位接近第一电源信号;减小了第一电源信号线VDD的压降导致的显示面板上不同位置的像素驱动电路接收的第一电源信号的差异,使得像素驱动电路根据第一电源信号和数据信号产生驱动电流时,可以减小不同位置的像素驱动电路产生的驱动电流差异,进而可以提高不同像素驱动电路驱动发光二极管D1发光时的显示均一性,提高显示面板的效果。
并且,第一晶体管T1可以补偿显示面板中所有像素驱动电路中发光二极管D1的阳极电位,使得每个像素驱动电路中的发光二极管D1的阳极电位接近第一电源信号,从而可以提高显示面板的显示均一性。
需要说明的是,图7和图8中只示出了第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8为P型晶体管的情况,但并不进行限定;图9中只示出了第一晶体管T1为高电平信号导通,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8为低电平信号导通的情况,但并不进行限定。
本实施例的技术方案还提供了一种显示面板,显示面板包括上述任意实施方案提供的像素驱动电路,图10是本发明实施例提供的一种显示面板的结构示意图,参考图10,显示面板可应用到手机、平板、显示器、智能手表、MP3、MP4或其他可穿戴设备等,因其包含本发明任意实施例提供的像素驱动电路,因而也具有相同的有益效果,在此不再赘述。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:驱动模块、数据写入模块、存储模块、发光模块和补偿模块;
所述数据写入模块连接于所述驱动模块和数据信号线之间,所述数据写入模块用于在数据写入阶段为所述驱动模块提供数据信号;
所述存储模块连接于第一电源信号线和所述驱动模块之间,所述存储模块用于存储所述数据信号;
所述驱动模块连接于所述第一电源信号线和所述发光模块的第一端之间,所述驱动模块用于在发光阶段根据所述数据信号产生驱动电流,所述发光模块的第二端与第二电源信号线连接,所述发光模块用于响应所述驱动电流发光;
所述补偿模块与所述发光模块的第一端电连接,所述补偿模块用于在所述发光模块的第一端的电位小于所述第一电源信号线提供的第一电源信号时,补偿所述发光模块的第一端的电位。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿模块包括第一晶体管;
所述数据写入模块的控制端连接第一扫描信号线,所述数据写入模块的第一端连接所述数据信号线,所述数据写入模块的第二端与所述驱动模块的控制端电连接;
所述存储模块的第一端连接所述第一电源信号线,所述存储模块的第二端与所述驱动模块的控制端电连接;
所述驱动模块的第一端连接所述第一电源信号线,所述驱动模块的第二端与所述发光模块的第一端电连接;
所述第一晶体管的控制端连接控制信号线,所述第一晶体管的第一端与所述驱动模块的第二端电连接,所述第一晶体管的第二端与所述发光模块的第一端电连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,还包括第一发光控制模块;所述补偿模块包括第一晶体管;
所述数据写入模块的控制端连接第一扫描信号线,所述数据写入模块的第一端连接所述数据信号线,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
所述存储模块的第一端连接所述第一电源信号线,所述存储模块的第二端与所述驱动模块的控制端电连接;
所述驱动模块的第一端连接所述第一电源信号线;
所述第一发光控制模块的控制端连接使能信号线,所述第一发光控制模块的第一端与所述驱动模块的第二端电连接,所述第一发光控制模块的第二端与所述发光模块的第一端电连接;
所述第一晶体管的控制端连接控制信号线,所述第一晶体管的第一端与所述第一发光控制模块的第二端电连接,所述第一晶体管的第二端与所述发光模块的第一端电连接。
4.根据权利要求2或3所述的像素驱动电路,其特征在于,所述第一晶体管为N型晶体管;
所述N型晶体管的栅极为所述第一晶体管的控制端,所述N型晶体管的第一极为所述第一晶体管的第一端,所述N型晶体管的第二极为所述第一晶体管的第二端。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述第一电源信号线复用为所述控制信号线,或者,所述第一扫描信号线复用为所述控制信号线。
6.根据权利要求2或3所述的像素驱动电路,其特征在于,所述第一晶体管为P型晶体管;
所述P型晶体管的栅极为所述第一晶体管的控制端,所述P型晶体管的第一极为所述第一晶体管的第一端,所述P型晶体管的第二极为所述第一晶体管的第二端。
7.根据权利要求6所述的像素驱动电路,其特征在于,所述第二电源信号线复用为所述控制信号线。
8.根据权利要求2-7任一项所述的像素驱动电路,其特征在于,所述补偿模块还包括第一电容;
所述第一电容的第一端连接所述控制信号线,所述第一电容的第二端与所述第一晶体管的控制端电连接。
9.根据权利要求1或3所述的像素驱动电路,其特征在于,还包括:阈值补偿模块;
所述阈值补偿模块的控制端连接第一扫描信号线,所述阈值补偿模块的第一端与所述驱动模块的第二端电连接,所述阈值补偿模块的第二端与所述驱动模块的控制端电连接,所述阈值补偿模块用于抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
优选地,像素驱动电路还包括:第二发光控制模块、第一初始化模块和第二初始化模块;所述第二发光控制模块的控制端连接使能信号线,所述第二发光控制模块的第一端连接所述第一电源信号线,所述第二发光控制模块的第二端与所述驱动模块的第一端电连接;所述第一初始化模块与所述第二初始化模块的控制端连接第二扫描信号线,所述第一初始化模块与所述第二初始化模块的第一端连接初始化信号线,所述第一初始化模块的第二端与所述驱动模块的控制端电连接,所述第一初始化模块用于初始化所述驱动模块;所述第二初始化模块的第二端与所述发光模块的第一端电连接,所述第二初始化模块用于初始化所述发光模块。
10.一种显示面板,其特征在于,包括权利要求1-9中任一项所述的像素驱动电路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202210907165.1A CN115116376B (zh) | 2022-07-29 | 2022-07-29 | 像素驱动电路及显示面板 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202210907165.1A CN115116376B (zh) | 2022-07-29 | 2022-07-29 | 像素驱动电路及显示面板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN115116376A true CN115116376A (zh) | 2022-09-27 |
| CN115116376B CN115116376B (zh) | 2025-06-24 |
Family
ID=83334933
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202210907165.1A Active CN115116376B (zh) | 2022-07-29 | 2022-07-29 | 像素驱动电路及显示面板 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN115116376B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115662353A (zh) * | 2022-12-26 | 2023-01-31 | 惠科股份有限公司 | 像素驱动电路、电阻补偿方法以及显示面板 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113539184A (zh) * | 2021-07-20 | 2021-10-22 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板 |
| CN114023261A (zh) * | 2021-11-17 | 2022-02-08 | 厦门天马显示科技有限公司 | 显示面板和显示装置 |
| CN114023259A (zh) * | 2021-12-01 | 2022-02-08 | 合肥维信诺科技有限公司 | 一种像素驱动电路及其驱动方法 |
| CN114495822A (zh) * | 2021-12-27 | 2022-05-13 | 昆山国显光电有限公司 | 像素电路及其驱动方法和显示面板 |
| US20220157239A1 (en) * | 2020-07-17 | 2022-05-19 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Pixel driving circuit, method of driving thereof, and display panel |
| CN114724508A (zh) * | 2021-11-25 | 2022-07-08 | 云谷(固安)科技有限公司 | 像素电路及其驱动方法和显示面板 |
-
2022
- 2022-07-29 CN CN202210907165.1A patent/CN115116376B/zh active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20220157239A1 (en) * | 2020-07-17 | 2022-05-19 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Pixel driving circuit, method of driving thereof, and display panel |
| CN113539184A (zh) * | 2021-07-20 | 2021-10-22 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板 |
| CN114023261A (zh) * | 2021-11-17 | 2022-02-08 | 厦门天马显示科技有限公司 | 显示面板和显示装置 |
| CN114724508A (zh) * | 2021-11-25 | 2022-07-08 | 云谷(固安)科技有限公司 | 像素电路及其驱动方法和显示面板 |
| CN114023259A (zh) * | 2021-12-01 | 2022-02-08 | 合肥维信诺科技有限公司 | 一种像素驱动电路及其驱动方法 |
| CN114495822A (zh) * | 2021-12-27 | 2022-05-13 | 昆山国显光电有限公司 | 像素电路及其驱动方法和显示面板 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115662353A (zh) * | 2022-12-26 | 2023-01-31 | 惠科股份有限公司 | 像素驱动电路、电阻补偿方法以及显示面板 |
| US12033579B1 (en) | 2022-12-26 | 2024-07-09 | HKC Corporation Limited | Pixel drive circuit, resistance compensation method and display panel |
| JP2025541523A (ja) * | 2022-12-26 | 2025-12-18 | 恵科股▲分▼有限公司 | 画素駆動回路、抵抗補償方法および表示パネル |
Also Published As
| Publication number | Publication date |
|---|---|
| CN115116376B (zh) | 2025-06-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN104933993B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
| WO2021129011A1 (zh) | 像素电路的驱动方法、显示面板和显示装置 | |
| CN104485074B (zh) | 像素驱动电路、方法和显示装置 | |
| CN109754757B (zh) | 像素驱动电路、显示装置及像素驱动方法 | |
| CN113516951A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
| CN107342051A (zh) | 一种像素电路、显示装置、像素电路驱动方法 | |
| CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
| CN109509428A (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
| CN110556076B (zh) | 像素电路、驱动方法及显示装置 | |
| CN106558287A (zh) | 有机发光像素驱动电路、驱动方法及有机发光显示面板 | |
| TW201523561A (zh) | 有機發光二極體電路及其驅動方法 | |
| CN115512656A (zh) | 像素电路及其驱动方法、显示面板 | |
| CN112767874B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
| CN105427805A (zh) | 像素驱动电路、方法、显示面板和显示装置 | |
| CN109256094A (zh) | 像素电路、像素驱动方法和显示装置 | |
| CN110223639B (zh) | 像素电路、像素驱动方法、显示基板和显示装置 | |
| CN106067291A (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
| CN106683619A (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
| CN111354308A (zh) | 一种像素驱动电路、有机发光显示面板及显示装置 | |
| CN115294940A (zh) | 像素电路及其驱动方法和显示面板 | |
| CN109584795A (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
| CN205282058U (zh) | 像素驱动电路、显示面板和显示装置 | |
| CN114743491A (zh) | 一种像素驱动电路及其驱动方法、显示面板 | |
| CN111710297B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
| CN113140182B (zh) | 像素电路、显示基板、显示面板和像素驱动方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |