[go: up one dir, main page]

CN114203085B - 显示装置中的偏移电压的控制方法、显示装置及存储介质 - Google Patents

显示装置中的偏移电压的控制方法、显示装置及存储介质 Download PDF

Info

Publication number
CN114203085B
CN114203085B CN202111435843.0A CN202111435843A CN114203085B CN 114203085 B CN114203085 B CN 114203085B CN 202111435843 A CN202111435843 A CN 202111435843A CN 114203085 B CN114203085 B CN 114203085B
Authority
CN
China
Prior art keywords
signal
polarity
offset voltage
control signal
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111435843.0A
Other languages
English (en)
Other versions
CN114203085A (zh
Inventor
吴佳璋
南帐镇
李东明
金玟成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Yisiwei Computing Technology Co ltd
Beijing Eswin Computing Technology Co Ltd
Original Assignee
Hefei Yisiwei Computing Technology Co ltd
Beijing Eswin Computing Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Yisiwei Computing Technology Co ltd, Beijing Eswin Computing Technology Co Ltd filed Critical Hefei Yisiwei Computing Technology Co ltd
Priority to CN202111435843.0A priority Critical patent/CN114203085B/zh
Publication of CN114203085A publication Critical patent/CN114203085A/zh
Priority to US18/071,177 priority patent/US12340728B2/en
Application granted granted Critical
Publication of CN114203085B publication Critical patent/CN114203085B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请提供一种显示装置中的偏移电压的控制方法、显示装置及存储介质,显示装置中的偏移电压的控制方法包括基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号;根据所述斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得所述偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除。采用本申请的控制方法,无需使用大尺寸的晶体管和提供更多的信号,既能够保证显示效果,又能够减小芯片的尺寸。

Description

显示装置中的偏移电压的控制方法、显示装置及存储介质
技术领域
本申请涉及显示技术领域,具体而言,本申请涉及一种显示装置中的偏移电压的控制方法、显示装置及存储介质。
背景技术
目前,屏幕显示的画质是与运算放大器的偏移电压(Offset Voltage)高度相关。运算放大器的晶体管的尺寸大小,能够影响运算放大器的偏移电压的高低。例如,增大该晶体管的尺寸,能够减小运算放大器的偏移电压。
现有技术中,显示装置中的运算放大器通常采用大尺寸的晶体管,从而减小运算放大器的偏移电压,但是大尺寸的晶体管会引起整个运算放大器的尺寸增加,从而增大源极驱动器的尺寸和增大显示装置的尺寸。
因此,如何提供一种无需使用大尺寸的晶体管,便能够消除运算放大器的偏移电压的控制方法,是本领域技术人员亟待解决的问题。
发明内容
本申请针对现有方式的缺点,提出一种显示装置中的偏移电压的控制方法、显示装置及存储介质,用以解决现有技术存在的需要使用大尺寸的晶体管来减小运算放大器的偏移电压,从而导致运算放大器的尺寸增大的技术问题。
第一方面,本申请实施例提供了一种显示装置中的偏移电压的控制方法,包括:
基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号;
根据斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除。
第二方面,本申请实施例提供了一种显示装置,包括:源极驱动器和显示面板;
源极驱动器包括输出缓冲单元;输出缓冲单元与显示面板电连接;
输出缓冲单元包括控制单元和运算放大器,控制单元和运算放大器电连接;控制单元用于执行如第一方面提供的显示装置中的偏移电压的控制方法。
第三方面,本申请实施例提供了一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序,计算机程序由计算机执行以实现第一方面提供的显示装置中的偏移电压的控制方法。
本申请实施例提供的技术方案,至少具有如下有益效果:
本申请实施例提供的显示装置中的偏移电压的控制方法,通过基于数据输出控制信号和极性反转控制信号中的至少一种信号生成的斩波信号,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,既能够保证显示效果,又能够减小芯片的尺寸,使得显示装置中的源极驱动器可以适用各种接口,例如mLVDS接口。
本申请附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为本申请实施例提供的一种显示装置中的偏移电压的控制方法的流程示意图;
图2为本申请实施例提供的一种像素驱动方式为帧反转驱动时,基于POL触发,以两帧为单位改变偏移电压的极性的示意图;
图3为本申请实施例提供的一种像素驱动方式为帧反转驱动时,基于TP触发,以两行为单位改变偏移电压的极性的示意图;
图4a为本申请实施例提供的一种像素驱动方式为线反转驱动时,基于POL的上升沿触发,改变偏移电压的极性的示意图;
图4b为本申请实施例提供的一种像素驱动方式为线反转驱动时,基于POL的上升沿触发,改变偏移电压的极性的时序示意图;
图5为本申请实施例提供的另一种像素驱动方式为线反转驱动时,基于POL的上升沿触发,改变偏移电压的极性的示意图;
图6为本申请实施例提供的一种显示装置的框架示意图;
图7为本申请实施例提供的一种输出缓冲单元的框架示意图;
图8为本申请实施例提供的一种控制单元的电路原理图。
附图标记:
100-源极驱动器,200-时序控制器,300-栅极驱动器,400-显示面板,10-输出缓冲单元;
1-控制单元,11-确定单元,12-逻辑单元,121-选择器,122-第一触发器,123-第二触发器;2-运算放大器。
具体实施方式
下面详细描述本申请,本申请实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的部件或具有相同或类似功能的部件。此外,如果已知技术的详细描述对于示出的本申请的特征是不必要的,则将其省略。下面通过参考附图描述的实施例是示例性的,仅用于解释本申请,而不能解释为对本申请的限制。
本技术领域技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本申请所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样被特定定义,否则不会用理想化或过于正式的含义来解释。
本技术领域技术人员可以理解,除非特意声明,这里使用的单数形式“一”、“一个”、“所述”和“该”也可包括复数形式。应该进一步理解的是,本申请的说明书中使用的措辞“包括”是指存在所述特征、整数、步骤、操作、元件和/或组件,但是并不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组。应该理解,当我们称元件被“连接”或“耦接”到另一元件时,它可以直接连接或耦接到其他元件,或者也可以存在中间元件。此外,这里使用的“连接”或“耦接”可以包括无线连接或无线耦接。这里使用的措辞“和/或”包括一个或更多个相关联的列出项的全部或任一单元和全部组合。
本申请的发明人进行研究发现,除了采用大尺寸的晶体管的方法来减小运算放大器的偏移电压外,还可以采用斩波方法(Chopper Method),来补偿运算放大器的偏移电压(Offset Voltage),从而能够进一步让等效的偏移电压下降,无需额外增大晶体管的尺寸。然而,在显示装置的源极驱动IC(Integrated Circuit,集成电路)中,采用斩波方法(Chopper Method),需要显示装置能够对应提供更多的线信号和帧信号,例如:TP(数据输出控制信号)、GSP(帧开启信号)等。
目前,在部分接口系统里,并不能同时提供线信号和帧信号给源极驱动IC使用。例如:mLVDS(即mini-LVDS,mini LowVoltage Differential Signal,小型低电压差分信号)接口,只能提供POL(极性反转控制信号)和TP(数据输出控制信号)两个信号,因此在线反转(Line Inversion System)的系统中,即像素驱动方式为线反转驱动,帧信号是无法被提取出来的。从而在没有帧信号的情况下,斩波(Chopper)的操作无法完整的补偿偏移电压(Offset Voltage),导致在屏幕上出现杂讯。
本申请提供的一种显示装置中的偏移电压的控制方法、显示装置及存储介质,旨在解决现有技术的如上技术问题。
下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。下面将结合附图,对本申请的实施例进行描述。
本申请实施例提供了一种显示装置中的偏移电压的控制方法,应用于显示装置,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。如图1所示,显示装置中的偏移电压的控制方法包括下述步骤S1至S2:
S1:基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号。
S2:根据斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除。
本申请实施例提供的显示装置中的偏移电压的控制方法,通过基于数据输出控制信号和极性反转控制信号中的至少一种信号生成的斩波信号,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,既能够保证显示效果,又能够减小芯片的尺寸,使得显示装置中的源极驱动器可以适用各种接口,例如mLVDS(即mini-LVDS,mini LowVoltage Differential Signal,小型低电压差分信号)接口。
在一些实施例中,基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号,包括:
基于数据输出控制信号和极性反转控制信号,确定显示装置中的像素驱动方式信号;像素驱动方式信号包括第一电位和第二电位。
基于像素驱动方式信号,以及数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号。
本实施例提供的控制方法能够自适应不同的像素驱动方式(例如,帧反转驱动或线反转驱动),在不同的像素驱动方式下,都能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,保证显示效果。
可选地,第一电位可以为高电位或低电位,相应的第二电位可以为低电位或高电位。例如,第一电位可以为数字电位1,相应的第二电位可以为数字电位0。当然,第一电位也可以为0.8或0.7,相应的第二电位也可以为0.2或0.1。本申请不做特别的限定。
可选地,当像素驱动方式信号为第一电位时,像素驱动方式为帧反转驱动;当像素驱动方式信号为第二电位时,像素驱动方式为线反转驱动。
在一些实施例中,基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号,还包括:
基于数据输出控制信号和极性反转控制信号,确定极性反转控制信号的频率。
本申请实施例能够确定极性反转控制信号的频率,当像素驱动方式信号为帧反转驱动的情况下,可以将极性反转控制信号的频率作为GSP(帧开启信号),从而得到帧到帧的频率,根据帧到帧的频率进行斩波控制,实现显示装置中的偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,保证显示效果。
在一些实施例中,当像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,控制显示装置中的运算放大器的偏移电压的极性,以及基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性。
当像素驱动方式信号为第二电位时,基于极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性。
当像素驱动方式信号为第一电位时,像素驱动方式为帧反转驱动。根据极性反转控制信号触发生成的帧斩波信号控制显示装置中的运算放大器的偏移电压的极性,以实现在设计时间范围内,偏移电压被等效消除。根据数据输出控制信号触发生成的线斩波信号控制显示装置中的运算放大器的偏移电压的极性,以实现在设计空间范围内,偏移电压被等效消除。
可选地,偏移电压在设计时间范围内被等效消除与在设计空间范围内被等效消除可以同时进行,进一步保证显示效果。
当像素驱动方式信号为第二电位时,像素驱动方式为线反转驱动。根据极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,以实现偏移电压在设计空间范围和设计时间范围内,同时被等效消除,保证显示效果。
在一些实施例中,当像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
当像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,以及根据极性反转控制信号的频率,控制显示装置中的运算放大器的偏移电压的极性,使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反。
当像素驱动方式信号为第一电位时,像素驱动方式为帧反转驱动,在帧反转驱动的系统中,可将极性反转控制信号POL作为GSP(帧开启信号),则极性反转控制信号的频率即为GSP(帧开启信号)的频率,也即帧频率。帧频率,也称帧率(Frame rate)是以帧为单位的位图图像连续出现在显示器上的频率(速率),以赫兹(Hz)表示。
本实施例在像素驱动方式为帧反转驱动时,通过将极性反转控制信号作为GSP(帧开启信号),将极性反转控制信号的频率作为帧频率,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,实现显示装置中的偏移电压的等效消除,保证显示效果。
在一些实施例中,当像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,以及根据极性反转控制信号的频率,控制显示装置中的运算放大器的偏移电压的极性,包括:
当像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,以及根据极性反转控制信号的频率,以两帧为单位改变显示装置中的运算放大器的偏移电压的极性。
如图2所示,图2的像素驱动方式为帧反转驱动,即相邻两帧画面的数据信号的极性是相反的。基于POL(极性反转控制信号)触发,以两帧为单位改变偏移电压的极性。
图2中,F1、F2、F3和F4分别表示第一帧、第二帧、第三帧和第四帧;从图2中可以看出,F1与F2的像素的数据信号的极性是相反的,F2与F3的像素的数据信号的极性是相反的,F3与F4的像素的数据信号的极性是相反的。G1~G8表示第1条栅线至第8条栅线;O1~O3表示第1条数据线至第3条数据线。
图2中,“+”表示像素的数据信号的极性为正极性,“-”表示像素的数据信号的极性为负极性,
Figure BDA0003381710630000081
表示偏移电压的极性为正极性,□表示偏移电压的极性为负极性。其中,正极性和负极性是相对的,数据信号的数值的绝对值是相等的,以及偏移电压的电压值的绝对值是相等的。
参见图2,F1和F2的偏移电压的极性是相同的,F3和F4的偏移电压的极性是相同的。“F1和F2”与“F3和F4”的偏移电压的极性是相反的,即以两帧为单位改变显示装置中的运算放大器的偏移电压的极性。
从图2可以看出,F1与F3的画面中,在像素的数据信号的极性相同时,偏移电压的极性是相反的;F2与F4的画面中,在像素的数据信号的极性相同时,偏移电压的极性是相反的;通过斩波控制,使得偏移电压在设计时间范围内被等效消除,即将偏移电压在设计时间范围内被平均掉,实现了时间上的平均效果,保证显示效果。
当然,在一些其他的实施例中,当像素驱动方式信号为第一电位时,即像素驱动方式为帧反转驱动时,基于极性反转控制信号触发生成的帧斩波信号,根据帧到帧的频率,以其他帧数(例如一帧、三帧、四帧、五帧或六帧等)为单位改变显示装置中的运算放大器的偏移电压的极性,只要能够使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反即可,本申请不做限定。
在一些实施例中,当像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
当像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反。
本实施例在像素驱动方式为帧反转驱动时,通过根据数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,实现显示装置中的偏移电压的等效消除,保证显示效果。
在一些实施例中,当像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
当像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,以两行为单位改变显示装置中的运算放大器的偏移电压的极性。
如图3所示,图3的像素驱动方式为帧反转驱动,即相邻两帧画面的数据信号的极性是相反的。基于TP(数据输出控制信号)触发,以两行为单位改变偏移电压的极性。
图3仅示出一帧画面,其他帧画面的控制方法与图3示出的一帧画面的控制方法相同,图3中,F1表示第一帧;从图3中可以看出,第一行像素与第二行像素的数据信号的极性是相反的,第二行像素与第三行像素的数据信号的极性是相反的,第三行像素与第四行像素的数据信号的极性是相反的。G1~G8表示第1条栅线至第8条栅线;O1~O3表示第1条数据线至第3条数据线。
图3中,“+”表示像素的数据信号的极性为正极性,“-”表示像素的数据信号的极性为负极性,
Figure BDA0003381710630000091
表示偏移电压的极性为正极性,□表示偏移电压的极性为负极性。其中,正极性和负极性是相对的,数据信号的数值的绝对值是相等的,以及偏移电压的电压值的绝对值是相等的。
参见图3,第1行和第2行的偏移电压的极性是相同的,第3行和第4行的偏移电压的极性是相同的。“第1行和第2行”与“第3行和第4行”的偏移电压的极性是相反的,即以两行为单位改变显示装置中的运算放大器的偏移电压的极性。
从图3中可以看出,第1行像素与第3行像素中,在像素的数据信号的极性相同时,偏移电压的极性是相反的;第2行像素与第4行像素中,在像素的数据信号的极性相同时,偏移电压的极性是相反的;利用斩波控制,使得偏移电压在设计空间范围内被等效消除,即将偏移电压在设计空间范围内被平均掉,实现了空间上的平均效果,保证显示效果。
当然,在一些其他的实施例中,当像素驱动方式信号为第一电位时,即像素驱动方式为帧反转驱动时,基于数据输出控制信号触发生成的线斩波信号,以其他行数(例如一行、三行、四行、五行或六行等)为单位改变显示装置中的运算放大器的偏移电压的极性,只要能够使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反即可,本申请不做限定。
在一些实施例中,当像素驱动方式信号为第二电位时,基于极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反,并且使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反。
如图4a所示,图4a的像素的排布方式为双栅结构排布,两线式线反转驱动。从图4a中可以看出,每一行子像素均电连接两条栅线,每条数据线电连接相邻的两列子像素。例如,第1列子像素和第2列子像素均与第1条数据线O1电连接、且位于第1条数据线O1的两侧。第3列子像素和第4列子像素均与第2条数据线O2电连接、且位于第2条数据线O2的两侧。在一帧画面里,以两条数据线(即以与两条数据线电连接的4列子像素)为单位进行像素的数据信号的极性的反转驱动。
如图5所示,图5的像素的排布方式为单栅结构排布,单线式线反转驱动。从图5中可以看出,每一行子像素电连接一条栅线,每条数据线电连接一列子像素。例如,第1列子像素与第1条数据线O1电连接、且位于第1条数据线O1的一侧。在一帧画面里,以一条数据线(即以与一条数据线电连接的1列子像素)为单位进行像素的数据信号的极性的反转驱动。
在图4a和图5中,F1、F2、F3和F4分别表示第一帧、第二帧、第三帧和第四帧;O1~O4表示第1条数据线至第4条数据线。R、G和B分别表示一列子像素都为红色子像素、绿色子像素和蓝色子像素,如图4a和图5,第一列子像素都为红色子像素,第二列子像素都为绿色子像素,第三列子像素都为蓝色子像素,第四列子像素都为红色子像素。
图4a和图5中,
Figure BDA0003381710630000111
表示像素的数据信号的极性为正极性,□表示像素的数据信号的极性为负极性,“+”表示偏移电压的极性为正极性,“-”表示偏移电压的极性为负极性。其中,正极性和负极性是相对的,数据信号的数值的绝对值是相等的,以及偏移电压的电压值的绝对值是相等的。
参见图4a和图5,F1与F3的画面中,在像素的数据信号的极性相同时,偏移电压的极性是相反的;F2与F4的画面中,在像素的数据信号的极性相同时,偏移电压的极性是相反的;通过斩波控制,使得偏移电压在设计时间范围内被等效消除,即将偏移电压在设计时间范围内被平均掉,实现了时间上的平均效果,保证显示效果。
同时,参见图4a和图5,以第一帧F1为例,在一帧画面中,在F1的画面中,第1行子像素与第3行子像素,在像素的数据信号的极性相同时,偏移电压的极性是相反的;第2行子像素与第4行子像素,在像素的数据信号的极性相同时,偏移电压的极性是相反的;利用斩波控制,使得偏移电压在设计空间范围内被等效消除,即将偏移电压在设计空间范围内被平均掉,实现了空间上的平均效果,保证显示效果。
本实施例在像素驱动方式为线反转驱动时,根据极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,利用斩波控制,使得偏移电压在设计时间范围和设计空间范围内被同时等效消除,即将偏移电压在设计时间范围和设计空间范围内被同时平均掉,能够实现时间和空间上同时平均效果,既能够保证显示效果,又能够减小芯片的尺寸。
在一些实施例中,当像素驱动方式信号为第二电位时,基于极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
在线反转系统中,基于极性反转控制信号的上升沿触发生成的线斩波信号,改变显示装置中的运算放大器的偏移电压的极性。
参见图4b,F1、F2、F3和F4分别表示第一帧、第二帧、第三帧和第四帧。TP表示数据输出控制信号,是源极驱动器接收的来自时序控制器输出的信号,用于控制源极驱动器输出的数据信号向显示面板释放。POL表示极性反转控制信号,是源极驱动器接收的来自时序控制器输出的信号,通过高低电位的切换来控制源极驱动器输出数据信号的极性,实现像素的交流驱动。P表示基于极性反转控制信号POL的上升沿触发生成的线斩波信号。
从图4b中可以看出,基于极性反转控制信号POL的上升沿触发生成的线斩波信号P,当POL为上升沿时,线斩波信号P的电位发生改变。参照图4a和图4b,基于线斩波信号P的电位的改变,从而改变偏移电压的极性。例如,在F1中,第1列子像素和第2列子像素均与第1条数据线O1电连接、且位于第1条数据线O1的两侧,即第1条数据线O1与8个子像素电连接(一条数据线可控制左右两列的子像素)。偏移电压的极性(图4a中---++++-)是基于线斩波信号P的电位(图4b中---++++-)的改变而改变的。
本实施例仅基于极性反转控制信号POL的上升沿触发生成的线斩波信号,就能够改变显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计时间范围和设计空间范围内被同时平均掉,同时实现时间和空间上的平均效果,既能够保证显示效果,又能够减小芯片的尺寸。
基于同一发明构思,如图6和7所示,本申请实施例提供了一种显示装置,显示装置包括源极驱动器100和显示面板400;显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
源极驱动器100包括输出缓冲单元10;输出缓冲单元10与显示面板400电连接。
输出缓冲单元10包括控制单元1和运算放大器2,控制单元1和运算放大器2电连接;控制单元1用于执行如上述任意实施例提供的显示装置中的偏移电压的控制方法。
可选地,输出缓冲单元10中包括多个运算放大器2(图未示),以输出数据信号。
本申请实施例提供的显示装置,通过设置控制单元1,可以基于数据输出控制信号和极性反转控制信号中的至少一种信号生成的斩波信号,控制显示装置中的运算放大器2的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,既能够保证显示效果,又能够降低成本,显示装置中的源极驱动器100可以适用各种接口,例如mLVDS接口。
可选地,如图6所示,显示装置还包括时序控制器200和栅极驱动器300,时序控制器200与源极驱动器100、栅极驱动器300都电连接。
时序控制器200用于输出显示信号和源极控制信号至源极驱动器100,以及输出栅极控制信号至栅极驱动器300。
源极控制信号包括数据输出控制信号TP和极性反转控制信号POL。
源极驱动器100接收从时序控制器200输出的显示信号和源极控制信号,通过多条数据线将与显示信号对应数据信号输出至显示面板400。显示信号包括RGB数据,数据信号包括灰阶电压信号。
在一些实施例中,如图7所示,控制单元1包括确定单元11和逻辑单元12。
确定单元11,用于基于数据输出控制信号和极性反转控制信号,确定显示装置中的像素驱动方式信号,像素驱动方式信号包括第一电位和第二电位。
逻辑单元12,与确定单元11和运算放大器电连接,用于基于像素驱动方式信号,以及数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号;以及根据斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除。
可选地,确定单元11还用于基于数据输出控制信号和极性反转控制信号,确定极性反转控制信号的频率。
可选地,确定单元11基于数据输出控制信号和极性反转控制信号,根据判断是否为单线式反转驱动、两线式反转驱动或四线式反转驱动的结果,从而确定像素驱动方式信号。
可选地,当像素驱动方式信号为第一电位时,像素驱动方式为帧反转驱动;当像素驱动方式信号为第二电位时,像素驱动方式为线反转驱动。
可选地,第一电位可以为高电位或低电位,相应的第二电位可以为低电位或高电位。例如,第一电位可以为数字电位1,相应的第二电位可以为数字电位0。当然,第一电位也可以为0.8或0.7,相应的第二电位也可以为0.2或0.1。本申请不做特别的限定。
本申请实施例通过设置确定单元11和逻辑单元12,自适应不同的像素驱动方式(例如,帧反转驱动或线反转驱动),在不同的像素驱动方式下,采取不同的方法,控制显示装置中的运算放大器2的偏移电压的极性,使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,保证显示效果。
在一些实施例中,如图7所示,确定单元,还用于基于数据输出控制信号和极性反转控制信号,确定极性反转控制信号的频率。
逻辑单元12包括选择器121、第一触发器122和第二触发器123。
选择器121,与确定单元11电连接,用于接收数据输出控制信号和极性反转控制信号,基于像素驱动方式信号,选择输出数据输出控制信号或极性反转控制信号。
第一触发器122,与选择器121电连接,用于基于选择器输出的数据输出控制信号或极性反转控制信号,触发生成线斩波信号。
第二触发器123,与确定单元11电连接,用于接收极性反转控制信号,基于像素驱动方式信号,触发生成帧斩波信号。
在一个示例中,如图8所示,确定单元11包括POL感测模块(POL SensingBlock)U1,选择器121包括选择器(MUX,multiplexer)M1,第一触发器122包括触发器T1,第二触发器123包括触发器T2。
具体的,图8中,POL感测模块U1用于基于数据输出控制信号TP和极性反转控制信号POL,确定显示装置中的像素驱动方式信号FRAME_INV,像素驱动方式信号FRAME_INV包括第一电位(例如数字电位“1”)和第二电位(例如数字电位“0”)。POL感测模块U1还用于基于数据输出控制信号TP和极性反转控制信号POL,确定极性反转控制信号POL的频率。
图8中,选择器M1的输入端和触发器T2的使能端Rb都接收POL感测模块U1输出的像素驱动方式信号FRAME_INV。
触发器T1和触发器T2均为D触发器。
选择器M1与触发器T1的时钟端CLK电连接。
触发器T1的反向输出端
Figure BDA0003381710630000151
与输入端D电连接,触发器T1的输出端Q用于输出线斩波信号LINE_CHOP。
触发器T2的反向输出端
Figure BDA0003381710630000152
与输入端D电连接,触发器T2的输出端Q用于输出帧斩波信号FRAME_CHOP。
如图8所示,第一种情况,当像素驱动方式信号FRAME_INV为第一电位(高电位)时,像素驱动方式为帧反转驱动,选择器M1和触发器T2都工作。选择器M1选择输出数据输出控制信号TP至触发器T1,触发器T1基于数据输出控制信号TP触发生成线斩波信号LINE_CHOP。同时,触发器T2基于极性反转控制信号POL触发生成帧斩波信号FRAME_CHOP。
在像素驱动方式为帧反转驱动时,基于POL感测模块U1确定极性反转控制信号POL的频率,将极性反转控制信号POL的频率作为帧到帧的频率,基于极性反转控制信号POL触发生成帧斩波信号FRAME_CHOP,根据帧到帧的频率,控制显示装置中的运算放大器2的偏移电压的极性,使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器2的偏移电压的极性相反,以实现设计时间范围内,偏移电压被等效消除,实现时间上的平均效果,保证显示效果。
在像素驱动方式为帧反转驱动时,基于数据输出控制信号TP触发生成线斩波信号LINE_CHOP,控制显示装置中的运算放大器2的偏移电压的极性,使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器2的偏移电压的极性相反,以实现设计空间范围内,偏移电压被等效消除,实现空间上的平均效果,保证显示效果。
如图8所示,第二种情况,当像素驱动方式信号FRAME_INV为第二电位(低电位)时,像素驱动方式为线反转驱动,选择器M1工作、触发器T2不工作。选择器M1选择输出极性反转控制信号POL至触发器T1,触发器T1基于极性反转控制信号POL触发生成线斩波信号LINE_CHOP。
在像素驱动方式为线反转驱动时,基于极性反转控制信号POL的上升沿触发生成的线斩波信号LINE_CHOP(例如,此时的LINE_CHOP为图4b中的P信号),控制显示装置中的运算放大器2的偏移电压的极性,使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器2的偏移电压的极性相反,并且使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器2的偏移电压的极性相反,以实现设计时间范围和设计空间范围内,偏移电压被同时等效消除,实现时间和空间上同时平均效果,保证显示效果。
本申请实施例提供的显示装置,能够自适应不同的像素驱动方式(例如,帧反转驱动或线反转驱动),在不同的像素驱动方式下,采取不同的斩波控制方法,控制显示装置中的运算放大器2的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,保证显示效果。
基于同一发明构思,本申请实施例提供了一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序,计算机程序由计算机执行以实现上述任意实施例提供的显示装置中的偏移电压的控制方法。
本申请实施例提供的计算机可读存储介质,与前面的各实施例具有相同的发明构思及相同的有益效果,该计算机可读存储介质中未详细示出的内容可参照前面的各实施例,在此不再赘述。
本申请的计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质或者是上述两者的任意组合。计算机可读存储介质例如可以是但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子可以包括但不限于:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机访问存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。
在本申请中,计算机可读存储介质可以是任何包含或存储计算机程序的有形介质,该计算机程序可以被指令执行系统、装置或者器件使用或者与其结合使用。而在本申请中,计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的计算机程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读信号介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的计算机程序。计算机可读介质上包含的计算机程序代码可以用任何适当的介质传输,包括但不限于:电线、光缆、RF(射频)等等,或者上述的任意合适的组合。
应用本申请实施例,至少能够实现如下有益效果:
(1)本申请实施例提供的显示装置中的偏移电压的控制方法和显示装置,通过基于数据输出控制信号和极性反转控制信号中的至少一种信号生成的斩波信号,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,既能够保证显示效果,又能够减小芯片的尺寸,使得显示装置中的源极驱动器可以适用各种接口,例如mLVDS接口。
(2)本实施例提供的控制方法和显示装置,能够自适应不同的像素驱动方式(例如,帧反转驱动或线反转驱动),在不同的像素驱动方式下,采取不同的斩波控制方法,控制显示装置中的运算放大器的偏移电压的极性,无需使用大尺寸的晶体管和提供更多的信号,便能够使得偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除,保证显示效果。
本技术领域技术人员可以理解,本申请中已经讨论过的各种操作、方法、流程中的步骤、措施、方案可以被交替、更改、组合或删除。进一步地,具有本申请中已经讨论过的各种操作、方法、流程中的其他步骤、措施、方案也可以被交替、更改、重排、分解、组合或删除。进一步地,现有技术中的具有与本申请中公开的各种操作、方法、流程中的步骤、措施、方案也可以被交替、更改、重排、分解、组合或删除。
术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
应该理解的是,虽然附图的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,其可以以其他的顺序执行。而且,附图的流程图中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,其执行顺序也不必然是依次进行,而是可以与其他步骤或者其他步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
以上所述仅是本申请的部分实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

Claims (11)

1.一种显示装置中的偏移电压的控制方法,其特征在于,包括:
基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号,包括:基于数据输出控制信号和极性反转控制信号,确定所述显示装置中的像素驱动方式信号;所述像素驱动方式信号包括第一电位和第二电位;基于所述像素驱动方式信号,以及所述数据输出控制信号和所述极性反转控制信号中的至少一种信号,生成斩波信号;
根据所述斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得所述偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除;
当所述像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,控制显示装置中的运算放大器的偏移电压的极性,以及基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性;
当所述像素驱动方式信号为第二电位时,基于极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性。
2.根据权利要求1所述的显示装置中的偏移电压的控制方法,其特征在于,所述基于数据输出控制信号和极性反转控制信号中的至少一种信号,生成斩波信号,还包括:
基于数据输出控制信号和极性反转控制信号,确定所述极性反转控制信号的频率。
3.根据权利要求2所述的显示装置中的偏移电压的控制方法,其特征在于,所述当所述像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
当所述像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,以及根据所述极性反转控制信号的频率,控制显示装置中的运算放大器的偏移电压的极性,使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反。
4.根据权利要求3所述的显示装置中的偏移电压的控制方法,其特征在于,所述当所述像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,以及根据所述极性反转控制信号的频率,控制显示装置中的运算放大器的偏移电压的极性,包括:
当所述像素驱动方式信号为第一电位时,基于极性反转控制信号触发生成的帧斩波信号,以及根据所述极性反转控制信号的频率,以两帧为单位改变显示装置中的运算放大器的偏移电压的极性。
5.根据权利要求2所述的显示装置中的偏移电压的控制方法,其特征在于,所述当所述像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
当所述像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反。
6.根据权利要求5所述的显示装置中的偏移电压的控制方法,其特征在于,所述当所述像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
当所述像素驱动方式信号为第一电位时,基于数据输出控制信号触发生成的线斩波信号,以两行为单位改变显示装置中的运算放大器的偏移电压的极性。
7.根据权利要求2所述的显示装置中的偏移电压的控制方法,其特征在于,
当所述像素驱动方式信号为第二电位时,基于极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得在不同帧中的同一个位置的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反,并且使得在同一帧中的不同行的像素的数据信号的极性相同时,运算放大器的偏移电压的极性相反。
8.根据权利要求7所述的显示装置中的偏移电压的控制方法,其特征在于,所述当所述像素驱动方式信号为第二电位时,基于极性反转控制信号触发生成的线斩波信号,控制显示装置中的运算放大器的偏移电压的极性,包括:
在线反转系统中,基于极性反转控制信号的上升沿触发生成的线斩波信号,改变显示装置中的运算放大器的偏移电压的极性。
9.一种显示装置,其特征在于,包括:源极驱动器和显示面板;
所述源极驱动器包括输出缓冲单元;所述输出缓冲单元与显示面板电连接;
所述输出缓冲单元包括控制单元和运算放大器,所述控制单元和运算放大器电连接;所述控制单元用于执行如权利要求1至8中任一所述的显示装置中的偏移电压的控制方法;
所述控制单元包括:确定单元和逻辑单元;
所述确定单元,用于基于数据输出控制信号和极性反转控制信号,确定所述显示装置中的像素驱动方式信号,所述像素驱动方式信号包括第一电位和第二电位;
所述逻辑单元,与所述确定单元和所述运算放大器电连接,用于基于所述像素驱动方式信号,以及所述数据输出控制信号和所述极性反转控制信号中的至少一种信号,生成斩波信号;以及根据所述斩波信号,控制显示装置中的运算放大器的偏移电压的极性,使得所述偏移电压在设计空间范围和设计时间范围中的至少一个范围内被等效消除;
所述逻辑单元包括选择器、第一触发器和第二触发器;
所述选择器,与所述确定单元电连接,用于接收数据输出控制信号和极性反转控制信号,基于所述像素驱动方式信号,选择输出数据输出控制信号或极性反转控制信号;
所述第一触发器,与所述选择器电连接,用于基于所述选择器输出的所述数据输出控制信号或极性反转控制信号,触发生成线斩波信号;
所述第二触发器,与所述确定单元电连接,用于接收极性反转控制信号,基于所述像素驱动方式信号,触发生成帧斩波信号。
10.根据权利要求9所述的显示装置,其特征在于,
所述确定单元,还用于基于数据输出控制信号和极性反转控制信号,确定所述极性反转控制信号的频率。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,所述计算机程序由计算机执行以实现权利要求1至8中任一项所述的显示装置中的偏移电压的控制方法。
CN202111435843.0A 2021-11-29 2021-11-29 显示装置中的偏移电压的控制方法、显示装置及存储介质 Active CN114203085B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202111435843.0A CN114203085B (zh) 2021-11-29 2021-11-29 显示装置中的偏移电压的控制方法、显示装置及存储介质
US18/071,177 US12340728B2 (en) 2021-11-29 2022-11-29 Method for controlling offset voltage in display device, display device, and storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111435843.0A CN114203085B (zh) 2021-11-29 2021-11-29 显示装置中的偏移电压的控制方法、显示装置及存储介质

Publications (2)

Publication Number Publication Date
CN114203085A CN114203085A (zh) 2022-03-18
CN114203085B true CN114203085B (zh) 2023-03-24

Family

ID=80649647

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111435843.0A Active CN114203085B (zh) 2021-11-29 2021-11-29 显示装置中的偏移电压的控制方法、显示装置及存储介质

Country Status (2)

Country Link
US (1) US12340728B2 (zh)
CN (1) CN114203085B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024123130A1 (ko) * 2022-12-08 2024-06-13 주식회사 엘엑스세미콘 표시 장치 및 이의 구동 방법
CN115831073B (zh) * 2022-12-13 2025-07-15 北京奕斯伟计算技术股份有限公司 显示面板及方法、电子设备和计算机可读存储介质
CN116013185B (zh) * 2023-01-06 2025-12-12 集创北方(珠海)科技有限公司 显示面板的驱动电路、显示设备、电子设备及驱动芯片
CN117153082B (zh) * 2023-08-24 2025-10-24 合肥维信诺科技有限公司 一种显示装置及显示装置的驱动方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102081896A (zh) * 2009-11-26 2011-06-01 奇景光电股份有限公司 源极驱动器、显示装置及显示面板的驱动方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200743085A (en) * 2006-05-05 2007-11-16 Denmos Technology Inc Cancelable offset driver apparatus and cancelable offset amplifier apparatus thereof
TWI352326B (en) * 2006-10-05 2011-11-11 Raydium Semiconductor Corp Apparatus and method for generating chopper-stabil
JP2008152076A (ja) * 2006-12-19 2008-07-03 Nec Electronics Corp 液晶表示装置、ソースドライバ及び液晶表示パネル駆動方法
KR100800494B1 (ko) * 2007-02-09 2008-02-04 삼성전자주식회사 적은 칩 사이즈를 요구하는 디지털 아날로그 컨버터,디지털 아날로그 컨버팅 방법 및 상기 디지털 아날로그컨버터를 구비하는 디스플레이 패널 드라이버
US8035401B2 (en) * 2007-04-18 2011-10-11 Cypress Semiconductor Corporation Self-calibrating driver for charging a capacitive load to a desired voltage
JP5085268B2 (ja) 2007-10-19 2012-11-28 ルネサスエレクトロニクス株式会社 液晶表示装置とその駆動方法
CN101707049A (zh) * 2009-07-22 2010-05-12 彩优微电子(昆山)有限公司 一种改进的用于源极驱动电路的控制装置及控制方法、显示装置
KR101864834B1 (ko) * 2011-09-21 2018-06-07 삼성전자주식회사 표시 장치 및 그것의 오프셋 제거 방법
CN111667794B (zh) * 2019-03-07 2025-02-25 三星显示有限公司 源极驱动器及包括其的显示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102081896A (zh) * 2009-11-26 2011-06-01 奇景光电股份有限公司 源极驱动器、显示装置及显示面板的驱动方法

Also Published As

Publication number Publication date
US20230169911A1 (en) 2023-06-01
US12340728B2 (en) 2025-06-24
CN114203085A (zh) 2022-03-18

Similar Documents

Publication Publication Date Title
CN114203085B (zh) 显示装置中的偏移电压的控制方法、显示装置及存储介质
CN101777301B (zh) 栅极驱动电路
TWI420493B (zh) 閘極驅動電路
CN106782278B (zh) 移位寄存器、栅线驱动方法、阵列基板和显示装置
US9159282B2 (en) Display device and method of canceling offset thereof
US20170148420A1 (en) Display panel and its driving method and driving device
US10186216B2 (en) Gate driving circuit, display panel and display apparatus having the same, and driving method thereof
CN102955310B (zh) 一种像素驱动结构、驱动方法及显示装置
JP2008033312A (ja) 画像表示システムとその駆動方法
TW201033709A (en) Liquid crystal device with multi-dot inversion
WO2012124660A1 (ja) 表示装置、駆動装置、及び、駆動方法
CN108766377B (zh) 显示面板和显示装置
CN101206843B (zh) 控制板和具有该控制板的显示设备
KR20180002678A (ko) 소스 드라이버 및 액정 디스플레이 장치
CN102136243A (zh) 平面显示装置的影像显示方法
WO2012117895A1 (ja) 表示装置、駆動装置、及び、駆動方法
TWI544468B (zh) 顯示裝置及其驅動方法
CN100432760C (zh) 电光装置和电子设备
CN106935167A (zh) 用于显示面板画面测试的装置及显示面板画面的测试方法
CN106847158A (zh) 一种显示面板、其驱动方法及显示装置
CN100485746C (zh) 电光装置和电子设备
TWI396164B (zh) 顯示面板及電子系統
TWI533050B (zh) 顯示裝置及其驅動方法
CN116416904A (zh) 一种显示面板及显示装置
TW583632B (en) Driving method and circuit of liquid crystal display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 100176 Room 101, 1f, building 3, yard 18, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Beijing

Applicant after: Beijing ESWIN Computing Technology Co.,Ltd.

Applicant after: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

Address before: 100176 Room 101, 1f, building 3, yard 18, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Beijing

Applicant before: Beijing yisiwei Computing Technology Co.,Ltd.

Applicant before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CB02 Change of applicant information
CB02 Change of applicant information

Address after: 100176 Room 101, 1f, building 3, yard 18, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Beijing

Applicant after: Beijing ESWIN Computing Technology Co.,Ltd.

Applicant after: Hefei Yisiwei Computing Technology Co.,Ltd.

Address before: 100176 Room 101, 1f, building 3, yard 18, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Beijing

Applicant before: Beijing ESWIN Computing Technology Co.,Ltd.

Applicant before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

GR01 Patent grant
GR01 Patent grant